CN110311746B - 低阶虚级联对齐方法及装置 - Google Patents

低阶虚级联对齐方法及装置 Download PDF

Info

Publication number
CN110311746B
CN110311746B CN201910529925.8A CN201910529925A CN110311746B CN 110311746 B CN110311746 B CN 110311746B CN 201910529925 A CN201910529925 A CN 201910529925A CN 110311746 B CN110311746 B CN 110311746B
Authority
CN
China
Prior art keywords
data
frame
virtual
virtual container
stm1
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910529925.8A
Other languages
English (en)
Other versions
CN110311746A (zh
Inventor
刘彬
董杰
于金龙
杨银山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BEIJING HENGGUANG INFORMATION TECHNOLOGY CO LTD
Original Assignee
BEIJING HENGGUANG INFORMATION TECHNOLOGY CO LTD
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BEIJING HENGGUANG INFORMATION TECHNOLOGY CO LTD filed Critical BEIJING HENGGUANG INFORMATION TECHNOLOGY CO LTD
Priority to CN201910529925.8A priority Critical patent/CN110311746B/zh
Publication of CN110311746A publication Critical patent/CN110311746A/zh
Application granted granted Critical
Publication of CN110311746B publication Critical patent/CN110311746B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
    • H04J3/0623Synchronous multiplexing systems, e.g. synchronous digital hierarchy/synchronous optical network (SDH/SONET), synchronisation with a pointer process
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明提供了一种低阶虚级联对齐方法及装置,所述方法包含:将接收到的STM1数据解析为多个虚容器,并计算获得所述虚容器精准时间戳、所述虚容器字节间插时顺序编号和每一虚容器所携带的帧序列信息;根据所述虚容器字节间插时顺序编号将各所述虚容器中数据缓存至预定缓存队列中,并通过所述虚容器精准时间戳排除所述缓存队列中时间戳差值大于预定阈值的数据;获得各缓存队列中缓存数据的帧时序,根据所述帧时序对各所述虚容器中剩余数据进行对齐处理,获得待整合数据;根据所述待整合数据与其对应的所述虚容器所携带的帧序列信息,整合获得原始数据块。

Description

低阶虚级联对齐方法及装置
技术领域
本发明涉及通信传输领域,尤指一种低阶虚级联对齐方法及装置。
背景技术
SDH(同步数字体系),是不同速度的数位信号的传输提供相应等级的信息结构,包括复用方法和映射方法,以及相关的同步方法组成的一个技术体制,目前已经广泛应用的市面上。
在SDH信号低阶虚级联组中,每个虚级联分组都是由1个或多个VC-n虚容器级联在一起组成。由于传输设备或路由的不同,可能会出现差分时延的现象出现,即在设备接收端,本应该是同一个虚级联组的VC-n虚容器成员,并不是封装在同一帧SDH数据帧中,而所有虚级联组的成员字节间插才能还原成原始数据,所以,若想有效的还原虚级联数据,则需要进行虚级联组成员数据对齐。
现有技术中对所述虚级联组成员数据对齐的主要应用于正向传输的SDH信号的映射和解映射,方法采用硬件设备完成,其应用成本较高。
在信息安全的应用中,需要对SDH数据进行采集,处理和分析。由于获取数据涉及到分光等步骤,导致采集到的数据中可能含有较多的误码,影响获取虚容器的关键信息。同时,由于属于一个虚级联组的多个虚容器成员可能出现在多条SDH线路中,这些SDH线路的数据是可能是分别独立采集的,导致数据处理的困难。进一步来说,与正向传输的能够通过网管系统清晰获知虚级联组的虚容器成员的组成以及在多个SDH线路中的分布情况不同,在信息安全的应用中需要去采用一些机制去识别和尝试虚级联组的虚容器成员,导致复杂程度的进一步提高。
发明内容
本发明目的在于提供一种较为简便的低阶虚级联对齐方法及装置,以准确完成虚级联组成员数据对齐。
为达上述目的,本发明所提供的低阶虚级联对齐方法,具体包含:将接收到的STM1数据解析为多个虚容器,并计算获得所述虚容器精准时间戳、所述虚容器字节间插时顺序编号和每一虚容器所携带的帧序列信息;根据所述虚容器字节间插时顺序编号将各所述虚容器中数据缓存至预定缓存队列中,并通过所述虚容器精准时间戳排除所述缓存队列中时间戳差值大于预定阈值的数据;获得各缓存队列中缓存数据的帧时序,根据所述帧时序对各所述虚容器中剩余数据进行对齐处理,获得待整合数据;根据所述待整合数据与其对应的所述虚容器所携带的帧序列信息,整合获得原始数据块。
在上述低阶虚级联对齐方法中,优选的,将接收到的STM1数据解析为多个虚容器,计算获得所述虚容器精准时间戳包含:将接收到的STM1数据解析为多个虚容器并记录每个虚容器的指针值;根据所述虚容器的指针值计算获得虚容器首字节在STM1数据帧的位置;根据所述STM1数据的时间戳和所述虚容器首字节在STM1数据帧的位置计算获得所述虚容器对应的精准时间戳。
在上述低阶虚级联对齐方法中,优选的,将接收到的STM1数据解析为多个虚容器,计算获得所述虚容器字节间插时顺序编号包含:通过所述STM1数据中各时隙的B2辅帧的第5至11位bit获得所述虚容器字节间插时顺序编号。
在上述低阶虚级联对齐方法中,优选的,通过所述虚容器精准时间戳排除所述缓存队列中时间戳差值大于预定阈值的数据包含:根据每个所述缓存队列中取出数据的精准时间戳,比较获得所述精准时间戳中的最大值;将所述缓存队列中所有数据的精准时间戳与其对应的最大值比较,当比较结果大于预定阈值时,则排除所述缓存队列中对应的32帧数据,若不足32帧,则全部丢弃。
在上述低阶虚级联对齐方法中,优选的,获得各缓存队列中缓存数据的帧时序,根据所述帧时序对各所述虚容器中剩余数据进行对齐处理,获得待整合数据包含:根据各缓存队列中首帧数据的B1辅帧的最后一帧数据与B1辅帧头之间的距离偏移量获得所述缓存队列中数据对应的帧时序;比较各缓存队列的帧时序,获得帧时序最大值;将各缓存队列中小于所述帧时序最大值的数据丢弃,获得待整合数据。
在上述低阶虚级联对齐方法中,优选的,将接收到的STM1数据解析为多个虚容器还包含:缓存预定序位的STM数据帧,按序解析所述STM数据帧;当任一所述STM数据帧中预定关键字段符合预设异常规则时,获取当前所述STM数据帧相邻的至少两帧STM数据帧并解析;根据相邻的所述STM数据帧的解析结果修正当前所述STM数据帧。
本发明还提供一种低阶虚级联对齐装置,所述装置包含分析单元、缓存单元、对齐单元和整合单元;所述分析单元用于将接收到的STM1数据解析为多个虚容器,并计算获得所述虚容器精准时间戳、所述虚容器字节间插时顺序编号和每一虚容器所携带的帧序列信息;所述缓存单元用于根据所述虚容器字节间插时顺序编号将各所述虚容器中数据缓存至预定缓存队列中,并通过所述虚容器精准时间戳排除所述缓存队列中时间戳差值大于预定阈值的数据;所述对齐单元用于获得各缓存队列中缓存数据的帧时序,根据所述帧时序对各所述虚容器中剩余数据进行对齐处理,获得待整合数据;所述整合单元用于根据所述待整合数据与其对应的所述虚容器所携带的帧序列信息,整合获得原始数据块。
在上述低阶虚级联对齐装置中,优选的,所述分析单元还用于:将接收到的STM1数据解析为多个虚容器并记录每个虚容器的指针值;根据所述虚容器的指针值计算获得虚容器首字节在STM1数据帧的位置;根据所述STM1数据的时间戳和所述虚容器首字节在STM1数据帧的位置计算获得所述虚容器对应的精准时间戳。
在上述低阶虚级联对齐装置中,优选的,所述分析单元还用于:通过所述STM1数据中各时隙的B2辅帧的第5至11位bit获得所述虚容器字节间插时顺序编号。
在上述低阶虚级联对齐装置中,优选的,所述缓存单元还用于:根据每个所述缓存队列中取出数据的精准时间戳,比较获得所述精准时间戳中的最大值;将所述缓存队列中所有数据的精准时间戳与其对应的最大值比较,当比较结果大于预定阈值时,则排除所述缓存队列中对应的32帧数据,若不足32帧,则全部丢弃。
在上述低阶虚级联对齐装置中,优选的,所述对齐单元还用于:根据各缓存队列中首帧数据的B1辅帧的最后一帧数据与B1辅帧头之间的距离偏移量获得所述缓存队列中数据对应的帧时序;比较各缓存队列的帧时序,获得帧时序最大值;将各缓存队列中小于所述帧时序最大值的数据丢弃,获得待整合数据。
本发明还提供一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现上述方法。
本发明还提供一种计算机可读存储介质,所述计算机可读存储介质存储有执行上述方法的计算机程序。
本发明的有益技术效果在于:可以快速精准的对虚级联组所有所属虚容器进行还原重组,整合成原始的数据块;由于逻辑简单,所有具有很高的效率,使用缓存数据帧的FIFO,也能保证在差分时延跨度较大的的情况下,仍然可以进行有效的数据校正,从而做到数据对齐。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,并不构成对本发明的限定。在附图中:
图1为本发明一实施例所提供低阶虚级联对齐方法的流程示意图;
图2为本发明一实施例所提供字节间插示意图;
图3A至图3D为本发明一实施例所提供字节间插时顺序编号和帧序列获取示意图;
图4A及图4B为本发明一实施例所提供数据流向示意图;
图5A至图5D为本发明一实施例所提供虚级联对齐状态流程示意图;
图6A至图6B为本发明一实施例所提供对齐标准示意图;
图7为本发明一实施例所提供的状态机检测控制流程示意图
图8为本发明所提供的低阶虚级联对齐装置的结构示意图。
具体实施方式
以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。
另外,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行,并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
请参考图4A及图4B所示,本发明所提供的低阶虚级联对齐方法主要是将STM1数据帧首先通过STM1数据解析模块进行解析获得待对齐的数据,其后采用相关方法对该些数据进行对齐还原处理,从而获得最终的原始数据块并输出;其核心在于低阶虚级联对齐过程中数据流向主要是通过将外部低阶虚级联中多个虚级器中的数据整合为原始数据块的过程,本发明所提供的低阶虚级联对齐方法较现有技术中利用实体硬件结构整合原始数据块的方式不同地方在于本发明可采用程序逻辑等软件流程实现低阶虚级联对齐,整合获得原始数据块,具体的请参考图1所示,本发明所提供的低阶虚级联对齐方法,包含:S101将接收到的STM1数据解析为多个虚容器,并计算获得所述虚容器精准时间戳、所述虚容器字节间插时顺序编号和每一虚容器所携带的帧序列信息;S102根据所述虚容器字节间插时顺序编号将各所述虚容器中数据缓存至预定缓存队列中,并通过所述虚容器精准时间戳排除所述缓存队列中时间戳差值大于预定阈值的数据;S103获得各缓存队列中缓存数据的帧时序,根据所述帧时序对各所述虚容器中剩余数据进行对齐处理,获得待整合数据;S104根据所述待整合数据与其对应的所述虚容器所携带的帧序列信息,整合获得原始数据块。其中,所述字节间插的形式可参考图2所示,该字节间插可称为seq号。
在实际工作中,上述实施例的所述步骤S101将接收到的STM1数据解析为多个虚容器还可包含:缓存预定序位的STM数据帧,按序解析所述STM数据帧;当任一所述STM数据帧中预定关键字段符合预设异常规则时,获取当前所述STM数据帧相邻的至少两帧STM数据帧并解析;根据相邻的所述STM数据帧的解析结果修正当前所述STM数据帧;具体的,实际工作中,在解析所述STM1数据时,还可通过AU/TU指针调整,内部采用块式存储结构,来更快的对数据进行提取以及保存;为提高对误码的适应性,在解析STM1数据帧时,内部可采用缓存机制,连续缓存了16帧STM1数据帧以及其内可以解析出的虚容器(VC4,VC3,VC12等),当接收到第17帧STM1数据帧时,开始解析缓存的第一帧数据。一旦解析过程中判断逻辑发现数据在关键字段(如开销字段)有异常时,可以通过缓存的上下帧或上下多帧,判断是否是误码导致。如果是误码,则通过前后帧或者前后多帧按照多数决策的方式确定其正确值;支持VC-n虚容器精准时间戳,通过接收的STM1数据帧时间戳,计算VC-n虚容器精准时间戳。
在上述实施例中,所述虚容器精准时间戳、所述虚容器字节间插时顺序编号和每一虚容器所携带的帧序列信息的获取方法可如下:
在本发明一实施例中,将接收到的STM1数据解析为多个虚容器,计算获得所述虚容器精准时间戳包含:将接收到的STM1数据解析为多个虚容器并记录每个虚容器的指针值;根据所述虚容器的指针值计算获得虚容器首字节在STM1数据帧的位置;根据所述STM1数据的时间戳和所述虚容器首字节在STM1数据帧的位置计算获得所述虚容器对应的精准时间戳。具体的,实际工作中,可于解析VC-n虚容器过程中,记录每个虚容器的的AU/TU指针值,这样可以计算出每个虚容器首字节在STM1数据帧的位置,即距离STM1数据帧首字节的偏移字节数h,而STM1传输速率是1秒8000帧(每帧125帧是),每帧9×270字节。所以每个字节传输时间t需要(125/2430)μ2。这样通过获取的STM1时间戳timestamp,通过计算可以得出VC-n虚容器的精准时间戳,为timestamp+h×t。
在本发明一实施例中,将接收到的STM1数据解析为多个虚容器,计算获得所述虚容器字节间插时顺序编号包含:通过所述STM1数据中各时隙的B2辅帧的第5至11位bit获得所述虚容器字节间插时顺序编号。具体的,实际工作中,解析流程处理的过程中,会缓存每个时隙的连续64帧VC-n数据的开销字段的K4字节。将这32个字节的开销字段的第一比特拼装在一起组成32个连续比特,称之为B1辅帧。将开销字段的第二比特拼装在一起组成32个连续比特,称之为B2辅帧。在B1辅帧中,一定可以发现连续的11个bit是01111111110的辅帧标识。辅帧标识的起始位置称之为辅帧头,B2辅帧的第5-11比特是VC-n在字节间插还原成原始数据的seq号。由于辅帧是由32个VC-n的开销组成,为此这32个VC-n数据帧据MFAS辅帧标识的偏移位置(0-31)即为帧时序;具体可参考图3A至图3D所示。
当然,以上实施例仅为本发明所提供的一种实施方式,本领域相关技术人员也可在参考上述实施例的基础上根据实际需要做适应性修改,本发明在此并不做过多限制。
在本发明一实施例中,上述步骤S102中通过所述虚容器精准时间戳排除所述缓存队列中时间戳差值大于预定阈值的数据包含:根据每个所述缓存队列中取出数据的精准时间戳,比较获得所述精准时间戳中的最大值;将所述缓存队列中所有数据的精准时间戳与其对应的最大值比较,当比较结果大于预定阈值时,则排除所述缓存队列中对应的32帧数据,若不足32帧,则全部丢弃。具体的,实际工作中,在取出每个FIFO中缓存的第一帧数据时,可先进行精准时间戳比较;由于帧时序值每32帧一循环,所以结合时间戳可以排除差异大于32帧的情况。记录每个FIFO中取出数据的时间戳最大值M,若某个FIFO中的时间戳与M值差异大于125大于与时间戳最大32则丢弃这个FIFO中的32帧数据,若不足32帧,则全部丢弃。换个角度说,正向通讯的对齐方法是用VC里面的SEQ和帧时序进行对齐,由于软件处理,各个通路处理的延时不固定,仅仅考虑帧时序会出错,可能会超出范围,为此本发明在上述步骤S102中进一步将帧时序转换成了时间戳,将帧时序和时间戳联合起来考虑,以克服上述问题。
其后,在上述步骤S103中获得各缓存队列中缓存数据的帧时序,根据所述帧时序对各所述虚容器中剩余数据进行对齐处理,获得待整合数据可包含:根据各缓存队列中首帧数据的B1辅帧的最后一帧数据与B1辅帧头之间的距离偏移量获得所述缓存队列中数据对应的帧时序;比较各缓存队列的帧时序,获得帧时序最大值;将各缓存队列中小于所述帧时序最大值的数据丢弃,获得待整合数据,具体可参考图5D所示。
为更清楚的说明本发明所提供的低阶虚级联对齐方法的整体应用流程,请参考图5A至图5D所示,以下以实际使用流程为例,对上述各实施例做整体应用说明,本领域相关技术人员当可知,以下实例并不对本发明所要求的保护范围做任何限定。
请参考图5A所示,首先获知将要还原的虚级联组是由几个VC-n虚容器组成,并对应提供出对齐过程中的缓存队列FIFO;其后请参考图5B所示,将VC-n数据按seq号分别存入相对应的缓存队列FIFO中;接着,取出每个FIFO中缓存的第一帧数据,先进行精准时间戳比较;由于帧时序值每32帧一循环,所以结合时间戳可以排除差异大于32帧的情况;记录每个FIFO中取出数据的时间戳最大值M,若某个FIFO中的时间戳与M值差异大于125大于与时间戳最大32则丢弃这个FIFO中的32帧数据,若不足32帧,则全部丢弃;再请参考图5C至图5D所示,当每个FIFO中都有缓存数据时,进行比较其帧时序值,获得最大值M(即3),并记录,将每个队列中offset小于M(3)的数据丢弃,从而达到对齐的目的。
在上述对齐过程的原理可参见图6A和图6B所示,由图6A中的ITU-G.707与ITU-G.704可知;虚级联组成员,在做字节间插还原成虚级联原始数据时,同一时刻的同一片VC-n数据帧,其所属位置,在B1辅帧中的位置是相同的。即若seq=0的成员在辅帧中的位置处于黑框处,则与它对齐的其他虚级联组成员在各自的B1辅帧中的位置也应该是处于黑框处。鉴于此,我们在做数据对齐时,将所有FIFO中缓存的首帧数据取出,计算他们当中,在B1辅帧中最靠后的一帧数据,将其距离B1辅帧头的偏移量offset作为对齐标准,将其他FIFO中没有达到对齐时刻的缓存VC-n数据帧丢弃,直至对齐,这样做的最大好处效率最高,同时逻辑足够简单。
在实际工作中,上述对齐过程可引入状态机进行对应监控处理,具体请参考图7所示,对齐的过程中,存在N个VC-n数据帧缓存队列(FIFO),用于缓存数据。若目标虚级联组成员个数为N,则缓存队列个数也为N,正好每个VC-n时隙都有一个独立的缓存队列用于存储数据帧。对齐过程中,可使用状态机的方式用于分析当前所属的状态,程序逻辑根据当前所属状态的不同,进行不同的操作,该状态机共分为4种状态,如图7所示:已经对齐状态SYNC(同步)、非对齐状态UNSYNC(不同步)、正在对齐状态SYNCING(同步中)和对齐确认状态SYNC-ACK(同步确认);
(1)程序逻辑初始状态机状态为UNSYNC。
(2)当前状态为UNSYNC时,将外部输入的VC-n数据帧存入各自相对应的FIFO中,若所有FIFO中,都各自至少缓存了1帧数据时,状态机跳转到SYNCING状态。
(3)在SYNCING状态中,将每个FIFO中缓存的数据取出一帧,记录最大的偏移量值。然后将其他FIFO中没有对齐的数据进行丢弃操作。若丢弃操作完成后,每个FIFO中至少还有一帧数据时,状态跳转至SYNC-ACK。否则状态跳转至UNSYNC状态。
(4)在SYNC-ACK状态,遍历每个FIFO中首帧数据的帧时序,若相同,状态跳转至SYNC,否则状态跳转至UNSYNC。
(5)在SYNC状态时,若从其中一个FIFO中取出的数据有时间戳不连续标记,则状态跳转至UNSYNC,否则维持SYNC状态。
请参考图8所示,本发明还提供一种低阶虚级联对齐装置,所述装置包含分析单元、缓存单元、对齐单元和整合单元;所述分析单元用于将接收到的STM1数据解析为多个虚容器,并计算获得所述虚容器精准时间戳、所述虚容器字节间插时顺序编号和每一虚容器所携带的帧序列信息;所述缓存单元用于根据所述虚容器字节间插时顺序编号将各所述虚容器中数据缓存至预定缓存队列中,并通过所述虚容器精准时间戳排除所述缓存队列中时间戳差值大于预定阈值的数据;所述对齐单元用于获得各缓存队列中缓存数据的帧时序,根据所述帧时序对各所述虚容器中剩余数据进行对齐处理,获得待整合数据;所述整合单元用于根据所述待整合数据与其对应的所述虚容器所携带的帧序列信息,整合获得原始数据块。
在上述低阶虚级联对齐装置中,优选的,所述分析单元还用于:将接收到的STM1数据解析为多个虚容器并记录每个虚容器的指针值;根据所述虚容器的指针值计算获得虚容器首字节在STM1数据帧的位置;根据所述STM1数据的时间戳和所述虚容器首字节在STM1数据帧的位置计算获得所述虚容器对应的精准时间戳。
在上述低阶虚级联对齐装置中,优选的,所述分析单元还用于:通过所述STM1数据中各时隙的B2辅帧的第5至11位bit获得所述虚容器字节间插时顺序编号。
在上述低阶虚级联对齐装置中,优选的,所述缓存单元还用于:根据每个所述缓存队列中取出数据的精准时间戳,比较获得所述精准时间戳中的最大值;将所述缓存队列中所有数据的精准时间戳与其对应的最大值比较,当比较结果大于预定阈值时,则排除所述缓存队列中对应的32帧数据,若不足32帧,则全部丢弃。
在上述低阶虚级联对齐装置中,优选的,所述对齐单元还用于:根据各缓存队列中首帧数据的B1辅帧的最后一帧数据与B1辅帧头之间的距离偏移量获得所述缓存队列中数据对应的帧时序;比较各缓存队列的帧时序,获得帧时序最大值;将各缓存队列中小于所述帧时序最大值的数据丢弃,获得待整合数据。
本发明还提供一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现上述方法。
本发明还提供一种计算机可读存储介质,所述计算机可读存储介质存储有执行上述方法的计算机程序。
本发明的有益技术效果在于:可以快速精准的对虚级联组所有所属虚容器进行还原重组,整合成原始的数据块;由于逻辑简单,所有具有很高的效率,使用缓存数据帧的FIFO,也能保证在差分时延跨度较大的的情况下,仍然可以进行有效的数据校正,从而做到数据对齐。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
以上所述的具体实施例,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施例而已,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (13)

1.一种低阶虚级联对齐方法,其特征在于,所述方法包含:
将接收到的STM1数据解析为多个虚容器,并计算获得所述虚容器精准时间戳、所述虚容器字节间插时顺序编号和每一虚容器所携带的帧序列信息;
根据所述虚容器字节间插时顺序编号将各所述虚容器中数据缓存至预定缓存队列中,并通过所述虚容器精准时间戳排除所述缓存队列中时间戳差值大于预定阈值的数据;
获得各缓存队列中缓存数据的帧时序,根据所述帧时序对各所述虚容器中剩余数据进行对齐处理,获得待整合数据;
根据所述待整合数据与其对应的所述虚容器所携带的帧序列信息,整合获得原始数据块。
2.根据权利要求1所述的低阶虚级联对齐方法,其特征在于,将接收到的STM1数据解析为多个虚容器,计算获得所述虚容器精准时间戳包含:
将接收到的STM1数据解析为多个虚容器并记录每个虚容器的指针值;
根据所述虚容器的指针值计算获得虚容器首字节在STM1数据帧的位置;
根据所述STM1数据的时间戳和所述虚容器首字节在STM1数据帧的位置计算获得所述虚容器对应的精准时间戳。
3.根据权利要求1所述的低阶虚级联对齐方法,其特征在于,将接收到的STM1数据解析为多个虚容器,计算获得所述虚容器字节间插时顺序编号包含:通过所述STM1数据中各时隙的B2辅帧的第5至11位bit获得所述虚容器字节间插时顺序编号。
4.根据权利要求1所述的低阶虚级联对齐方法,其特征在于,通过所述虚容器精准时间戳排除所述缓存队列中时间戳差值大于预定阈值的数据包含:
根据每个所述缓存队列中取出数据的精准时间戳,比较获得所述精准时间戳中的最大值;
将所述缓存队列中所有数据的精准时间戳与其对应的最大值比较,当比较结果大于预定阈值时,则排除所述缓存队列中对应的32帧数据,若不足32帧,则全部丢弃。
5.根据权利要求1所述的低阶虚级联对齐方法,其特征在于,获得各缓存队列中缓存数据的帧时序,根据所述帧时序对各所述虚容器中剩余数据进行对齐处理,获得待整合数据包含:
根据各缓存队列中首帧数据的B1辅帧的最后一帧数据与B1辅帧头之间的距离偏移量获得所述缓存队列中数据对应的帧时序;
比较各缓存队列的帧时序,获得帧时序最大值;
将各缓存队列中小于所述帧时序最大值的数据丢弃,获得待整合数据。
6.根据权利要求1所述的低阶虚级联对齐方法,其特征在于,将接收到的STM1数据解析为多个虚容器还包含:缓存预定序位的STM数据帧,按序解析所述STM数据帧;当任一所述STM数据帧中预定关键字段符合预设异常规则时,获取当前所述STM数据帧相邻的至少两帧STM数据帧并解析;根据相邻的所述STM数据帧的解析结果修正当前所述STM数据帧。
7.一种低阶虚级联对齐装置,其特征在于,所述装置包含分析单元、缓存单元、对齐单元和整合单元;
所述分析单元用于将接收到的STM1数据解析为多个虚容器,并计算获得所述虚容器精准时间戳、所述虚容器字节间插时顺序编号和每一虚容器所携带的帧序列信息;
所述缓存单元用于根据所述虚容器字节间插时顺序编号将各所述虚容器中数据缓存至预定缓存队列中,并通过所述虚容器精准时间戳排除所述缓存队列中时间戳差值大于预定阈值的数据;
所述对齐单元用于获得各缓存队列中缓存数据的帧时序,根据所述帧时序对各所述虚容器中剩余数据进行对齐处理,获得待整合数据;
所述整合单元用于根据所述待整合数据与其对应的所述虚容器所携带的帧序列信息,整合获得原始数据块。
8.根据权利要求7所述的低阶虚级联对齐装置,其特征在于,所述分析单元还用于:
将接收到的STM1数据解析为多个虚容器并记录每个虚容器的指针值;
根据所述虚容器的指针值计算获得虚容器首字节在STM1数据帧的位置;
根据所述STM1数据的时间戳和所述虚容器首字节在STM1数据帧的位置计算获得所述虚容器对应的精准时间戳。
9.根据权利要求7所述的低阶虚级联对齐装置,其特征在于,所述分析单元还用于:通过所述STM1数据中各时隙的B2辅帧的第5至11位bit获得所述虚容器字节间插时顺序编号。
10.根据权利要求7所述的低阶虚级联对齐装置,其特征在于,所述缓存单元还用于:
根据每个所述缓存队列中取出数据的精准时间戳,比较获得所述精准时间戳中的最大值;
将所述缓存队列中所有数据的精准时间戳与其对应的最大值比较,当比较结果大于预定阈值时,则排除所述缓存队列中对应的32帧数据,若不足32帧,则全部丢弃。
11.根据权利要求7所述的低阶虚级联对齐装置,其特征在于,所述对齐单元还用于:
根据各缓存队列中首帧数据的B1辅帧的最后一帧数据与B1辅帧头之间的距离偏移量获得所述缓存队列中数据对应的帧时序;
比较各缓存队列的帧时序,获得帧时序最大值;
将各缓存队列中小于所述帧时序最大值的数据丢弃,获得待整合数据。
12.一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1至6任一所述方法。
13.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有执行权利要求1至6任一所述方法的计算机程序。
CN201910529925.8A 2019-06-19 2019-06-19 低阶虚级联对齐方法及装置 Active CN110311746B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910529925.8A CN110311746B (zh) 2019-06-19 2019-06-19 低阶虚级联对齐方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910529925.8A CN110311746B (zh) 2019-06-19 2019-06-19 低阶虚级联对齐方法及装置

Publications (2)

Publication Number Publication Date
CN110311746A CN110311746A (zh) 2019-10-08
CN110311746B true CN110311746B (zh) 2020-11-27

Family

ID=68077522

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910529925.8A Active CN110311746B (zh) 2019-06-19 2019-06-19 低阶虚级联对齐方法及装置

Country Status (1)

Country Link
CN (1) CN110311746B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111144062B (zh) * 2019-12-24 2024-06-25 北京恒光信息技术股份有限公司 数字同步信号分析系统及方法
CN112995066B (zh) * 2021-02-05 2023-10-24 新天科技股份有限公司 帧数据处理方法、装置、电子设备及存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1549533A (zh) * 2003-05-23 2004-11-24 中兴通讯股份有限公司 一种虚级联延时补偿恢复装置
CN101529806A (zh) * 2005-08-23 2009-09-09 美商传威股份有限公司 用于对vcat/lcas成员进行去偏移的方法和设备
CN101707553A (zh) * 2009-11-10 2010-05-12 华为技术有限公司 异步业务数据的传输方法、装置和系统
CN102594683A (zh) * 2012-02-17 2012-07-18 黑龙江省电力有限公司 具备sdh网络精确对时功能的专用网络交换方法及设备

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ITMI20010726A1 (it) * 2001-04-05 2002-10-05 Cit Alcatel Metodo ed apparato per mappare interfacce dati fast ethernet in un singolo contenitore virtuale vc-4 di un payload stm-1/oc-3 trasmesso in u
KR100871218B1 (ko) * 2002-03-21 2008-12-01 삼성전자주식회사 이동통신 시스템에서 기지국의 주 장치와 원거리 장치간데이터 송/수신 장치
CN103684637A (zh) * 2013-12-17 2014-03-26 北京中创信测科技股份有限公司 一种信道测试装置和方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1549533A (zh) * 2003-05-23 2004-11-24 中兴通讯股份有限公司 一种虚级联延时补偿恢复装置
CN101529806A (zh) * 2005-08-23 2009-09-09 美商传威股份有限公司 用于对vcat/lcas成员进行去偏移的方法和设备
CN101707553A (zh) * 2009-11-10 2010-05-12 华为技术有限公司 异步业务数据的传输方法、装置和系统
CN102594683A (zh) * 2012-02-17 2012-07-18 黑龙江省电力有限公司 具备sdh网络精确对时功能的专用网络交换方法及设备

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
电力系统SDH/PTN 传输网性能测试与分析;黄崇鑫等;《电测与仪表》;20171025;第54卷(第20期);57-62 *

Also Published As

Publication number Publication date
CN110311746A (zh) 2019-10-08

Similar Documents

Publication Publication Date Title
US8989222B1 (en) Justification insertion and removal in generic mapping procedure in an optical transport network
US6094737A (en) Path test signal generator and checker for use in a digital transmission system using a higher order virtual container VC-4-Xc in STM-N frames
JP3231774B2 (ja) Sts−1信号のsts−3型信号へのリタイミング及びリアライメント方法及び装置
US7167442B2 (en) Hitless protection switching
CN110224775B (zh) 一种时间信息确定的方法、装置及设备
CN105406937B (zh) 定帧方法及装置
CN110311746B (zh) 低阶虚级联对齐方法及装置
US9054894B2 (en) Signal block sequence processing method and signal block sequence processing apparatus
US7894485B2 (en) Method and device of transmitting SDH services in passive optical network
US8155148B2 (en) Telecommunications transport methods and systems for the transparent mapping/demapping of client data signals
US7830924B2 (en) Stuffing and destuffing operations when mapping low-order client signals into high-order transmission frames
JPH07110004B2 (ja) 信号路切り換え方法とその装置およびその装置を複数備えたシステム
US8644347B2 (en) Transporting optical data units in an optical transport network
FI91698C (fi) Menetelmä synkronisessa digitaalisessa tietoliikennejärjestelmässä käytettävän signaalin vastaanottamiseksi
US7639702B2 (en) Plug-in card for optical transmission apparatus
US7058056B2 (en) Method, device and system for delay equalizing in high rate data streams
US7924938B2 (en) Context-sensitive overhead processor
JP4168701B2 (ja) 位相調整装置及びそれに用いる位相調整方法並びにそのプログラム
US20060233165A1 (en) Managing data in a subtended switch
US20050111370A1 (en) Method and system for replacing lost or delayed data in sonet/sdh emulation protocols
FI91692B (fi) Menetelmä synkronisessa digitaalisessa tietoliikennejärjestelmässä käytettävän signaalin vastaanottamiseksi
CN100558031C (zh) 比特泄漏控制方法及系统
JP5428925B2 (ja) 情報処理装置、情報処理方法、及び、情報処理プログラム
JP2690627B2 (ja) 非同期データ伝送方式
JP2965449B2 (ja) データ分離出力回路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant