CN110277125B - 一种存储单元阵列外围电路及存储器件 - Google Patents

一种存储单元阵列外围电路及存储器件 Download PDF

Info

Publication number
CN110277125B
CN110277125B CN201910579791.0A CN201910579791A CN110277125B CN 110277125 B CN110277125 B CN 110277125B CN 201910579791 A CN201910579791 A CN 201910579791A CN 110277125 B CN110277125 B CN 110277125B
Authority
CN
China
Prior art keywords
word line
voltage selection
memory cell
selection module
local word
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910579791.0A
Other languages
English (en)
Other versions
CN110277125A (zh
Inventor
王瑜
阮庆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yangtze Memory Technologies Co Ltd
Original Assignee
Yangtze Memory Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yangtze Memory Technologies Co Ltd filed Critical Yangtze Memory Technologies Co Ltd
Priority to CN201910579791.0A priority Critical patent/CN110277125B/zh
Publication of CN110277125A publication Critical patent/CN110277125A/zh
Application granted granted Critical
Publication of CN110277125B publication Critical patent/CN110277125B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Read Only Memory (AREA)

Abstract

本申请实施例公开了一种存储单元阵列外围电路及存储器件,该存储单元阵列包括多个存储单元平面,每个存储单元平面包括M条本地字线;该外围电路中每条全局字线对应每个存储单元平面上的多条本地字线,且与全局字线电压选择模块一一对应;本地字线电压选择模块和本地字线一一对应;全局字线电压选择模块从选中电压和未选中电压中,选择一个电压经对应的全局字线输出至对应的本地字线电压选择模块的输入端;本地字线电压选择模块从对应的全局字线电压选择模块输出的电压和未选中电压中,选择一个电压输出至对应的本地字线。由于多条本地字线共享一个全局字线,减少了所需多路选择器的占用面积,从而能够减小外围电路的面积。

Description

一种存储单元阵列外围电路及存储器件
技术领域
本申请涉及存储器技术领域,尤其涉及一种存储单元阵列外围电路及存储器件。
背景技术
闪存(NAND Flash)存储器件是具有功耗低、质量轻且性能佳的非易失存储产品,在电子产品中得到了广泛的应用。而随着大数据时代的到来,平面结构的NAND器已近实际扩展的极限,为了进一步的提高存储容量,降低每比特的存储成本,提出了3D NAND Flash存储器。
在3D NAND Flash存储器中,如图1所示,多个存储单元管(memory cell)经位线(bit line,BL)串联形成的存储单元串,存储单元串str在三维方向上排列形成存储单元阵列,每个存储单元串str的第一端还经由BL连接到页缓冲器(page buffer),沿存储单元串str的不同存储单元管通过字线(word line,WL)进行访问。在实际操作中,可以将存储单元阵列划分为多个存储单元平面(plane),多个存储单元平面之间共享一套操作总线,可以组成一个单元并发操作,可称为多平面(multi-plane)结构。在本申请中,将位于各个存储单元平面上的字线称之为本地字线(local word line,LWL)。为了实现多存储单元平面并发操作,除LWL之外,一般还会在外围电路(periphery)中设置全局字线(global word line,GWL)与各个存储单元平面上的LWL连接,将不同的字线电压施加在期望的存储单元管上,以对选中的存储单元管进行擦除、编程或读取操作。
现有的外围电路结构中,通常利用多路选择器(multiplexer,MUX)将不同的电压(包括各个选中电压和未选中电压)选择至GWL,所用的MUX会占用过多的面积,导致外围电路面积过大,不利用存储器件的小型化设计。
发明内容
有鉴于此,本申请实施例提供了一种存储单元阵列外围电路及存储器件,能够解决现有技术中外围电路面积过大的问题。
本申请实施例第一方面提供了一种存储单元阵列外围电路,所述存储单元阵列包括多个存储单元平面,每个存储单元平面包括M条本地字线;所述外围电路,包括:多条全局字线、多个第一电压选择模块全局字线电压选择模块和多个第二电压选择模块本地字线电压选择模块;
每条所述全局字线对应每个存储单元平面上的多条本地字线,且与所述第一电压选择模块全局字线电压选择模块一一对应;每条本地字线均对应一条全局字线;所述第二电压选择模块本地字线电压选择模块和所述本地字线一一对应;
所述第一电压选择模块全局字线电压选择模块,用于从选中电压和未选中电压中,选择一个电压经对应的全局字线输出至对应的第二电压选择模块本地字线电压选择模块的输入端;
所述第二电压选择模块本地字线电压选择模块,用于从对应的第一电压选择模块全局字线电压选择模块输出的电压和未选中电压中,选择一个电压输出至对应的本地字线。
可选的,当选中电压为k个时,k为大于1的整数;每个存储单元平面上相邻的k个本地字线对应不同的所述全局字线。
可选的,所述第一电压选择模块全局字线电压选择模块和所述第二电压选择模块本地字线电压选择模块均为多路选择器。
可选的,所述未选中电压为多个;则,所述外围电路,还包括:多个第三电压选择模块未选中电压选择模块;
每个所述第三电压选择模块未选中电压选择模块对应一个存储单元平面上的至少一条本地字线,每条本地字线均对应一个所述第三电压选择模块未选中电压选择模块;
所述第三电压选择模块未选中电压选择模块,用于从所述多个未选中电压中,选择一个电压输出至对应的第二电压选择模块本地字线电压选择模块;
所述第二电压选择模块本地字线电压选择模块,具体从对应的第一电压选择模块全局字线电压选择模块输出的电压和对应的第三电压选择模块未选中电压选择模块输出的电压中,选择一个电压输出至对应的本地字线。
可选的,当所述第三电压选择模块未选中电压选择模块对应一个存储单元平面上的多条本地字线时,每个存储单元平面上连续的多个本地字线对应同一个所述第三电压选择模块未选中电压选择模块。
可选的,所述第三电压选择模块未选中电压选择模块为多路选择器。
可选的,所述选中电压为k个,k为大于1的整数;则,所述外围电路,还包括:N个第四电压选择模块选中电压选择模块;
每个存储单元平面上第i个本地字线与第j个所述第四电压选择模块选中电压选择模块对应;j=i-ak,a为正整数,1≤i≤M,1≤j≤N,N大于或等于k;
所述第四电压选择模块选中电压选择模块,用于从k个选中电压中,选择一个电压输出至对应的第一电压选择模块全局字线电压选择模块的输入端;
所述第一电压选择模块全局字线电压选择模块,具体用于从对应的第四电压选择模块选中电压选择模块输出的电压和未选中电压中,选择一个电压经对应的全局字线输出至对应的第二电压选择模块本地字线电压选择模块的输入端。
可选的,所述第四电压选择模块选中电压选择模块为多路选择器。
本申请实施例第二方面提供了一种存储器件,包括:存储单元阵列;
所述存储单元阵列包括多个存储单元平面,每个存储单元平面包括M条字线;M为大于1的整数;
所述存储器件,还包括如本申请实施例第一方面提供的存储单元阵列外围电路中的任意一种。
与现有技术相比,本申请至少具有以下优点:
在本申请实施例中,外围电路包括多条全局字线、多个全局字线电压选择模块和多个本地字线电压选择模块。其中,每条全局字线对应存储单元阵列每个存储单元平面上的多条本地字线,且全局字线与全局字线电压选择模块一一对应;每条本地字线均对应一条全局字线,本地字线电压选择模块和本地字线一一对应。全局字线电压选择模块从选中电压和未选中电压中选择一个电压经对应的全局字线输出至对应的本地字线电压选择模块的输入端,为多个本地字线提供选中电压或未选中电压。由于全局字线对应的多条本地字线上所需的电压并不完全相同,再利用本地字线电压选择模块从全局字线电压选择模块提供的电压和未选中电压中选择一个电压输出至对应的本地字线,从而能够将期望的字线电压经各条本地字线施加在的存储单元管上,以对选中的存储单元管进行擦除、编程或读取操作。由于多条本地字线共享一个全局字线,减少了所需多路选择器的占用面积,从而能够减小外围电路的面积。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请中记载的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为一种3D NAND的结构示意图;
图2为本申请实施例提供的一种存储单元阵列外围电路的结构示意图;
图3为本申请实施例提供的另一种存储单元阵列外围电路的结构示意图;
图4为本申请实施例提供的另一种存储单元阵列外围电路的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
应当理解,在本申请中,“至少一个(项)”是指一个或者多个,“多个”是指两个或两个以上。“和/或”,用于描述关联对象的关联关系,表示可以存在三种关系,例如,“A和/或B”可以表示:只存在A,只存在B以及同时存在A和B三种情况,其中A,B可以是单数或者复数。字符“/”一般表示前后关联对象是一种“或”的关系。“以下至少一项(个)”或其类似表达,是指这些项中的任意组合,包括单项(个)或复数项(个)的任意组合。例如,a,b或c中的至少一项(个),可以表示:a,b,c,“a和b”,“a和c”,“b和c”,或“a和b和c”,其中a,b,c可以是单个,也可以是多个。
在3D NAND中,为了将不同的选中电压和未选中电压经各个本地字线(LWL)施加在期望的存储单元管(cell)上,现有技术中一般会在外围电路(periphery)中设置与每个存储单元平面上的LWL一一对应的全局字线(GWL),每条全局字线对应一个第一多路选择器(MUX),利用第一MUX从选中电压和未选中电压中选择一个电压输出至GWL。由于一条GWL对应的各个存储单元平面上LWL期望的电压不一定相同,所以GWL和对应的各个LWL之间还连接有第二多路选择器(MUX),从GWL输出的电压和未选中电压中选择一个电压输出至LWL,从而实现了在多存储单元平面并发操作时对各个cell施加期望的字线电压,对选中的存储单元管进行擦除、编程或读取操作。
由于在3D NAND中每个存储单元平面(共m个存储单元平面)上LWL可以多至128条,现有技术中,则需要在periphery中设置128条对应的GWL、128个第一MUX和128*m个第二MUX,占用了过多的面积,导致外围电路面积过大。此外,在实际应用中,选中电压的数量和未选中电压的数量可能均为多个,则第一MUX需要从各个选中电压和各个未选中电压中选择一个输出,第二MUX需要从各个未选中电压中选择一个输出,需要较大尺寸的MUX器件实现,同样占用了较大的面积,致使外围电路面积过大,不利用存储器件的小型化设计。
为此,本申请实施例提供的一种存储单元阵列外围电路,设置每个存储单元平面上的多条本地字线对应一条全局字线,全局字线与全局字线电压选择模块一一对应,本地字线与本地字线电压选择模块一一对应。全局字线电压选择模块可以从选中电压和未选中电压中选择一个电压经对应的全局字线输出至每个存储单元平面的多个本地字线所对应的本地字线电压选择模块,本地字线电压选择模块再根据对应的本地字线的实际需要从全局字线电压选择模块输出的电压和未选中电压中选择一个电压输出至对应的本地字线,从而能够将期望的选中电压和未选中电压施加在各个LWL上,实现对选中的存储单元管进行擦除、编程或读取操作。由于一个存储单元平面内的多条本地字线共用一个全局字线,减小了全局字线及其对应的全局字线电压选择模块的数量,也就减小了外围电路中多路选择器的占用面积,从而能够减小外围电路的面积,有利于存储器件小型化设计的实现。
基于上述思想,为使本申请的上述目的、特征和优点能够更加明显易懂,下面结合附图对本申请的具体实施方式做详细的说明。
参见图2,该图为本申请实施例提供的一种存储单元阵列外围电路的结构示意图。
首先需要说明的是,本申请实施例提供的一种存储单元阵列外围电路,所应用于的存储单元阵列包括多个存储单元平面,每个存储单元平面包括M条本地字线LWL,M均为大于1的整数。
则,本申请实施例提供的存储单元阵列外围电路(以下简称为外围电路),包括:多条全局字线GWL、多个全局字线电压选择模块210和多个本地字线电压选择模块220;
每条全局字线GWL对应每个存储单元平面上的多条本地字线LWL,且与全局字线电压选择模块210一一对应;每条本地字线LWL均对应一条全局字线GWL;本地字线电压选择模块220和本地字线LWL一一对应。
可以理解的是,全局字线GWL和本地字线LWL以及全局字线电压选择模块210之间存在对应关系,本地字线LWL和本地字线电压选择模块220之间存在对应关系,则根据上述对应关系可确定出本地字线、全局字线GWL、全局字线电压选择模块210和本地字线电压选择模块220中任意两个之间的对应关系,这里不再一一赘述。
全局字线电压选择模块210,用于从选中电压和未选中电压中,选择一个电压经对应的全局字线GWL输出至对应的本地字线电压选择模块220的输入端;
本地字线电压选择模块220,用于从对应的全局字线电压选择模块210输出的电压和未选中电压中,选择一个电压输出至对应的本地字线LWL。
在本申请实施例中,全局字线电压选择模块210可以从选中电压和未选中电压中选择一个电压输出,从而能够根据实际需要将电压经对应的全局字线GWL输出至对应的多个本地字线LWL。然而,同一个存储单元平面或不同存储单元平面上不同的本地字线LWL所需的电压不尽相同,可能为选中电压,也可能为未选中电压,所以全局字线电压选择模块210输出的电压再经与本地字线LWL一一对应本地字线电压选择模块220输出至各个本地字线LWL。本地字线电压选择模块220从全局字线电压选择模块210输出的电压和未选中电压中选择一个输出至对应的本地字线LWL,可以实现在本地字线LWL上施加不同的电压,实现对选中的存储单元管进行擦除、编程或读取操作。
还需要说明的是,当存储单元阵列对应的选中电压为多个时,由于在选中的字线及其周围的字线上需要施加不同的选中电压,因此要使得相邻的本地字线LWL对应不同的全局字线GWL。具体的,在本申请实施例一些可能的实现方式中,当选中电压为k个时,k为大于1的整数;每个存储单元平面上相邻的k个本地字线对应不同的全局字线GWL。这样,选中的本地字线LWL及其周围的本地字线LWL(共k条本地字线LWL)可以通过不同的全局字线GEL及其对应的全局字线电压选择模块210获得不同的选中电压,实现对选中的存储单元管进行擦除、编程或读取操作。
在一个例子中,当每个存储单元平面包括128个本地字线LWL、对应8个选中电压时,外围电路上可以设置有32条全局字线GWL,第α条全局字线GWL对应每个存储单元平面上的第α+32β条本地字线,β为正整数。
在实际应用中,全局字线电压选择模块210和本地字线电压选择模块220可以均为多路选择器(MUX)。每条全局字线GWL与每个存储单元平面中本地字线LWL具体的对应情况可以根据实际需要设定,这里不进行限定。由于每个存储单元平面中多个本地字线LWL对应同一个全局字线GWL,减少了全局字线GWL及其对应的全局字线电压选择模块210的数量,相较于现有技术而言,减小了外围电路中多路选择器的占用面积,从而能够减小外围电路的面积,有利于存储器件小型化设计的实现。
在一个具体的例子中,当选中电压为8个、未选中电压为1个时,全局字线电压选择模块210可以为9选1MUX、本地字线电压选择模块220可以为2选1MUX;当选中电压为8个、未选中电压为2个时,全局字线电压选择模块210可以为10选1MUX、本地字线电压选择模块220可以为3选1MUX。
在本申请实施例一些可能的实现方式中,如图3所示,当存储单元阵列对应的未选中电压为多个时,该外围电路,还可以包括:多个未选中电压选择模块230,利用未选中电压选择模块230从多个未选中电压中选择一个输出至本地字线电压选择模块220。
具体的,每个未选中电压选择模块230对应一个存储单元平面上的至少一条本地字线LWL,每条本地字线LWL均对应一个未选中电压选择模块230;
未选中电压选择模块230,用于从多个未选中电压中,选择一个电压输出至对应的本地字线电压选择模块220;
本地字线电压选择模块220,具体从对应的全局字线电压选择模块210输出的电压和对应的未选中电压选择模块230输出的电压中,选择一个电压输出至对应的本地字线LWL。
可以理解的是,未选中电压选择模块230可以对应一个存储单元平面上的一条本地字线LWL,即未选中电压选择模块230与本地字线LWL一一对应;未选中电压选择模块230还可以对应一个存储单元平面上的多条本地字线LWL,以减小未选中电压选择模块230的数量,进一步减小外围电路的面积。在一个可能的设计中,为了简化对闪存器件的控制流程,当未选中电压选择模块230对应一个存储单元平面上的多条本地字线LWL时,每个存储单元平面上连续的多个本地字线LWL对应同一个未选中电压选择模块230。例如,当一个存储单元平面包括128条本地字线时,一个存储单元平面上连续的16条本地字线LWL可以对应一个未选中电压选择模块230。在具体实施时,可以根据实际需要对未选中电压选择模块230对应的本地字线LWL情况进行设置,本申请不进行限定,这里也不再一一列举。
在实际应用中,未选中电压选择模块230可以为多路选择器(MUX)。若未选中电压为2个,则本地字线电压选择模块220可以为2选1MUX、未选中电压选择模块230可以为2选1MUX。
在本申请实施例中,外围电路包括多条全局字线、多个全局字线电压选择模块和多个本地字线电压选择模块。其中,每条全局字线对应存储单元阵列每个存储单元平面上的多条本地字线,且全局字线与全局字线电压选择模块一一对应;每条本地字线均对应一条全局字线,本地字线电压选择模块和本地字线一一对应。全局字线电压选择模块从选中电压和未选中电压中选择一个电压经对应的全局字线输出至对应的本地字线电压选择模块的输入端,为多个本地字线提供选中电压或未选中电压。由于全局字线对应的多条本地字线上所需的电压并不完全相同,再利用本地字线电压选择模块从全局字线电压选择模块提供的电压和未选中电压中选择一个电压输出至对应的本地字线,从而能够将期望的字线电压经各条本地字线施加在的存储单元管上,以对选中的存储单元管进行擦除、编程或读取操作。由于多条本地字线共享一个全局字线,减少了所需多路选择器的占用面积,从而能够减小外围电路的面积。
参见图4,该图为本申请实施例提供的另一种存储单元阵列外围电路的结构示意图。相较于图2或3,该图提供了一种更加具体的存储单元阵列外围电路。
在图2或图3所示实施例的基础上,为了进一步减小外围电路的面积,当选中电压为k个时,k为大于1的整数;在本申请实施例一些可能的实现方式中,该外围电路还可以包括:N个选中电压选择模块240;
每个存储单元平面上第i个本地字线与第j个选中电压选择模块240对应。
在本申请实施例中,j=i-ak,a为正整数,1≤i≤M,1≤j≤N,N大于或等于k。即,根据选中电压的数量k将每个存储单元平面上的本地字线LWL划分为不同的组,同一组的本地字线LWL对应相同的选中电压选择模块240,相邻的本地字线LWL对应不同的选中电压选择模块240。例如,每个存储单元平面包括128条本地字线LWL,选中电压为8个,则本地字线LWL0、LWL8、LWL16、……、LWL120对应同一个选中电压选择模块240,本地字线LWL1、LWL9、LWL17、……LWL121对应同一个选中电压选择模块240,以此类推。
可以理解的是,全局字线GWL和本地字线LWL以及全局字线电压选择模块210之间存在对应关系,本地字线LWL和本地字线电压选择模块220以及选中电压选择模块240之间存在对应关系,则根据上述对应关系即可确定出本地字线LWL、全局字线GWL、全局字线电压选择模块210、本地字线电压选择模块220和选中电压选择模块240中任意两个之间的对应关系,这里不再一一赘述。
选中电压选择模块240,用于从k个选中电压中,选择一个电压输出至对应的全局字线电压选择模块210的输入端;
全局字线电压选择模块210,具体用于从对应的选中电压选择模块240输出的电压和未选中电压中,选择一个电压经对应的全局字线GWL输出至对应的本地字线电压选择模块220的输入端。
在本申请实施例中,选中电压选择模块240可以从k个选中电压中选择一个输出,从而能够确定出输出至同一组本地字线LWL的选中电压。又因为相邻的本地字线LWL对应不同的选中电压选择模块240,即可以使得选中的字线LWL及其附近的本地字线LWL上施加不同的选中电压,实现对选中的存储单元管进行擦除、编程或读取操作。
全局字线电压选择模块210从对应的选中电压选择模块240输出的电压(即一个选中电压)和未选中电压中选择一个电压经对应的全局字线GWL输出。由于全局字线电压选择模块210与全局字线GWL一一对应,而全局字线GWL又和每个存储单元平面上的至少一条本地字线LWL对应,本地字线电压选择模块220与本地字线LWL一一对应,利用全局字线电压选择模块210和本地字线电压选择模块220即可有选择的将选中电压或未选中电压施加在每个存储单元平面中对应的本地字线LWL上。
在实际应用中,选中电压选择模块240可以为多路选择器(MUX)。作为一个示例,当选中电压的数量为8个时,选中电压选择模块240可以为8选1多路选择器。还需要说明的是,外围电路中包括的选中电压选择模块240的数量以及选中电压选择模块240的输入端口数量可以大于选中电压的数量,以便根据实际选中电压的情况对外围电路进行适应性的配置,可以提高外围电路的通用性。
在一个具体的例子中,对m个存储单元平面、每个存储单元平面上128条LWL、8个选中电压、2个未选中电压的3D NAND来说,下表具体示出了本申请实施例提供的一种存储单元阵列外围电路中选中电压选择模块240(即可配置电压域0-可配置电压域7)、全局字线GWL(即GWL0-GWL31)、未选中电压选择模块230(即gwlu<0>-gwlu<7>)和一个存储单元平面中本地字线LWL(即LWL0-LWL127)的对应情况。
Figure BDA0002112838680000111
Figure BDA0002112838680000121
Figure BDA0002112838680000131
则,在一个例子中,本申请实施例提供的外围电路中可以包括8个8选1MUX(即选中电压选择模块240)、32个3选1MUX(即全局字线电压选择模块210,与全局字线GWL一一对应)、128*m个2选1MUX(即本地字线电压选择模块220,与本地字线一一对应)和8个2选1MUX(即未选中电压选择模块230),相较于现有技术而言减小了MUX的占用面积,减小41%左右的外围电路面积,有利于存储器件的小型化设计。
基于上述实施例提供的存储单元阵列外围电路,本申请实施例还提供了一种存储器件。该存储器件,包括:存储单元阵列以及上述实施例提供的存储单元阵列外围电路中的任意一种。
其中,该存储单元阵列包括多个存储单元平面,每个存储单元平面包括M条字线;M为大于1的整数。对该存储器件包括的存储单元阵列外围电路的说明参见上述实施例中的相关内容即可,这里不再赘述。
需要说明的是,本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。
还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述,仅是本申请的较佳实施例而已,并非对本申请作任何形式上的限制。虽然本申请已以较佳实施例揭露如上,然而并非用以限定本申请。任何熟悉本领域的技术人员,在不脱离本申请技术方案范围情况下,都可利用上述揭示的方法和技术内容对本申请技术方案做出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本申请技术方案的内容,依据本申请的技术实质对以上实施例所做的任何简单修改、等同变化及修饰,均仍属于本申请技术方案保护的范围内。

Claims (9)

1.一种存储单元阵列外围电路,其特征在于,所述存储单元阵列包括多个存储单元平面,每个存储单元平面包括M条本地字线;所述外围电路,包括:多条全局字线、多个全局字线电压选择模块和多个本地字线电压选择模块;
每条所述全局字线对应每个存储单元平面上的多条本地字线,且与所述全局字线电压选择模块一一对应;每条本地字线均对应一条全局字线;所述本地字线电压选择模块和所述本地字线一一对应;
所述全局字线电压选择模块,用于从选中电压和未选中电压中,选择其中之一电压经对应的全局字线输出至对应的本地字线电压选择模块的输入端;
所述本地字线电压选择模块,用于从对应的全局字线电压选择模块输出的电压和未选中电压中,选择其中之一电压输出至对应的本地字线。
2.根据权利要求1所述的存储单元阵列外围电路,其特征在于,当选中电压为k个时,k为大于1的整数;每个存储单元平面上相邻的k个本地字线对应不同的所述全局字线。
3.根据权利要求1所述的存储单元阵列外围电路,其特征在于,
所述全局字线电压选择模块和所述本地字线电压选择模块均为多路选择器。
4.根据权利要求1所述的存储单元阵列外围电路,其特征在于,所述未选中电压为多个;则,所述外围电路,还包括:多个未选中电压选择模块;
每个所述未选中电压选择模块对应一个存储单元平面上的至少一条本地字线,每条本地字线均对应一个所述未选中电压选择模块;
所述未选中电压选择模块,用于从所述多个未选中电压中,选择其中之一电压输出至对应的本地字线电压选择模块;
所述本地字线电压选择模块,具体从对应的全局字线电压选择模块输出的电压和对应的未选中电压选择模块输出的电压中,选择其中之一电压输出至对应的本地字线。
5.根据权利要求4所述的存储单元阵列外围电路,其特征在于,当所述未选中电压选择模块对应一个存储单元平面上的多条本地字线时,每个存储单元平面上连续的多个本地字线对应同一个所述未选中电压选择模块。
6.根据权利要求4所述的存储单元阵列外围电路,其特征在于,所述未选中电压选择模块为多路选择器。
7.根据权利要求1至6任一项所述的存储单元阵列外围电路,其特征在于,所述选中电压为k个,k为大于1的整数;则,所述外围电路,还包括:N个选中电压选择模块;
每个存储单元平面上第i个本地字线与第j个所述选中电压选择模块对应;j=i-ak,a为正整数,1≤i≤M,1≤j≤N,N大于或等于k;
所述选中电压选择模块,用于从k个选中电压中,选择其中之一电压输出至对应的全局字线电压选择模块的输入端;
所述全局字线电压选择模块,具体用于从对应的选中电压选择模块输出的电压和未选中电压中,选择其中之一电压经对应的全局字线输出至对应的本地字线电压选择模块的输入端。
8.根据权利要求7所述的存储单元阵列外围电路,其特征在于,所述选中电压选择模块为多路选择器。
9.一种存储器件,其特征在于,包括:存储单元阵列;
所述存储单元阵列包括多个存储单元平面,每个存储单元平面包括M条字线;M为大于1的整数;
所述存储器件,还包括如权利要求1-8任一项所述的存储单元阵列外围电路。
CN201910579791.0A 2019-06-28 2019-06-28 一种存储单元阵列外围电路及存储器件 Active CN110277125B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910579791.0A CN110277125B (zh) 2019-06-28 2019-06-28 一种存储单元阵列外围电路及存储器件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910579791.0A CN110277125B (zh) 2019-06-28 2019-06-28 一种存储单元阵列外围电路及存储器件

Publications (2)

Publication Number Publication Date
CN110277125A CN110277125A (zh) 2019-09-24
CN110277125B true CN110277125B (zh) 2020-07-28

Family

ID=67963663

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910579791.0A Active CN110277125B (zh) 2019-06-28 2019-06-28 一种存储单元阵列外围电路及存储器件

Country Status (1)

Country Link
CN (1) CN110277125B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111402943B (zh) * 2020-06-02 2020-09-04 深圳市芯天下技术有限公司 减少非型闪存读操作泵面积方法、系统、储存介质和终端

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5663923A (en) * 1995-04-28 1997-09-02 Intel Corporation Nonvolatile memory blocking architecture
TW540053B (en) * 2000-07-13 2003-07-01 Samsung Electronics Co Ltd Row decoder of a NOR-type flash memory device
US7440354B2 (en) * 2006-05-15 2008-10-21 Freescale Semiconductor, Inc. Memory with level shifting word line driver and method thereof
CN102237131B (zh) * 2010-04-28 2013-11-06 中国科学院微电子研究所 一种降低存储器读干扰的电路及方法
KR20120119334A (ko) * 2011-04-21 2012-10-31 에스케이하이닉스 주식회사 비휘발성 메모리 장치
US9972397B2 (en) * 2016-06-24 2018-05-15 SK Hynix Inc. Semiconductor memory device and operating method thereof

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
"基于PowerPC架构的高速缓存单元的设计";邵剑;《中国优秀硕士学位论文全文数据库•信息科技辑》;20160315;第2016年卷(第3期);I137-335 *

Also Published As

Publication number Publication date
CN110277125A (zh) 2019-09-24

Similar Documents

Publication Publication Date Title
CN108008974B (zh) 基于动态随机存取存储器的处理单元架构
EP0398067A2 (en) Combined multiple memories
CN108010551B (zh) 用于dpu运算的软件栈和编程
CN110476212B (zh) 用于存储器中数据交换网络的设备及方法
US9965388B2 (en) Memory device including page buffer and method of arranging page buffer having cache latches
CN102087878A (zh) 闪速存储器件及其编程方法
EP1116238A1 (en) Bank selector circuit for a simultaneous operation flash memory device with a flexible bank partition architecture
JPH0160865B2 (zh)
US9922696B1 (en) Circuits and micro-architecture for a DRAM-based processing unit
US20200278923A1 (en) Multi-dimensional accesses in memory
CN110277125B (zh) 一种存储单元阵列外围电路及存储器件
US20140082282A1 (en) Multi-granularity parallel storage system and storage
US9171593B2 (en) Multi-granularity parallel storage system
CN110289035B (zh) 一种存储单元阵列外围电路及存储器件
US20230273729A1 (en) Core group memory processing with group b-float encoding
CN103650055A (zh) 记录数据的方法、存储器、和在存储器中进行记录的系统
US20190129914A1 (en) Implementation method of a non-radix-2-point multi data mode fft and device thereof
CN107818811A (zh) 包括冗余列和冗余外围逻辑电路的存储器器件
US10403338B2 (en) Low power memory device with column and row line switches for specific memory cells
KR20130028349A (ko) 메모리 장치, 메모리 시스템 및 그 데이터 저장 방법
CN111554333B (zh) 用于存储器架构的解码器结构
CN110008381A (zh) 检索存储器和检索系统
US5875147A (en) Address alignment system for semiconductor memory device
US8854895B2 (en) Semiconductor memory device
US11664058B1 (en) Memory device and operation method thereof

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant