CN110223621A - 信号调制方法、装置及显示装置 - Google Patents
信号调制方法、装置及显示装置 Download PDFInfo
- Publication number
- CN110223621A CN110223621A CN201910494708.XA CN201910494708A CN110223621A CN 110223621 A CN110223621 A CN 110223621A CN 201910494708 A CN201910494708 A CN 201910494708A CN 110223621 A CN110223621 A CN 110223621A
- Authority
- CN
- China
- Prior art keywords
- signal
- pulse width
- width modulating
- modulated
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2014—Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本申请涉及一种信号调制方法、装置及显示装置。该信号调制方法包括:提供一脉冲宽度调制信号;参照所述脉冲宽度调制信号的频率对多个待调制信号的输出频率进行设定;根据所述脉冲宽度调制信号在高电位的持续时间确定多个待调制信号的输出间隔时间;依照确定的输出频率和输出间隔时间将各所述待调制信号调制后输出。本申请通过使用脉冲宽度调制信号来对多个待调制信号的输出频率进行设定,使用脉冲宽度调制信号在高电位的持续时间来确定多个待调制信号的输出间隔时间,可以省去原本用于存储这些数据的存储电路,并且减少相关电路的引脚数量,从而降低GOA电路的成本。
Description
技术领域
本申请涉及显示技术领域,特别是涉及一种信号调制方法、装置及显示装置。
背景技术
随着显示技术的发展,显示装置因具有高画质、省电、机身薄、窄边框等优点而被广泛应用,其中,窄边框能让显示装置的显示画面面积更大,进而增加用户的体验感。为了让显示装置的边框变窄,出现了GOA(Gate driver on Array,阵列基板栅驱动集成)技术,GOA技术是一种可以直接将栅极驱动电路做在显示面板周围的技术,可以减少制作程序,而且可以降低产品成本,提高面板集成度,实现窄边框。
而GOA技术中通常需要将输入的时钟信号进行升压,得到更高的电压,然后再使升压后的时钟控制信号按照相应的延时输出至GOA电路,进而使得GOA电路控制扫描线逐行打开。其中,使时钟控制信号按照相应的延时输出需要相关的电路中集成有存储电路来记录每个时钟信号之间需要延时的时间差值以及通信所需的IIC(Inter-Integrated Circuit,集成电路总线)协议,而IIC协议会使得相关电路必须具有SDA(资料)引脚和SCL(时钟)引脚,由于需要内置存储电路和增加相应的引脚,导致整个GOA电路的成本增加。
发明内容
基于此,有必要针对现有GOA电路的成本过高的问题,提供一种信号调制方法、装置及显示装置。
一种信号调制方法,所述方法包括:
提供一脉冲宽度调制信号;
参照所述脉冲宽度调制信号的频率对多个待调制信号的输出频率进行设定;
根据所述脉冲宽度调制信号在高电位的持续时间确定多个待调制信号的输出间隔时间;
依照确定的输出频率和输出间隔时间将各所述待调制信号调制后输出。
在其中一个实施例中,所述信号调制方法还包括:
提供一起始脉冲信号;
待接收到所述起始脉冲信号、并在所述脉冲宽度调制信号为高电位时,输出第一待调制信号。
在其中一个实施例中,所述根据所述脉冲宽度调制信号在高电位的持续时间确定多个待调制信号的输出间隔时间的步骤,包括:
获取所述脉冲宽度调制信号的占空比;
参照所述脉冲宽度调制信号的占空比、并将所述脉冲宽度调制信号在高电位的持续时间作为多个待调制信号之间的输出间隔时间。
在其中一个实施例中,各所述待调制信号为时钟控制信号。
一种信号调制方法,所述方法包括:
提供一频率和占空比可调的脉冲宽度调制信号和一起始脉冲信号;
参照所述起始脉冲信号、并在所述脉冲宽度调制信号为高电位时,输出第一个时钟控制信号;
参照所述脉冲宽度调制信号的频率对多个时钟控制信号的输出频率进行设定;
参照所述脉冲宽度调制信号的占空比、并将所述脉冲宽度调制信号在高电位的持续时间作为多个时钟控制信号之间的输出间隔时间;
以所述第一个时钟控制信号为输出基准、并依照确定的输出间隔时间和输出频率依次输出多个时钟控制信号。
一种信号调制装置,所述信号调制装置包括脉冲宽度调制电路和电平移位电路;所述脉冲宽度调制电路与所述电平移位电路连接;
所述脉冲宽度调制电路用于提供一脉冲宽度调制信号;
所述电平移位电路用于根据所述脉冲宽度调制信号的频率确定多个待调制信号的输出频率;
所述电平移位电路还用于根据所述脉冲宽度调制信号在高电位的持续时间确定多个待调制信号的输出间隔时间;
所述电平移位电路还用于依照确定的输出频率和输出间隔时间将各所述待调制信号调制后输出。
在其中一个实施例中,所述信号调制装置还包括:
时序控制电路,与所述电平移位电路连接,所述时序控制电路用于提供一起始脉冲信号;
所述电平移位电路还用于在接收到所述起始脉冲信号、并在所述脉冲宽度调制信号为高电位时,输出第一待调制信号。
在其中一个实施例中,所述电平移位电路包括延时电路,所述延时电路用于参照所述脉冲宽度调制信号的占空比、并将所述脉冲宽度调制信号在高电位的持续时间作为各所述待调制信号之间的输出间隔时间。
一种显示装置,包括显示面板和驱动电路,所述显示面板包括显示区域和非显示区域,所述显示区域设置有多条数据线和多条扫描线,所述驱动电路包括如前述所述的信号调制装置。
在其中一个实施例中,所述驱动电路还包括阵列基板栅驱动集成电路。
上述信号调制方法、装置及显示装置,通过参照脉冲宽度调制信号的频率还对待调制信号的输出频率进行设定,并且将所述脉冲宽度调制信号在高电位的持续时间作为多个待调制信号之间的输出间隔时间(也即是每个待调制信号之间的延时时间),可以省去原本用于存储这些数据的存储电路,同时使用确定的输出频率和输出间隔将多个待调制信号调制后输出,也可以使得相关电路中不必集成有IIC协议,进而减少存储电路和相关电路的引脚数量,从而降低GOA电路的成本。
附图说明
图1为一实施例中的信号调制方法流程示意图;
图2为图1中步骤S30的具体流程示意图;
图3为另一实施例中的信号调制方法流程示意图;
图4为一实施例中的信号调制装置的结构示意图;
图5为图1中根据信号调制方法输出的多个待调制信号的输出波形图;
图6为一实施例中的显示装置的结构示意图;
图7为一实施例中的像素单元的排列方式示意图;
图8为一实施例中的像素单元的电路结构示意图;
图9为图8中的子像素单元的电路结构放大示意图;
图10为示例性技术中多个时钟控制信号的输出波形图。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。
需要说明的是,当元件被称为“固定于”另一个元件,它可以直接在另一个元件上或者也可以存在居中的元件。当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件。本文所使用的术语“垂直的”、“水平的”、“左”、“右”以及类似的表述只是为了说明的目的,并不表示是唯一的实施方式。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。
请参阅图10,为示例性技术中多个时钟控制信号的输出波形图。ST表示起始脉冲信号(Start Pulse),CKV1表示第一时钟控制信号,CKV2表示第二时钟控制信号,CKV3表示第三时钟控制信号,CKV4表示第四时钟控制信号,T1为CKV1与ST之间的输出间隔时间,T2为CKV2与ST之间的输出间隔时间,T3为CKV3与ST之间的输出间隔时间,T4为CKV4与ST之间的输出间隔时间,T5表示CKV1在高电位的持续时间,T6表示CKV1的频率。在示例性技术中,通常由时序控制器产生一路起始脉冲信号,作为一帧画面显示的起始信号,然后输出至电平转换电路,电平转换电路中根据内部集成的存储模块存储的时间差值以及相应的输出频率来依次输出多个时钟控制信号至GOA电路,以满足GOA电路所需的各个时钟控制波形。但是,由于多个时钟控制信号之间的相对延时需要使用存储模块来进行存储以及通信所需的IIC(Inter-Integrated Circuit,集成电路总线)协议,会使得整个GOA电路的成本增加。
基于此,本申请希望提供一种能够易于实施的解决方案,来降低GOA电路成本,从而降低产品的成本,进而提高产品的竞争力。具体地,本申请所提供的解决方案将在以下实施例中体现。
具体地,请参阅图1,为一实施例中的信号调制方法流程图。该信号调制方法主要用于调制控制信号,可以理解,本申请的方法可以适用于多种控制信号,为了便于说明,本申请以下实施例中,均以待调制信号为时钟控制信号为例进行说明。该信号调制方法可以包括步骤:S10-S40。
步骤S10,提供一脉冲宽度调制信号。
步骤S20,参照所述脉冲宽度调制信号的频率对多个待调制信号的输出频率进行设定。
具体地,可结合图1和图5进行理解。脉冲宽度调制信号也即是图5中的PWM(PulseWidth Modulation)信号,可通过专门的PWM集成电路产生。一般的脉冲宽度调制信号的频率是可以调节的,当输出的脉冲宽度调制信号的频率已知的时候,可参照脉冲宽度调制信号的频率来确定时钟控制信号的输出频率,具体地,当需要输出多个时钟控制信号时,可通过公式F/N来确定待调制信号的输出频率,其中,F表示脉冲宽度调制信号的频率,N表示需要输出的时钟控制信号的个数,例如,当需要输出的时钟控制信号的个数N=4时,那么每个时钟控制信号的输出频率就可以表示为f=F/4,可辅助参阅图5。
步骤S30,根据所述脉冲宽度调制信号在高电位的持续时间确定多个待调制信号的输出间隔时间。
步骤S40,依照确定的输出频率和输出间隔时间将各所述待调制信号调制后输出。
具体地,该步骤S30可以包括:
步骤S31,获取所述脉冲宽度调制信号的占空比;
步骤S32,以所述脉冲宽度调制信号的占空比为参照、并将所述脉冲宽度调制信号在高电位的持续时间作为各所述待调制信号之间的输出间隔时间。
具体地,“占空比”是指有效电平在一个周期之内所占的时间比率,有效电平通常指高电平。通常可通过改变PWM集成电路中输出的PWM信号的占空比来改变输出的电压大小。本申请通过获取脉冲宽度调制信号在高电位的持续时间来确定多个时钟控制信号信号的输出间隔时间。具体地,请参阅图5,可看出,PWM信号在高电位的持续时间为T,本申请通过将CKV1与CKV2、CKV2与CKV3、CKV3与CKV4之间的输出间隔时间也设置为T,由于PWM信号在高电位的持续时间实则可通过改变PWM信号的占空比来调节,所以,可通过调节PWM信号的占空比的方式来实现多个时钟控制信号之间的输出间隔时间,进而可以省去存储时间间隔的存储电路。在确定需要输出的时钟控制信号的输出频率和输出间隔之后,可按照确定的输出频率和输出间隔输出至下一级电路。
上述信号调制方法,通过使用脉冲宽度调制信号来确定时钟控制信号的输出频率,使用脉冲宽度调制信号在高电位的持续时间确定多个待调制信号的输出间隔时间(也即是每个待调制信号之间的延时时间),可以省去原本用于存储这些数据的存储电路,同时使用确定的输出频率和输出间隔将多个待调制信号调制后输出,也可以使得相关电路中不必通过IIC协议实现通信,进而减少存储电路和相关电路的引脚数量,从而降低GOA电路的成本。
在一个实施例中,上述信号调制方法还可以包括步骤:S1-S2。
步骤S1,提供一起始脉冲信号。
步骤S2,待接收到所述起始脉冲信号、并在所述脉冲宽度调制信号为高电位时,输出第一待调制信号。
具体地,可参阅图5,STV信号就是本申请中的起始脉冲信号,可先提供一路起始脉冲信号,在接收到起始脉冲信号的时候,以起始脉冲信号的上升沿时刻作为参照,并且在PWM信号为高电位的时候,输出第一个时钟控制信号,这样的话,即可通过脉冲宽度调制信号的频率和占空比来控制多个输出时钟控制信号的关系,就无需通过设置SDA引脚和SCL引脚来实现通过IIC协议通信,进而亦可降低电路的成本。
本申请还提供一种信号调制方法,该信号调制方法与前述信号调制方法相似,请参阅图3,为另一实施例中的信号调制方法流程示意图。该方法具体可以包括步骤:S100-S500。
步骤S100,提供一频率和占空比可调的脉冲宽度调制信号和一起始脉冲信号。
步骤S200,参照所述起始脉冲信号、并在所述脉冲宽度调制信号为高电位时,输出第一个时钟控制信号。
步骤S300,参照所述脉冲宽度调制信号的频率对多个时钟控制信号的输出频率进行设定。
步骤S400,参照所述脉冲宽度调制信号的占空比、并将所述脉冲宽度调制信号在高电位的持续时间作为多个时钟控制信号之间的输出间隔时间。
步骤S500,以所述第一个时钟控制信号为输出基准、并依照确定的输出间隔时间和输出频率依次输出多个时钟控制信号。
可以理解,对于与前述实施例中信号调制方法相同的有关描述可以参照前述实施例,为了便于简洁,在此不作进一步地赘述。同时本实施例与前述实施例具有的相同的有益效果部分也不在做进一步地赘述。
进一步地,本实施例中,以4个时钟控制信号举例进行说明,首先,脉冲宽度调制信号的频率和占空比均可调,可以理解,脉冲宽度调制信号的频率和占空比可以根据通用的IIC协议的频率和占空比进行确定,通常来说,凡是使用IIC协议的产品,其频率和占空比是固定的。在脉冲宽度调制信号的频率和占空比的可调节范围确定的情况下,根据实际情况,选择合适的频率和占空比,本申请以脉冲宽度调制信号的频率为1.25KHZ,占空比为1/8为例进行说明。由于本申请采用4个时钟控制信号,所以每个时钟控制信号的输出频率可以表示为:(1.25/4)=0.3125KHz,从而每个时钟控制信号的输出频率就能够确定。在确定输出频率之后,可参照脉冲宽度调制信号的占空比和该脉冲宽度调制信号在高电位的持续时间来获取时钟控制信号之间的输出间隔时间,具体地,当脉冲宽度调制信号在高电位的持续时间为T的时候,每个时钟控制信号之间的输出间隔时间也为T。从而可以确定4个时钟控制信号的输出频率和输出间隔时间。由于时钟控制信号的输出需要依赖于IIC协议进行,而本申请通过参照起始脉冲信号并在脉冲宽度调制信号为高电平的时候输出第一个时钟控制信号,再根据确定的输出频率和输出间隔时间来依次输出第二个、第三个及第四个时钟控制信号。具体地,可以在第一个时钟控制信号的基础上,间隔时间T输出第二个时钟控制信号,第二时钟控制信号的输出频率可以和第一个时钟控制信号的输出频率相同,即0.3125KHz;当又间隔时间T之后,又在第二个时钟控制信号的基础上输出第三个时钟控制信号,第三时钟控制信号的输出频率可以和第二个时钟控制信号的输出频率相同,即0.3125KHz;当又间隔时间T之后,又在第三个时钟控制信号的基础上输出第四个时钟控制信号,第四时钟控制信号的输出频率可以和第三个时钟控制信号的输出频率相同,即0.3125KHz。由于本申请仅通过频率和占空比可调的脉冲宽度调制信号来调节输出的多个时钟控制信号之间的输出时钟关系,可在不需要IIC协议的情况下保证多个(4个及以上)时钟控制信号之间的有序输出,从而可降低整体的成本。
基于同一发明构思,本申请还提供一种信号调制装置,请参阅图4,为一实施例中的信号调制装置的结构示意图。该信号调制装置可以包括脉冲宽度调制电路10,电平移位电路20。其中,脉冲宽度调制电路10,用于输出一脉冲宽度调制信号PWM;电平移位电路20,用于根据脉冲宽度调制信号PWM的频率确定待调制信号的输出频率F;电平移位电路20,还用于根据脉冲宽度调制信号PWM在高电位的持续时间确定多个待调制信号的输出间隔T;电平移位电路20,还用于依照确定的输出频率和输出间隔将各待调制信号调制后输出。
上述信号调制装置,通过使用脉冲宽度调制电路来提供PWM信号,通过电平移位电路使用PWM信号来确定待调制信号的输出频率,通过将脉冲宽度调制信号在高电位的持续时间确定多个待调制信号的输出间隔时间(也即是每个待调制信号之间的延时时间),可以省去原本用于存储这些数据的存储电路,同时使用确定的输出频率和输出间隔时间将多个待调制信号调制后输出,也可以使得相关电路中不必集成有IIC协议,进而减少存储电路和相关电路的引脚数量,从而降低GOA电路的成本。
在一个实施例中,电平移位电路20可以包括延时电路210,延时电路210用于获取脉冲宽度调制信号PWM的占空比、并将脉冲宽度调制信号在高电位的持续时间作为各待调制信号之间的输出间隔时间。具体地,“占空比”是指有效电平在一个周期之内所占的时间比率,有效电平通常指高电平。通常可通过改变PWM集成电路中输出的PWM信号的占空比来改变输出的电压大小。本申请通过获取脉冲宽度调制信号在高电位的持续时间来确定多个时钟控制信号信号的输出间隔。具体地,请参阅图5,可看出,PWM信号在高电位的持续时间为T,本申请通过将CKV1与CKV2、CKV2与CKV3、CKV3与CKV4之间的输出间隔也设置为T,由于PWM信号在高电位的持续时间实则可通过改变PWM信号的占空比来调节,所以,可通过调节PWM信号的占空比的方式来实现多个时钟控制信号之间的输出间隔,进而可以省去存储时间间隔的存储电路。
在一个实施例中,请继续参阅图4,信号调制装置还可以包括:时序控制电路30。时序控制电路30用于提供一起始脉冲信号STV;电平移位电路20还用于在接收到起始脉冲信号、并在脉冲宽度调制信号为高电位时,输出第一待调制信号。进一步地,本申请中的第一待调制信号可以是时钟控制信号,也即是图4中的CKV1。时序控制电路也称为时序控制器,主要用于将系统主板发送的R(Red,红色)/G(Green,绿色)/B(Blue,蓝色)压缩信号、控制信号进行处理,然后生成相应的时钟控制信号。通过设置时序控制电路来提供起始脉冲信号,电平移位电路在接收到起始脉冲信号、并在脉冲宽度调制信号为高电位时,输出第一待调制信号,就无需通过设置SDA引脚和SCL引脚来实现IIC通信,亦可降低电路的成本。
请参阅图6,为一实施例中的显示装置的结构示意图。该显示装置包括显示面板(图6未标示)和驱动电路(图6未标示),其中显示面板包括显示区域A1和非显示区域A2,显示区域A1设置有多条数据线和多条扫描线。显示区域A1也即是有图像信息显示的一块区域,也可以称为显示区(active area);非显示区域A2通常指没有图像显示的区域,该部分区域主要用于将一些线路和部分传感器压合在这个区域。其中,数据线用D1、D2、D3、…Dn表示,扫描线用S1、S2、…Sn表示。驱动电路包括前述信号调制装置。具体地,驱动电路可以包括脉冲宽度调制电路10,电平移位电路20,时序控制电路30。可以理解,对于脉冲宽度调制电路10,电平移位电路20,时序控制电路30的具体描述可以参照前述信号调制装置实施例的描述,在此不再进一步进行赘述。
在一个实施例中,该驱动电路还可以包括阵列基板栅驱动集成电路40,设置于非显示区域A2的边缘,用于接收调制后的信号、并根据调制后的信号驱动扫描线开启或关闭。阵列基板栅驱动集成电路40也称为GOA(Gate driver on Array),阵列基板栅驱动集成电路40是直接将栅极驱动电路做在显示面板周围,通常设于显示面板的非显示区域A2,这种设置方法可以减少制作程序,而且可以降低产品成本,提高面板集成度,实现窄边框。阵列基板栅驱动集成电路40主要基于时钟控制信号产生选通信号,选通信号也即是扫描驱动电压信号,其作用是控制颜色数据的写入,以完成画面的显示。前述通过信号调制装置调制出的信号就是用于阵列基板栅驱动集成电路40所需。
在一个实施例中,请继续参阅图6,显示装置还可以包括印刷电路板60。其中,时序控制电路30设于印刷电路板60上,用于提供时钟控制信号。印刷电路板60,简称PCB(Printed Circuit Board)。印刷电路板60是重要的电子部件,是电子元器件的支撑体,是电子元器件电气连接的载体。
在一个实施例中,请继续参阅图6,驱动电路还可以包括源极驱动电路50,源极驱动电路50设置在与阵列基板栅驱动集成电路40相邻的一侧或两侧。换句话说,源极驱动电路50可以单侧设置,还可以双侧设置,在双侧设置的时候,可以是相对设置。其主要设于柔性电路板(图6未标示)上,柔性电路板是以聚酰亚胺或聚酯薄膜为基材制成的一种具有高度可靠性,绝佳的可挠性印刷电路板,简称FPC(Flexible Printed Circuit)。柔性电路板通常设置在非显示区域A2的边缘位置,柔性电路板通常与印刷电路板60电性连接,通常作为承放源极驱动电路50的载体以及连接显示面板和印刷电路板60的桥梁。源极驱动电路50主要用于接收时钟控制信号、并根据时钟控制信号驱动对应的数据线D1、D2、D3开启或关闭。源极驱动电路50又称为源极薄膜驱动芯片,简称S-COF(Source-Chip on Film),主要基于时钟控制信号产生选通信号,选通信号也即是数据线驱动电压信号,其作用是控制数据信号的写入。
进一步地,请继续参阅图6,在显示面板的显示区域A1还设置有多个像素单元P1,多个像素单元P1分别与数据线和扫描线电气连接。具体地,像素单元P1包括多个子像素单元p1,并且多个子像素单元呈矩阵阵列排布,如图8所示。像素单元P1包括多个子像素单元p1,换句话说,一个像素单元P1由多个子像素单元p1构成,典型地,一个像素单元P1由三个子像素单元p1构成,三个子像素单元p1分别对应R(Red,红色)G(Green,绿色)B(Blue,蓝色)三原色。每一个子像素单元p1包括一个开关单元T1,第一电容,第二电容。其中,开关单元T1可例如薄膜晶体管或者场效应晶体管;以开关单元T1为薄膜晶体管为例,薄膜晶体管T1的栅极与扫描线S1连接,源极与数据线D1连接,漏极与两个并联的第一电容、第二电容连接。并联电容的另一端可以连接公共电压Vcom。
进一步地,第一电容可以为液晶电容Clc,也称作寄生电容,一般可以包括像素电极(图6未示)、共电极(图6未示)和液晶层(图6未示)。像素电极一般设置于显示面板的TFT(Thin Film Transistor,薄膜晶体管)基板上,而共电极一般设置于显示面板的CF(ColorFilter,彩色滤光片)基板上,像素电极亦按照矩阵布置,并连接到一开关元件,该开关元件将数据电压顺序地施加到像素单元中,该开关元件如薄膜晶体管。共电极被设置在显示面板的整个表面的上方,并对共电极提供共电压。第二电容可以为储能电容Cs,第二电容Cs与第一电容Clc并联,本申请中,储能电容Cs主要用于储存电压。
综上,结合附图简要说明像素单元的驱动原理。图7为一实施例中的像素单元的排列方式示意图;图8为一实施例中的像素单元的电路结构示意图;图9为图8中的子像素单元的电路结构放大示意图。具体请参阅图8和图9。多个子像素单元p1呈阵列排布,在每一行会输入扫描信号Si(1≤i≤m),在每一列会输入数据信号Dj(1≤j≤n)。一般地,扫描信号Si逐行输入,即S1到Sm以固定的周期依序输入高电平,使该行的子像素单元p1输入数据信号Dj。当扫描信号Si输入完成后,完成一帧图形的显示。通常地,一帧扫描时间为1/60秒,即刷新频率为60赫兹。其中,该扫描信号Si根据前述信号调制装置调制后的时钟控制信号输出。具体地,当时序控制电路10提供一路起始脉冲信号时,电平移位电路20在接收到该起始脉冲信号、并在脉冲宽度调制信号为高电位时,输出第一个时钟控制信号,阵列基板栅驱动集成电路40接收到第一个时钟控制信号之后,输出相应的扫描信号S1,该扫描信号S1控制相应的扫描线打开,也就是说,控制与该扫描线连接的薄膜晶体管导通,进而驱动与该扫描线连接的这一行像素单元输入数据信号D1。同理,当输出第二个时钟控制信号、第三个时钟控制信号、第四个时钟控制信号的时候,阵列基板栅驱动集成电路40会根据接收到的时钟控制信号,输出相应的扫描信号Si,该扫描信号Si控制相应的扫描线打开,也就是说,控制与该扫描线连接的薄膜晶体管导通,进而驱动该行像素单元输入数据信号,从而完成数据的输入。
图9为图8中的子像素单元p1的电路结构放大图。该子像素单元p1包括一个三端开关器件,一般可以为薄膜晶体管T1,在其栅极输入扫描信号Si,在其源极输入数据信号Dj,并在漏极连接两个并联的电容Cs、Clc,其中电容Cs为储能电容,电容Clc为液晶电容。并联电容的另一端可以连接公共电压Vcom。
当扫描信号Si输入高电平时,薄膜晶体管T1开通,接收输入数据信号Dj(电压信号)。数据信号Dj与公共电压Vcom之间的电压差使电容Cs、Clc充电,其中液晶电容Clc之间的电压使处于其中的液晶分子发生偏转,使背光根据液晶分子的偏转程度透射出相应程度的光,从而使该子像素呈现相应的亮度。电容Cs用于保持该电压直到下次扫描来临。
数据信号Dj的电压可以高于公共电压Vcom,也可以低于公共电压Vcom。当二者的电压差的绝对值相同,而符号相反时,驱动子像素显示的亮度相同。当数据信号Dj的电压高于公共电压Vcom时,在以下实施例中,称为正极性驱动,否则称为负极性驱动。
对每一个子像素结构,其用于驱动显示一个子像素。例如,对于三色像素单元,其中的子像素为红色子像素(R)、绿色子像素(G)以及蓝色子像素(B);对于四色像素单元,其中的子像素为红色子像素(R)、绿色子像素(G)、蓝色子像素(B)以及白色子像素(W)。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种信号调制方法,其特征在于,所述方法包括:
提供一脉冲宽度调制信号;
参照所述脉冲宽度调制信号的频率对多个待调制信号的输出频率进行设定;
根据所述脉冲宽度调制信号在高电位的持续时间确定多个待调制信号的输出间隔时间;
依照确定的输出频率和输出间隔时间将各所述待调制信号调制后输出。
2.根据权利要求1所述的信号调制方法,其特征在于,还包括:
提供一起始脉冲信号;
待接收到所述起始脉冲信号、并在所述脉冲宽度调制信号为高电位时,输出第一待调制信号。
3.根据权利要求2所述的信号调制方法,其特征在于,所述根据所述脉冲宽度调制信号在高电位的持续时间确定多个待调制信号的输出间隔时间的步骤,包括:
获取所述脉冲宽度调制信号的占空比;
参照所述脉冲宽度调制信号的占空比、并将所述脉冲宽度调制信号在高电位的持续时间作为多个待调制信号之间的输出间隔时间。
4.根据权利要求1-3任一项所述的信号调制方法,其特征在于,各所述待调制信号为时钟控制信号。
5.一种信号调制方法,其特征在于,所述方法包括:
提供一频率和占空比可调的脉冲宽度调制信号和一起始脉冲信号;
参照所述起始脉冲信号、并在所述脉冲宽度调制信号为高电位时,输出第一个时钟控制信号;
参照所述脉冲宽度调制信号的频率对多个时钟控制信号的输出频率进行设定;
参照所述脉冲宽度调制信号的占空比、并将所述脉冲宽度调制信号在高电位的持续时间作为多个时钟控制信号之间的输出间隔时间;
以所述第一个时钟控制信号为输出基准、并依照确定的输出间隔时间和输出频率依次输出多个时钟控制信号。
6.一种信号调制装置,其特征在于,所述信号调制装置包括脉冲宽度调制电路和电平移位电路;所述脉冲宽度调制电路与所述电平移位电路连接;
所述脉冲宽度调制电路用于提供一脉冲宽度调制信号;
所述电平移位电路用于根据所述脉冲宽度调制信号的频率确定多个待调制信号的输出频率;
所述电平移位电路还用于根据所述脉冲宽度调制信号在高电位的持续时间确定多个待调制信号的输出间隔时间;
所述电平移位电路还用于依照确定的输出频率和输出间隔时间将各所述待调制信号调制后输出。
7.根据权利要求6所述的信号调制装置,其特征在于,还包括:
时序控制电路,与所述电平移位电路连接,所述时序控制电路用于提供一起始脉冲信号;
所述电平移位电路还用于在接收到所述起始脉冲信号、并在所述脉冲宽度调制信号为高电位时,输出第一待调制信号。
8.根据权利要求6所述的信号调制装置,其特征在于,所述电平移位电路包括延时电路,所述延时电路用于参照所述脉冲宽度调制信号的占空比、并将所述脉冲宽度调制信号在高电位的持续时间作为各所述待调制信号之间的输出间隔时间。
9.一种显示装置,包括显示面板和驱动电路,所述显示面板包括显示区域和非显示区域,所述显示区域设置有多条数据线和多条扫描线,其特征在于,所述驱动电路包括如权利要求6-8任一项所述的信号调制装置。
10.根据权利要求9所述的显示装置,其特征在于,所述驱动电路还包括阵列基板栅驱动集成电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910494708.XA CN110223621B (zh) | 2019-06-10 | 2019-06-10 | 信号调制方法、装置及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910494708.XA CN110223621B (zh) | 2019-06-10 | 2019-06-10 | 信号调制方法、装置及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110223621A true CN110223621A (zh) | 2019-09-10 |
CN110223621B CN110223621B (zh) | 2021-12-21 |
Family
ID=67816124
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910494708.XA Active CN110223621B (zh) | 2019-06-10 | 2019-06-10 | 信号调制方法、装置及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110223621B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20060114082A (ko) * | 2005-04-27 | 2006-11-06 | 삼성에스디아이 주식회사 | 전자방출소자의 구동장치 및 그 구동방법 |
CN102110405A (zh) * | 2009-12-24 | 2011-06-29 | 乐金显示有限公司 | 显示装置及控制其栅极脉冲调制的方法 |
US20110157259A1 (en) * | 2008-10-14 | 2011-06-30 | Yuji Tanaka | Lamp on/off operation control method, clock generation method, clock generation circuit, light source control circuit, and display device |
CN105139823A (zh) * | 2015-10-08 | 2015-12-09 | 友达光电股份有限公司 | 一种用于薄膜晶体管液晶显示器的驱动电路 |
CN108597464A (zh) * | 2018-03-26 | 2018-09-28 | 昆山龙腾光电有限公司 | 用于液晶显示器的控制装置及控制方法 |
CN109166556A (zh) * | 2018-10-29 | 2019-01-08 | 惠科股份有限公司 | 信号控制电路及包含信号控制电路的显示装置 |
-
2019
- 2019-06-10 CN CN201910494708.XA patent/CN110223621B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20060114082A (ko) * | 2005-04-27 | 2006-11-06 | 삼성에스디아이 주식회사 | 전자방출소자의 구동장치 및 그 구동방법 |
US20110157259A1 (en) * | 2008-10-14 | 2011-06-30 | Yuji Tanaka | Lamp on/off operation control method, clock generation method, clock generation circuit, light source control circuit, and display device |
CN102119407A (zh) * | 2008-10-14 | 2011-07-06 | 夏普株式会社 | 点亮控制方法、时钟生成方法、时钟生成电路、光源控制电路和显示装置 |
CN102110405A (zh) * | 2009-12-24 | 2011-06-29 | 乐金显示有限公司 | 显示装置及控制其栅极脉冲调制的方法 |
CN105139823A (zh) * | 2015-10-08 | 2015-12-09 | 友达光电股份有限公司 | 一种用于薄膜晶体管液晶显示器的驱动电路 |
CN108597464A (zh) * | 2018-03-26 | 2018-09-28 | 昆山龙腾光电有限公司 | 用于液晶显示器的控制装置及控制方法 |
CN109166556A (zh) * | 2018-10-29 | 2019-01-08 | 惠科股份有限公司 | 信号控制电路及包含信号控制电路的显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN110223621B (zh) | 2021-12-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8184080B2 (en) | Liquid crystal display and driving method thereof | |
JP4668892B2 (ja) | 液晶表示装置及びその駆動方法 | |
KR101604140B1 (ko) | 액정표시장치 | |
CN101587691B (zh) | 液晶显示器 | |
US7928752B2 (en) | Display device, display device testing system and method for testing a display device using the same | |
US7973757B2 (en) | Liquid crystal display | |
US20090021502A1 (en) | Display device and method for driving the same | |
KR101549260B1 (ko) | 액정표시장치 | |
CN107481686A (zh) | 改善液晶面板显示状态的方法、液晶面板及液晶显示器 | |
KR20050062855A (ko) | 임펄시브 구동 액정 표시 장치 및 그 구동 방법 | |
JP3659250B2 (ja) | 電気光学装置、電気光学装置の駆動装置、電気光学装置の駆動方法及び電子機器 | |
US8188951B2 (en) | Chip on glass type display device | |
CN109166556A (zh) | 信号控制电路及包含信号控制电路的显示装置 | |
US6924794B2 (en) | Liquid crystal display | |
US8421738B2 (en) | Liquid crystal display and method of displaying image in the same | |
CN110223621A (zh) | 信号调制方法、装置及显示装置 | |
KR100989226B1 (ko) | 시분할 컬러 액정표시장치 | |
KR20140041023A (ko) | 액정표시장치 및 그 구동방법 | |
WO2024040523A1 (zh) | 液晶显示面板的驱动方法和液晶显示面板 | |
KR100983712B1 (ko) | 액정표시장치의 구동부 | |
KR20100126061A (ko) | 액정표시장치 | |
JPH1195726A (ja) | 液晶表示装置 | |
KR100859510B1 (ko) | 액정 표시 장치 및 그 구동 장치 | |
KR20020057225A (ko) | 액정표시장치 및 그 구동방법 | |
KR20150003053A (ko) | 액정표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |