CN110112178B - 显示面板以及显示装置 - Google Patents

显示面板以及显示装置 Download PDF

Info

Publication number
CN110112178B
CN110112178B CN201910270329.2A CN201910270329A CN110112178B CN 110112178 B CN110112178 B CN 110112178B CN 201910270329 A CN201910270329 A CN 201910270329A CN 110112178 B CN110112178 B CN 110112178B
Authority
CN
China
Prior art keywords
pixel
thin film
film transistor
sub
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910270329.2A
Other languages
English (en)
Other versions
CN110112178A (zh
Inventor
陆炜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201910270329.2A priority Critical patent/CN110112178B/zh
Publication of CN110112178A publication Critical patent/CN110112178A/zh
Application granted granted Critical
Publication of CN110112178B publication Critical patent/CN110112178B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明提供了一种显示面板和显示装置,该显示面板和显示装置包括:基板、依次设置在基板上的薄膜晶体管层、像素层以及阴极层,像素层包括多个像素单元,像素单元包括目标子像素,目标子像素与阴极层电性连接,薄膜晶体管层包括多条相互交替平行设置的阴极辅助走线和信号控制走线,目标子像素设置在对应的阴极辅助走线和所述信号控制走线之间,信号控制走线通过传输控制信号,以控制阴极辅助走线与目标子像素之间的导通情况。

Description

显示面板以及显示装置
技术领域
本发明涉及显示技术领域,尤其涉及显示器件的制造,具体涉及一种阵显示面板以及显示装置。
背景技术
目前,OLED(Organic Light-Emitting Diode,有机电激光显示)显示器分为底发光结构和顶发光结构,后者相比前者具有像素开口率高、像素寿命长的特点。
但是现有的顶发光结构的阴极采用透光材料,因此阴极电阻较高,而高电阻的阴极材料产生的IR Drop效应,即因电流和电阻产生的电压降,如图1所示,IR Drop效应会严重影响显示面板发光的均匀性。
因此,有必要提供一种可以改善顶发光OLED显示面板发光的均匀性的显示面板以及显示装置。
发明内容
本发明的目的在于提供一种显示面板以及一种显示装置,可以通过控制某处阴极辅助走线与阴极层导通,从而降低该处的电阻、提高该处的亮度,以提高显示面板发光的均匀性,提高显示面板的良品率。
本发明实施例提供一种显示面板,其包括:基板、设置在所述基板上的薄膜晶体管层、设置在所述薄膜晶体管层上的像素层以及设置在所述像素层上的阴极层;
所述像素层包括多个像素单元,所述像素单元包括目标子像素,所述目标子像素与所述阴极层电性连接;
所述薄膜晶体管层包括多条相互交替平行设置的阴极辅助走线和信号控制走线,所述目标子像素设置在对应的所述阴极辅助走线和所述信号控制走线之间,所述信号控制走线用于传输控制信号,所述控制信号用于控制所述阴极辅助走线与所述目标子像素之间的导通情况。
在一实施例中,所述像素单元还包括发光子像素,所述薄膜晶体管层还包括多条栅极线和多条数据线,所述数据线和所述阴极辅助走线、信号控制走线相互平行设置,所述栅极线与所述数据线、阴极辅助走线、信号控制走线相互垂直设置;
所述多条栅极线与所述多条数据线相互垂直设置,每两相邻的所述栅极线和对应的两所述数据线以界定出一发光子像素区域,所述发光子像素区域用于承载所述发光子像素;
所述多条栅极线与所述阴极辅助走线、信号控制走线相互垂直设置,每两相邻的所述栅极线和对应的所述阴极辅助走线、信号控制走线以界定出一目标子像素区域,所述目标子像素区域用于承载所述目标子像素。
在一实施例中,所述发光子像素包括第一发光子像素、第二发光子像素以及第三发光子像素,所述目标子像素设置在所述第一发光子像素与所述第二发光子像素之间或者设置在所述第二发光子像素与所述第三发光子像素之间。
在一实施例中,所述薄膜晶体管层还包括多个薄膜晶体管单元,所述薄膜晶体管单元包括第一薄膜晶体管和第二薄膜晶体管,所述第一薄膜晶体管的输入端连接至所述信号控制走线,所述第二薄膜晶体管的栅极连接至所述第一薄膜晶体管的输出端连接至所述第二薄膜晶体管的栅极,所述第二薄膜晶体管的源极、漏极分别连接至所述阴极辅助走线、目标子像素,所述控制信号包括第一控制信号和第二控制信号;
当所述信号控制走线传输所述第一控制信号时,所述第一控制信号经用于控制所述第一薄膜晶体管的输出端,传输至所述第二薄膜晶体管的栅极,使所述第二薄膜晶体管导通;
当所述信号控制走线传输所述第二控制信号时,所述第二控制信号经所述第一薄膜晶体管,传输至所述第二薄膜晶体管的栅极,使所述第二薄膜晶体管断开。
在一实施例中,所述显示面板还包括控制信号输出模块,所述控制信号输出模块连接至所述信号控制走线,所述控制信号输出模块用于输出所述控制信号至所述信号控制走线。
本发明实施例还提供一种显示装置,所述显示装置包括显示面板,所述显示面板包括:基板、设置在所述基板上的薄膜晶体管层、设置在所述薄膜晶体管层上的像素层以及设置在所述像素层上的阴极层;
所述像素层包括多个像素单元,所述像素单元包括目标子像素,所述目标子像素与所述阴极层电性连接;
所述薄膜晶体管层包括多条相互交替平行设置的阴极辅助走线和信号控制走线,所述目标子像素设置在对应的所述阴极辅助走线和所述信号控制走线之间,所述信号控制走线用于传输控制信号,所述控制信号用于控制所述阴极辅助走线与所述目标子像素之间的导通情况。
在一实施例中,所述像素单元还包括发光子像素,所述薄膜晶体管层还包括多条栅极线和多条数据线,所述数据线和所述阴极辅助走线、信号控制走线相互平行设置,所述栅极线与所述数据线、阴极辅助走线、信号控制走线相互垂直设置;
所述多条栅极线与所述多条数据线相互垂直设置,每两相邻的所述栅极线和对应的两所述数据线以界定出一发光子像素区域,所述发光子像素区域用于承载所述发光子像素;
所述多条栅极线与所述阴极辅助走线、信号控制走线相互垂直设置,每两相邻的所述栅极线和对应的所述阴极辅助走线、信号控制走线以界定出一目标子像素区域,所述目标子像素区域用于承载所述目标子像素。
在一实施例中,所述发光子像素包括第一发光子像素、第二发光子像素以及第三发光子像素,所述目标子像素设置在所述第一发光子像素与所述第二发光子像素之间或者设置在所述第二发光子像素与所述第三发光子像素之间。
在一实施例中,所述薄膜晶体管层还包括多个薄膜晶体管单元,所述薄膜晶体管单元包括第一薄膜晶体管和第二薄膜晶体管,所述第一薄膜晶体管的输入端连接至所述信号控制走线,所述第二薄膜晶体管的栅极连接至所述第一薄膜晶体管的输出端连接至所述第二薄膜晶体管的栅极,所述第二薄膜晶体管的源极、漏极分别连接至所述阴极辅助走线、目标子像素,所述控制信号包括第一控制信号和第二控制信号;
当所述信号控制走线传输所述第一控制信号时,所述第一控制信号经用于控制所述第一薄膜晶体管的输出端,传输至所述第二薄膜晶体管的栅极,使所述第二薄膜晶体管导通;
当所述信号控制走线传输所述第二控制信号时,所述第二控制信号经所述第一薄膜晶体管,传输至所述第二薄膜晶体管的栅极,使所述第二薄膜晶体管断开。
在一实施例中,所述显示面板还包括控制信号输出模块,所述控制信号输出模块连接至所述信号控制走线,所述控制信号输出模块用于输出所述控制信号至所述信号控制走线。
本发明提供了一种显示面板以及显示装置,所述显示面板以及显示装置中设置有多条相互交替平行设置的阴极辅助走线和信号控制走线,以及与阴极层电性连接的目标子像素,信号控制走线可以通过传输控制信号,使得某处阴极辅助走线与阴极层之间导通,从而降低该处的电阻、提高该处的亮度,以提高显示面板发光的均匀性,提高显示面板的良品率。
附图说明
下面通过附图来对本发明进行进一步说明。需要说明的是,下面描述中的附图仅仅是用于解释说明本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有的显示面板的发光效果图。
图2为本发明实施例提供的一种显示面板的俯视示意图。
图3为本发明实施例提供的一种显示面板的剖面示意图。
图4为本发明实施例提供的一种显示面板的子像素排列示意图。
图5为本发明实施例提供的一种显示面板的发光效果图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整的描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“上”、“下”、“表面”等指示的方位或位置关系为基于附图所示的方位或位置关系,其中,“上”只是表面在物体上方,具体指代正上方、斜上方、上表面都可以,只要居于物体水平之上即可,而“表面”则是指代两个物体相互直接接触,以上方位或位置关系仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
需要注意的是,术语“宽度”等是中性词,不表示偏向宽或窄,只是表示存在一个预设值,数值不确定,会根据实际情况而定。
另外,还需要说明的是,附图提供的仅仅是和本发明关系比较密切的结构和/或步骤,省略了一些与发明关系不大的细节,目的在于简化附图,使发明点一目了然,而不是表明实际中装置和/或方法就是和附图一模一样,不作为实际中装置和/或方法的限制。
本发明提供一种显示装置,所述显示装置包括如图2~3所示的显示面板。
如图2和图3,分别表示本发明实施例提供的一种阵列基板的俯视示意图和剖面示意图。
如图3所示,显示面板100包括基板101、设置在所述基板101上的薄膜晶体管层102、设置在所述薄膜晶体管层102上的像素层103以及设置在所述像素层103上的阴极层104。
在一实施例中,如图3所示,显示面板100还包括阳极层105,所述阳极层105设置在所述薄膜晶体管层102与所述像素层103之间,所述阳极层105与所述薄膜晶体管层102中的薄膜晶体管连接,以获取电压信号来控制所述像素层103的发光情况。
其中,如图3所示,所述阳极层105可以包括多个阳极部1051,所述像素层103包括多个子像素1032,每一所述阳极部1051与对应的所述子像素1032相对设置,以控制对应的所述子像素1032的发光情况。
在一实施例中,如图3所示,显示面板100还包括像素定义层106,所述像素定义层106设置在所述阳极层105与所述像素层103之间,所述像素定义层106包括多个像素定义部1061,相邻的所述像素定义部1061之间用于形成所述子像素1032。
在一实施例中,如图2所示,所述像素层103包括多个像素单元1031,所述像素单元1031呈矩阵排布,所述像素单元1031包括目标子像素10311和发光子像素10312。
需要注意的是,所述发光子像素10312可以通过在相邻的两所述像素定义部1061之间的阳极部1051上蒸镀有机材料制作而成;在制作所述发光子像素10312时,应该遮挡住所述阳极部1051上与所述目标子像素10311对应的区域,以避免所述区域被蒸镀上有机材料。
特别的,所述目标子像素10311与所述阴极层104电性连接。当所述发光子像素10312制作完成后,在所述像素层103上制作整面阴极层104,以形成所述目标子像素10311。可以理解的是,由于所述目标子像素10311是在制作所述阴极层104的同时一并形成的,所述显示面板100的制作效率与现有技术相比较,并不会受到影响。
其中,每个所述像素单元1031中至少包括一个所述目标子像素10311;进一步的,如图2所示,所述发光子像素10312可以是不限于第一发光子像素107、第二发光子像素108以及第三发光子像素109中的任一种;特别的,所述目标子像素10311可以与多个所述发光子像素10312交替设置,或者所述目标子像素10311也可以与单个所述发光子像素10312交替设置,具体如下:
当所述目标子像素10311与多个所述多个发光子像素10312交替设置时:
在一实施例中,如图2所示,每一个所述像素单元1031内均可以按照所述第一发光子像素107、所述第二发光子像素108、所述第三发光子像素109、所述目标子像素10311的顺序进行排布,或者均可以按照所述第一发光子像素107、所述第二发光子像素108、所述目标子像素10311、所述第三发光子像素109的顺序进行设置;
可代替的,也可以不限定每一个所述像素单元1031内子像素排列顺序相同;
当所述目标子像素10311与单个所述个发光子像素10312交替设置时:
在一实施例中,如图4所示,所述目标子像素10311可以设置在所述第一发光子像素107与所述第二发光子像素108之间、所述第二发光子像素108与所述第三发光子像素109之间以及所述第三发光子像素109与所述第一发光子像素107之间。
在以上实施例中,所述第一发光子像素107、所述第二发光子像素108、所述第三发光子像素109可以分别为不限于红色子像素R、绿色子像素G、蓝色子像素B的其他颜色像素。
在一实施例中,如图2所示,所述薄膜晶体管层102包括多条相互交替平行设置的阴极辅助走线1021和信号控制走线1022,以及多条栅极线1023和多条数据线1024,所述数据线1024和所述阴极辅助走线1021、信号控制走线1022相互平行设置,所述栅极线1023与所述数据线1024、阴极辅助走线1021、信号控制走线1022相互垂直设置。
进一步的,所述多条栅极线1023与所述多条数据线1024相互垂直设置,每相邻的两所述栅极线1023和对应的两所述数据线1024界定一发光子像素区域1025,所述发光子像素区域1025用于承载所述发光子像素10312;所述多条栅极线1023与所述阴极辅助走线1021、信号控制走线1022相互垂直设置,每相邻的两所述栅极线1023和对应的所述阴极辅助走线1021、所述信号控制走线1022界定一目标子像素区域1026,所述目标子像素区域1026用于承载所述目标子像素目标子像素10311。
在一实施例中,如图2所示,所述数据线1024包括第一数据线10241、第二数据线10242,所述薄膜晶体管层102还包括多个薄膜晶体管单元1027,所述薄膜晶体管单元1027包括第一薄膜晶体管10271和第二薄膜晶体管10272,所述第一薄膜晶体管10271的输入端1010连接至所述信号控制走线1022或者所述第一数据线10241,所述第一薄膜晶体管10251的输出端1011连接至所述第二薄膜晶体管10272的栅极,所述第二薄膜晶体管10272的源极、漏极分别连接至所述阴极辅助走线1021、所述目标子像素10311或者分别连接至所述第二数据线10242、所述发光子像素10312。
特别的,所述第一薄膜晶体管10271的输入端1010、输出端1011分别对应源极、漏极或者分别对应漏极、源极;所述第二薄膜晶体管10272的源极、漏极分别对应连接至所述阴极辅助走线1021、所述目标子像素10311或者分别对应连接至所述目标子像素10311、所述阴极辅助走线1021,以及对应连接至所述第二数据线10242、所述发光子像素10312或者分别对应连接至所述发光子像素10312、所述第二数据线10242。
其中,所述目标子像素10311设置在对应的所述阴极辅助走线1021和所述信号控制走线1022之间,所述信号控制走线1022用于传输控制信号,所述控制信号用于控制所述阴极辅助走线1021与所述目标子像素之10311间的导通情况,其中所述控制信号包括第一控制信号和第二控制信号,具体过程如下:
当所述信号控制走线1022传输所述第一控制信号时,所述第一控制信号经所述第一薄膜晶体管10271,传输至所述第二薄膜晶体管10272的栅极,使所述第二薄膜晶体管10272导通,使得所述阴极辅助走线1021和所述目标子像素10311之间导通;
当所述信号控制走线1022传输所述第二控制信号时,所述第二控制信号经所述第一薄膜晶体管10271,传输至所述第二薄膜晶体管10272的栅极,使所述第二薄膜晶体管10272断开。
可以理解的是,整面阴极层104虽然直接与所述目标子像素10311处对应的阳极部1051接触,但是所述阳极部1051是一小块孤立的导电块,并不能导通电流。因此,当所述目标子像素10311与所述阴极辅助走线1021之间导通时,所述阴极层104的电流可以通过所述目标子像素10311流到所述阴极辅助走线1021,使得流过阴极层104的电流减少,如图5所示,此发明可以减轻此处的IR Drop现象,提高显示面板的发光均匀性。
在一实施例中,如图2所示,所述显示面板100还包括控制信号输出模块1012,所述控制信号输出模块1012连接至所述信号控制走线1022,所述控制信号输出模块1012用于输出所述控制信号,所述控制信号用于控制所述阴极辅助走线1021与所述目标子像素10311之间的导通情况。
在一实施例中,如图2所示,所述显示面板100还包括辅助信号输出模块1013,所述辅助信号输出模块1013连接至所述阴极辅助走线1021,所述辅助信号输出模块1013用于输出辅助信号,所述辅助信号用于给所述第二薄膜晶体管10272提供工作电压。
在一实施例中,如图2所示,所述显示面板100还包括第一数据信号输出模块1014,所述第一数据信号输出模块1014连接至所述第一数据线10241,所述第一数据信号输出模块1014用于输出第一数据信号,所述第一数据信号用于控制所述第二薄膜晶体管10272的导通情况。
在一实施例中,如图2所示,所述显示面板100还包括第二数据信号输出模块1015,所述第二数据信号输出模块1015连接至所述第二数据线10242,所述第二数据信号输出模块1015用于输出第二数据信号,所述第二数据信号用于给所述第二薄膜晶体管10272提供工作电压。
在一实施例中,如图2所示,所述显示面板100还包括栅极信号输出模块1016,所述栅极信号输出模块1016连接至所述栅极线1023,所述栅极信号输出模块1016用于输出栅极信号,所述栅极信号用于控制所述第一薄膜晶体管10271的导通情况。
在一实施例中,如图2所示,所述显示面板100还包括显示处理模块200以及控制处理模块300。所述显示处理模块200用于给所述第一数据信号输出模块1014、第二数据信号输出模块1015提供显示数据信号,所述显示数据信号用于控制所述发光子像素10312的发光情况;所述控制处理模块300用于先检测出所述显示面板100中IR Drop现象的情况,再分析所述IR Drop现象的情况,以给所述控制信号输出模块1012、辅助信号输出模块1013提供控制数据信号,所述控制数据信号用于控制对应的所述目标子像素10311的处IR Drop现象的改善情况,改善效果请参考图5,例如:当所述控制处理模块300检测出图2中第一列所述像素单元1031出现IR Drop现象,则所述控制处理模块300可以先给所述控制信号输出模块1012传入所述第一控制信号,以打开所述第二薄膜晶体管10272,接着所述控制处理模块300分析所述IR Drop现象的情况程度,再给所述辅助信号输出模块1013传入相应的所述辅助信号,以改善所述IR Drop现象。
本发明提供了一种显示面板以及显示装置,所述显示面板以及显示装置中设置有多条相互交替平行设置的阴极辅助走线和信号控制走线,以及与阴极层电性连接的目标子像素,信号控制走线可以通过传输控制信号,使得某处阴极辅助走线与阴极层之间导通,从而降低该处的电阻、提高该处的亮度,以提高显示面板发光的均匀性,提高显示面板的良品率。
以上对本发明实施例所提供的一种显示面板以及包含所述显示面板的显示装置的结构进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例的技术方案的范围。

Claims (10)

1.一种显示面板,其特征在于,包括:基板、设置在所述基板上的薄膜晶体管层、设置在所述薄膜晶体管层上的像素层以及设置在所述像素层上的阴极层;
所述像素层包括多个像素单元,所述像素单元包括目标子像素,所述目标子像素与所述阴极层电性连接;
所述薄膜晶体管层包括多条相互交替平行设置的阴极辅助走线和信号控制走线,所述目标子像素设置在对应的所述阴极辅助走线和所述信号控制走线之间,所述信号控制走线用于传输控制信号,所述控制信号用于控制所述阴极辅助走线与所述目标子像素之间的导通情况;
其中,当所述阴极辅助走线与所述目标子像素之间导通时,所述阴极辅助走线用于控制流经所述目标子像素和所述阴极层中的电流大小。
2.如权利要求1所述的显示面板,其特征在于,所述像素单元还包括发光子像素,所述薄膜晶体管层还包括多条栅极线和多条数据线,所述数据线和所述阴极辅助走线、信号控制走线相互平行设置,所述栅极线与所述数据线、阴极辅助走线、信号控制走线相互垂直设置;
所述多条栅极线与所述多条数据线相互垂直设置,每两相邻的所述栅极线和对应的两所述数据线界定一发光子像素区域,所述发光子像素区域用于承载所述发光子像素;
所述多条栅极线与所述阴极辅助走线、信号控制走线相互垂直设置,每两相邻的所述栅极线和对应的所述阴极辅助走线、信号控制走线界定一目标子像素区域,所述目标子像素区域用于承载所述目标子像素。
3.如权利要求2所述的显示面板,其特征在于,所述发光子像素包括第一发光子像素、第二发光子像素以及第三发光子像素,所述目标子像素设置在所述第一发光子像素与所述第二发光子像素之间或者设置在所述第二发光子像素与所述第三发光子像素之间。
4.如权利要求1所述的显示面板,其特征在于,所述薄膜晶体管层还包括多个薄膜晶体管单元,所述薄膜晶体管单元包括第一薄膜晶体管和第二薄膜晶体管,所述第一薄膜晶体管的输入端连接至所述信号控制走线,所述第一薄膜晶体管的输出端连接至所述第二薄膜晶体管的栅极,所述第二薄膜晶体管的源极、漏极分别连接至所述阴极辅助走线、所述目标子像素,所述控制信号包括第一控制信号和第二控制信号;
当所述信号控制走线传输所述第一控制信号时,所述第一控制信号经所述第一薄膜晶体管,传输至所述第二薄膜晶体管的栅极,使所述第二薄膜晶体管导通;
当所述信号控制走线传输所述第二控制信号时,所述第二控制信号经所述第一薄膜晶体管,传输至所述第二薄膜晶体管的栅极,使所述第二薄膜晶体管断开。
5.如权利要求1所述的显示面板,其特征在于,所述显示面板还包括控制信号输出模块,所述控制信号输出模块连接至所述信号控制走线,所述控制信号输出模块用于输出所述控制信号至所述信号控制走线。
6.一种显示装置,其特征在于,所述显示装置包括显示面板,所述显示面板包括:基板、设置在所述基板上的薄膜晶体管层、设置在所述薄膜晶体管层上的像素层以及设置在所述像素层上的阴极层;
所述像素层包括多个像素单元,所述像素单元包括目标子像素,所述目标子像素与所述阴极层电性连接;
所述薄膜晶体管层包括多条相互交替平行设置的阴极辅助走线和信号控制走线,所述目标子像素设置在对应的所述阴极辅助走线和所述信号控制走线之间,所述信号控制走线用于传输控制信号,所述控制信号用于控制所述阴极辅助走线与所述目标子像素之间的导通情况;
其中,当所述阴极辅助走线与所述目标子像素之间导通时,所述阴极辅助走线用于控制流经所述目标子像素和所述阴极层中的电流大小。
7.如权利要求6所述的显示装置,其特征在于,所述像素单元还包括发光子像素,所述薄膜晶体管层还包括多条栅极线和多条数据线,所述数据线和所述阴极辅助走线、信号控制走线相互平行设置,所述栅极线与所述数据线、阴极辅助走线、信号控制走线相互垂直设置;
所述多条栅极线与所述多条数据线相互垂直设置,每两相邻的所述栅极线和对应的两所述数据线界定一发光子像素区域,所述发光子像素区域用于承载所述发光子像素;
所述多条栅极线与所述阴极辅助走线、信号控制走线相互垂直设置,每两相邻的所述栅极线和对应的所述阴极辅助走线、信号控制走线界定一目标子像素区域,所述目标子像素区域用于承载所述目标子像素。
8.如权利要求7所述的显示装置,其特征在于,所述发光子像素包括第一发光子像素、第二发光子像素以及第三发光子像素,所述目标子像素设置在所述第一发光子像素与所述第二发光子像素之间或者设置在所述第二发光子像素与所述第三发光子像素之间。
9.如权利要求6所述的显示装置,其特征在于,所述薄膜晶体管层还包括多个薄膜晶体管单元,所述薄膜晶体管单元包括第一薄膜晶体管和第二薄膜晶体管,所述第一薄膜晶体管的输入端连接至所述信号控制走线,所述第一薄膜晶体管的输出端连接至所述第二薄膜晶体管的栅极,所述第二薄膜晶体管的源极、漏极分别连接至所述阴极辅助走线、所述目标子像素,所述控制信号包括第一控制信号和第二控制信号;
当所述信号控制走线传输所述第一控制信号时,所述第一控制信号经所述第一薄膜晶体管,传输至所述第二薄膜晶体管的栅极,使所述第二薄膜晶体管导通;
当所述信号控制走线传输所述第二控制信号时,所述第二控制信号经所述第一薄膜晶体管,传输至所述第二薄膜晶体管的栅极,使所述第二薄膜晶体管断开。
10.如权利要求6所述的显示装置,其特征在于,所述显示面板还包括控制信号输出模块,所述控制信号输出模块连接至所述信号控制走线,所述控制信号输出模块用于输出所述控制信号至所述信号控制走线。
CN201910270329.2A 2019-04-04 2019-04-04 显示面板以及显示装置 Active CN110112178B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910270329.2A CN110112178B (zh) 2019-04-04 2019-04-04 显示面板以及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910270329.2A CN110112178B (zh) 2019-04-04 2019-04-04 显示面板以及显示装置

Publications (2)

Publication Number Publication Date
CN110112178A CN110112178A (zh) 2019-08-09
CN110112178B true CN110112178B (zh) 2021-07-23

Family

ID=67485157

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910270329.2A Active CN110112178B (zh) 2019-04-04 2019-04-04 显示面板以及显示装置

Country Status (1)

Country Link
CN (1) CN110112178B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101242691A (zh) * 2007-02-08 2008-08-13 精工爱普生株式会社 发光装置
CN101819986A (zh) * 2004-06-24 2010-09-01 精工爱普生株式会社 电光学装置以及电子机器
CN107565041A (zh) * 2016-06-30 2018-01-09 乐金显示有限公司 有机发光显示装置及其制造方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7221095B2 (en) * 2003-06-16 2007-05-22 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and method for fabricating light emitting device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101819986A (zh) * 2004-06-24 2010-09-01 精工爱普生株式会社 电光学装置以及电子机器
CN101242691A (zh) * 2007-02-08 2008-08-13 精工爱普生株式会社 发光装置
CN107565041A (zh) * 2016-06-30 2018-01-09 乐金显示有限公司 有机发光显示装置及其制造方法

Also Published As

Publication number Publication date
CN110112178A (zh) 2019-08-09

Similar Documents

Publication Publication Date Title
US10276641B2 (en) Display panel and display device
CN112071882B (zh) 显示基板及其制备方法、显示装置
CN110137200B (zh) 显示设备
US20220293637A1 (en) Array substrate and display panel
CN113614922B (zh) 显示基板、显示装置
US10714561B2 (en) Display device
US20220262889A1 (en) Display motherboard and method for manufacturing display substrate
US11778888B2 (en) Electroluminescent display apparatus
WO2021254164A1 (zh) 显示基板、显示面板及显示基板的制作方法
US20110050550A1 (en) Pixel driving circuit for light emitting display panel
US20210359249A1 (en) Display substrate, manufacturing method thereof, and display panel
CN109713022B (zh) 显示面板
US11805677B2 (en) Display substrate, display panel, and manufacturing method of display substrate
CN110783373A (zh) 显示装置
CN110634922A (zh) 一种显示面板和显示装置
US11778883B2 (en) Display device, manufacture method, and electronic equipment
CN111524954A (zh) 显示基板及其维修方法、显示装置
US11895890B2 (en) Display substrate and display apparatus
CN114974120B (zh) 半导体基板及其驱动方法、半导体显示装置
CN113745265A (zh) Micro LED显示面板及其制备方法
KR20220115713A (ko) 표시 장치
CN110767722B (zh) 一种显示基板及其制作方法、显示面板及显示装置
KR20070071083A (ko) 유기 전계 발광 표시 장치 및 이의 제조 방법
CN114127934B (zh) 显示基板及其制作方法和显示装置
CN112420962A (zh) 显示面板及其制作方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant