CN110098161A - 浪涌保护器件 - Google Patents

浪涌保护器件 Download PDF

Info

Publication number
CN110098161A
CN110098161A CN201910402475.6A CN201910402475A CN110098161A CN 110098161 A CN110098161 A CN 110098161A CN 201910402475 A CN201910402475 A CN 201910402475A CN 110098161 A CN110098161 A CN 110098161A
Authority
CN
China
Prior art keywords
doped
lead
type layer
parts
groove
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910402475.6A
Other languages
English (en)
Inventor
廖兵
沈礼福
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Crystal Microelectronics Co Ltd
Original Assignee
Suzhou Crystal Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Crystal Microelectronics Co Ltd filed Critical Suzhou Crystal Microelectronics Co Ltd
Priority to CN201910402475.6A priority Critical patent/CN110098161A/zh
Publication of CN110098161A publication Critical patent/CN110098161A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • H01L2224/331Disposition
    • H01L2224/3318Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/33181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

本发明公开了一种浪涌保护器件,包括第一引线、第二引线和芯片,所述第一引线、第二引线各自的端部与芯片位于环氧绝缘体内,所述第一引线、第二引线各自的端部具有一凹槽,此第一引线、第二引线各自端部分别与芯片的第一金属层、第二金属层之间通过焊片电连接,所述焊片嵌入引线端部的凹槽且焊片的厚度大于凹槽的深度,其环氧绝缘体的原料包括以下重量份组分:环氧树脂80~100份、苯酚树脂40~60份、硅微粉75~90份、阻燃剂5~15份、γ‑氨丙基三乙氧基硅烷2~6份,纳米二氧化硅颗粒0.3~2份、杂氮二环0.1~1.5份、异辛基苯基聚氧乙烯醚0.5~1.5份、三‑(二甲胺基甲基)苯酚0.2~1.5份和脱模剂3~8份。该浪涌保护器件在封装时,可以大大减少冲丝、分层、气孔等不良现象,提高器件的封装成品率。

Description

浪涌保护器件
技术领域
本发明属于半导体芯片技术领域,尤其涉及一种浪涌保护器件。
背景技术
浪涌保护器件是一种用于电路保护的二极管,英文缩写为TVS,所以也称为TVS二极管。工作时,TVS二极管与被保护器件在电路中并联,当电路中有峰值电压经过时,TVS二极管被反向击穿导通,使后续器件不受高压冲击,从而达到保护的目的。
TVS二极管的封装是影响其性能的重要因素,而环氧树脂因为其良好的物理机械性能和电气性能,以及低成本、良好的可靠性等优点而占封装材料的95%以上,黏度一直是影响环氧树脂组合物封装性能的一个重要因素,在塑封的过程中,塑封料对金丝冲击力的大小,直接影响到二极管的性能,黏度较大时会造成金丝变形而引起短路,从而降低了成品率。
发明内容
本发明目的在于提供一种浪涌保护器件,该瞬态电压抑制器在封装时,可以大大减少冲丝、分层、气孔等不良现象,提高器件的封装成品率。
为达到上述目的,本发明采用的技术方案是:一种浪涌保护器件,包括第一引线、第二引线和芯片,所述第一引线、第二引线各自的端部与芯片位于环氧绝缘体内,所述第一引线、第二引线各自的端部具有一凹槽,此第一引线、第二引线各自端部分别与芯片的第一金属层、第二金属层之间通过焊片电连接,所述焊片嵌入引线端部的凹槽且焊片的厚度大于凹槽的深度;
所述芯片进一步包括硅基片,此硅基片包括垂直方向相邻的N型掺杂区、P型掺杂区,所述P型掺杂区四周具有一沟槽,所述沟槽的表面覆盖有绝缘钝化保护层,此绝缘钝化保护层由沟槽底部延伸至P型掺杂区表面的边缘区域,所述P型掺杂区的上表面覆盖作为电极的第一金属层,所述N型掺杂区下表面覆盖作为另一个电极的第二金属层;
所述N型掺杂区进一步包括垂直方向相邻的轻掺杂N型层、重掺杂N型层,所述P型掺杂区进一步包括垂直方向相邻的轻掺杂P型层、重掺杂P型层,所述轻掺杂N型层与轻掺杂P型层接触,所述重掺杂P型层、重掺杂N型层分别位于硅基片上表面和下表面,所述重掺杂N型层中心处具有一中掺杂P型子区,此中掺杂P型子区位于重掺杂N型层内,所述中掺杂P型子区和位于中掺杂P型子区周边的重掺杂N型层均与第二金属层电连接;
所述环氧绝缘体的原料包括以下重量份组分:
环氧树脂 80~100份,
苯酚树脂 40~60份,
硅微粉 75~90份,
纳米二氧化硅颗粒 0.3~2份,
杂氮二环 0.1~1.5份,
异辛基苯基聚氧乙烯醚 0.5~1.5份,
三-(二甲胺基甲基)苯酚 0.2~1.5份,
γ-氨丙基三乙氧基硅烷 2~6份,
脱模剂 3~8份,
阻燃剂 5~15份。
上述技术方案中进一步改进的技术方案如下:
1. 上述方案中,所述重掺杂P型层的宽度与重掺杂N型层的宽度比为10~25:100。
2. 上述方案中,所述重掺杂P型层厚度与重掺杂N型层厚度的厚度比为10:12~20。
3. 上述方案中,所述焊片的厚度与凹槽的深度的比值为10:(3~6)。
4. 上述方案中,所述硅微粉的颗粒度为260~380目。
5. 上述方案中,所述阻燃剂为磷氮系列阻燃剂、结晶水盐类阻燃剂或它们的混合物。
6. 上述方案中,所述硅微粉为熔融硅微粉。
7. 上述方案中,所述脱模剂为硅油、含氟硅油、有机硅聚合物或异辛酸酯中的至少一种。
由于上述技术方案的运用,本发明与现有技术相比具有下列优点:
1、本发明浪涌保护器件,其N型掺杂区进一步包括垂直方向相邻的轻掺杂N型层、重掺杂N型层,所述P型掺杂区进一步包括垂直方向相邻的轻掺杂P型层、重掺杂P型层,所述轻掺杂N型层与轻掺杂P型层接触,所述重掺杂P型层、重掺杂N型层分别位于硅基片上表面和下表面,所述重掺杂N型层中心处具有一中掺杂P型子区,此中掺杂P型子区位于重掺杂N型层内,所述中掺杂P型子区和位于中掺杂P型子区周边的重掺杂N型层均与第二金属层电连接,在正常工作范围内,具有更低的钳位电压,增强了器件的抗浪涌能力,正向通流能力可以更好满足保护需求;其次,其第一引线、第二引线各自的端部具有一凹槽,此第一引线、第二引线各自端部分别与芯片的第一金属层、第二金属层之间通过焊片电连接,焊片嵌入引线端部的凹槽且焊片的厚度大于凹槽的深度,焊片焊接时融化更均匀,避免芯片跑偏,以及防止挂桥引起的短路,提高了器件的可靠性。
2、本发明浪涌保护器件,其环氧绝缘体配方采用环氧树脂80~100份、苯酚树脂40~60份和硅微粉75~90份,并添加纳米二氧化硅颗粒0.3~2份和杂氮二环0.1~1.5份,平衡了树脂与无机填料间的相互作用力,在降低黏度的同时,改善了组合物的流动性,且不损坏组合物的固化特性,保证组合物与被封装材料的结合力,进一步添加异辛基苯基聚氧乙烯醚0.5~1.5份,改善了组合物的耐吸水性,在对器件进行封装时,可以大大减少冲丝、分层、气孔等不良现象,提高器件的封装成品率,满足超大规模、超高速、高密度、大功率、高精度、多功能集成封装的需求,降低封装成本。
附图说明
附图1为本发明浪涌保护器件中芯片结构示意图;
附图2为本发明浪涌保护器件结构示意图。
以上附图中:1、硅基片;2、N型掺杂区;3、P型掺杂区;4、沟槽;5、绝缘钝化保护层;6、第一金属层;7、第二金属层;8、轻掺杂N型层;9、重掺杂N型层;10、轻掺杂P型层;11、重掺杂P型层;12、中掺杂P型子区;13、第一引线;14、第二引线;15、芯片;16、凹槽;17、焊片;18、环氧绝缘体。
具体实施方式
下面结合实施例对本发明作进一步描述:
实施例1~4:一种浪涌保护器件,包括第一引线13、第二引线14和芯片15,所述第一引线13、第二引线14各自的端部与芯片位于环氧绝缘体18内,所述第一引线13、第二引线14各自的端部具有一凹槽16,此第一引线13、第二引线14各自端部分别与芯片15的第一金属层6、第二金属层7之间通过焊片17电连接,所述焊片17嵌入引线端部的凹槽16且焊片17的厚度大于凹槽16的深度;
所述芯片15进一步包括硅基片1,此硅基片1包括垂直方向相邻的N型掺杂区2、P型掺杂区3,所述P型掺杂区3四周具有一沟槽4,所述沟槽4的表面覆盖有绝缘钝化保护层5,此绝缘钝化保护层5由沟槽4底部延伸至P型掺杂区3表面的边缘区域,所述P型掺杂区3的上表面覆盖作为电极的第一金属层6,所述N型掺杂区2下表面覆盖作为另一个电极的第二金属层7;
所述N型掺杂区2进一步包括垂直方向相邻的轻掺杂N型层8、重掺杂N型层9,所述P型掺杂区3进一步包括垂直方向相邻的轻掺杂P型层10、重掺杂P型层11,所述轻掺杂N型层8与轻掺杂P型层10接触,所述重掺杂P型层11、重掺杂N型层9分别位于硅基片1上表面和下表面,所述重掺杂N型层9中心处具有一中掺杂P型子区12,此中掺杂P型子区12位于重掺杂N型层9内,所述中掺杂P型子区12和位于中掺杂P型子区12周边的重掺杂N型层9均与第二金属层13电连接。
上述重掺杂P型层11的宽度与重掺杂N型层9的宽度比为12:100;
上述重掺杂P型层11厚度与重掺杂N型层9厚度的厚度比为10:18;
上述焊片17的厚度与凹槽16的深度的比值为10:5;
上述环氧绝缘体18的原料包括以下重量份组分:
表1
组分 实施例1 实施例2 实施例3 实施例4
环氧树脂 80 85 90 100
苯酚树脂 55 50 60 48
硅微粉 80 75 90 85
纳米二氧化硅颗粒 0.8 1.3 1.5 0.7
杂氮二环 0.1 1.5 1 0.5
异辛基苯基聚氧乙烯醚 0.6 1.0 1.3 0.8
三-(二甲胺基甲基)苯酚 0.9 0.3 1 1.5
γ-氨丙基三乙氧基硅烷 2 3 5 4
脱模剂 5 2 3 6
阻燃剂 10 12 15 9
上述硅微粉的颗粒度为260~380目;上述硅微粉为熔融硅微粉。
实施例1中的脱模剂为硅油,阻燃剂为磷氮系列阻燃剂;实施例2中的脱模剂为含氟硅油,阻燃剂为结晶水盐类阻燃剂;实施例3中的脱模剂为有机硅聚合物,阻燃剂为结晶水盐类阻燃剂;实施例4中的脱模剂为异辛酸酯,阻燃剂为磷氮系列阻燃剂和结晶水盐类阻燃剂的混合物。
上述环氧绝缘体18的原料制备方法包括以下步骤:
S1. 将环氧树脂80~100份和苯酚树脂40~60份,在反应釜中以70-110摄氏度进行热融混合,并搅拌均匀,再经冷却后粉碎成粉末;
S2. 将硅微粉75~90份、阻燃剂5~15份与γ-氨丙基三乙氧基硅烷2~6份在高速搅拌机中混合均匀,进行表面处理;
S3. 在以上两步获得的混合物中加入纳米二氧化硅颗粒0.3~2份、杂氮二环0.1~1.5份、异辛基苯基聚氧乙烯醚0.5~1.5份、三-(二甲胺基甲基)苯酚0.2~1.5份和脱模剂3~8份,混合均匀;
S4. 通过双螺杆挤出机对步骤三种获得的混合物进行熔融混炼,再经过压片、冷却、粉碎、成型制成环氧树脂组合物的成型材料。
对比例1~3:一种环氧绝缘体,原料包括以下重量份组分:
表2
组分 对比例1 对比例2 对比例3
环氧树脂 80 90 85
苯酚树脂 55 62 53
硅微粉 85 90 75
纳米二氧化硅颗粒 - 1.3 -
杂氮二环 - 1.2 -
异辛基苯基聚氧乙烯醚 0.7 - -
三-(二甲胺基甲基)苯酚 0.9 1.1 0.5
γ-氨丙基三乙氧基硅烷 3 5 6
脱模剂 5 3 7
阻燃剂 12 10 15
上述硅微粉的颗粒度为260~380目;上述硅微粉为熔融硅微粉。
对比例1中的脱模剂为硅油,阻燃剂为磷氮系列阻燃剂;对比例2中的脱模剂为有机硅聚合物,阻燃剂为结晶水盐类阻燃剂;对比例3中的脱模剂为异辛酸酯,阻燃剂为磷氮系列阻燃剂和结晶水盐类阻燃剂的混合物。
制备工艺方法同实施例。
上述实施例1~4和对比例1~3制得的环氧绝缘体的性能如表3所示:
表3
其中,螺旋流动长度测试方法为:称取样品,在流动模具温度为(175±2℃)、注塑压力为3.5Mpa(35Kg/cm2)、合模压力为21Mpa(210Kg/cm2)、注塑速度为6cm/sec的条件下,在模具中成型、固化2~3分钟测得;
吸水率测试方法为:将电阻片在150℃的烘箱内预热15~20分钟后,将电阻片完全浸没在流化床里的环氧粉末中,并保证部分引脚在粉末液面以上没有被浸没,持续3S左右,放回烘箱内在加热10S左右,再次浸涂3S,反复浸涂3次后,将其放入烘箱内固化30min。将固化后的涂敷电容片放在高压蒸煮锅内进行蒸煮,条件为126℃,0.15Mpa,连续蒸煮6~12小时后取出。测试蒸煮后电容片的重量,并与蒸煮前的重量进行比较,测得其增重的百分比。
如表3的评价结果所示,各实施例中的环氧绝缘体无论是耐吸水性还是流动性均优于各对比例,且各实施例中的环氧绝缘体的黏度低于各对比例,用于瞬态电压抑制器中能够保证封装结构稳定性,大大减少冲丝、分层、气孔等不良现象,降低封装后内部气孔的发生率,提高封装成品率。
上述实施例只为说明本发明的技术构思及特点,其目的在于让熟悉此项技术的人士能够了解本发明的内容并据以实施,并不能以此限制本发明的保护范围。凡根据本发明精神实质所作的等效变化或修饰,都应涵盖在本发明的保护范围之内。

Claims (8)

1.一种浪涌保护器件,其特征在于:包括第一引线(13)、第二引线(14)和芯片(15),所述第一引线(13)、第二引线(14)各自的端部与芯片位于环氧绝缘体(18)内,所述第一引线(13)、第二引线(14)各自的端部具有一凹槽(16),此第一引线(13)、第二引线(14)各自端部分别与芯片(15)的第一金属层(6)、第二金属层(7)之间通过焊片(17)电连接,所述焊片(17)嵌入引线端部的凹槽(16)且焊片(17)的厚度大于凹槽(16)的深度;
所述芯片(15)进一步包括硅基片(1),此硅基片(1)包括垂直方向相邻的N型掺杂区(2)、P型掺杂区(3),所述P型掺杂区(3)四周具有一沟槽(4),所述沟槽(4)的表面覆盖有绝缘钝化保护层(5),此绝缘钝化保护层(5)由沟槽(4)底部延伸至P型掺杂区(3)表面的边缘区域,所述P型掺杂区(3)的上表面覆盖作为电极的第一金属层(6),所述N型掺杂区(2)下表面覆盖作为另一个电极的第二金属层(7);
所述N型掺杂区(2)进一步包括垂直方向相邻的轻掺杂N型层(8)、重掺杂N型层(9),所述P型掺杂区(3)进一步包括垂直方向相邻的轻掺杂P型层(10)、重掺杂P型层(11),所述轻掺杂N型层(8)与轻掺杂P型层(10)接触,所述重掺杂P型层(11)、重掺杂N型层(9)分别位于硅基片(1)上表面和下表面,所述重掺杂N型层(9)中心处具有一中掺杂P型子区(12),此中掺杂P型子区(12)位于重掺杂N型层(9)内,所述中掺杂P型子区(12)和位于中掺杂P型子区(12)周边的重掺杂N型层(9)均与所述第二金属层(7)电连接;
所述环氧绝缘体(18)的原料包括以下重量份组分:
环氧树脂 80~100份,
苯酚树脂 40~60份,
硅微粉 75~90份,
纳米二氧化硅颗粒 0.3~2份,
杂氮二环 0.1~1.5份,
异辛基苯基聚氧乙烯醚 0.5~1.5份,
三-(二甲胺基甲基)苯酚 0.2~1.5份,
γ-氨丙基三乙氧基硅烷 2~6份,
脱模剂 3~8份,
阻燃剂 5~15份。
2.根据权利要求1所述的浪涌保护器件,其特征在于:所述重掺杂P型层(11)的宽度与重掺杂N型层(9)的宽度比为10~25:100。
3.根据权利要求1所述的浪涌保护器件,其特征在于:所述重掺杂P型层(11)厚度与重掺杂N型层(9)厚度的厚度比为10:12~20。
4.根据权利要求1所述的浪涌保护器件,其特征在于:所述焊片(17)的厚度与凹槽(16)的深度的比值为10:(3~6)。
5.根据权利要求1所述的浪涌保护器件,其特征在于:所述硅微粉的颗粒度为260~380目。
6.根据权利要求1所述的浪涌保护器件,其特征在于:所述阻燃剂为磷氮系列阻燃剂、结晶水盐类阻燃剂或它们的混合物。
7.根据权利要求1所述的浪涌保护器件,其特征在于:所述硅微粉为熔融硅微粉。
8.根据权利要求1所述的浪涌保护器件,其特征在于:所述脱模剂为硅油、含氟硅油、有机硅聚合物或异辛酸酯中的至少一种。
CN201910402475.6A 2019-05-15 2019-05-15 浪涌保护器件 Pending CN110098161A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910402475.6A CN110098161A (zh) 2019-05-15 2019-05-15 浪涌保护器件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910402475.6A CN110098161A (zh) 2019-05-15 2019-05-15 浪涌保护器件

Publications (1)

Publication Number Publication Date
CN110098161A true CN110098161A (zh) 2019-08-06

Family

ID=67448139

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910402475.6A Pending CN110098161A (zh) 2019-05-15 2019-05-15 浪涌保护器件

Country Status (1)

Country Link
CN (1) CN110098161A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113345861A (zh) * 2020-02-18 2021-09-03 朋程科技股份有限公司 功率组件的半成品及其制造方法以及功率组件的制造方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101245173A (zh) * 2007-02-13 2008-08-20 3M创新有限公司 环氧树脂电子封装材料及用其包封的电子元件
US20090115018A1 (en) * 2007-11-01 2009-05-07 Alpha & Omega Semiconductor, Ltd Transient voltage suppressor manufactured in silicon on oxide (SOI) layer
CN103972272A (zh) * 2014-04-18 2014-08-06 苏州锝耀电子有限公司 高可靠性表面安装器件
CN108922920A (zh) * 2018-08-06 2018-11-30 上海长园维安微电子有限公司 一种大浪涌单向tvs器件及其制造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101245173A (zh) * 2007-02-13 2008-08-20 3M创新有限公司 环氧树脂电子封装材料及用其包封的电子元件
US20090115018A1 (en) * 2007-11-01 2009-05-07 Alpha & Omega Semiconductor, Ltd Transient voltage suppressor manufactured in silicon on oxide (SOI) layer
CN103972272A (zh) * 2014-04-18 2014-08-06 苏州锝耀电子有限公司 高可靠性表面安装器件
CN108922920A (zh) * 2018-08-06 2018-11-30 上海长园维安微电子有限公司 一种大浪涌单向tvs器件及其制造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113345861A (zh) * 2020-02-18 2021-09-03 朋程科技股份有限公司 功率组件的半成品及其制造方法以及功率组件的制造方法

Similar Documents

Publication Publication Date Title
KR101149453B1 (ko) 에폭시 수지 조성물 및 반도체 장치
CN102627832A (zh) 环氧树脂组合物及半导体器件
DE102013112592B4 (de) Chipanordnungen und Verfahren zum Herstellen einer Chipanordnung
CN102675601B (zh) 用于qfn的低翘曲环氧树脂组合物
CN106674891A (zh) 用于全包封半导体器件的高导热低应力型环氧树脂组合物
CN110098161A (zh) 浪涌保护器件
CN106832768A (zh) 一种具有低应力的绿色环保型环氧模塑料
JP5008222B2 (ja) エポキシ樹脂組成物及び半導体装置
CN110085680A (zh) 表面贴装式tvs器件
CN112563226B (zh) 便于散热的dfn封装器件
CN109950158B (zh) 高导热dfn封装器件的制备方法
JPH11269350A (ja) 半導体装置
CN109904125B (zh) 耐高温qfn封装结构的制备方法
JPH02261856A (ja) 半導体封止用エポキシ樹脂組成物及び樹脂封止形半導体装置
KR100226047B1 (ko) 고열전도도 및 저열팽창계수의 반도체소자 밀봉용 에폭시 수지 조성물
CN101208386A (zh) 一种用于封装半导体设备的环氧树脂组合物
CN102863744A (zh) 具有良好成型性能的大功率封装环氧树脂组合物
CN113451235B (zh) Qfn封装半导体器件
CN209658186U (zh) 高可靠性瞬态电压抑制器
JPH03174745A (ja) 半導体装置
CN107353597A (zh) 塑封材料以及igbt封装器件
JP3883730B2 (ja) ディスクリート半導体封止用樹脂組成物およびディスクリート半導体封止装置
JPH01188518A (ja) エポキシ樹脂組成物及びそれを用いた樹脂封止型半導体装置
KR100384477B1 (ko) 반도체소자봉지용액상에폭시수지조성물
JP3356398B2 (ja) ディスクリート素子封止用のエポキシ樹脂組成物および樹脂封止型半導体装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20190806