CN110096831B - 数模混合仿真中链接节点插入装置 - Google Patents

数模混合仿真中链接节点插入装置 Download PDF

Info

Publication number
CN110096831B
CN110096831B CN201910392293.5A CN201910392293A CN110096831B CN 110096831 B CN110096831 B CN 110096831B CN 201910392293 A CN201910392293 A CN 201910392293A CN 110096831 B CN110096831 B CN 110096831B
Authority
CN
China
Prior art keywords
digital
analog
pin
domain
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910392293.5A
Other languages
English (en)
Other versions
CN110096831A (zh
Inventor
胡康桥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hexin Interconnect Technology Qingdao Co ltd
Original Assignee
Hexin Interconnect Technology Qingdao Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hexin Interconnect Technology Qingdao Co ltd filed Critical Hexin Interconnect Technology Qingdao Co ltd
Priority to CN201910392293.5A priority Critical patent/CN110096831B/zh
Publication of CN110096831A publication Critical patent/CN110096831A/zh
Application granted granted Critical
Publication of CN110096831B publication Critical patent/CN110096831B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/20Design optimisation, verification or simulation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2117/00Details relating to the type or aim of the circuit design
    • G06F2117/08HW-SW co-design, e.g. HW-SW partitioning

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)

Abstract

一种数模混合仿真中链接节点插入方法及装置,模拟域输出引脚将模拟信号输出到模数转换节点并通过模数转换节点转换为数字信号,数字信号经引脚连线通过数字域输入引脚输送到数字模块。数字域输出引脚将数字信号输出到数模转换节点并通过数模转换节点转换为模拟信号,模拟信号通过模拟域输入引脚输送到模拟模块。模拟域输入输出引脚连接模数互转节点,模数互转节点经引脚连线连接数字域输入输出引脚,模拟信号经模数互转节点转换为数字信号后经引脚连线通过数字域输入输出引脚输送到数字模块。数字域输入输出引脚输出的数字信号经引脚连线输送到模数互转节点转换为模拟信号后输送到模拟域输入输出引脚。缩短数模混合仿真时间,提高仿真效率。

Description

数模混合仿真中链接节点插入装置
技术领域
本发明实施例涉及芯片仿真验证技术领域,具体涉及一种数模混合仿真中链接节点插入装置。
背景技术
众所周知,现实的世界都是模拟的,只有将模拟的信号转变成数字信号,才方便做进一步的处理。通常数字电路和模拟电路是分开设计的,很多情况下需要将数字电路和模拟电路放在一起通过混合电路的仿真方法来验证设计。比如,在Cadence工具中有专门用于混合电路仿真的仿真器SpectreVerilog,其实现方法是首先将模拟模块与数字模块区分开并设置接口电平,然后在ADE中设置数字电路的测试代码,调用不同的仿真核对数字模块和模拟模块进行仿真,最后将结果汇总显示或输出。
目前,在数模混合仿真的过程中,模拟域(仿真通过矩阵运算解电学方程)和数字域(仿真时进行逻辑运算)分别进行仿真模拟。在实现混合仿真时需要在模拟域和数字域中间插入转换节点,现有技术是将转换节点插入到数字域一侧,即数字模块引脚的旁边,进而将引脚连线归结到模拟域中,导致数模混合仿真的时间长、效率低。
发明内容
为此,本发明实施例提供一种数模混合仿真中链接节点插入装置,缩短数模混合仿真的时间、提高仿真效率。
为了实现上述目的,本发明实施例提供如下技术方案:一种数模混合仿真中链接节点插入方法,包括模拟单元和数字单元,所述模拟单元设有若干模拟模块,所述模拟模块连接有模拟域引脚;所述数字单元设有若干数字模块,所述数字模块连接有数字域引脚;所述模拟域引脚的一侧设有转换节点,所述转换节点经引脚连线连接所述数字域引脚,所述引脚连线被所述转换节点划分到所述数字单元;所述模拟模块向所述转换节点发送模拟信号,所述转换节点将所述模拟信号转换为数字信号后经所述引脚连线传输到数字模块;所述数字模块经所述引脚连线向所述转换节点发送数字信号,所述转换节点将所述数字信号转换为模拟信号后传输到模拟模块。
作为数模混合仿真中链接节点插入方法的优选方案,所述模拟域引脚包括模拟域输出引脚、模拟域输入引脚和模拟域输入输出引脚,所述数字域引脚包括数字域输出引脚、数字域输入引脚和数字域输入输出引脚,所述转换节点包括模数转换节点、数模转换节点和模数互转节点。
作为数模混合仿真中链接节点插入方法的优选方案,所述模拟域输出引脚将模拟信号输出到模数转换节点,模拟信号通过模数转换节点转换为数字信号,数字信号经引脚连线通过数字域输入引脚输送到数字模块。
作为数模混合仿真中链接节点插入方法的优选方案,所述数字域输出引脚将数字信号输出到数模转换节点,数字信号通过数模转换节点转换为模拟信号,模拟信号通过模拟域输入引脚输送到模拟模块。
作为数模混合仿真中链接节点插入方法的优选方案,所述模拟域输入输出引脚连接所述模数互转节点,模数互转节点经引脚连线连接所述数字域输入输出引脚,模拟信号经模数互转节点转换为数字信号后经引脚连线通过数字域输入输出引脚输送到数字模块。
作为数模混合仿真中链接节点插入方法的优选方案,所述数字域输入输出引脚输出的数字信号经引脚连线输送到模数互转节点转换为模拟信号后输送到模拟域输入输出引脚。
本发明实施例还提供一种数模混合仿真中链接节点插入装置,包括模拟单元和数字单元,所述模拟单元设有若干模拟模块,所述模拟模块连接有模拟域引脚;所述数字单元设有若干数字模块,所述数字模块连接有数字域引脚;所述模拟域引脚的一侧设有转换节点,所述转换节点经引脚连线连接所述数字域引脚。
作为数模混合仿真中链接节点插入装置的优选方案,所述模拟域引脚包括模拟域输出引脚、模拟域输入引脚和模拟域输入输出引脚,所述数字域引脚包括数字域输出引脚、数字域输入引脚和数字域输入输出引脚,所述转换节点包括模数转换节点、数模转换节点和模数互转节点。
作为数模混合仿真中链接节点插入装置的优选方案,所述模拟域输出引脚将模拟信号输出到模数转换节点,模拟信号通过模数转换节点转换为数字信号,数字信号经引脚连线通过数字域输入引脚输送到数字模块;
所述数字域输出引脚将数字信号输出到数模转换节点,数字信号通过数模转换节点转换为模拟信号,模拟信号通过模拟域输入引脚输送到模拟模块;
所述模拟域输入输出引脚连接所述模数互转节点,模数互转节点经引脚连线连接所述数字域输入输出引脚,模拟信号经模数互转节点转换为数字信号后经引脚连线通过数字域输入输出引脚输送到数字模块;
所述数字域输入输出引脚输出的数字信号经引脚连线输送到模数互转节点转换为模拟信号后输送到模拟域输入输出引脚。
本发明实施例具有如下优点:设有模拟单元和数字单元,模拟单元设有若干模拟模块,模拟模块连接有模拟域引脚;数字单元设有若干数字模块,数字模块连接有数字域引脚;模拟域引脚的一侧设有转换节点,转换节点经引脚连线连接数字域引脚,引脚连线被转换节点划分到数字单元,数字域引脚直接和转换节点连接,引脚连线布局在数字单元,改变传统技术方案中将引脚连线归结为模拟域,缩短数模混合仿真的时间、提高仿真效率。
附图说明
为了更清楚地说明本发明的实施方式或现有技术中的技术方案,下面将对实施方式或现有技术描述中所需要使用的附图作简单地介绍。显而易见地,下面描述中的附图仅仅是示例性的,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图引伸获得其它的实施附图。
图1为本发明实施例中提供的数模混合仿真中链接节点插入方法示意图;
图2为本发明实施例中提供的数模混合仿真中链接节点插入装置示意图。
具体实施方式
以下由特定的具体实施例说明本发明的实施方式,熟悉此技术的人士可由本说明书所揭露的内容轻易地了解本发明的其他优点及功效,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例中涉及的模拟模块和数字模块本身的结构是本领域技术人员知悉的,模数转换过程中涉及的模数转换算法是本领域技术人员知悉的。本发明实施例的关键点在于对引脚连线位置的设计。
参见图1和图2,提供一种数模混合仿真中链接节点插入方法,包括模拟单元1和数字单元2,所述模拟单元1设有若干模拟模块3,所述模拟模块3连接有模拟域引脚4;所述数字单元2设有若干数字模块5,所述数字模块5连接有数字域引脚6;所述模拟域引脚4的一侧设有转换节点7,所述转换节点7经引脚连线8连接所述数字域引脚6,所述引脚连线8被所述转换节点7划分到所述数字单元2。所述模拟模块3向所述转换节点7发送模拟信号,所述转换节点7将所述模拟信号转换为数字信号后经所述引脚连线8传输到数字模块5;所述数字模块5经所述引脚连线8向所述转换节点7发送数字信号,所述转换节点7将所述数字信号转换为模拟信号后传输到模拟模块3。具体的,引脚是从模拟模块3或数字模块5的电路内部引出与外围电路的接线,引脚构成了模拟模块3或数字模块5的接口。引脚连线8能够实现引脚之间的信号传输。
数模混合仿真中链接节点插入方法的一个实施例中,所述模拟域引脚4包括模拟域输出引脚9、模拟域输入引脚10和模拟域输入输出引脚11,所述数字域引脚6包括数字域输出引脚12、数字域输入引脚13和数字域输入输出引脚14,所述转换节点7包括模数转换节点701、数模转换节点702和模数互转节点703。所述模拟域输出引脚9将模拟信号输出到模数转换节点701,模拟信号通过模数转换节点701转换为数字信号,数字信号经引脚连线8通过数字域输入引脚13输送到数字模块5。所述数字域输出引脚12将数字信号输出到数模转换节点702,数字信号通过数模转换节点702转换为模拟信号,模拟信号通过模拟域输入引脚10输送到模拟模块3。所述模拟域输入输出引脚11连接所述模数互转节点703,模数互转节点703经引脚连线8连接所述数字域输入输出引脚14,模拟信号经模数互转节点703转换为数字信号后经引脚连线8通过数字域输入输出引脚14输送到数字模块5。所述数字域输入输出引脚14输出的数字信号经引脚连线8输送到模数互转节点703转换为模拟信号后输送到模拟域输入输出引脚11。
参见图2,本发明实施例还提供一种数模混合仿真中链接节点插入装置,包括模拟单元1和数字单元2,所述模拟单元1设有若干模拟模块3,所述模拟模块3连接有模拟域引脚4;所述数字单元2设有若干数字模块5,所述数字模块5连接有数字域引脚6;所述模拟域引脚4的一侧设有转换节点7,所述转换节点7经引脚连线8连接所述数字域引脚6。
数模混合仿真中链接节点插入装置的一个实施例中,所述模拟域引脚4包括模拟域输出引脚9、模拟域输入引脚10和模拟域输入输出引脚11,所述数字域引脚6包括数字域输出引脚12、数字域输入引脚13和数字域输入输出引脚14,所述转换节点7包括模数转换节点701、数模转换节点702和模数互转节点703。
具体的,所述模拟域输出引脚9将模拟信号输出到模数转换节点701,模拟信号通过模数转换节点701转换为数字信号,数字信号经引脚连线8通过数字域输入引脚13输送到数字模块5。所述数字域输出引脚12将数字信号输出到数模转换节点702,数字信号通过数模转换节点702转换为模拟信号,模拟信号通过模拟域输入引脚10输送到模拟模块3。所述模拟域输入输出引脚11连接所述模数互转节点703,模数互转节点703经引脚连线8连接所述数字域输入输出引脚14,模拟信号经模数互转节点703转换为数字信号后经引脚连线8通过数字域输入输出引脚14输送到数字模块5。所述数字域输入输出引脚14输出的数字信号经引脚连线8输送到模数互转节点703转换为模拟信号后输送到模拟域输入输出引脚11。本发明实施例设有模拟单元1和数字单元2,模拟单元1设有模拟模块3,模拟模块3连接有模拟域引脚4;数字单元2设有数字模块5,数字模块5连接有数字域引脚6;模拟域引脚4的一侧设有转换节点7,转换节点7经引脚连线8连接数字域引脚6,引脚连线8被转换节点7划分到数字单元2,数字域引脚6直接和转换节点7连接,引脚连线8布局在数字单元2,改变传统技术方案中将引脚连线8归结为模拟单元1,缩短数模混合仿真的时间、提高仿真效率。
虽然,上文中已经用一般性说明及具体实施例对本发明作了详尽的描述,但在本发明基础上,可以对之作一些修改或改进,这对本领域技术人员而言是显而易见的。因此,在不偏离本发明精神的基础上所做的这些修改或改进,均属于本发明要求保护的范围。

Claims (1)

1.数模混合仿真中链接节点插入装置,其特征在于,包括模拟单元和数字单元,所述模拟单元设有若干模拟模块,所述模拟模块连接有模拟域引脚;所述数字单元设有若干数字模块,所述数字模块连接有数字域引脚;所述模拟域引脚的一侧设有转换节点,所述转换节点经引脚连线连接所述数字域引脚;
所述模拟域引脚包括模拟域输出引脚、模拟域输入引脚和模拟域输入输出引脚,所述数字域引脚包括数字域输出引脚、数字域输入引脚和数字域输入输出引脚,所述转换节点包括模数转换节点、数模转换节点和模数互转节点;
所述模拟域输出引脚将模拟信号输出到模数转换节点,模拟信号通过模数转换节点转换为数字信号,数字信号经引脚连线通过数字域输入引脚输送到数字模块;
所述数字域输出引脚将数字信号输出到数模转换节点,数字信号通过数模转换节点转换为模拟信号,模拟信号通过模拟域输入引脚输送到模拟模块;
所述模拟域输入输出引脚连接所述模数互转节点,模数互转节点经引脚连线连接所述数字域输入输出引脚,模拟信号经模数互转节点转换为数字信号后经引脚连线通过数字域输入输出引脚输送到数字模块;
所述数字域输入输出引脚输出的数字信号经引脚连线输送到模数互转节点转换为模拟信号后输送到模拟域输入输出引脚。
CN201910392293.5A 2019-05-10 2019-05-10 数模混合仿真中链接节点插入装置 Active CN110096831B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910392293.5A CN110096831B (zh) 2019-05-10 2019-05-10 数模混合仿真中链接节点插入装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910392293.5A CN110096831B (zh) 2019-05-10 2019-05-10 数模混合仿真中链接节点插入装置

Publications (2)

Publication Number Publication Date
CN110096831A CN110096831A (zh) 2019-08-06
CN110096831B true CN110096831B (zh) 2021-08-13

Family

ID=67447765

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910392293.5A Active CN110096831B (zh) 2019-05-10 2019-05-10 数模混合仿真中链接节点插入装置

Country Status (1)

Country Link
CN (1) CN110096831B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1389892A2 (en) * 2002-07-31 2004-02-18 Harman International Industries, Inc. Sound processing system using distortion limiting techniques
CN101137053A (zh) * 2007-02-06 2008-03-05 北京凌讯华业科技有限公司 音视频编解码器应用的低管脚数高速接口
CN102262610A (zh) * 2010-05-26 2011-11-30 上海宏力半导体制造有限公司 内嵌在soc内的存储模块及内嵌存储模块的soc
CN203260315U (zh) * 2013-03-25 2013-10-30 南京百锐航空科技有限公司 航空模型发动机音效仿真器
CN106133712A (zh) * 2014-03-27 2016-11-16 高通股份有限公司 具有双向同步/控制字线的串行时分复用总线
CN109714053A (zh) * 2018-12-20 2019-05-03 成都蝠来科技有限公司 使用模拟信号引脚进行数字通信的终端设备、系统及方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1389892A2 (en) * 2002-07-31 2004-02-18 Harman International Industries, Inc. Sound processing system using distortion limiting techniques
CN101137053A (zh) * 2007-02-06 2008-03-05 北京凌讯华业科技有限公司 音视频编解码器应用的低管脚数高速接口
CN102262610A (zh) * 2010-05-26 2011-11-30 上海宏力半导体制造有限公司 内嵌在soc内的存储模块及内嵌存储模块的soc
CN203260315U (zh) * 2013-03-25 2013-10-30 南京百锐航空科技有限公司 航空模型发动机音效仿真器
CN106133712A (zh) * 2014-03-27 2016-11-16 高通股份有限公司 具有双向同步/控制字线的串行时分复用总线
CN109714053A (zh) * 2018-12-20 2019-05-03 成都蝠来科技有限公司 使用模拟信号引脚进行数字通信的终端设备、系统及方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
基于数模混合的集成电路设计技术;方惠蓉;《长春师范学院学报(自然科学版)》;20140228;第33卷(第1期);第61-63页 *

Also Published As

Publication number Publication date
CN110096831A (zh) 2019-08-06

Similar Documents

Publication Publication Date Title
CN106777723A (zh) 一种自动绘制原理图的方法
CN104865518B (zh) 一种sram型fpga的clb动态老炼配置方法
CN102413005B (zh) 一种故障注入方法
CN110232246B (zh) 一种基于计算机编程技术的电气原理图生成方法及装置
CN114417768A (zh) 一种以太网芯片的数模混合仿真方法及系统
Sukhanya et al. Functional verification environment for I2C master controller using system verilog
CN110096831B (zh) 数模混合仿真中链接节点插入装置
CN104484257B (zh) 一种通用1553b总线通信仿真测试系统和方法
CN112256503B (zh) 测试报告生成方法、装置、设备及计算机可读存储介质
CN107506540B (zh) 一种混合模型信号完整性仿真方法
CN107609219B (zh) 一种混合模型信号完整性仿真方法
KR100974669B1 (ko) 룩업 테이블을 내장한 보스트 회로 장치 또는 패턴 생성 장치, 및 이를 이용한 테스트 대상 디바이스에 대한 테스트 데이터 출력 방법
CN207409768U (zh) 一种基于接插件的机舱接线连接装置
CN109870642A (zh) 一种总线控制器电路高温动态老炼装置及方法
CN112800713B (zh) 一种绑定引脚自动化转换方法及系统
CN104142647A (zh) 一种通用模拟和数字信号输入输出板卡
CN205487031U (zh) 一种基于双核心控制模块的电子技术实验装置
CN205210673U (zh) 仪控功能测试仿真设备及系统
CN115202316A (zh) 一种实车测试设备、系统及其测试方法
CN102346701A (zh) Cpu电源测试系统
CN104750583A (zh) 主板上电时序诊断电路
CN110824386A (zh) 一种用于电力机车电子插件箱的绕接线测试装置
CN217901918U (zh) 一种hiacs系统板卡通道校验装置
CN108535629B (zh) 一种以太网电路测试系统及方法
CN216718977U (zh) 一种基于hil台架的项目切换装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant