CN110010073A - 一种像素驱动电路及其驱动方法、显示装置 - Google Patents

一种像素驱动电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN110010073A
CN110010073A CN201910339127.9A CN201910339127A CN110010073A CN 110010073 A CN110010073 A CN 110010073A CN 201910339127 A CN201910339127 A CN 201910339127A CN 110010073 A CN110010073 A CN 110010073A
Authority
CN
China
Prior art keywords
sub
circuit
control
circuits
signal input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910339127.9A
Other languages
English (en)
Other versions
CN110010073B (zh
Inventor
陈芪飞
鹿堃
张晓哲
周星
柏玲
徐迪
徐东亮
任亮亮
卢姗
卢景洲
刘晓锋
宋冠男
马华平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Fuzhou BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Fuzhou BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Fuzhou BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201910339127.9A priority Critical patent/CN110010073B/zh
Publication of CN110010073A publication Critical patent/CN110010073A/zh
Application granted granted Critical
Publication of CN110010073B publication Critical patent/CN110010073B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明公开一种像素驱动电路及其驱动方法、显示装置,涉及显示技术领域,为解决由于驱动薄膜晶体管的电学参数存在差异,以及随着显示装置显示时间的延长,部分电学参数发生不同程度的漂移,所导致的影响显示装置的显示质量的问题。所述像素驱动电路包括:驱动子电路、储能子电路、数据写入子电路和补偿子电路;数据写入子电路用于在写入补偿时段,在第一扫描信号输入端的控制下,控制导通电流数据信号输入端和驱动子电路的第一端之间的耦接;补偿子电路用于在写入补偿时段,在第一扫描信号输入端的控制下,控制导通驱动子电路的第一端和驱动子电路的控制端之间的耦接。本发明提供的像素驱动电路用于驱动发光元件发光。

Description

一种像素驱动电路及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素驱动电路及其驱动方法、显示装置。
背景技术
OLED(Organic Light-Emitting Diode,有机发光二极管)显示装置具有自发光、超薄、反应速度快、对比度高、视角广等诸多优点,是目前受到广泛关注的一种显示装置。而随着OLED显示装置的尺寸逐渐增大,在制作大尺寸的OLED显示装置时,由于受到制备工艺及材料的限制,显示装置各区域的驱动薄膜晶体管的阈值电压和迁移率等电学参数存在差异,这种差异会转化为OLED显示装置的电流差异和亮度差异,导致显示装置的显示亮度不均匀,影响显示装置的显示质量。而且随着显示装置显示时间的延长,不同区域的驱动薄膜晶体管的阈值电压会发生不同程度的漂移,从而进一步影响显示装置的显示质量。
发明内容
本发明的目的在于提供一种像素驱动电路及其驱动方法、显示装置,用于解决由于驱动薄膜晶体管的电学参数存在差异,以及随着显示装置显示时间的延长,部分电学参数发生不同程度的漂移,所导致的影响显示装置的显示质量的问题。
为了实现上述目的,本发明提供如下技术方案:
本发明的第一方面提供一种像素驱动电路,用于驱动发光元件发光,包括:驱动子电路、储能子电路、数据写入子电路和补偿子电路;其中,
所述驱动子电路的控制端与所述储能子电路的第一端耦接,所述驱动子电路的第一端与所述发光元件耦接,所述驱动子电路的第二端与第一电平信号输入端耦接;
所述储能子电路的第二端与所述驱动子电路的第二端耦接;
所述数据写入子电路分别与第一扫描信号输入端、电流数据信号输入端和所述驱动子电路的第一端耦接,用于在写入补偿时段,在所述第一扫描信号输入端的控制下,控制导通所述电流数据信号输入端和所述驱动子电路的第一端之间的耦接;用于在发光时段,在所述第一扫描信号输入端的控制下,控制断开所述电流数据信号输入端和所述驱动子电路的第一端之间的耦接;
所述补偿子电路分别与所述第一扫描信号输入端、所述驱动子电路的第一端和所述驱动子电路的控制端耦接,用于在所述写入补偿时段,在所述第一扫描信号输入端的控制下,控制导通所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接;用于在所述发光时段,在所述第一扫描信号输入端的控制下,控制断开所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接。
可选的,所述像素驱动电路还包括:
预充电子电路,所述预充电子电路分别与使能信号输入端、基准信号输入端和所述驱动子电路的控制端耦接,用于在预充电时段,在所述使能信号输入端的控制下,控制导通所述基准信号输入端和所述驱动子电路的控制端之间的耦接;用于在所述写入补偿时段和所述发光时段,在所述使能信号输入端的控制下,控制断开所述基准信号输入端和所述驱动子电路的控制端之间的耦接。
可选的,所述预充电子电路包括第一晶体管,所述第一晶体管的栅极与所述使能信号输入端耦接,所述第一晶体管的第一极与所述基准信号输入端耦接,所述第一晶体管的第二极与所述驱动子电路的控制端耦接。
可选的,所述像素驱动电路还包括:
发光控制子电路,所述发光控制子电路分别与第二扫描信号输入端、所述驱动子电路的第一端和所述发光元件耦接,用于在所述第二扫描信号输入端的控制下,控制导通或断开所述发光元件和所述驱动子电路的第一端之间的耦接。
可选的,所述发光控制子电路包括第二晶体管,所述第二晶体管的栅极与所述第二扫描信号输入端耦接,所述第二晶体管的第一极与所述发光元件耦接,所述第二晶体管的第二极与所述驱动子电路的第一端耦接。
可选的,所述驱动子电路包括第三晶体管,所述储能子电路包括储能电容,所述数据写入子电路包括第四晶体管,所述补偿子电路包括第五晶体管;其中,
所述第三晶体管的栅极与所述储能电容的第一极耦接,所述第三晶体管的第一极与所述发光元件耦接,所述第三晶体管的第二极与所述第一电平信号输入端耦接;
所述储能电容的第二极与所述第三晶体管的第二极耦接;
所述第四晶体管的栅极与所述第一扫描信号输入端耦接,所述第四晶体管的第一极与所述电流数据信号输入端耦接,所述第四晶体管的第二极与所述第三晶体管的第一极耦接;
所述第五晶体管的栅极与所述第一扫描信号输入端耦接,所述第五晶体管的第一极与所述第三晶体管的第一极耦接,所述第五晶体管的第二极与所述第三晶体管的栅极耦接。
基于上述像素驱动电路的技术方案,本发明的第二方面提供一种显示装置,包括上述像素驱动电路。
基于上述像素驱动电路的技术方案,本发明的第三方面提供一种像素驱动电路的驱动方法,应用于上述像素驱动电路,所述驱动方法包括:在每一显示周期,
在写入补偿时段,在第一扫描信号输入端的控制下,所述像素驱动电路中的数据写入子电路控制导通电流数据信号输入端和驱动子电路的第一端之间的耦接,所述像素驱动电路中的补偿子电路控制导通所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接,由所述电流数据信号输入端输入的电流数据信号为所述像素驱动电路中的储能子电路充电,当所述储能子电路的存储电压值大于所述驱动子电路对应的阈值电压,且达到存储阈值时,所述电流数据信号停止对所述储能子电路充电,并完全流过所述驱动子电路;
在发光时段,在所述第一扫描信号输入端的控制下,所述数据写入子电路控制断开所述电流数据信号输入端和所述驱动子电路的第一端之间的耦接,所述补偿子电路控制断开所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接,储能子电路控制所述驱动子电路产生与所述电流数据信号相同的漏电流信号。
可选的,当所述像素驱动电路包括预充电子电路时,所述驱动方法还包括:在每一显示周期中,
在所述写入补偿时段之前的预充电时段,在使能信号输入端的控制下,所述预充电子电路控制导通基准信号输入端和所述驱动子电路的控制端之间的耦接,以对所述储能子电路进行预充电;
在所述写入补偿时段和所述发光时段,在所述使能信号输入端的控制下,所述预充电子电路控制断开所述基准信号输入端和所述驱动子电路的控制端之间的耦接。
可选的,当所述像素驱动电路包括发光控制子电路时,所述驱动方法还包括:
在所述预充电时段和所述写入补偿时段,在第二扫描信号输入端的控制下,所述发光控制子电路控制断开所述发光元件和所述驱动子电路的第一端之间的耦接;
在所述发光时段,在所述第二扫描信号输入端的控制下,所述发光控制子电路控制导通所述发光元件和所述驱动子电路的第一端之间的耦接。
本发明提供的技术方案中,包括:驱动子电路、储能子电路、数据写入子电路和补偿子电路;在写入补偿时段,数据写入子电路和补偿子电路能够控制由电流数据信号输入端输入的电流数据信号为储能子电路充电,当储能子电路的存储电压值大于驱动子电路对应的阈值电压,且达到存储阈值时,电流数据信号停止对储能子电路充电,并完全流过驱动子电路;在发光时段,数据写入子电路和补偿子电路能够控制电流数据信号停止写入驱动子电路的第一端以及存储子电路中,并通过储能子电路控制驱动子电路产生与电流数据信号相同的漏电流信号,使得发光元件实现与电流数据信号对应的发光亮度。
因此,在将本发明提供的技术方案应用在显示装置中时,发光元件的发光亮度仅与电流数据信号输入端输入的电流数据信号相关,而与驱动子电路对应的阈值电压、发光元件接入的第二电平信号(电源信号)均无关,从而避免了由于像素驱动电路对应的电学参数存在差异,以及随着显示装置显示时间的延长,驱动子电路对应的阈值电压发生不同程度的漂移,所导致的影响显示装置的显示质量的问题;同时也避免了用于提供电源信号的电源线中寄生电阻对应产生的压降所引起的漏电流信号漂移问题,进而避免了由于电源线中寄生电阻对应产生的压降对发光元件的发光亮度产生影响,因此,将本发明提供的技术方案应用在显示装置中能够更好的保证显示装置显示的均一性。
另外,由于在利用本发明提供的技术方案驱动发光元件发光时,控制了驱动子电路产生的漏电流信号与由电流数据信号输入端输入的电流数据信号相同,因此避免了驱动子电路产生Kink效应。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1为本发明实施例提供的像素驱动电路的第一基本结构示意图;
图2为本发明实施例提供的像素驱动电路的第二基本结构示意图;
图3为本发明实施例提供的像素驱动电路的具体结构示意图;
图4为本发明实施例提供的像素驱动电路的时序控制图。
附图标记:
1-驱动子电路, 2-储能子电路,
3-数据写入子电路, 4-补偿子电路,
5-预充电子电路, 6-发光控制子电路,
7-发光元件, V1-第一电平信号输入端,
V2-第二电平信号输入端, Scan1-第一扫描信号输入端,
Scan2-第二扫描信号输入端, Data-电流数据信号输入端,
Pre-基准信号输入端, EN-使能信号输入端,
Cs-储能电容, T1-第一晶体管,
T2-第二晶体管, T3-第三晶体管,
T4-第四晶体管, T5-第五晶体管,
OLED-有机发光二极管, P1-预充电时段,
P2-写入补偿时段, P3-发光时段。
具体实施方式
为了进一步说明本发明实施例提供的像素驱动电路及其驱动方法、显示装置,下面结合说明书附图进行详细描述。
请参阅图1和图4所示,本发明实施例提供了一种像素驱动电路,用于驱动发光元件7发光,所述像素驱动电路包括:驱动子电路1、储能子电路2、数据写入子电路3和补偿子电路4;其中,驱动子电路1的控制端与储能子电路2的第一端耦接,驱动子电路1的第一端与发光元件7耦接,驱动子电路1的第二端与第一电平信号输入端V1耦接;储能子电路2的第二端与驱动子电路1的第二端耦接;数据写入子电路3分别与第一扫描信号输入端Scan1、电流数据信号输入端Data和驱动子电路1的第一端耦接,用于在写入补偿时段P2,在第一扫描信号输入端Scan1的控制下,控制导通电流数据信号输入端Data和驱动子电路1的第一端之间的耦接;用于在发光时段P3,在第一扫描信号输入端Scan1的控制下,控制断开电流数据信号输入端Data和驱动子电路1的第一端之间的耦接;补偿子电路4分别与第一扫描信号输入端Scan1、驱动子电路1的第一端和驱动子电路1的控制端耦接,用于在写入补偿时段P2,在第一扫描信号输入端Scan1的控制下,控制导通驱动子电路1的第一端和驱动子电路1的控制端之间的耦接;用于在发光时段P3,在第一扫描信号输入端Scan1的控制下,控制断开驱动子电路1的第一端和驱动子电路1的控制端之间的耦接。
具体地,上述发光元件7的种类多种多样,示例性的,包括OLED,OLED可以以多种方式接入到像素驱动电路中,例如:OLED的阴极与驱动子电路1的第一端耦接,OLED的阳极与第二电平信号输入端V2耦接,该第二电平信号输入端V2可选为电源信号输入端。
上述像素驱动电路应用在显示装置中时,在显示装置的每一显示周期中,像素驱动电路均包括写入补偿时段P2和发光时段P3,下面对像素驱动电路在这两个时段的具体工作过程进行详细说明。
在写入补偿时段P2,第一扫描信号输入端Scan1输入第一扫描信号,此时第一扫描信号处于有效电平,在该第一扫描信号的控制下,像素驱动电路中的数据写入子电路3控制导通电流数据信号输入端Data和驱动子电路1的第一端之间的耦接,该电流数据信号输入端Data可接入由相应的电流源(如图3中的A)提供的电流数据信号IData,从而使得该电流数据信号能够通过数据写入子电路3传输至驱动子电路1的第一端;同时,像素驱动电路中的补偿子电路4控制导通驱动子电路1的第一端和驱动子电路1的控制端之间的耦接,使得传输至驱动子电路1的第一端的电流数据信号继续传输至驱动子电路1的控制端,而由于储能子电路2的一端与驱动子电路1的控制端耦接,因此传输至驱动子电路1的控制端的电流数据信号能够为像素驱动电路中的储能子电路2充电,充电的过程主要包括如下三个阶段:
第一阶段,储能子电路2存储的电压值小于驱动子电路1对应的阈值电压,此时驱动子电路1处于非工作状态,没有电流信号流过驱动子电路1。
第二阶段,储能子电路2存储的电压值等于驱动子电路1对应的阈值电压,此时驱动子电路1处于工作状态,由于储能子电路2的容量大于驱动子电路1对应的阈值电压,因此传输至驱动子电路1中的电流数据信号一部分继续为储能子电路2充电,电流数据信号的另一部分流过驱动子电路1。
第三阶段,当储能子电路2充电达到其最大容量(即达到存储阈值)时,电流数据信号不再为储能子电路2充电,储能子电路2对应的存储电压不再增加,电流数据信号全部流过驱动子电路1,使得驱动子电路1产生的漏电流信号与电流数据信号相同。
在发光时段P3,第一扫描信号输入端Scan1继续输入第一扫描信号,此时该第一扫描信号处于非有效电平,在该第一扫描信号的控制下,数据写入子电路3控制断开电流数据信号输入端Data和驱动子电路1的第一端之间的耦接,补偿子电路4同样控制断开驱动子电路1的第一端和驱动子电路1的控制端之间的耦接,使得由电流数据信号输入端Data提供的电流数据信号不会写入驱动子电路1的第一端以及存储子电路中;由于在写入补偿时段P2,储能子电路2中存储了能够使得驱动子电路1产生的漏电流信号与电流数据信号相同的存储电压值,因此在所述发光时段P3,储能子电路2能够控制驱动子电路1产生与电流数据信号相同的漏电流信号,从而控制接入该像素驱动电路中的发光元件7实现与电流数据信号相关的发光亮度。
根据上述像素驱动电路的具体结构和工作过程可知,本发明实施例提供的像素驱动电路包括:驱动子电路1、储能子电路2、数据写入子电路3和补偿子电路4;在写入补偿时段P2,数据写入子电路3和补偿子电路4能够控制由电流数据信号输入端Data输入的电流数据信号为储能子电路2充电,当储能子电路2的存储电压值大于驱动子电路1对应的阈值电压,且达到存储阈值时,电流数据信号停止对储能子电路2充电,并完全流过驱动子电路1;在发光时段P3,数据写入子电路3和补偿子电路4能够控制电流数据信号停止写入驱动子电路1的第一端以及存储子电路中,并通过储能子电路2控制驱动子电路1产生与电流数据信号相同的漏电流信号,使得发光元件7实现与电流数据信号对应的发光亮度。
因此,在将本发明实施例提供的像素驱动电路应用在显示装置中,利用本发明实施例提供的像素驱动电路驱动发光元件7发光时,发光元件7的发光亮度仅与电流数据信号输入端Data输入的电流数据信号相关,而与驱动子电路1对应的阈值电压、发光元件7接入的第二电平信号(电源信号)均无关,从而避免了由于像素驱动电路对应的电学参数存在差异,以及随着显示装置显示时间的延长,驱动子电路1对应的阈值电压发生不同程度的漂移,所导致的影响显示装置的显示质量的问题;同时也避免了用于提供电源信号的电源线中寄生电阻对应产生的压降所引起的漏电流信号漂移问题,进而避免了由于电源线中寄生电阻对应产生的压降对发光元件7的发光亮度产生影响,因此,在将本发明实施例提供的像素驱动电路应用在显示装置中时,能够更好的保证显示装置显示的均一性。
另外,由于在利用本发明实施例提供的像素驱动电路驱动发光元件7发光时,控制了驱动子电路1产生的漏电流信号与由电流数据信号输入端Data输入的电流数据信号相同,因此避免了驱动子电路1产生Kink效应。需要说明,当驱动子电路1包括驱动晶体管时,Kink效应是指:在高的漏源电压下,漏极附近的载流子会产生雪崩倍增,从而使漏极电流(即上述提到的漏电流信号)随漏极电压而迅速增加。
如图2所示,在一些实施例中,上述实施例提供的像素驱动电路还包括:预充电子电路5,所述预充电子电路5分别与使能信号输入端EN、基准信号输入端Pre和驱动子电路1的控制端耦接,用于在预充电时段P1,在使能信号输入端EN的控制下,控制导通基准信号输入端Pre和驱动子电路1的控制端之间的耦接;用于在写入补偿时段P2和发光时段P3,在使能信号输入端EN的控制下,控制断开基准信号输入端Pre和驱动子电路1的控制端之间的耦接。
具体地,当上述实施例提供的像素驱动电路还包括预充电子电路5时,在每一显示周期中的写入补偿时段P2之前还包括预充电时段P1(如图4所示),上述充电子电路的具体工作过程如下:
在预充电时段P1,基准信号输入端Pre输入基准信号VPre(该VPre为直流电压信号),使能信号输入端EN输入使能信号,且在该预充电时段P1使能信号处于有效电平,在该使能信号的控制下,预充电子电路5控制导通基准信号输入端Pre和驱动子电路1的控制端之间的耦接,以将基准信号输入端Pre输入的基准信号传输至驱动子电路1的控制端,从而对于驱动子电路1的控制端连接的储能子电路2进行预充电。值得注意,基准信号输入端Pre输入的基准信号的电位可小于驱动子电路1对应的阈值电压的电位,以避免驱动子电路1在预充电时段P1处于工作状态,而导致发光元件7异常发光。
在写入补偿时段P2和发光时段P3,使能信号输入端EN输入的使能信号处于非有效电平,在该使能信号的控制下,预充电子电路5控制断开基准信号输入端Pre和驱动子电路1的控制端之间的耦接,使得基准信号输入端Pre输入的基准信号停止为储能子电路2充电。
设置上述实施例提供的像素驱动电路包括预充电子电路5,并通过该预充电子电路5在预充电时段P1为储能子电路2预充电,使得在进入写入补偿时段P2后,通过电流数据信号输入端Data输入的电流数据信号为储能子电路2充电,使储能子电路2的存储电压值大于驱动子电路1对应的阈值电压,并进一步达到存储阈值的时间缩短,因此,设置上述实施例提供的像素驱动电路包括预设子电路,不仅能够对储能子电路2实现复位,避免储能子电路2中残留的上一帧数据对本帧显示产生影响,而且,还实现了为储能子电路2进行预充电,有效缩短将驱动子电路1的漏电流信号复制为电流数据信号的时间,提升了像素驱动电路整体的响应速度,在将上述实施例提供的像素驱动电路应用在显示装置中时,更有利于提升显示装置的显示质量。
如图3所示,上述预充电子电路5的具体结构多种多样,示例性的,预充电子电路5包括第一晶体管T1,第一晶体管T1的栅极与使能信号输入端EN耦接,第一晶体管T1的第一极与基准信号输入端Pre耦接,第一晶体管T1的第二极与驱动子电路1的控制端耦接。
具体地,当预充电子电路5包括第一晶体管T1时,在预充电时段P1,基准信号输入端Pre输入基准信号,使能信号输入端EN输入使能信号,且在该预充电时段P1使能信号处于有效电平,在该使能信号的控制下,第一晶体管T1导通,从而导通基准信号输入端Pre和驱动子电路1的控制端之间的耦接,以将基准信号输入端Pre输入的基准信号传输至驱动子电路1的控制端,从而对于驱动子电路1的控制端连接的储能子电路2进行预充电。
在写入补偿时段P2和发光时段P3,使能信号输入端EN输入的使能信号处于非有效电平,在该使能信号的控制下,第一晶体管T1截止,从而断开基准信号输入端Pre和驱动子电路1的控制端之间的耦接,使得基准信号输入端Pre输入的基准信号停止为储能子电路2充电。
上述实施例提供的像素驱动电路还包括:发光控制子电路6,发光控制子电路6分别与第二扫描信号输入端Scan2、驱动子电路1的第一端和发光元件7耦接,用于在第二扫描信号输入端Scan2的控制下,控制导通或断开发光元件7和驱动子电路1的第一端之间的耦接。
具体地,当上述实施例提供的像素驱动电路还包括发光控制子电路6时,上述发光控制子电路6的具体工作过程如下:
在预充电时段P1和写入补偿时段P2,第二扫描信号输入端Scan2输入第二扫描信号,且在这两个时段第二扫描信号处于非有效电平,在该第二扫描信号的控制下,发光控制子电路6控制断开发光元件7和驱动子电路1的第一端之间的耦接,使得发光元件7不会接入到像素驱动电路中。
在发光时段P3,第二扫描信号处于有效电平,在该第二扫描信号的控制下,发光控制子电路6控制导通发光元件7和驱动子电路1的第一端之间的耦接,从而将发光元件7接入在像素驱动电路中,像素驱动电路中驱动子电路1产生的漏电流信号控制发光元件7的发光亮度。
设置上述实施例提供的像素驱动电路包括发光控制子电路6,使得在预充电时段P1和写入补偿时段P2,即使驱动子电路1中产生相应的漏电流信号,该漏电流信号也不会使发光元件7发光,从而避免了发光元件7在预充电时段P1和写入补偿时段P2发生异常显示;而在发光时段P3,驱动子电路1中产生的漏电流信号能够控制发光元件7发光,从而实现显示装置的显示功能。
进一步地,上述发光控制子电路6的具体结构多种多样,示例性的,发光控制子电路6包括第二晶体管T2,第二晶体管T2的栅极与第二扫描信号输入端Scan2耦接,第二晶体管T2的第一极与发光元件7耦接,第二晶体管T2的第二极与驱动子电路1的第一端耦接。
具体地,当发光控制子电路6包括第二晶体管T2时,在预充电时段P1和写入补偿时段P2,第二扫描信号输入端Scan2输入第二扫描信号,且在这两个时段第二扫描信号处于非有效电平,在该第二扫描信号的控制下,第二晶体管T2截止,从而控制断开发光元件7和驱动子电路1的第一端之间的耦接,使得发光元件7不会接入到像素驱动电路中。
在发光时段P3,第二扫描信号处于有效电平,在该第二扫描信号的控制下,第二晶体管T2导通,从而控制导通发光元件7和驱动子电路1的第一端之间的耦接,从而将发光元件7接入在像素驱动电路中,像素驱动电路中驱动子电路1产生的漏电流信号控制发光元件7的发光亮度。
上述实施例提供的像素驱动电路中,驱动子电路1、储能子电路2、数据写入子电路3和补偿子电路4的具体结构均可以根据实际需要进行选择,示例性的,驱动子电路1包括第三晶体管T3,储能子电路2包括储能电容Cs,数据写入子电路3包括第四晶体管T4,补偿子电路4包括第五晶体管T5;其中,第三晶体管T3的栅极与储能电容Cs的第一极耦接,第三晶体管T3的第一极与发光元件7耦接,第三晶体管T3的第二极与第一电平信号输入端V1耦接;储能电容Cs的第二极与第三晶体管T3的第二极耦接;第四晶体管T4的栅极与第一扫描信号输入端Scan1耦接,第四晶体管T4的第一极与电流数据信号输入端Data耦接,第四晶体管T4的第二极与第三晶体管T3的第一极耦接;第五晶体管T5的栅极与第一扫描信号输入端Scan1耦接,第五晶体管T5的第一极与第三晶体管T3的第一极耦接,第五晶体管T5的第二极与第三晶体管T3的栅极耦接。
具体地,当像素驱动电路采用上述具体结构时,像素驱动电路的具体工作过程如下:
在写入补偿时段P2,第一扫描信号输入端Scan1输入第一扫描信号,此时第一扫描信号处于有效电平,在该第一扫描信号的控制下,第四晶体管T4导通,从而控制导通电流数据信号输入端Data和驱动子电路1的第一端之间的耦接,该电流数据信号输入端Data可接入由相应的电流源提供的电流数据信号,从而使得该电流数据信号能够通过第四晶体管T4传输至第三晶体管T3的第一极;同时,第五晶体管T5导通,从而控制导通第三晶体管T3的第一极和第三晶体管T3的栅极之间的耦接,使得传输至第三晶体管T3的第一极的电流数据信号继续传输至第三晶体管T3的栅极,而由于储能电容Cs的一极与第三晶体管T3的栅极耦接,因此传输至第三晶体管T3的栅极的电流数据信号能够为储能电容充电,充电的过程主要包括如下三个阶段:
第一阶段,储能电容存储的电压值小于第三晶体管T3对应的阈值电压,此时第三晶体管T3截止,没有电流信号流过第三晶体管T3。
第二阶段,储能电容存储的电压值等于第三晶体管T3对应的阈值电压,此时第三晶体管T3导通,由于储能电容的容量大于第三晶体管T3对应的阈值电压,因此传输至第三晶体管T3的第一极的电流数据信号一部分继续为储能电容充电,电流数据信号的另一部分流过第三晶体管T3。
第三阶段,当储能电容充电达到其最大容量(即达到存储阈值)时,电流数据信号不再为储能电容充电,电流数据信号全部流过第三晶体管T3,使得第三晶体管T3产生的漏电流信号与电流数据信号相同。
在发光时段P3,第一扫描信号输入端Scan1继续输入第一扫描信号,此时该第一扫描信号处于非有效电平,在该第一扫描信号的控制下,第四晶体管T4截止,从而控制断开电流数据信号输入端Data和第三晶体管T3的第一极之间的耦接,同时第五晶体管T5截止,从而控制断开第三晶体管T3的第一极和第三晶体管T3的栅极之间的耦接,使得由电流数据信号输入端Data提供的电流数据信号不会写入第三晶体管T3的第一极以及存储电容中;由于在写入补偿时段P2,储能电容中存储了能够使得第三晶体管T3产生的漏电流信号与电流数据信号相同的存储电压值,因此在所述发光时段P3,储能电容能够控制第三晶体管T3工作饱和区,使得第三晶体管T3产生与电流数据信号相同的漏电流信号,从而控制接入该像素驱动电路中的发光元件7实现与电流数据信号相关的发光亮度。
设置上述实施例提供的像素驱动电路包括上述具体结构,使得像素驱动电路能够以简单的电路结构,控制发光元件7的发光亮度仅与电流数据信号输入端Data输入的电流数据信号相关,而与驱动子电路1对应的阈值电压、发光元件7接入的第二电平信号(电源信号)均无关,从而很好的保证了像素驱动电路所应用的显示装置能够实现较高的显示质量。同时,还避免了第三晶体管T3产生Kink效应。
需要说明的是,上述实施例提供的第一晶体管T1至第五晶体管T5的具体类型可根据实际需要进行选择,示例性的,可选用P型薄膜晶体管或N型薄膜晶体管,上述各晶体管的第一极可对应源极,第二极可对应漏极;或者,上述各晶体管的第一极可对应漏极,第二极可对应源极。值得注意,本发明以各晶体管选用N型薄膜晶体管为例进行说明。
本发明实施例还提供了一种显示装置,包括上述实施例提供的像素驱动电路。
由于上述实施例提供的像素驱动电路在驱动发光元件7发光时,发光元件7的发光亮度仅与电流数据信号输入端Data输入的电流数据信号相关,而与驱动子电路1对应的阈值电压、发光元件7接入的第二电平信号(电源信号)均无关,从而避免了由于像素驱动电路对应的电学参数存在差异,以及随着显示装置显示时间的延长,驱动子电路1对应的阈值电压发生不同程度的漂移,所导致的影响显示装置的显示质量的问题;同时上述实施例提供的像素驱动电路也避免了用于提供电源信号的电源线中寄生电阻对应产生的压降所引起的漏电流信号漂移问题,进而避免了由于电源线中寄生电阻对应产生的压降对发光元件7的发光亮度产生影响,因此,本发明实施例提供的显示装置在包括上述实施例提供的像素驱动电路时,能够更好的保证显示装置显示的均一性,有效提升显示装置的显示质量。而且,由于上述实施例提供的像素驱动电路驱动发光元件7发光时,控制了驱动子电路1产生的漏电流信号与由电流数据信号输入端Data输入的电流数据信号相同,避免了驱动子电路1产生Kink效应,因此,本发明实施例提供的显示装置在包括上述实施例提供的像素驱动电路时,能够保证显示装置的信赖性,进一步提升显示装置的显示质量。
另外,上述实施例提供的像素驱动电路还具有响应速度快、结构简单以及控制发光元件7仅在发光时段P3发光等优点,因此,本发明实施例提供的显示装置在包括上述实施例提供的像素驱动电路时,同样具有上述有益效果,此处不再赘述。
需要说明的是,所述显示装置可以为:电视、显示器、数码相框、手机、平板电脑等任何具有显示功能的产品或部件。
本发明实施例还提供了一种像素驱动电路的驱动方法,应用于上述实施例提供的像素驱动电路,所述驱动方法包括:在每一显示周期,在写入补偿时段P2,在第一扫描信号输入端Scan1的控制下,像素驱动电路中的数据写入子电路3控制导通电流数据信号输入端Data和驱动子电路1的第一端之间的耦接,像素驱动电路中的补偿子电路4控制导通驱动子电路1的第一端和驱动子电路1的控制端之间的耦接,由电流数据信号输入端Data输入的电流数据信号为像素驱动电路中的储能子电路2充电,当储能子电路2的存储电压值大于驱动子电路1对应的阈值电压,且达到存储阈值时,电流数据信号停止对储能子电路2充电,并完全流过驱动子电路1;在发光时段P3,在第一扫描信号输入端Scan1的控制下,数据写入子电路3控制断开电流数据信号输入端Data和驱动子电路1的第一端之间的耦接,补偿子电路4控制断开驱动子电路1的第一端和驱动子电路1的控制端之间的耦接,储能子电路2控制驱动子电路1产生与电流数据信号相同的漏电流信号。
具体地,在写入补偿时段P2,第一扫描信号输入端Scan1输入第一扫描信号,此时第一扫描信号处于有效电平,在该第一扫描信号的控制下,像素驱动电路中的数据写入子电路3控制导通电流数据信号输入端Data和驱动子电路1的第一端之间的耦接,该电流数据信号输入端Data可接入由相应的电流源提供的电流数据信号,从而使得该电流数据信号能够通过数据写入子电路3传输至驱动子电路1的第一端;同时,像素驱动电路中的补偿子电路4控制导通驱动子电路1的第一端和驱动子电路1的控制端之间的耦接,使得传输至驱动子电路1的第一端的电流数据信号继续传输至驱动子电路1的控制端,而由于储能子电路2的一端与驱动子电路1的控制端耦接,因此传输至驱动子电路1的控制端的电流数据信号能够为像素驱动电路中的储能子电路2充电,充电的过程主要包括如下三个阶段:
第一阶段,储能子电路2存储的电压值小于驱动子电路1对应的阈值电压,此时驱动子电路1处于非工作状态,没有电流信号流过驱动子电路1。
第二阶段,储能子电路2存储的电压值等于驱动子电路1对应的阈值电压,此时驱动子电路1处于工作状态,由于储能子电路2的容量大于驱动子电路1对应的阈值电压,因此传输至驱动子电路1中的电流数据信号一部分继续为储能子电路2充电,电流数据信号的另一部分流过驱动子电路1。
第三阶段,当储能子电路2充电达到其最大容量(即达到存储阈值)时,电流数据信号不再为储能子电路2充电,电流数据信号全部流过驱动子电路1,使得驱动子电路1产生的漏电流信号与电流数据信号相同。
在发光时段P3,第一扫描信号输入端Scan1继续输入第一扫描信号,此时该第一扫描信号处于非有效电平,在该第一扫描信号的控制下,数据写入子电路3控制断开电流数据信号输入端Data和驱动子电路1的第一端之间的耦接,补偿子电路4同样控制断开驱动子电路1的第一端和驱动子电路1的控制端之间的耦接,使得由电流数据信号输入端Data提供的电流数据信号不会写入驱动子电路1的第一端以及存储子电路中;由于在写入补偿时段P2,储能子电路2中存储了能够使得驱动子电路1产生的漏电流信号与电流数据信号相同的存储电压值,因此在所述发光时段P3,储能子电路2能够控制驱动子电路1产生与电流数据信号相同的漏电流信号,从而控制接入该像素驱动电路中的发光元件7实现与电流数据信号相关的发光亮度。
采用本发明实施例提供的驱动方法驱动上述实施例提供的像素驱动电路时,在写入补偿时段P2,数据写入子电路3和补偿子电路4能够控制由电流数据信号输入端Data输入的电流数据信号为储能子电路2充电,当储能子电路2的存储电压值大于驱动子电路1对应的阈值电压,且达到存储阈值时,电流数据信号停止对储能子电路2充电,并完全流过驱动子电路1;在发光时段P3,数据写入子电路3和补偿子电路4能够控制电流数据信号停止写入驱动子电路1的第一端以及存储子电路中,并通过储能子电路2控制驱动子电路1产生与电流数据信号相同的漏电流信号,使得发光元件7实现与电流数据信号对应的发光亮度。
因此,在将上述实施例提供的像素驱动电路应用在显示装置中,采用本发明实施例提供的驱动方法驱动上述实施例提供的像素驱动电路时,发光元件7的发光亮度仅与电流数据信号输入端Data输入的电流数据信号相关,而与驱动子电路1对应的阈值电压、发光元件7接入的第二电平信号(电源信号)均无关,从而避免了由于像素驱动电路对应的电学参数存在差异,以及随着显示装置显示时间的延长,驱动子电路1对应的阈值电压发生不同程度的漂移,所导致的影响显示装置的显示质量的问题;同时也避免了用于提供电源信号的电源线中寄生电阻对应产生的压降所引起的漏电流信号漂移问题,进而避免了由于电源线中寄生电阻对应产生的压降对发光元件7的发光亮度产生影响,因此,在将上述实施例提供的像素驱动电路应用在显示装置中,采用本发明实施例提供的驱动方法驱动上述实施例提供的像素驱动电路时,能够更好的保证显示装置显示的均一性。
另外,采用本发明实施例提供的驱动方法驱动上述实施例提供的像素驱动电路时,控制了驱动子电路1产生的漏电流信号与由电流数据信号输入端Data输入的电流数据信号相同,因此避免了驱动子电路1产生Kink效应。
在一些实施例中,当像素驱动电路包括预充电子电路5时,驱动方法还包括:在每一显示周期中,在写入补偿时段P2之前的预充电时段P1,在使能信号输入端EN的控制下,预充电子电路5控制导通基准信号输入端Pre和驱动子电路1的控制端之间的耦接,以对储能子电路2进行预充电;在写入补偿时段P2和发光时段P3,在使能信号输入端EN的控制下,预充电子电路5控制断开基准信号输入端Pre和驱动子电路1的控制端之间的耦接。
具体地,在预充电时段P1,基准信号输入端Pre输入基准信号,使能信号输入端EN输入使能信号,且在该预充电时段P1使能信号处于有效电平,在该使能信号的控制下,预充电子电路5控制导通基准信号输入端Pre和驱动子电路1的控制端之间的耦接,以将基准信号输入端Pre输入的基准信号传输至驱动子电路1的控制端,从而对于驱动子电路1的控制端连接的储能子电路2进行预充电。值得注意,基准信号输入端Pre输入的基准信号的电位可小于驱动子电路1对应的阈值电压的电位,以避免驱动子电路1在预充电时段P1处于工作状态,而导致发光元件7异常发光。
在写入补偿时段P2和发光时段P3,使能信号输入端EN输入的使能信号处于非有效电平,在该使能信号的控制下,预充电子电路5控制断开基准信号输入端Pre和驱动子电路1的控制端之间的耦接,使得基准信号输入端Pre输入的基准信号停止为储能子电路2充电。
当上述实施例提供的像素驱动电路包括预充电子电路5,采用上述实施例提供的驱动方法驱动该像素驱动电路时,能够通过该预充电子电路5在预充电时段P1为储能子电路2预充电,使得在进入写入补偿时段P2后,通过电流数据信号输入端Data输入的电流数据信号为储能子电路2充电,使储能子电路2的存储电压值大于驱动子电路1对应的阈值电压,并进一步达到存储阈值的时间缩短,因此,采用上述实施例提供的驱动方法驱动上述实施例提供的像素驱动电路时,不仅能够对储能子电路2实现复位,避免储能子电路2中残留的上一帧数据对本帧显示产生影响,而且,还实现了为储能子电路2进行预充电,有效缩短将驱动子电路1的漏电流信号复制为电流数据信号的时间,提升了像素驱动电路整体的响应速度。
在一些实施例中,当像素驱动电路包括发光控制子电路6时,驱动方法还包括:在预充电时段P1和写入补偿时段P2,在第二扫描信号输入端Scan2的控制下,发光控制子电路6控制断开发光元件7和驱动子电路1的第一端之间的耦接;在发光时段P3,在第二扫描信号输入端Scan2的控制下,发光控制子电路6控制导通发光元件7和驱动子电路1的第一端之间的耦接。
具体地,在预充电时段P1和写入补偿时段P2,第二扫描信号输入端Scan2输入第二扫描信号,且在这两个时段第二扫描信号处于非有效电平,在该第二扫描信号的控制下,发光控制子电路6控制断开发光元件7和驱动子电路1的第一端之间的耦接,使得发光元件7不会接入到像素驱动电路中。
在发光时段P3,第二扫描信号处于有效电平,在该第二扫描信号的控制下,发光控制子电路6控制导通发光元件7和驱动子电路1的第一端之间的耦接,从而将发光元件7接入在像素驱动电路中,像素驱动电路中驱动子电路1产生的漏电流信号控制发光元件7的发光亮度。
当上述实施例提供的像素驱动电路包括发光控制子电路6,采用上述实施例提供的驱动方法驱动该像素驱动电路时,使得在预充电时段P1和写入补偿时段P2,即使驱动子电路1中产生相应的漏电流信号,该漏电流信号也不会使发光元件7发光,从而避免了发光元件7在预充电时段P1和写入补偿时段P2发生异常显示;而在发光时段P3,驱动子电路1中产生的漏电流信号能够控制发光元件7发光,从而实现显示装置的显示功能。
需要说明,本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于方法实施例而言,由于其基本相似于产品实施例,所以描述得比较简单,相关之处参见产品实施例的部分说明即可。
除非另外定义,本公开使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“耦接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电连接或信号连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
可以理解,当诸如层、膜、区域或基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”,或者可以存在中间元件。
在上述实施方式的描述中,具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种像素驱动电路,用于驱动发光元件发光,其特征在于,包括:驱动子电路、储能子电路、数据写入子电路和补偿子电路;其中,
所述驱动子电路的控制端与所述储能子电路的第一端耦接,所述驱动子电路的第一端与所述发光元件耦接,所述驱动子电路的第二端与第一电平信号输入端耦接;
所述储能子电路的第二端与所述驱动子电路的第二端耦接;
所述数据写入子电路分别与第一扫描信号输入端、电流数据信号输入端和所述驱动子电路的第一端耦接,用于在写入补偿时段,在所述第一扫描信号输入端的控制下,控制导通所述电流数据信号输入端和所述驱动子电路的第一端之间的耦接;用于在发光时段,在所述第一扫描信号输入端的控制下,控制断开所述电流数据信号输入端和所述驱动子电路的第一端之间的耦接;
所述补偿子电路分别与所述第一扫描信号输入端、所述驱动子电路的第一端和所述驱动子电路的控制端耦接,用于在所述写入补偿时段,在所述第一扫描信号输入端的控制下,控制导通所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接;用于在所述发光时段,在所述第一扫描信号输入端的控制下,控制断开所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
预充电子电路,所述预充电子电路分别与使能信号输入端、基准信号输入端和所述驱动子电路的控制端耦接,用于在预充电时段,在所述使能信号输入端的控制下,控制导通所述基准信号输入端和所述驱动子电路的控制端之间的耦接;用于在所述写入补偿时段和所述发光时段,在所述使能信号输入端的控制下,控制断开所述基准信号输入端和所述驱动子电路的控制端之间的耦接。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述预充电子电路包括第一晶体管,所述第一晶体管的栅极与所述使能信号输入端耦接,所述第一晶体管的第一极与所述基准信号输入端耦接,所述第一晶体管的第二极与所述驱动子电路的控制端耦接。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
发光控制子电路,所述发光控制子电路分别与第二扫描信号输入端、所述驱动子电路的第一端和所述发光元件耦接,用于在所述第二扫描信号输入端的控制下,控制导通或断开所述发光元件和所述驱动子电路的第一端之间的耦接。
5.根据权利要求4所述的像素驱动电路,其特征在于,所述发光控制子电路包括第二晶体管,所述第二晶体管的栅极与所述第二扫描信号输入端耦接,所述第二晶体管的第一极与所述发光元件耦接,所述第二晶体管的第二极与所述驱动子电路的第一端耦接。
6.根据权利要求1~5中任一项所述的像素驱动电路,其特征在于,所述驱动子电路包括第三晶体管,所述储能子电路包括储能电容,所述数据写入子电路包括第四晶体管,所述补偿子电路包括第五晶体管;其中,
所述第三晶体管的栅极与所述储能电容的第一极耦接,所述第三晶体管的第一极与所述发光元件耦接,所述第三晶体管的第二极与所述第一电平信号输入端耦接;
所述储能电容的第二极与所述第三晶体管的第二极耦接;
所述第四晶体管的栅极与所述第一扫描信号输入端耦接,所述第四晶体管的第一极与所述电流数据信号输入端耦接,所述第四晶体管的第二极与所述第三晶体管的第一极耦接;
所述第五晶体管的栅极与所述第一扫描信号输入端耦接,所述第五晶体管的第一极与所述第三晶体管的第一极耦接,所述第五晶体管的第二极与所述第三晶体管的栅极耦接。
7.一种显示装置,其特征在于,包括如权利要求1~6中任一项所述的像素驱动电路。
8.一种像素驱动电路的驱动方法,其特征在于,应用于如权利要求1~6中任一项所述的像素驱动电路,所述驱动方法包括:在每一显示周期,
在写入补偿时段,在第一扫描信号输入端的控制下,所述像素驱动电路中的数据写入子电路控制导通电流数据信号输入端和驱动子电路的第一端之间的耦接,所述像素驱动电路中的补偿子电路控制导通所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接,由所述电流数据信号输入端输入的电流数据信号为所述像素驱动电路中的储能子电路充电,当所述储能子电路的存储电压值大于所述驱动子电路对应的阈值电压,且达到存储阈值时,所述电流数据信号停止对所述储能子电路充电,并完全流过所述驱动子电路;
在发光时段,在所述第一扫描信号输入端的控制下,所述数据写入子电路控制断开所述电流数据信号输入端和所述驱动子电路的第一端之间的耦接,所述补偿子电路控制断开所述驱动子电路的第一端和所述驱动子电路的控制端之间的耦接,储能子电路控制所述驱动子电路产生与所述电流数据信号相同的漏电流信号。
9.根据权利要求8所述的像素驱动电路的驱动方法,其特征在于,当所述像素驱动电路包括预充电子电路时,所述驱动方法还包括:在每一显示周期中,
在所述写入补偿时段之前的预充电时段,在使能信号输入端的控制下,所述预充电子电路控制导通基准信号输入端和所述驱动子电路的控制端之间的耦接,以对所述储能子电路进行预充电;
在所述写入补偿时段和所述发光时段,在所述使能信号输入端的控制下,所述预充电子电路控制断开所述基准信号输入端和所述驱动子电路的控制端之间的耦接。
10.根据权利要求8或9所述的像素驱动电路的驱动方法,其特征在于,当所述像素驱动电路包括发光控制子电路时,所述驱动方法还包括:
在所述预充电时段和所述写入补偿时段,在第二扫描信号输入端的控制下,所述发光控制子电路控制断开所述发光元件和所述驱动子电路的第一端之间的耦接;
在所述发光时段,在所述第二扫描信号输入端的控制下,所述发光控制子电路控制导通所述发光元件和所述驱动子电路的第一端之间的耦接。
CN201910339127.9A 2019-04-25 2019-04-25 一种像素驱动电路及其驱动方法、显示装置 Active CN110010073B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910339127.9A CN110010073B (zh) 2019-04-25 2019-04-25 一种像素驱动电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910339127.9A CN110010073B (zh) 2019-04-25 2019-04-25 一种像素驱动电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN110010073A true CN110010073A (zh) 2019-07-12
CN110010073B CN110010073B (zh) 2021-01-26

Family

ID=67174203

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910339127.9A Active CN110010073B (zh) 2019-04-25 2019-04-25 一种像素驱动电路及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN110010073B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112562593A (zh) * 2021-01-05 2021-03-26 湖北长江新型显示产业创新中心有限公司 一种显示面板和显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103531151A (zh) * 2013-11-04 2014-01-22 京东方科技集团股份有限公司 Oled像素电路及驱动方法、显示装置
CN104485074A (zh) * 2014-12-30 2015-04-01 合肥鑫晟光电科技有限公司 像素驱动电路、方法和显示装置
CN106486063A (zh) * 2016-10-26 2017-03-08 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板和显示装置
CN107393470A (zh) * 2017-08-31 2017-11-24 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板和显示装置
CN109448639A (zh) * 2018-12-25 2019-03-08 合肥京东方显示技术有限公司 一种像素驱动电路及其驱动方法、显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103531151A (zh) * 2013-11-04 2014-01-22 京东方科技集团股份有限公司 Oled像素电路及驱动方法、显示装置
CN104485074A (zh) * 2014-12-30 2015-04-01 合肥鑫晟光电科技有限公司 像素驱动电路、方法和显示装置
CN106486063A (zh) * 2016-10-26 2017-03-08 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板和显示装置
CN107393470A (zh) * 2017-08-31 2017-11-24 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板和显示装置
CN109448639A (zh) * 2018-12-25 2019-03-08 合肥京东方显示技术有限公司 一种像素驱动电路及其驱动方法、显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112562593A (zh) * 2021-01-05 2021-03-26 湖北长江新型显示产业创新中心有限公司 一种显示面板和显示装置

Also Published As

Publication number Publication date
CN110010073B (zh) 2021-01-26

Similar Documents

Publication Publication Date Title
CN107610652B (zh) 像素电路、其驱动方法、显示面板及显示装置
CN106448560B (zh) 有机发光显示面板及其驱动方法、有机发光显示装置
CN107068057B (zh) 一种像素驱动电路、其驱动方法及显示面板
CN103700342B (zh) Oled像素电路及驱动方法、显示装置
CN205541822U (zh) 像素电路、阵列基板、显示面板和显示装置
CN106952617B (zh) 像素驱动电路及方法、显示装置
CN107452334A (zh) 像素电路及其驱动方法、显示基板及其驱动方法、显示装置
CN101630479B (zh) 显示设备
CN104318898B (zh) 像素电路、驱动方法和显示装置
CN107452331A (zh) 一种像素电路及其驱动方法、显示装置
CN106910459B (zh) 一种有机发光显示面板、其驱动方法及显示装置
CN109509433A (zh) 像素电路、显示装置和像素驱动方法
CN107170408A (zh) 像素电路、驱动方法、有机电致发光显示面板及显示装置
CN105575327B (zh) 一种像素电路、其驱动方法及有机电致发光显示面板
CN207425322U (zh) 像素电路、显示基板及显示装置
CN109584788A (zh) 像素驱动电路、像素单元及驱动方法、阵列基板、显示装置
CN104575398A (zh) 像素电路及其驱动方法、显示装置
CN109872686A (zh) 一种驱动电路、显示面板及显示面板的制作方法
CN107146577B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
CN107481675A (zh) 像素驱动电路及其驱动方法、阵列基板及显示装置
CN106067291A (zh) 一种像素驱动电路及其驱动方法、显示装置
CN103474022A (zh) 一种像素电路及其驱动方法、阵列基板和显示装置
CN105609051B (zh) 一种像素电路、显示面板及显示装置
CN107464526A (zh) 一种像素补偿电路、其驱动方法及显示装置
CN109887464A (zh) 像素电路及其驱动方法、显示面板和显示设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant