CN109961743B - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN109961743B
CN109961743B CN201811323874.5A CN201811323874A CN109961743B CN 109961743 B CN109961743 B CN 109961743B CN 201811323874 A CN201811323874 A CN 201811323874A CN 109961743 B CN109961743 B CN 109961743B
Authority
CN
China
Prior art keywords
pixel region
emission control
line
scan
disposed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811323874.5A
Other languages
English (en)
Other versions
CN109961743A (zh
Inventor
金美海
禹珉圭
郑煐泽
方铉喆
石尚源
张桓寿
玄宙羲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Priority to CN202310459269.5A priority Critical patent/CN116469347A/zh
Publication of CN109961743A publication Critical patent/CN109961743A/zh
Application granted granted Critical
Publication of CN109961743B publication Critical patent/CN109961743B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

本申请提供一种显示装置,所述显示装置包括:第一像素区域,第一像素区域包括多个第一像素和耦接至第一像素的多条第一栅极控制线;和与第一像素区域分隔开的第二像素区域。第二像素区域包括多个第二像素和耦接至第二像素的多条第二栅极控制线。显示装置进一步包括:设置在第一像素区域与第二像素区域之间的第一非像素区域;和设置在第一非像素区域中的第一耦接线。第一耦接线将至少两条第一栅极控制线和至少两条第二栅极控制线共同耦接。

Description

显示装置
相关申请的交叉引用
本申请要求于2017年12月22日提交的韩国专利申请第10-2017-0178356号的优先权,该韩国专利申请的公开内容通过引用全部包含于此。
技术领域
本公开的示例性实施方式涉及一种显示装置。
背景技术
除诸如单个四边形形状的典型形状以外,显示装置还可包括彼此分隔开的多个像素区域,或者可具有其中一个部分被部分地凹入地凹陷的显示区域。
发明内容
本公开的示例性实施方式提供了一种显示装置,该显示装置包括彼此分隔开的第一像素区域和第二像素区域,至少一个非像素区域插置在第一像素区域与第二像素区域之间。这种显示装置减小了显示装置中包括的非像素区域的面积。
根据本公开的一示例性实施方式,显示装置包括:第一像素区域,所述第一像素区域包括多个第一像素和耦接至所述多个第一像素的多条第一栅极控制线;和与所述第一像素区域分隔开的第二像素区域。所述第二像素区域包括多个第二像素和耦接至所述多个第二像素的多条第二栅极控制线。所述显示装置进一步包括:设置在所述第一像素区域与所述第二像素区域之间的第一非像素区域;和设置在所述第一非像素区域中的第一耦接线。所述第一耦接线将至少两条第一栅极控制线和至少两条第二栅极控制线共同耦接。
在一示例性实施方式中,所述第一栅极控制线包括控制所述多个第一像素的驱动的多条第一扫描线、多条第一初始化控制线、以及多条第一发射控制线中的至少一些线。此外,所述第二栅极控制线包括控制所述多个第二像素的驱动的多条第二扫描线、多条第二初始化控制线、以及多条第二发射控制线中的至少一些线。
在一示例性实施方式中,所述第一耦接线将分别设置在所述第一像素区域的第i水平行和第(i+1)水平行上的第i条第一发射控制线和第(i+1)条第一发射控制线、以及分别设置在所述第二像素区域的第i水平行和第(i+1)水平行上的第i条第二发射控制线和第(i+1)条第二发射控制线共同耦接,其中i是自然数。
在一示例性实施方式中,所述显示装置进一步包括:设置在所述第一像素区域或所述第二像素区域的一侧处的第二耦接线。所述第二耦接线将所述第i条第一发射控制线和所述第(i+1)条第一发射控制线、或者所述第i条第二发射控制线和所述第(i+1)条第二发射控制线耦接。
在一示例性实施方式中,所述显示装置进一步包括:发射控制驱动器,所述发射控制驱动器包括第k发射控制级,所述第k发射控制级为所述第i条第一发射控制线和所述第(i+1)条第一发射控制线、以及所述第i条第二发射控制线和所述第(i+1)条第二发射控制线提供发射控制信号,其中k是自然数。
在一示例性实施方式中,所述发射控制驱动器包括顺序设置在所述第一像素区域或所述第二像素区域的一侧处的多个发射控制级。所述多个发射控制级包括所述第k发射控制级。
在一示例性实施方式中,所述发射控制驱动器包括交替设置在所述第一像素区域的一侧和所述第二像素区域的一侧处的多个发射控制级。所述多个发射控制级包括所述第k发射控制级。
在一示例性实施方式中,所述第一耦接线将分别设置在所述第一像素区域的第i水平行和所述第二像素区域的第i水平行上的第i条第一扫描线和第i条第二扫描线、以及分别设置在所述第一像素区域的第(i+1)水平行和所述第二像素区域的第(i+1)水平行上的第(i+1)条第一初始化控制线和第(i+1)条第二初始化控制线共同耦接,其中i是自然数。
在一示例性实施方式中,所述显示装置进一步包括:设置在所述第一像素区域或所述第二像素区域的一侧处的第二耦接线。所述第二耦接线将所述第i条第一扫描线和所述第(i+1)条第一初始化控制线、或者所述第i条第二扫描线和所述第(i+1)条第二初始化控制线耦接。
在一示例性实施方式中,所述显示装置进一步包括:扫描驱动器,所述扫描驱动器包括第i扫描级,所述第i扫描级为所述第i条第一扫描线、所述第i条第二扫描线、所述第(i+1)条第一初始化控制线和所述第(i+1)条第二初始化控制线提供扫描信号。
在一示例性实施方式中,所述扫描驱动器包括:顺序设置在所述第一像素区域或所述第二像素区域的一侧处的多个扫描级,其中所述多个扫描级包括所述第i扫描级。
在一示例性实施方式中,所述扫描驱动器包括:交替设置在所述第一像素区域的一侧和所述第二像素区域的一侧处的多个扫描级。所述多个扫描级包括所述第i扫描级。
在一示例性实施方式中,所述显示装置进一步包括:第三像素区域,所述第三像素区域设置在所述第一像素区域和所述第二像素区域的一侧处并且接触所述第一像素区域和所述第二像素区域。所述第三像素区域包括多个第三像素。
在一示例性实施方式中,所述显示装置进一步包括:与所述第三像素区域相对设置的第四像素区域。所述第一像素区域、所述第二像素区域和所述第一非像素区域插置在所述第三像素区域与所述第四像素区域之间。
在一示例性实施方式中,所述显示装置进一步包括:设置在所述第一非像素区域中的开口。
在一示例性实施方式中,所述显示装置进一步包括:包括所述第一耦接线的多条第一耦接线。所述多条第一耦接线设置在所述第一非像素区域中,并且所述多条第一耦接线设置在所述开口的上端处和所述开口的下端处的所述第一非像素区域中。
在一示例性实施方式中,所述显示装置进一步包括:基板,所述多个第一像素和所述多个第二像素布置在所述基板的一个表面上。所述基板包括与所述第一像素区域和所述第二像素区域对应的多个突出部、以及与所述第一非像素区域对应的凹部。
根据本公开的一示例性实施方式,显示装置包括:第一像素区域,所述第一像素区域包括多个第一像素和耦接至所述多个第一像素的多条第一栅极控制线;和与所述第一像素区域分隔开的第二像素区域。所述第二像素区域包括多个第二像素和耦接至所述多个第二像素的多条第二栅极控制线。所述显示装置进一步包括:设置在所述第一像素区域与所述第二像素区域之间的第一非像素区域,所述第一非像素区域包括凹陷。所述显示装置进一步包括:设置在所述第一非像素区域中的第一耦接线,所述第一耦接线将所述第一栅极控制线中的至少两条和所述第二栅极控制线中的至少两条共同耦接。
在一示例性实施方式中,所述第一栅极控制线包括控制所述多个第一像素的驱动的多条第一扫描线、多条第一初始化控制线、以及多条第一发射控制线中的至少一些线。此外,所述第二栅极控制线包括控制所述多个第二像素的驱动的多条第二扫描线、多条第二初始化控制线、以及多条第二发射控制线中的至少一些线。
在一示例性实施方式中,所述第一耦接线将设置在所述第一像素区域的第i水平行和第(i+1)水平行上的第i条第一发射控制线和第(i+1)条第一发射控制线、以及设置在所述第二像素区域的第i水平行和第(i+1)水平行上的第i条第二发射控制线和第(i+1)条第二发射控制线共同耦接,其中i是自然数。
在一示例性实施方式中,所述显示装置进一步包括:第二耦接线,所述第二耦接线设置在所述第一像素区域或所述第二像素区域的一侧处的第二非像素区域中。所述第二耦接线将所述第i条第一发射控制线和所述第(i+1)条第一发射控制线、或者所述第i条第二发射控制线和所述第(i+1)条第二发射控制线耦接。
在一示例性实施方式中,所述第一耦接线将分别设置在所述第一像素区域的第i水平行和所述第二像素区域的第i水平行上的第i条第一扫描线和第i条第二扫描线、以及分别设置在所述第一像素区域的第(i+1)水平行和所述第二像素区域的第(i+1)水平行上的第(i+1)条第一初始化控制线和第(i+1)条第二初始化控制线共同耦接,其中i是自然数。
在一示例性实施方式中,所述显示装置进一步包括:第二耦接线,所述第二耦接线设置在所述第一像素区域或所述第二像素区域的一侧处的第二非像素区域中。所述第二耦接线将所述第i条第一扫描线和所述第(i+1)条第一初始化控制线、或者所述第i条第二扫描线和所述第(i+1)条第二初始化控制线耦接。
根据本公开的一示例性实施方式,显示装置包括:基板,所述基板包括第一突出部、第二突出部和设置在所述第一突出部与所述第二突出部之间的切口区域。所述显示装置进一步包括:设置在所述第一突出部上的第一像素区域,其中所述第一像素区域包括第一行第一像素和耦接至所述第一行第一像素的第一栅极控制线、以及第二行第一像素和耦接至所述第二行第一像素的第二栅极控制线。所述显示装置进一步包括:设置在所述第二突出部上的第二像素区域,其中所述第二像素区域包括第一行第二像素和耦接至所述第一行第二像素的第三栅极控制线、以及第二行第二像素和耦接至所述第二行第二像素的第四栅极控制线。所述显示装置进一步包括:设置在所述切口区域中的第一非像素区域、和设置在所述第一非像素区域中的第一耦接线,其中所述第一耦接线耦接至所述第一栅极控制线、所述第二栅极控制线、所述第三栅极控制线和所述第四栅极控制线。
附图说明
通过参照附图详细描述本公开的示例性实施方式,本公开的上述和其他特征将变得更加显而易见,其中:
图1至图12每个示出根据本公开的一示例性实施方式的显示区域和其上形成有显示区域的基板。
图13示出根据本公开的一示例性实施方式的像素。
图14和图15示出与根据本公开的一示例性实施方式的图13中所示的像素的驱动方法对应的时序图。
图16示出根据本公开的一示例性实施方式的显示面板。
图17和图18分别示出根据本公开的示例性实施方式的图16中所示的第一扫描驱动器和第二扫描驱动器。
图19和图20分别示出根据本公开的示例性实施方式的图16中所示的第一发射控制驱动器和第二发射控制驱动器。
图21和图22每个示出根据本公开的一示例性实施方式的显示面板。
图23至图26每个示出根据本公开的一示例性实施方式的显示面板的一个区域。
图27和图28每个示出根据本公开的一示例性实施方式的显示面板的一个区域。
图29和图30每个示出根据本公开的一示例性实施方式的显示面板的一个区域。
图31示出根据本公开的一示例性实施方式的显示面板的一个区域。
具体实施方式
下文中将参照附图更充分地描述本公开的示例性实施方式。在整个附图中相似的参考标记可指代相似的要素。
将理解,当一部件被称为“在”另一部件“上”、“连接至”、“耦接至”或“邻近于”另一部件时,该部件可直接在另一部件上、直接连接至、直接耦接至或直接邻近于另一部件,或者可存在中间部件。还将理解,当一部件被称为“在”两个部件“之间”时,该部件可以是两个部件之间的唯一部件,或者还可存在一个或多个中间部件。
将理解,术语“第一”、“第二”、“第三”等在此用于区分一个要素与另一个要素,并且这些要素不被这些术语限制。因而,在一示例性实施方式中的“第一”要素可在另一示例性实施方式中被描述为“第二”要素。
图1至图12每个示出根据本公开的一示例性实施方式的显示区域和其上形成有显示区域的基板。例如,图1至图12示出与可设置在根据本公开的一示例性实施方式的显示装置中的显示区域、以及其上形成有显示区域的基板的形状有关的示例性实施方式。
参照图1,在一示例性实施方式中,基板101是构成显示面板的基底基板的显示基板。在基板101上限定有显示图像的显示区域DA、设置在显示区域DA的一侧处的第一非像素区域NA1、以及设置在显示区域DA和第一非像素区域NA1的外围处的第二非像素区域NA2。在该示例性实施方式中,未设置像素的非像素区域中的特定区域(例如,在显示区域DA的上端处的第一像素区域AA1与第二像素区域AA2之间的非像素区域)将被称作第一非像素区域NA1,并且除第一非像素区域NA1以外的其余非像素区域将被称为第二非像素区域NA2。
基板101可由玻璃或塑料材料制成。然而,本公开的示例性实施方式不限于此。例如,基板101可以是包括聚醚砜(PES)、聚丙烯酸酯(PA)、聚醚酰亚胺(PEI)、聚萘二甲酸乙二醇酯(PEN)、聚对苯二甲酸乙二醇酯(PET)、聚苯硫醚(PPS)、聚芳酯(PAR)、聚酰亚胺(PI)、聚碳酸酯(PC)、三醋酸纤维素(TAC)和醋酸丙酸纤维素(CAP)中至少之一的柔性基板。此外,基板101可以是包括玻璃和钢化玻璃之一的刚性基板。此外,基板101例如可由诸如透光基板的透明材料制成。然而,本公开的示例性实施方式不限于此。此外,基板101可配置成根据区域具有不同的材料和/或不同的结构,使得对于各个区域表现出不同的特性。此外,基板101可具有单层或多层结构。然而,基板101的结构不限于此。
显示区域DA包括彼此分隔开的第一像素区域AA1和第二像素区域AA2,第一非像素区域NA1插置在第一像素区域AA1与第二像素区域AA2之间。在示例性实施方式中,显示区域DA可进一步包括设置在第一像素区域AA1和第二像素区域AA2的一侧处的第三像素区域AA3。例如,第三像素区域AA3可设置在第一像素区域AA1和第二像素区域AA2的一侧处以与第一像素区域AA1和第二像素区域AA2接触。作为一示例,第一像素区域AA1可设置在第三像素区域AA3的左上端处,第二像素区域AA2可设置在第三像素区域AA3的右上端处以与第一像素区域AA1分隔开。在该情形中,第一非像素区域NA1可设置在第三像素区域AA3的上部中央处。
第一像素区域AA1、第二像素区域AA2和第三像素区域AA3之中的至少两个像素区域可具有不同的宽度和/或不同的面积。例如,第三像素区域AA3可在具有最宽的宽度的同时占据显示区域DA中的最广面积,并且第一像素区域AA1和第二像素区域AA2的每一个可在具有比第三像素区域AA3的宽度窄的宽度的同时具有比第三像素区域AA3的面积小的面积。此外,第一像素区域AA1和第二像素区域AA2可具有相同的宽度和/或相同的面积,或者可具有不同的宽度和/或不同的面积。
多个第一像素PXL1、多个第二像素PXL2和多个第三像素PXL3可分别设置在第一像素区域AA1、第二像素区域AA2和第三像素区域AA3中。第一像素PXL1、第二像素PXL2和第三像素PXL3可具有相同的结构,或者第一像素PXL1、第二像素PXL2和第三像素PXL3中的至少一些可具有不同的结构。就是说,在本公开的示例性实施方式中,第一像素PXL1、第二像素PXL2和第三像素PXL3的结构没有具体限制。第一像素PXL1、第二像素PXL2和第三像素PXL3中的每个可以是包括有机发光二极管的自发光像素。然而,本公开的示例性实施方式不限于此。
第一像素PXL1、第二像素PXL2和第三像素PXL3设置在其上限定有第一像素区域AA1、第二像素区域AA2和第三像素区域AA3的基板101上。例如,第一像素PXL1、第二像素PXL2和第三像素PXL3可形成在基板101的同一个表面上。
在第一非像素区域NA1和第二非像素区域NA2中未设置像素。例如,第一非像素区域NA1和第二非像素区域NA2构成不包括像素的非显示区域。用于驱动显示区域DA的像素PXL1、PXL2和PXL3的线可设置在第一非像素区域NA1和/或第二非像素区域NA2中。例如,用于为像素PXL1、PXL2和PXL3提供各种驱动信号和/或各种驱动电源的线可设置在第一非像素区域NA1和/或第二非像素区域NA2中。此外,在示例性实施方式中,用于驱动像素PXL1、PXL2和PXL3的至少一个驱动电路单元可设置在第一非像素区域NA1和/或第二非像素区域NA2中。作为一示例,扫描驱动器、发射控制器和数据驱动器中至少之一可设置在第二非像素区域NA2中。在此,扫描驱动器还可被称作扫描驱动器电路,发射控制器还可被称作发射控制器电路,并且数据驱动器还可被称作数据驱动器电路。
显示区域DA和第一非像素区域NA1的形状可进行各种修改。例如,显示区域DA和/或第一非像素区域NA1可具有多边形形状、圆形形状、椭圆形形状或它们的组合形状。
在示例性实施方式中,基板101可包括设置在第一像素区域AA1与第二像素区域AA2之间的凹陷(还被称作局部开口或缺口)。作为一示例,基板101可包括与第一像素区域AA1和第二像素区域AA2中的每个对应的突出部101a、以及与第一非像素区域NA1对应的凹部101b(还被称作切口区域)。例如,在示例性实施方式中,第一非像素区域NA1中的一个区域可被凹陷。当基板101包括凹部101b时,可更有效地利用显示装置的内部空间。例如,诸如相机、扬声器等的部件可设置在凹部101b处。
将理解,基板101的形状不限于上述形状。例如,在一示例性实施方式中,基板101不包括第一像素区域AA1与第二像素区域AA2之间的凹陷,如图2中所示。作为一示例,基板101可以是包括显示区域DA、第一非像素区域NA1和第二非像素区域NA2的矩形或正方形基板。然而,基板101的形状不限于此。例如,基板101的至少一个角部可具有斜线形状、阶梯形状、曲线形状等。
第一像素区域AA1、第二像素区域AA2、第三像素区域AA3和第一非像素区域NA1中的每个的形状也可进行各种修改。例如,如图3至图5中所示,在示例性实施方式中,第一像素区域AA1、第二像素区域AA2、第三像素区域AA3和第一非像素区域NA1中的至少一个区域可具有斜线形状(diagonal shape),该斜线形状具有具备预定斜度的倾斜部分。作为一示例,第一像素区域AA1、第二像素区域AA2、第三像素区域AA3和/或第一非像素区域NA1可在其至少一个角部处具有斜线形状。在该情形中,第一像素区域AA1、第二像素区域AA2、第三像素区域AA3和第一非像素区域NA1中的每个的宽度可在其至少一个区域中逐渐变化。
例如,参照图3,在一示例性实施方式中,基板101的连接突出部101a和凹部101b的边缘是倾斜的。此外,第一像素区域AA1与第一非像素区域NA1之间的边界是倾斜的,并且第二像素区域AA2与第一非像素区域NA1之间的边界是倾斜的。
参照图4,在一示例性实施方式中,基板101的在基板101的顶部处限定突出部101a的外边界的边缘是倾斜的。此外,基板101的在基板101的底部处限定基板101的外边界的相对边缘是倾斜的。此外,在基板101的顶部处第一像素区域AA1与第二非像素区域NA2之间的边界和第二像素区域AA2与第二非像素区域NA2之间的边界、以及在基板101的底部处第三像素区域AA3与第二非像素区域NA2之间的边界是倾斜的。
参照图5,在一示例性实施方式中,基板101的连接突出部101a和凹部101b的边缘是倾斜的。此外,第一像素区域AA1与第一非像素区域NA1之间的边界是倾斜的,并且第二像素区域AA2与第一非像素区域NA1之间的边界是倾斜的。此外,第一像素区域AA1与第二非像素区域NA2之间的边界是倾斜的,并且第二像素区域AA2与第二非像素区域NA2之间的边界是倾斜的。此外,基板101的在基板101的顶部处限定突出部101a的外边界的边缘是倾斜的。
此外,如图6和图7中所示,在示例性实施方式中,第一像素区域AA1、第二像素区域AA2、第三像素区域AA3和第一非像素区域NA1中的至少一个区域可具有阶梯形状,该阶梯形状具有至少一个阶差。
例如,参照图6,在一示例性实施方式中,第一像素区域AA1与第一非像素区域NA1之间的边界具有阶梯形状,第二像素区域AA2与第一非像素区域NA1之间的边界具有阶梯形状,并且基板101的连接突出部101a和凹部101b的边缘具有阶梯形状。
参照图7,在一示例性实施方式中,基板101的在基板101的顶部处限定突出部101a的外边界的边缘具有阶梯形状。此外,基板101的在基板101的底部处限定基板101的外边界的相对边缘具有阶梯形状。此外,在基板101的顶部处第一像素区域AA1与第二非像素区域NA2之间的边界和第二像素区域AA2与第二非像素区域NA2之间的边界、以及在基板101的底部处第三像素区域AA3与第二非像素区域NA2之间的边界具有阶梯形状。
此外,如图8至图10中所示,第一像素区域AA1、第二像素区域AA2、第三像素区域AA3和第一非像素区域NA1中的至少一个区域可具有曲线形状。
例如,参照图8,在一示例性实施方式中,基板101的在基板101的顶部处限定突出部101a的外边界的边缘具有曲线形状。此外,基板101的在基板101的底部处限定基板101的外边界的相对边缘具有曲线形状。此外,在基板101的顶部处第一像素区域AA1与第二非像素区域NA2之间的边界和第二像素区域AA2与第二非像素区域NA2之间的边界、以及在基板101的底部处第三像素区域AA3与第二非像素区域NA2之间的边界具有曲线形状。此外,第一像素区域AA1与第一非像素区域NA1之间以及第二像素区域AA2与第一非像素区域NA1之间的边界具有曲线形状。
参照图9,在一示例性实施方式中,基板101的连接突出部101a和凹部101b的边缘具有曲线形状。此外,第一像素区域AA1与第一非像素区域NA1之间的边界具有曲线形状,并且第二像素区域AA2与第一非像素区域NA1之间的边界具有曲线形状。此外,第一像素区域AA1与第二非像素区域NA2之间的边界具有曲线形状,并且第二像素区域AA2与第二非像素区域NA2之间的边界具有曲线形状。此外,基板101的在基板101的顶部处限定突出部101a的外边界的边缘具有曲线形状。
参照图10,在一示例性实施方式中,基板101的连接突出部101a和凹部101b的边缘具有曲线形状。此外,第一像素区域AA1与第一非像素区域NA1之间的边界具有曲线形状,并且第二像素区域AA2与第一非像素区域NA1之间的边界具有曲线形状。此外,第一像素区域AA1与第二非像素区域NA2之间的边界具有曲线形状,并且第二像素区域AA2与第二非像素区域NA2之间的边界具有曲线形状。此外,基板101的在基板101的顶部处限定突出部101a的外边界的边缘具有曲线形状,并且基板101的在基板101的底部处限定基板101的外边界的相对边缘具有曲线形状。此外,在基板101的底部处第三像素区域AA3与第二非像素区域NA2之间的边界具有曲线形状。
此外,在示例性实施方式中,基板101可具有与显示区域DA的形状对应的形状。作为一示例,基板101的至少一个区域(例如,至少一个角部)可具有与显示区域DA的形状对应的斜线形状、阶梯形状、曲线形状等。然而,本公开的示例性实施方式不限于此。例如,基板101可具有具备直角的角部(例如,图中由虚线表示的直角的角部),而与显示区域DA的形状无关。
尽管参照图1至图10公开了其中显示区域DA包括三个像素区域(例如,第一像素区域AA1、第二像素区域AA2和第三像素区域AA3)的示例性实施方式,但将理解,本公开的示例性实施方式不限于此。例如,如图11中所示,在一示例性实施方式中,显示区域DA可配置成仅包括彼此相邻设置且在之间插置第一非像素区域NA1的情况下彼此分隔开的两个像素区域(例如第一像素区域AA1和第二像素区域AA2)。
可选地,在一示例性实施方式中,除第一像素区域AA1、第二像素区域AA2和第三像素区域AA3以外,显示区域DA可进一步包括至少一个像素区域。例如,如图12中所示,在一示例性实施方式中,显示区域DA可进一步包括与第三像素区域AA3相对设置的包括第四像素PXL4的第四像素区域AA4,第一像素区域AA1与第二像素区域AA2和第一非像素区域NA1插置在第三像素区域AA3与第四像素区域AA4之间。在该情形中,第一非像素区域NA1可设置在显示区域DA的中央部分处并且可被第一像素区域AA1、第二像素区域AA2、第三像素区域AA3和第四像素区域AA4包围。
此外,在一示例性实施方式中,可在第一非像素区域NA1中设置至少一个开口OPN。可选地,在一示例性实施方式中,第一非像素区域NA1不包括该至少一个开口OPN。例如,基板101可包括或可不包括设置在第一非像素区域NA1中的开口OPN。
图13示出根据本公开的一示例性实施方式的像素。为便于解释,图13中示出了设置在显示区域DA的第i(i是自然数)水平行和第j(j是自然数)垂直行上的任意像素PXL。在此,自然数是指正整数,并且不包括零。像素PXL可以是第一像素PXL1、第二像素PXL2和第三像素PXL3中的任意一个。在示例性实施方式中,布置在显示区域DA中的所有像素(例如,第一像素PXL1、第二像素PXL2和第三像素PXL3)可具有基本相同的结构。将理解,第一像素PXL1、第二像素PXL2和第三像素PXL3的结构不限于图13中所示的结构。例如,第一像素PXL1、第二像素PXL2和第三像素PXL3的结构可进行各种修改。参照图13,根据本公开的一示例性实施方式的像素PXL包括有机发光二极管OLED和控制提供至有机发光二极管OLED的驱动电流的像素电路PXC。
有机发光二极管OLED耦接在第一电源ELVDD与第二电源ELVSS之间。作为一示例,有机发光二极管OLED的阳极电极可经由像素电路PXC耦接至第一电源ELVDD,并且有机发光二极管OLED的阴极电极可耦接至第二电源ELVSS。有机发光二极管OLED发射具有与从像素电路PXC提供的驱动电流对应的亮度的光。
像素电路PXC在每一帧周期与通过相应数据线(例如,第j数据线)提供的数据信号对应地控制流过有机发光二极管OLED的驱动电流。为此,像素电路PXC包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7和存储电容器Cst。
第一晶体管T1(在此还被称作驱动晶体管T1)的第一电极经由第五晶体管T5耦接至第一电源ELVDD,并且第一晶体管T1的第二电极经由第六晶体管T6耦接至有机发光二极管OLED的阳极电极。此外,第一晶体管T1的栅极电极耦接至第一节点N1。第一晶体管T1与第一节点N1的电压对应地控制经由有机发光二极管OLED从第一电源ELVDD流到第二电源ELVSS的驱动电流。
第二晶体管T2耦接在相应的数据线Dj与第一晶体管T1的第一电极之间。此外,第二晶体管T2的栅极电极耦接至相应的扫描线(例如,第i扫描线Si)。当扫描信号提供至第i扫描线Si时,第二晶体管T2导通,由此使数据线Dj和第一晶体管T1的第一电极彼此电耦接。在此,扫描信号可设为具有栅极导通电压的信号。
第三晶体管T3耦接在第一晶体管T1的第二电极与第一节点N1之间。此外,第三晶体管T3的栅极电极耦接至第i扫描线Si。当扫描信号提供至第i扫描线Si时,第三晶体管T3导通,由此使第一晶体管T1的第二电极和第一节点N1彼此电耦接。因此,如果第三晶体管T3导通,则第一晶体管T1以二极管方式耦接(diode-coupled)。
第四晶体管T4耦接在第一节点N1与初始化电源Vint之间。此外,第四晶体管T4的栅极电极耦接至第i初始化控制线CLi。当初始化控制信号提供至第i初始化控制线CLi时,第四晶体管T4导通,由此将初始化电源Vint的电压提供至第一节点N1。在此,初始化控制信号可设为具有栅极导通电压的信号,并且初始化电源Vint的电压可设为数据信号的最低电压或更小。
第i初始化控制线CLi是将设置在第i水平行上的像素PXL初始化的控制线,并且在将扫描信号提供至第i扫描线Si之前,将具有栅极导通电压的初始化控制信号提供至第i初始化控制线CLi。作为一示例,第i初始化控制线CLi可耦接至直接相邻的前一水平行的扫描线(例如,第(i-1)扫描线Si-1)。在该情形中,提供至第(i-1)扫描线Si-1的扫描信号(例如,直接相邻的前一水平行的当前扫描信号)可用作第i水平行的初始化控制信号。如上所述,当使用另一水平行的扫描信号将像素PXL初始化时,可在不设置用于产生单独的初始化控制信号的控制线驱动器的情况下将像素PXL初始化。
第五晶体管T5耦接在第一电源ELVDD与第一晶体管T1之间。此外,第五晶体管T5的栅极电极耦接至相应的发射控制线(例如,第i发射控制线)Ei。当发射控制信号提供至第i发射控制线Ei时,第五晶体管T5截止,否则导通。在此,发射控制信号可设为具有栅极截止电压的信号。
第六晶体管T6耦接在第一晶体管T1与有机发光二极管OLED之间。此外,第六晶体管T6的栅极电极耦接至第i发射控制线Ei。当发射控制信号提供至第i发射控制线Ei时,第六晶体管T6截止,否则导通。
第七晶体管T7耦接在初始化电源Vint与有机发光二极管OLED的阳极电极之间。此外,第七晶体管T7的栅极电极耦接至第i扫描线Si。当扫描信号提供至第i扫描线Si时,第七晶体管T7导通,由此将初始化电源Vint的电压提供至有机发光二极管OLED的阳极电极。
存储电容器Cst耦接在第一电源ELVDD与第一节点N1之间。存储电容器Cst存储与数据信号对应的电压和第一晶体管T1的阈值电压。
图14和图15示出与根据本公开的一示例性实施方式的图13中所示的像素的驱动方法对应的时序图。
首先,参照图14,在每个帧周期期间将具有栅极截止电压的发射控制信号提供至第i发射控制线Ei。当发射控制信号提供至第i发射控制线Ei时,设置在第i水平行上的像素PXL的第五晶体管T5和第六晶体管T6截止。因此,像素PXL被设为非发射状态。
随后,当将扫描信号提供至第i初始化控制线CLi(例如,第(i-1)扫描线Si-1)时,设置在第i水平行上的像素PXL的第四晶体管T4导通。当第四晶体管T4导通时,初始化电源Vint的电压提供至第一节点N1。然后,第一节点N1被初始化至初始化电源Vint的电压。
在第一节点N1被初始化至初始化电源Vint的电压之后,扫描信号提供至第i扫描线Si。当将扫描信号提供至第i扫描线Si时,设置在第i水平行上的像素PXL的第二晶体管T2、第三晶体管T3和第七晶体管T7导通。
当第七晶体管T7导通时,初始化电源Vint的电压提供至有机发光二极管OLED的阳极电极。然后,在有机发光二极管OLED中结构性形成的寄生电容器被放电,因此,精确显示黑色灰度级的能力提高。
例如,有机发光二极管OLED的寄生电容器被充入与前一帧周期中提供的电流对应的预定电压。当在当前帧中将显示黑色灰度级时,有机发光二极管OLED在相应的帧周期期间保持非发射状态。然而,当有机发光二极管OLED的寄生电容器保持充电状态时,由于小的漏电流,可容易地从有机发光二极管OLED发射光。
可选地,当有机发光二极管OLED的寄生电容器在每个像素PXL发光之前被充电时,第一晶体管T1的漏电流首先对有机发光二极管OLED的寄生电容器充电。因此,有机发光二极管OLED可在其中相应的像素PXL显示黑色灰度级的帧周期期间稳定地保持非发射状态。
当第三晶体管T3导通时,第一晶体管T1以二极管方式耦接。
当第二晶体管T2导通时,通过相应像素PXL的数据线Dj提供的数据信号传输至第一晶体管T1的第一电极。此时,由于第一节点N1被初始化至初始化电源Vint的电压,其低于数据信号的最低电压,所以第一晶体管T1导通。当第一晶体管T1导通时,通过从数据信号减去第一晶体管T1的阈值电压获得的电压被施加至第一节点N1。因此,存储电容器Cst存储与施加至第一节点N1的数据信号对应的电压和第一晶体管T1的阈值电压。
在与数据信号对应的电压和第一晶体管T1的阈值电压存储在存储电容器Cst中之后,停止对第i发射控制线Ei的所述发射控制信号的供给。因此,第i发射控制线Ei的电压可变为栅极导通电压。
当第i发射控制线Ei的电压变为栅极导通电压时,第五晶体管T5和第六晶体管T6导通。然后,形成了驱动电流从第一电源ELVDD经由第五晶体管T5、第一晶体管T1、第六晶体管T6和有机发光二极管OLED流到第二电源ELVSS的电流路径。此时,第一晶体管T1与第一节点N1的电压对应地控制流过有机发光二极管OLED的驱动电流的量。然后,有机发光二极管OLED发射具有与驱动电流的量对应的亮度的光。
像素PXL在重复上述过程的同时产生具有与数据信号对应的亮度的光。将理解,像素PXL的像素结构(例如,像素电路PXC的结构)及其驱动方法不限于参照图13和图14描述的示例性实施方式,并且可进行各种修改并实现。
提供至第i发射控制线Ei的第i个发射控制信号与第i个扫描信号重叠地被提供。结果,设置在第i水平行上的像素PXL可在将数据信号传输至并存储在像素PXL中的周期期间保持非发射状态。此外,第i个发射控制信号可与第i个初始化控制信号(或第(i-1)个扫描信号)重叠地被提供。结果,设置在第i水平行上的像素PXL可在像素PXL被初始化的周期期间保持非发射状态。可使用各种方法设定发射控制信号的提供时序。
此外,在示例性实施方式中,可同时控制设置在多个水平行上的像素PXL的发射。例如,对于每两个连续水平行来说发射控制信号可同时提供至设置在两个连续水平行上的像素PXL。作为一示例,第i发射控制线Ei和第(i+1)发射控制线Ei+1可彼此耦接,以实现为一条基本上集成的发射控制线。
当第i发射控制线Ei和第(i+1)发射控制线Ei+1彼此耦接时,如图15中所示,提供至第i发射控制线Ei和第(i+1)发射控制线Ei+1的发射控制信号可与提供至至少第i初始化控制线CLi(例如,第(i-1)扫描线Si-1)的初始化控制信号(例如,第(i-1)个扫描信号)、提供至第i扫描线Si的扫描信号、提供至第(i+1)初始化控制线CLi+1(例如,第i扫描线Si)的初始化控制信号(例如,第i个扫描信号)、以及提供至第(i+1)扫描线Si+1的扫描信号重叠。第(i+1)扫描线Si+1可耦接至第(i+2)初始化控制线CLi+2。在该情形中,提供至第(i+1)扫描线Si+1的第(i+1)个扫描信号可用作用于将设置在第(i+2)水平行上的像素PXL初始化的第(i+2)个初始化控制信号。在此描述的示例性实施方式的实施导致用于给像素PXL提供发射控制信号的发射控制驱动器的结构的简化。例如,根据本公开的示例性实施方式,设置在发射控制驱动器中的发射控制级的数量可减少至大约一半。在此,发射控制驱动器也可被称作发射控制驱动器电路。
图16示出根据本公开的一示例性实施方式的显示面板。例如,图16示出与可设置在根据本公开的一示例性实施方式的显示装置中的显示面板的结构有关的示例性实施方式。在图16中,与图1至图12的部件相似或相同的部件由相似的参考标记表示,并将省略其进一步的详细描述。
参照图16,在一示例性实施方式中,显示面板100包括其中设置有显示图像的多个像素(例如,第一像素PXL1、第二像素PXL2和第三像素PXL3)的显示区域DA、以及驱动显示区域DA的至少一个驱动器。作为一示例,除显示区域DA以外,显示面板100还可包括第一扫描驱动器110a、第二扫描驱动器110b、第一发射控制驱动器120a、第二发射控制驱动器120b和数据驱动器130之中的至少一个驱动器。然而,本公开的示例性实施方式不限于此。例如,在本公开的一示例性实施方式中,上述驱动器110a、110b、120a、120b和130可全部设置在显示面板100的外部,并且可通过至少一个焊盘单元和/或至少一个电路板电耦接至显示区域DA的像素PXL1、PXL2和PXL3。
在示例性实施方式中,显示区域DA包括第一像素区域AA1、第二像素区域AA2和第三像素区域AA3。此外,第一像素区域AA1和第二像素区域AA2可彼此分隔开,第一非像素区域NA1插置在第一像素区域AA1与第二像素区域AA2之间。
第一像素区域AA1包括第一像素PXL1、以及耦接至第一像素PXL1的第一栅极控制线和数据线D1至Dp(p是自然数)。在此,第一栅极控制线是指用于控制第一像素PXL1的驱动的控制线。例如,第一栅极控制线可包括控制第一像素PXL1的驱动时序的第一扫描线S10、S11、S12、…、第一初始化控制线(例如,在直接相邻的前一水平行上的第一扫描线)、以及第一发射控制线E11、E12、…中的至少一些线。
作为一示例,可在第一像素区域AA1的第一水平行上设置第一组第一水平像素PXL1、以及为第一组第一水平像素PXL1中的每个像素提供初始化控制信号(或前一扫描信号)、扫描信号(或当前扫描信号)和发射控制信号的第十扫描线S10、第十一扫描线S11和第十一发射控制线E11。此外,可在第一像素区域AA1的第二水平行上设置第二组第一水平像素PXL1、以及为第二组第一水平像素PXL1中的每个像素提供初始化控制信号(或前一扫描信号)、扫描信号(或当前扫描信号)和发射控制信号的第十一扫描线S11、第十二扫描线S12和第十二发射控制线E12。
在示例性实施方式中,用于第一像素PXL1的初始化的每条初始化控制线可耦接至前一水平行的当前扫描线和/或与前一水平行的当前扫描线集成。然而,本公开的示例性实施方式不限于此。此外,在示例性实施方式中,第一发射控制线E11、E12、…可针对每至少两条第一发射控制线形成一对,以耦接至彼此和/或彼此集成。然而,本公开的示例性实施方式不限于此。第一栅极控制线中包括的控制线的类型和/或数量可根据第一像素PXL1的结构进行各种变化。
第一非像素区域NA1设置在第一像素区域AA1的一侧处。在第一非像素区域NA1中没有设置像素,因此,第一非像素区域NA1可设为非显示区域。
第二像素区域AA2设置在第一非像素区域NA1的一侧处。例如,第二像素区域AA2和第一像素区域AA1可彼此相邻设置,第一非像素区域NA1插置在第二像素区域AA2与第一像素区域AA1之间。
第二像素区域AA2包括第二像素PXL2、以及耦接至第二像素PXL2的第二栅极控制线和数据线Dp+q+1至Dp+q+r(p、q和r是自然数)。在此,第二栅极控制线是指控制第二像素PXL2的驱动的控制线。例如,第二栅极控制线可包括控制第二像素PXL2的驱动时序的第二扫描线S20、S21、S22、…、第二初始化控制线(例如,在直接相邻的前一水平行上的第二扫描线)、以及第二发射控制线E21、E22、…中的至少一些线。作为一示例,可在第二像素区域AA2的第一水平行上设置第一组第二水平像素PXL2、以及给第一组第二水平像素PXL2中的每个像素提供初始化控制信号(或前一扫描信号)、扫描信号(或当前扫描信号)和发射控制信号的第二十扫描线S20、第二十一扫描线S21和第二十一发射控制线E21。此外,可在第二像素区域AA2的第二水平行上设置第二组第二水平像素PXL2、以及为第二组第二水平像素PXL2中的每个像素提供初始化控制信号(或前一扫描信号)、扫描信号(或当前扫描信号)和发射控制信号的第二十一扫描线S21、第二十二扫描线S22和第二十二发射控制线E22。
在示例性实施方式中,将第二像素PXL2初始化的每条初始化控制线可耦接至前一水平行的当前扫描线和/或与前一水平行的当前扫描线集成。然而,本公开的示例性实施方式不限于此。此外,在示例性实施方式中,第二发射控制线E21、E22、…可针对每至少两条第二发射控制线形成一对,以耦接至彼此和/或彼此集成。然而,本公开的示例性实施方式不限于此。第二栅极控制线中包括的控制线的类型和/或数量可根据第二像素PXL2的结构进行各种变化。
第三像素区域AA3设置在第一像素区域AA1与第二像素区域AA2和第一非像素区域NA1的一侧处。例如,第三像素区域AA3可设置在第一像素区域AA1与第二像素区域AA2和第一非像素区域NA1的下端处。
第三像素区域AA3包括第三像素PXL3、第三栅极控制线和数据线D1至Dp+q+r。在此,第三栅极控制线是指控制第三像素PXL3的驱动的控制线。例如,第三栅极控制线可包括控制第三像素PXL3的驱动时序的第三扫描线S31、S32、…、第三初始化控制线(例如,第一像素区域AA1的最后一条第一扫描线和第二像素区域AA2的最后一条第二扫描线、或直接相邻的前一水平行的第三扫描线)、以及第三发射控制线E31、E32、…中的至少一些线。
在示例性实施方式中,将第三像素PXL3初始化的每条初始化控制线可耦接至前一水平行的当前扫描线和/或与前一水平行的当前扫描线集成。然而,本公开的示例性实施方式不限于此。此外,在示例性实施方式中,第三发射控制线E31、E32、…可针对每至少两条第三发射控制线形成一对,以耦接至彼此和/或彼此集成。然而,本公开的示例性实施方式不限于此。第三栅极控制线中包括的控制线的类型和/或数量可根据第三像素PXL3的结构进行各种变化。
第一扫描驱动器110a可设置在第一像素区域AA1和第三像素区域AA3的一侧处。作为一示例,第一扫描驱动器110a可设置在第一像素区域AA1和第三像素区域AA3的左侧处。第一扫描驱动器110a为第一扫描线S10、S11、S12、…和第三扫描线S31、S32、…顺序地提供扫描信号。
第二扫描驱动器110b可设置在第二像素区域AA2和第三像素区域AA3的一侧处。作为一示例,第二扫描驱动器110b可设置在第二像素区域AA2和第三像素区域AA3的右侧处。第二扫描驱动器110b为第二扫描线S20、S21、S22、…和第三扫描线S31、S32、…顺序地提供扫描信号。
在示例性实施方式中,第二扫描驱动器110b可与为第一扫描线S10、S11、S12、…提供扫描信号的时间同步地为第二扫描线S20、S21、S22、…提供扫描信号。就是说,可同时扫描第一像素区域AA1和第二像素区域AA2。
第一发射控制驱动器120a可设置在第一像素区域AA1和第三像素区域AA3的一侧处。作为一示例,第一发射控制驱动器120a可设置在第一像素区域AA1和第三像素区域AA3的左侧处。第一发射控制驱动器120a为第一发射控制线E11、E12、…和第三发射控制线E31、E32、…顺序地提供发射控制信号。
第二发射控制驱动器120b可设置在第二像素区域AA2和第三像素区域AA3的一侧处。作为一示例,第二发射控制驱动器120b可设置在第二像素区域AA2和第三像素区域AA3的右侧处。第二发射控制驱动器120b为第二发射控制线E21、E22、…和第三发射控制线E31、E32、…顺序地提供发射控制信号。
在示例性实施方式中,第二发射控制驱动器120b可与为第一发射控制线E11、E12、…提供发射控制信号的时间同步地为第二发射控制线E21、E22、…提供发射控制信号。就是说,可同时驱动第一像素区域AA1和第二像素区域AA2。在示例性实施方式中,根据显示区域DA中布置的像素PXL1、PXL2和PXL3的结构和/或其驱动方法,可省略第一发射控制驱动器120a和第二发射控制驱动器120b。
数据驱动器130被从外部(例如,时序控制器等)提供图像数据,并且产生对应于图像数据的数据信号。数据驱动器130针对每个水平周期与提供至第一扫描线S10、S11、S12、…和第二扫描线S20、S21、S22、…以及第三扫描线S31、S32、…的扫描信号同步地为数据线D1至Dp+q+r提供数据信号。
图17和图18分别示出根据本公开的示例性实施方式的图16中所示的第一扫描驱动器和第二扫描驱动器。在图17和图18中,公开了其中第一扫描驱动器和第二扫描驱动器中的每个被两个时钟信号驱动的示例性实施方式。然而,本公开的示例性实施方式不限于此。例如,在示例性实施方式中,用于驱动第一扫描驱动器和第二扫描驱动器的时钟信号的数量和/或类型可变化。
首先,参照图17,在一示例性实施方式中,第一扫描驱动器110a包括第一子扫描驱动器111和第二子扫描驱动器112。为便于解释,图17中示出了其中第二子扫描驱动器112使用第一子扫描驱动器111的输出信号(例如,提供至第一像素区域AA1的最后一个水平行的当前扫描信号)作为起始信号的示例性实施方式。然而,本公开的示例性实施方式不限于此。例如,在本公开的一示例性实施方式中,第二子扫描驱动器112可被提供单独的起始信号进行驱动。
第一子扫描驱动器111包括多个第一扫描级SST11、SST12、…。第一子扫描驱动器111使用第一起始信号FLM1以及第一时钟信号CLK1和第二时钟信号CLK2为第一扫描线S11、S12、…顺序地提供扫描信号。在示例性实施方式中,当进一步提供用于设置在第一像素区域AA1的第一水平行上的第一像素PXL1的初始化的至少一条初始化控制线(例如,第十扫描线S10)时,第一子扫描驱动器111可进一步包括至少一个第一扫描级,该至少一个第一扫描级用于在为第十一扫描线S11提供扫描信号之前为第十扫描线S10提供扫描信号(或初始化控制信号)。
第二子扫描驱动器112包括多个第三扫描级SST31、SST32、…。第二子扫描驱动器112使用第一子扫描驱动器111的输出信号(例如,提供至第一像素区域AA1的最后一个水平行的当前扫描信号)(或单独的起始信号)以及第一时钟信号CLK1和第二时钟信号CLK2为第三扫描线S31、S32、…顺序地提供扫描信号。
参照图18,在一示例性实施方式中,第二扫描驱动器110b包括第三子扫描驱动器113和第四子扫描驱动器114。为便于解释,图18中示出了其中第四子扫描驱动器114使用第三子扫描驱动器113的输出信号(例如,提供至第二像素区域AA2的最后一个水平行的当前扫描信号)作为起始信号的示例性实施方式。然而,本公开的示例性实施方式不限于此。例如,在本公开的一示例性实施方式中,第四子扫描驱动器114可被提供单独的起始信号进行驱动。
第三子扫描驱动器113包括多个第二扫描级SST21、SST22、…。第三子扫描驱动器113使用第二起始信号FLM2以及第一时钟信号CLK1和第二时钟信号CLK2为第二扫描线S21、S22、…顺序地提供扫描信号。在示例性实施方式中,可与第一起始信号FLM1同步地提供第二起始信号FLM2。在示例性实施方式中,当进一步提供用于设置在第二像素区域AA2的第一水平行上的第二像素PXL2的初始化的至少一条初始化控制线(例如,第二十扫描线S20)时,第三子扫描驱动器113可进一步包括至少一个第二扫描级,该至少一个第二扫描级用于在为第二十一扫描线S21提供扫描信号之前为第二十扫描线S20提供扫描信号(或初始化控制信号)。
第四子扫描驱动器114包括多个第三扫描级SST31、SST32、…。第四子扫描驱动器114使用第三子扫描驱动器113的输出信号(例如,提供至第二像素区域AA2的最后一个水平行的当前扫描信号)(或单独的起始信号)以及第一时钟信号CLK1和第二时钟信号CLK2为第三扫描线S31、S32、…顺序地提供扫描信号。在示例性实施方式中,设置在第二子扫描驱动器112和第四子扫描驱动器114中的第三扫描级SST31、SST32、…可具有基本相同的构造,因而可彼此同步地驱动。
在本公开的一示例性实施方式中,第一扫描级SST11、SST12、…、第二扫描级SST21、SST22、…和第三扫描级SST31、SST32、…的构造没有具体限制。就是说,可使用各种类型的扫描级电路实现第一扫描级SST11、SST12、…、第二扫描级SST21、SST22、…和第三扫描级SST31、SST32、…。
图19和图20分别示出根据本公开的示例性实施方式的图16中所示的第一发射控制驱动器和第二发射控制驱动器。在图19和图20中,公开了其中第一发射控制驱动器和第二发射控制驱动器中的每个被两个时钟信号驱动的示例性实施方式。然而,本公开的示例性实施方式不限于此。例如,用于驱动第一发射控制驱动器和第二发射控制驱动器的时钟信号的数量和/或类型可变化。
首先,参照图19,在一示例性实施方式中,第一发射控制驱动器120a包括第一子发射控制驱动器121和第二子发射控制驱动器122。为便于解释,图19中示出了其中第二子发射控制驱动器122使用第一子发射控制驱动器121的输出信号(例如,提供至第一像素区域AA1的最后一个水平行的发射控制信号)作为起始信号的示例性实施方式。然而,本公开的示例性实施方式不限于此。例如,在本公开的一示例性实施方式中,第二子发射控制驱动器122可被提供单独的起始信号进行驱动。
第一子发射控制驱动器121包括多个第一发射控制级EST11、EST12、…。第一子发射控制驱动器121使用第三起始信号EFLM1以及第三时钟信号CLK3和第四时钟信号CLK4为第一发射控制线E11、E12、E13、E14、…顺序地提供发射控制信号。在示例性实施方式中,当第一发射控制线E11、E12、E13、E14、…针对每多条第一发射控制线(例如,每两条第一发射控制线)形成一对以彼此耦接时,第一子发射控制驱动器121可为成对的第一发射控制线E11和E12、E13和E14、…顺序地提供发射控制信号。
第二子发射控制驱动器122包括多个第三发射控制级EST31、EST32、…。第二子发射控制驱动器122使用第一子发射控制驱动器121的输出信号(例如,提供至第一像素区域AA1的最后一个水平行的发射控制信号)(或单独的起始信号)以及第三时钟信号CLK3和第四时钟信号CLK4为第三发射控制线E31、E32、E33、E34、…顺序地提供发射控制信号。在示例性实施方式中,当第三发射控制线E31、E32、E33、E34、…针对每多条第三发射控制线(例如,每两条第三发射控制线)形成一对以彼此耦接时,第二子发射控制驱动器122可为成对的第三发射控制线E31和E32、E33和E34、…顺序地提供发射控制信号。
参照图20,在一示例性实施方式中,第二发射控制驱动器120b包括第三子发射控制驱动器123和第四子发射控制驱动器124。为便于解释,图20中示出了其中第四子发射控制驱动器124使用第三子发射控制驱动器123的输出信号(例如,提供至第二像素区域AA2的最后一个水平行的发射控制信号)作为起始信号的示例性实施方式。然而,本公开的示例性实施方式不限于此。例如,在本公开的一示例性实施方式中,第四子发射控制驱动器124可被提供单独的起始信号进行驱动。
第三子发射控制驱动器123包括多个第二发射控制级EST21、EST22、…。第三子发射控制驱动器123使用第四起始信号EFLM2以及第三时钟信号CLK3和第四时钟信号CLK4为第二发射控制线E21、E22、E23、E24、…顺序地提供发射控制信号。在示例性实施方式中,可与第三起始信号EFLM1同步地提供第四起始信号EFLM2。当第二发射控制线E21、E22、E23、E24、…针对每多条第二发射控制线(例如,每两条第二发射控制线)形成一对以彼此耦接时,第三子发射控制驱动器123可为成对的第二发射控制线E21和E22、E23和E24、…顺序地提供发射控制信号。
第四子发射控制驱动器124包括多个第三发射控制级EST31、EST32、…。第四子发射控制驱动器124使用第三子发射控制驱动器123的输出信号(例如,提供至第二像素区域AA2的最后一个水平行的发射控制信号)(或单独的起始信号)为第三发射控制线E31、E32、E33、E34、…顺序地提供发射控制信号。在示例性实施方式中,当第三发射控制线E31、E32、E33、E34、…针对每多条第三发射控制线(例如,每两条第三发射控制线)形成一对以彼此耦接时,第四子发射控制驱动器124可为成对的第三发射控制线E31和E32、E33和E34、…顺序地提供发射控制信号。在示例性实施方式中,第二子发射控制驱动器122和第四子发射控制驱动器124中设置的第三发射控制级EST31、EST32、…可具有基本相同的构造,因而可彼此同步地驱动。
在本公开的一示例性实施方式中,第一发射控制级EST11、EST12、…、第二发射控制级EST21、EST22、…和第三发射控制级EST31、EST32、…的构造没有具体限制。例如,可使用各种类型的发射控制级实现第一发射控制级EST11、EST12、…、第二发射控制级EST21、EST22、…和第三发射控制级EST31、EST32、…。
根据图16至图20中所示的示例性实施方式,设置多个扫描驱动器110a和扫描驱动器110b以及多个发射控制驱动器120a和发射控制驱动器120b,使得即使当第一栅极控制线和第二栅极控制线彼此分离时仍可平稳地驱动显示区域DA。然而,在上述的示例性实施方式中,设置多个扫描级SST和/或多个发射控制级EST以便驱动一个水平行。因此,可产生在减小第二非像素区域NA2的面积方面的限制。
图21和图22每个示出根据本公开的一示例性实施方式的显示面板。在图21和图22中,与图16中的部件相似或相同的部件由相似的参考标记表示,并将省略其进一步的详细描述。
首先,参照图21,在一示例性实施方式中,上述示例性实施方式中描述的第一扫描驱动器110a和第二扫描驱动器110b集成为一个扫描驱动器110。例如,集成的扫描驱动器110可设置在显示区域DA的任意一侧(例如,左侧)处,并且以显示区域DA的水平行为单位顺序驱动第一、第二和第三扫描线S10/S20、S11/S21、S12/S22、…、S31、S32、…。
此外,上述示例性实施方式中描述的第一发射控制驱动器120a和第二发射控制驱动器120b也可集成为一个发射控制驱动器120。例如,集成的发射控制驱动器120可设置在显示区域DA的任意一侧(例如,右侧)处,并且以显示区域DA的水平行为单位顺序驱动第一、第二和第三发射控制线E11/E21、E12/E22、…、E31、E32、…。发射控制驱动器120可设置在与扫描驱动器110相同的一侧处,或者可设置在与扫描驱动器110的一侧不同的一侧处。作为一示例,扫描驱动器110可设置在显示区域DA的左侧处,并且发射控制驱动器120可设置在显示区域DA的右侧处,如图21中所示。
第一耦接线CNL1可设置在第一非像素区域NA1中,从而使用一个扫描驱动器110和一个发射控制驱动器120驱动第一像素区域AA1、第二像素区域AA2和第三像素区域AA3。在此,第一耦接线CNL1可将设置在第一像素区域AA1和第二像素区域AA2中的第一栅极线和第二栅极线之中的彼此对应的线连接。
作为一示例,设置在第一像素区域AA1和第二像素区域AA2的第一水平行上的第一初始化控制线(例如,第十扫描线S10和第二十扫描线S20)可通过第一耦接线CNL1中的任意一条(例如,第一条第一耦接线)彼此耦接,并且设置在第一水平行上的第一当前扫描线(例如,第十一扫描线S11和第二十一扫描线S21)可通过第一耦接线CNL1中的另一条(例如,第二条第一耦接线)彼此耦接。此外,设置在第一水平行上的第一发射控制线(例如,第十一发射控制线E11和第二十一发射控制线E21)可通过第一耦接线CNL1中的另一条(例如,第三条第一耦接线)彼此耦接。以这样的方式,设置在第一像素区域AA1和第二像素区域AA2的每个水平行上的第一栅极控制线和第二栅极控制线可通过第一耦接线CNL1中的每条第一耦接线CNL1彼此耦接。
在示例性实施方式中,扫描驱动器110和发射控制驱动器120中的每个可设置成划分为两个块。例如,如图22中所示,为显示区域DA的奇数扫描线So提供扫描信号的奇数扫描级块110c、和为显示区域DA的偶数扫描线Se提供扫描信号的偶数扫描级块110d可设置在显示区域DA的不同侧处。类似地,为奇数对的发射控制线Eo提供发射控制信号的奇数发射控制级块120c、和为偶数对的发射控制线Ee提供发射控制信号的偶数发射控制级块120d可设置在显示区域DA的不同侧处。
在该情形中,尽管扫描驱动器110和发射控制驱动器120中的每个被划分为设置在显示区域DA的不同侧处的两个块110c和110d或120c和120d,但显示面板100中设置的级电路的面积可大致与图21的示例性实施方式中的相应面积相似。例如,与图16的示例性实施方式相比,级电路的面积可减小至大约一半。
根据图21和图22的示例性实施方式,显示面板100中由驱动电路占据的面积减小,因此,可减小第二非像素区域NA2的面积。然而,在上述示例性实施方式中,与第一像素区域AA1和第二像素区域AA2中设置的第一栅极控制线和第二栅极控制线的数量对应的多条第一耦接线CNL1设置在第一非像素区域NA1中。因此,第一非像素区域NA1的面积可增加。
图23至图26每个示出根据本公开的一示例性实施方式的显示面板的一个区域。在图23至图26中,以突出每个示例性实施方式的主要特征的方式示出了显示面板100的结构。因而,将省略与上述示例性实施方式的部件相似或相同的一些部件的图示和进一步描述。
首先,参照图23,在一示例性实施方式中,第一发射控制线E1i、E1i+1、E1i+2和E1i+3设置在第一像素区域AA1中的各个水平行上。第一发射控制线E1i、E1i+1、E1i+2和E1i+3中的每条可耦接至与其相邻的至少一条第一发射控制线。
例如,分别设置在第一像素区域AA1的第i水平行和第(i+1)水平行上的第i条第一发射控制线E1i和第(i+1)条第一发射控制线E1i+1可彼此耦接,以被提供相同的第一发射控制信号。作为一示例,第i条第一发射控制线E1i和第(i+1)条第一发射控制线E1i+1可共同耦接至第k(k是自然数)发射控制级ESTk,因而,被从第k发射控制级ESTk同时提供第一发射控制信号。
此外,分别设置在第一像素区域AA1的第(i+2)水平行和第(i+3)水平行上的第(i+2)条第一发射控制线E1i+2和第(i+3)条第一发射控制线E1i+3可彼此耦接,因而,被提供相同的第一发射控制信号。作为一示例,第(i+2)条第一发射控制线E1i+2和第(i+3)条第一发射控制线E1i+3可共同耦接至第(k+1)发射控制级ESTk+1,因而,被从第(k+1)发射控制级ESTk+1同时提供第一发射控制信号。
类似地,第二发射控制线E2i、E2i+1、E2i+2和E2i+3设置在第二像素区域AA2中的各个水平行上。第二发射控制线E2i、E2i+1、E2i+2和E2i+3中的每条可耦接至与其相邻的至少一条第二发射控制线。例如,分别设置在第二像素区域AA2的第i水平行和第(i+1)水平行上的第i条第二发射控制线E2i和第(i+1)条第二发射控制线E2i+1可彼此耦接,因而,被提供相同的第二发射控制信号。此外,分别设置在第二像素区域AA2的第(i+2)水平行和第(i+3)水平行上的第(i+2)条第二发射控制线E2i+2和第(i+3)条第二发射控制线E2i+3可彼此耦接,因而,被提供相同的第二发射控制信号。
在该示例性实施方式中,设置在第一像素区域AA1和第二像素区域AA2的各个水平行上的第一发射控制线E1i、E1i+1、E1i+2和E1i+3和第二发射控制线E2i、E2i+1、E2i+2和E2i+3之中的被同时驱动的发射控制线通过设置在第一非像素区域NA1中的第一偶接线CNL1中的任意一条彼此电耦接。例如,分别设置在第一像素区域AA1的第i水平行和第(i+1)水平行上的第i条第一发射控制线E1i和第(i+1)条第一发射控制线E1i+1与分别设置在第二像素区域AA2的第i水平行和第(i+1)水平行上的第i条第二发射控制线E2i和第(i+1)条第二发射控制线E2i+1可通过第k条第一偶接线CNL1k共同耦接。在该情形中,第i条第一发射控制线E1i和第(i+1)条第一发射控制线E1i+1以及第i条第二发射控制线E2i和第(i+1)条第二发射控制线E2i+1可被同时从设置在发射控制驱动器120中的任意一个发射控制级(诸如,例如,第k发射控制级ESTk)提供第一发射控制信号和第二发射控制信号。
类似地,分别设置在第一像素区域AA1的第(i+2)水平行和第(i+3)水平行上的第(i+2)条第一发射控制线E1i+2和第(i+3)条第一发射控制线E1i+3与分别设置在第二像素区域AA2的第(i+2)水平行和第(i+3)水平行上的第(i+2)条第二发射控制线E2i+2和第(i+3)条第二发射控制线E2i+3可通过第一偶接线CNL1中的任意一条耦接。作为一示例,第(i+2)条第一发射控制线E1i+2和第(i+3)条第一发射控制线E1i+3与第(i+2)条第二发射控制线E2i+2和第(i+3)条第二发射控制线E2i+3可通过第(k+1)条第一偶接线CNL1k+1共同耦接。在该情形中,第(i+2)条第一发射控制线E1i+2和第(i+3)条第一发射控制线E1i+3以及第(i+2)条第二发射控制线E2i+2和第(i+3)条第二发射控制线E2i+3可被同时从设置在发射控制驱动器120中的任意一个发射控制级(诸如,例如,第(k+1)发射控制级ESTk+1)提供第一发射控制信号和第二发射控制信号。
在此,当称一条耦接线将至少两条栅极控制线共同耦接时,将理解,该一条耦接线将所述至少两条栅极控制线彼此连接。例如,如图23中所示,第i条第一发射控制线E1i和第(i+1)条第一发射控制线E1i+1、以及第i条第二发射控制线E2i和第(i+1)条第二发射控制线E2i+1耦接至同一耦接线(例如,第k条第一耦接线CNL1k)。因而,第i条第一发射控制线E1i和第(i+1)条第一发射控制线E1i+1共同耦接至第k条第一耦接线CNL1k,并且第i条第二发射控制线E2i和第(i+1)条第二发射控制线E2i+1共同耦接至第k条第一耦接线CNL1k。就是说,第k条第一耦接线CNL1k共同耦接第i条第一发射控制线E1i和第(i+1)条第一发射控制线E1i+1以及第i条第二发射控制线E2i和第(i+1)条第二发射控制线E2i+1。
参照图1和图23,在一示例性实施方式中,显示装置的基板101包括第一突出部101a、与第一突出部101a相对设置的第二突出部101a、以及设置在第一突出部101a与第二突出部101a之间的切口区域101b。第一像素区域AA1设置在第一突出部101a上。第一像素区域AA1包括第一行第一像素PXL1和耦接至第一行第一像素PXL1的第一栅极控制线(例如,E1i)、以及第二行第一像素PXL1和耦接至第二行第一像素PXL1的第二栅极控制线(例如,E1i+1)。第二像素区域AA2设置在第二突出部101a上。第二像素区域AA2包括第一行第二像素PXL2和耦接至第一行第二像素PXL2的第三栅极控制线(例如,E2i)、以及第二行第二像素PXL2和耦接至第二行第二像素PXL2的第四栅极控制线(例如,E2i+1)。第一非像素区域NA1设置在切口区域101b中。第一耦接线(例如,CNL1k)设置在第一非像素区域NA1中。第一耦接线(例如,CNL1k)耦接至第一栅极控制线(例如,E1i)、第二栅极控制线(例如,E1i+1)、第三栅极控制线(例如,E2i)和第四栅极控制线(例如,E2i+1)。
以上述方式,设置在第一像素区域AA1和第二像素区域AA2的各个水平行上的第一发射控制线E1i、E1i+1、E1i+2和E1i+3和第二发射控制线E2i、E2i+1、E2i+2和E2i+3之中的被同时驱动的发射控制线通过第一非像素区域NA1中的一条第一偶接线(例如,CNL1k和CNL1k+1中的任意一条)共同耦接。因此,与图21和图22中所示的示例性实施方式相比,可减少设置在第一非像素区域NA1中的第一耦接线CNL1k和第一耦接线CNL1k+1的数量。
图23中公开了其中设置在发射控制驱动器120中的发射控制级ESTk和发射控制级ESTk+1顺序设置在显示区域DA的同一侧(例如,第一像素区域AA1或第二像素区域AA2的一侧)处的示例性实施方式。然而,本公开的示例性实施方式不限于此。例如,如图24中所示,在一示例性实施方式中,发射控制级ESTk和ESTk+1可交替设置在第一像素区域AA1的一侧和第二像素区域AA2的一侧处。
此外,尽管图23和图24中仅公开了其中第一发射控制线E1i、E1i+1、E1i+2和E1i+3和第二发射控制线E2i、E2i+1、E2i+2和E2i+3之中的被同时驱动的发射控制线共同耦接至一条第一耦接线(例如,CNL1k和CNL1k+1中的任意一条)的示例性实施方式,但将理解,本公开的示例性实施方式不限于此。例如,如图25和图26中所示,在示例性实施方式中,第一初始化控制线CL1i、CL1i+1、CL1i+2和CL1i+3和第二初始化控制线CL2i、CL2i+1、CL2i+2和CL2i+3、以及第一扫描线S1i、S1i+1、S1i+2和S1i+3和第二扫描线S2i、S2i+1、S2i+2和S2i+3之中的被同时驱动的初始化控制线和扫描线可共同耦接至一条第一耦接线(例如,CNL1i、CNL1i+1、CNL1i+2和CNL1i+3中的任意一条)。
作为一示例,分别设置在第一像素区域AA1的第i水平行和第二像素区域AA2的第i水平行上的第i条第一扫描线S1i和第i条第二扫描线S2i、以及分别设置在第一像素区域AA1的第(i+1)水平行和第二像素区域AA2的第(i+1)水平行上的第(i+1)条第一初始化控制线CL1i+1和第(i+1)条第二初始化控制线CL2i+1可共同耦接至设置在第一非像素区域NA1中的第i条耦接线CNL1i。此外,第i条第一扫描线S1i和第i条第二扫描线S2i、以及第(i+1)条第一初始化控制线CL1i+1和第(i+1)条第二初始化控制线CL2i+1可共同耦接至设置在扫描驱动器110中的第i扫描级SSTi,因而,被从第i扫描级SSTi同时提供第i扫描信号(或第(i+1)初始化控制信号)。
此外,分别设置在第一像素区域AA1和第二像素区域AA2的第(i+1)水平行上的第(i+1)条第一扫描线S1i+1和第(i+1)条第二扫描线S2i+1、以及分别设置在第一像素区域AA1和第二像素区域AA2的第(i+2)水平行上的第(i+2)条第一初始化控制线CL1i+2和第(i+2)条第二初始化控制线CL2i+2可共同耦接至设置在第一非像素区域NA1中的第(i+1)条第一耦接线CNL1i+1。第(i+1)条第一扫描线S1i+1和第(i+1)条第二扫描线S2i+1、以及第(i+2)条第一初始化控制线CL1i+2和第(i+2)条第二初始化控制线CL2i+2可共同耦接至设置在扫描驱动器110中的第(i+1)扫描级SSTi+1,因而,被从第(i+1)扫描级SSTi+1同时提供第(i+1)扫描信号(或第(i+2)初始化控制信号)。
以上述方式,第一初始化控制线CL1i、CL1i+1、CL1i+2和CL1i+3和第二初始化控制线CL2i、CL2i+1、CL2i+2和CL2i+3、以及第一扫描线S1i、S1i+1、S1i+2和S1i+3和第二扫描线S2i、S2i+1、S2i+2和S2i+3之中的被同时驱动的初始化控制线和扫描线可共同耦接至一条第一耦接线(例如,CNL1i、CNL1i+1、CNL1i+2和CNL1i+3中的任意一条),以被同一扫描级(例如,SSTi、SSTi+1、SSTi+2和SSTi+3中的任意一个)驱动。因此,与图21和图22中所示的示例性实施方式相比,可减少设置在第一非像素区域NA1中的第一耦接线CNL1的数量。
另外,设置在扫描驱动器110中的扫描级SSTi、SSTi+1、SSTi+2和SSTi+3可顺序设置在显示区域DA的同一侧(例如,第一像素区域AA1或第二像素区域AA2的一侧)处,如图25中所示。可选地,扫描级SSTi、SSTi+1、SSTi+2和SSTi+3可交替设置在第一像素区域AA1的一侧和第二像素区域AA2的一侧处,如图26中所示。
根据图23至图26中所示的示例性实施方式,在示例性实施方式中,设置在第一像素区域AA1和第二像素区域AA2中的第一栅极控制线和第二栅极控制线之中的被大致相同的驱动信号基本上同时驱动的至少两条第一栅极控制线和至少两条第二栅极控制线通过第一非像素区域NA1中的一条第一耦接线(例如,CNL1k或CNL1i)一体地耦接。根据上述示例性实施方式,第一像素区域AA1和第二像素区域AA2被一个扫描驱动器110和/或一个发射控制驱动器120驱动。结果,可减小第二非像素区域NA2的面积。
此外,根据上述示例性实施方式,被施加相同控制信号的第一控制线和第二控制线通过第一非像素区域NA1中的一条第一耦接线一体地耦接。结果,可减少设置在第一非像素区域NA1中的第一耦接线CNL1k、CNL1k+1、CNL1i、CNL1i+1、CNL1i+2和CNL1i+3的数量。作为一示例,当利用图23至图26的示例性实施方式时,与图21和图22中所示的示例性实施方式相比,第一耦接线CNL1k、CNL1k+1、CNL1i、CNL1i+1、CNL1i+2和CNL1i+3的数量可减少至大约一半。
因而,根据上述示例性实施方式,可简化第一非像素区域NA1的线结构,因此,可有效减小第一非像素区域NA1的面积。
图27和图28每个示出根据本公开的一示例性实施方式的显示面板的一个区域。在图27和图28中,与上述示例性实施方式的部件相似或相同的部件由相似的参考标记表示,并将省略这些部件的进一步的详细描述。
首先,参照图27,一对第一发射控制线E1i和E1i+1、或E1i+2和E1i+3可在第一像素区域AA1的两侧处彼此耦接。作为一示例,该对第一发射控制线E1i和E1i+1、或E1i+2和E1i+3可在第一像素区域AA1的左侧处的第二非像素区域NA2和第一像素区域AA1的右侧处的第一非像素区域NA1中彼此耦接。
此外,一对第二发射控制线E2i和E2i+1、或E2i+2和E2i+3可在第二像素区域AA2的两侧处彼此耦接。作为一示例,该对第一发射控制线E2i和E2i+1、或E2i+2和E2i+3可在第二像素区域AA2的左侧处的第一非像素区域NA1和第二像素区域AA2的右侧处的第二非像素区域NA2中彼此耦接。
为此,根据该示例性实施方式的显示面板100进一步包括第二耦接线CNL2k和CNL2k+1,第二耦接线CNL2k和CNL2k+1中的每条设置在第一像素区域AA1或第二像素区域AA2的一侧处。例如,显示面板100可包括在第一像素区域AA1或第二像素区域AA2的一侧处的第k条第二耦接线CNL2k,第k条第二耦接线CNL2k将第i条第一发射控制线E1i和第(i+1)条第一发射控制线E1i+1、或者第i条第二发射控制线E2i和第(i+1)条第二发射控制线E2i+1耦接。作为一示例,第k条第二耦接线CNL2k可设置在第k发射控制级ESTk的相对侧处,第k发射控制级ESTk为与其耦接的发射控制线(例如,第i条第一发射控制线E1i和第(i+1)条第一发射控制线E1i+1、以及第i条第二发射控制线E2i和第(i+1)条第二发射控制线E2i+1)提供发射控制信号。
接着,参照图28,在一示例性实施方式中,第一扫描线S1i、S1i+1、S1i+2和S1i+3以及第一初始化控制线CL1i、CL1i+1、CL1i+2和CL1i+3之中的被大致相同的信号基本上同时驱动的第一扫描线和第一初始化控制线在第一像素区域AA1的两侧处彼此耦接。作为一示例,第i条第一扫描线S1i和第(i+1)条第一初始化控制线CL1i+1可在第一像素区域AA1的左侧处的第二非像素区域NA2和第一像素区域AA1的右侧处的第一非像素区域NA1中彼此耦接。
此外,第二扫描线S2i、S2i+1、S2i+2和S2i+3以及第二初始化控制线CL2i、CL2i+1、CL2i+2和CL2i+3之中的被大致相同的信号基本上同时驱动的第二扫描线和第二初始化控制线可在第二像素区域AA2的两侧处彼此耦接。作为一示例,第i条第二扫描线S2i和第(i+1)条第二初始化控制线CL2i+1可在第二像素区域AA2的左侧处的第一非像素区域NA1和第二像素区域AA2的右侧处的第二非像素区域NA2中彼此耦接。
为此,根据该示例性实施方式的显示面板100进一步包括第三耦接线CNL3i、CNL3i+1、CNL3i+2和CNL3i+3,第三耦接线CNL3i、CNL3i+1、CNL3i+2和CNL3i+3中的每条设置在第一像素区域AA1或第二像素区域AA2的一侧处。例如,显示面板100可包括在第一像素区域AA1或第二像素区域AA2的一侧处的第i条第三耦接线CNL3i,第i条第三耦接线CNL3i将第i条第一扫描线S1i和第(i+1)条第一初始化控制线CL1i+1、或者第i条第二扫描线S2i和第(i+1)条第二初始化控制线CL2i+1耦接。作为一示例,第i条第三耦接线CNL3i可设置在第i扫描级SSTi的相对侧处,第i扫描级SSTi为与其耦接的扫描线和初始化控制线(例如,第i条第一扫描线S1i和第i条第二扫描线S2i、以及第(i+1)条第一初始化控制线CL1i+1和第(i+1)条第二初始化控制线CL2i+1)提供扫描信号(或初始化控制信号)。
根据图27和图28中所示的示例性实施方式,尽管第一耦接线CNL1k、CNL1k+1、CNL1i、CNL1i+1、CNL1i+2和CNL1i+3中的至少一条可能在第一非像素区域NA1中或其附近断开,但仍可正常驱动第一栅极控制线和第二栅极控制线。因而,根据上述示例性实施方式,确保了驱动稳定性。
图29和图30每个示出根据本公开的一示例性实施方式的显示面板的一个区域。在图29和图30中,与上述示例性实施方式的部件相似或相同的部件由相似的参考标记表示,并将省略这些部件的进一步的详细描述。
参照图29和图30,与图21和图22中所示的示例性实施方式类似,分别设置在第一像素区域AA1和第二像素区域AA2的水平行上的第一栅极控制线和第二栅极控制线通过每条第一耦接线彼此耦接。此外,与图27和图28中所示的示例性实施方式类似,第二耦接线CNL2k和CNL2k+1和/或第三耦接线CNL3i、CNL3i+1、CNL3i+2和CNL3i+3设置在第一像素区域AA1或第二像素区域AA2的一侧处。
根据上述示例性实施方式,显示面板100中由驱动电路占据的面积减小,因此,可减小第二非像素区域NA2的面积。此外,尽管第一非像素区域NA1中的第一耦接线CNL1中的至少一条可能断开,但仍可正常驱动第一栅极控制线和第二栅极控制线。
图31示出根据本公开的又一示例性实施方式的显示面板的一个区域。在图31中,与上述示例性实施方式的部件相似或相同的部件由相似的参考标记表示,并将省略它们的详细描述。
参照图31,与图12中所示的示例性实施方式类似,在一示例性实施方式中,显示面板100包括设置在第一非像素区域NA1中的开口OPN。此外,可在第一非像素区域NA1中的开口OPN的上端和下端处分别设置第一耦接线CNL1k和第一耦接线CNL1k+1。作为一示例,第k条第一耦接线CNL1k可经由开口OPN的上端处的第一非像素区域NA1将第i条第一发射控制线E1i和第(i+1)条第一发射控制线E1i+1以及第i条第二发射控制线E2i和第(i+1)条第二发射控制线E2i+1耦接。此外,第(k+1)条第一耦接线CNL1k+1可经由开口OPN的下端处的第一非像素区域NA1将第(i+2)条第一发射控制线E1i+2和第(i+3)条第一发射控制线E1i+3以及第(i+2)条第二发射控制线E2i+2和第(i+3)条第二发射控制线E2i+3耦接。
如上所述,在根据本公开的示例性实施方式的显示装置中,显示面板100的结构和/或形状可进行各种修改并实现。
根据本公开的示例性实施方式,显示装置包括彼此分隔开的第一像素区域和第二像素区域,第一非像素区域插置在第一像素区域与第二像素区域之间。结果,在本公开的示例性实施方式中设置在第一非像素区域中的耦接线的数量减少。因此,可简化第一非像素区域的线结构,并且因而,可减小第一非像素区域的面积。
尽管参照本公开的示例性实施方式具体示出并描述了本公开,但本领域普通技术人员将理解,在不脱离由权利要求限定的本公开的精神和范围的情况下,可在其中进行形式和细节上的各种变化。

Claims (17)

1.一种显示装置,包括:
第一像素区域,所述第一像素区域包括多个第一像素和耦接至所述多个第一像素的多条第一栅极控制线;
与所述第一像素区域分隔开的第二像素区域,其中所述第二像素区域包括多个第二像素和耦接至所述多个第二像素的多条第二栅极控制线;
设置在所述第一像素区域与所述第二像素区域之间的第一非像素区域;和
设置在所述第一非像素区域中的单条第一耦接线,其中所述单条第一耦接线将设置在所述第一像素区域中的至少两条第一栅极控制线和设置在所述第二像素区域中的至少两条第二栅极控制线共同耦接。
2.根据权利要求1所述的显示装置,其中所述第一栅极控制线包括控制所述多个第一像素的驱动的多条第一扫描线、多条第一初始化控制线、以及多条第一发射控制线中的至少一些线,并且
所述第二栅极控制线包括控制所述多个第二像素的驱动的多条第二扫描线、多条第二初始化控制线、以及多条第二发射控制线中的至少一些线。
3.根据权利要求2所述的显示装置,其中所述单条第一耦接线将分别设置在所述第一像素区域的第i水平行和第i+1水平行上的第i条第一发射控制线和第i+1条第一发射控制线、以及分别设置在所述第二像素区域的第i水平行和第i+1水平行上的第i条第二发射控制线和第i+1条第二发射控制线共同耦接,其中i是自然数。
4.根据权利要求3所述的显示装置,进一步包括:
设置在所述第一像素区域或所述第二像素区域的一侧处的第二耦接线,其中所述第二耦接线将所述第i条第一发射控制线和所述第i+1条第一发射控制线、或者所述第i条第二发射控制线和所述第i+1条第二发射控制线耦接。
5.根据权利要求3所述的显示装置,进一步包括:
发射控制驱动器,所述发射控制驱动器包括第k发射控制级,所述第k发射控制级为所述第i条第一发射控制线和所述第i+1条第一发射控制线、以及所述第i条第二发射控制线和所述第i+1条第二发射控制线提供发射控制信号,其中k是自然数。
6.根据权利要求5所述的显示装置,其中所述发射控制驱动器包括顺序设置在所述第一像素区域或所述第二像素区域的一侧处的多个发射控制级,其中所述多个发射控制级包括所述第k发射控制级。
7.根据权利要求5所述的显示装置,其中所述发射控制驱动器包括交替设置在所述第一像素区域的一侧和所述第二像素区域的一侧处的多个发射控制级,其中所述多个发射控制级包括所述第k发射控制级。
8.根据权利要求2所述的显示装置,其中所述单条第一耦接线将分别设置在所述第一像素区域的第i水平行和所述第二像素区域的第i水平行上的第i条第一扫描线和第i条第二扫描线、以及分别设置在所述第一像素区域的第i+1水平行和所述第二像素区域的第i+1水平行上的第i+1条第一初始化控制线和第i+1条第二初始化控制线共同耦接,其中i是自然数。
9.根据权利要求8所述的显示装置,进一步包括:
设置在所述第一像素区域或所述第二像素区域的一侧处的第二耦接线,其中所述第二耦接线将所述第i条第一扫描线和所述第i+1条第一初始化控制线、或者所述第i条第二扫描线和所述第i+1条第二初始化控制线耦接。
10.根据权利要求8所述的显示装置,进一步包括:
扫描驱动器,所述扫描驱动器包括第i扫描级,所述第i扫描级为所述第i条第一扫描线、所述第i条第二扫描线、所述第i+1条第一初始化控制线和所述第i+1条第二初始化控制线提供扫描信号。
11.根据权利要求10所述的显示装置,其中所述扫描驱动器包括:
顺序设置在所述第一像素区域或所述第二像素区域的一侧处的多个扫描级,其中所述多个扫描级包括所述第i扫描级。
12.根据权利要求10所述的显示装置,其中所述扫描驱动器包括:
交替设置在所述第一像素区域的一侧和所述第二像素区域的一侧处的多个扫描级,其中所述多个扫描级包括所述第i扫描级。
13.根据权利要求1所述的显示装置,进一步包括:
第三像素区域,所述第三像素区域设置在所述第一像素区域和所述第二像素区域的一侧处并且接触所述第一像素区域和所述第二像素区域,其中所述第三像素区域包括多个第三像素。
14.根据权利要求13所述的显示装置,进一步包括:
与所述第三像素区域相对设置的第四像素区域,其中所述第一像素区域、所述第二像素区域和所述第一非像素区域插置在所述第三像素区域与所述第四像素区域之间。
15.根据权利要求14所述的显示装置,进一步包括:
设置在所述第一非像素区域中的开口。
16.根据权利要求15所述的显示装置,进一步包括:
包括所述单条第一耦接线的多条第一耦接线,其中所述多条第一耦接线设置在所述第一非像素区域中,
其中所述多条第一耦接线设置在所述开口的上端处和所述开口的下端处的所述第一非像素区域中。
17.根据权利要求1所述的显示装置,进一步包括:
基板,其中所述多个第一像素和所述多个第二像素布置在所述基板的一个表面上,
其中所述基板包括与所述第一像素区域和所述第二像素区域对应的多个突出部、以及与所述第一非像素区域对应的凹部。
CN201811323874.5A 2017-12-22 2018-11-08 显示装置 Active CN109961743B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310459269.5A CN116469347A (zh) 2017-12-22 2018-11-08 显示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2017-0178356 2017-12-22
KR1020170178356A KR102328177B1 (ko) 2017-12-22 2017-12-22 표시 장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN202310459269.5A Division CN116469347A (zh) 2017-12-22 2018-11-08 显示装置

Publications (2)

Publication Number Publication Date
CN109961743A CN109961743A (zh) 2019-07-02
CN109961743B true CN109961743B (zh) 2023-05-16

Family

ID=63833865

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201811323874.5A Active CN109961743B (zh) 2017-12-22 2018-11-08 显示装置
CN202310459269.5A Pending CN116469347A (zh) 2017-12-22 2018-11-08 显示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202310459269.5A Pending CN116469347A (zh) 2017-12-22 2018-11-08 显示装置

Country Status (4)

Country Link
US (4) US10796636B2 (zh)
EP (2) EP3503085A1 (zh)
KR (1) KR102328177B1 (zh)
CN (2) CN109961743B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102328177B1 (ko) 2017-12-22 2021-11-19 삼성디스플레이 주식회사 표시 장치
CN109410836A (zh) * 2018-12-05 2019-03-01 武汉华星光电半导体显示技术有限公司 Oled像素驱动电路及显示面板
CN112863414A (zh) * 2019-11-26 2021-05-28 上海和辉光电有限公司 显示面板及其驱动方法
KR20210077099A (ko) * 2019-12-16 2021-06-25 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
US11778874B2 (en) * 2020-03-30 2023-10-03 Apple Inc. Reducing border width around a hole in display active area
WO2022118368A1 (ja) * 2020-12-01 2022-06-09 シャープ株式会社 表示装置
CN115148776A (zh) * 2022-06-30 2022-10-04 厦门天马显示科技有限公司 一种显示面板及显示装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3226233A2 (en) * 2016-03-31 2017-10-04 Samsung Display Co., Ltd. Display device

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7453542B2 (en) * 2003-09-09 2008-11-18 Citizen Holdings Co., Ltd. Display device having first and second offsetting transfer-connections connected between driving electrodes and wiring lines and bent respectively in different directions to adjust wiring line resistances
JP2008083680A (ja) 2006-08-17 2008-04-10 Seiko Epson Corp 電気光学装置および電子機器
CN101762915B (zh) * 2008-12-24 2013-04-17 北京京东方光电科技有限公司 Tft-lcd阵列基板及其驱动方法
JP5233828B2 (ja) * 2009-05-11 2013-07-10 ソニー株式会社 固体撮像装置、固体撮像装置の駆動方法および電子機器
KR20140097887A (ko) * 2013-01-30 2014-08-07 삼성디스플레이 주식회사 액정 표시 장치 및 이의 제조 방법
KR102060789B1 (ko) * 2013-02-13 2019-12-31 삼성디스플레이 주식회사 표시 장치
US9685131B2 (en) * 2013-03-15 2017-06-20 Sharp Kabushiki Kaisha Active-matrix substrate, method of manufacturing active-matrix substrate, and display panel
US20170084234A1 (en) * 2015-09-23 2017-03-23 Qualcomm Mems Technologies, Inc. Driver circuits with shared node
KR102476563B1 (ko) 2015-12-01 2022-12-12 엘지디스플레이 주식회사 표시장치
KR102509004B1 (ko) * 2016-02-29 2023-03-13 삼성디스플레이 주식회사 표시 장치
CN105575330B (zh) * 2016-03-17 2017-12-08 京东方科技集团股份有限公司 一种阵列基板、其驱动方法及相关装置
JP6510144B2 (ja) * 2016-03-28 2019-05-08 アップル インコーポレイテッドApple Inc. 発光ダイオードディスプレイ
KR20170119270A (ko) 2016-04-15 2017-10-26 삼성디스플레이 주식회사 표시 장치
KR102458968B1 (ko) * 2016-05-18 2022-10-27 삼성디스플레이 주식회사 표시장치
KR102526724B1 (ko) 2016-05-19 2023-05-02 삼성디스플레이 주식회사 표시 장치
CN107342036B (zh) 2017-08-21 2020-10-30 厦门天马微电子有限公司 显示面板及显示装置
KR102328177B1 (ko) 2017-12-22 2021-11-19 삼성디스플레이 주식회사 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3226233A2 (en) * 2016-03-31 2017-10-04 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
CN109961743A (zh) 2019-07-02
US20190197949A1 (en) 2019-06-27
US20230402009A1 (en) 2023-12-14
KR20190077151A (ko) 2019-07-03
KR102328177B1 (ko) 2021-11-19
US11727876B2 (en) 2023-08-15
US20200410935A1 (en) 2020-12-31
CN116469347A (zh) 2023-07-21
EP3503085A1 (en) 2019-06-26
US10796636B2 (en) 2020-10-06
US20220157242A1 (en) 2022-05-19
EP4047594A1 (en) 2022-08-24
US11250776B2 (en) 2022-02-15

Similar Documents

Publication Publication Date Title
CN109961743B (zh) 显示装置
US11398189B2 (en) Display device
CN107134472B (zh) 显示装置
US20170352328A1 (en) Display device
KR102501656B1 (ko) 표시장치
JP5552336B2 (ja) 有機電界発光表示装置
US11250775B2 (en) Display device
KR102509004B1 (ko) 표시 장치
US8049687B2 (en) Organic electroluminescent display device including upper and lower display areas and driving method thereof
TW202025126A (zh) 像素補償電路
JP2017116583A (ja) 表示装置
US11847973B2 (en) Display device capable of displaying an image of uniform brightness
US20220291803A1 (en) Display device
JP2017116576A (ja) 表示装置
KR20230161590A (ko) 발광 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant