CN109872677A - 一种显示装置以及驱动方法 - Google Patents
一种显示装置以及驱动方法 Download PDFInfo
- Publication number
- CN109872677A CN109872677A CN201910329227.3A CN201910329227A CN109872677A CN 109872677 A CN109872677 A CN 109872677A CN 201910329227 A CN201910329227 A CN 201910329227A CN 109872677 A CN109872677 A CN 109872677A
- Authority
- CN
- China
- Prior art keywords
- data
- pixel
- signal
- line
- column
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明实施例提供了一种显示装置以及驱动方法,解决了现有技术中显示屏出现竖纹,影响显示效果的技术问题。本发明实施例提供的显示装置,包括呈阵列分布的多个像素;多条数据线;以及数据写入控制单元,数据写入控制单元配置为:控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数F个像素分别发出P种不同亮度的光,从而使得在一帧周期内,相邻F行对应的P列像素的出现竖纹的规律均不同,实现互补,宏观上改善了显示屏出现竖纹的问题,避免出现竖纹的问题,提高了显示的品质。
Description
技术领域
本发明涉及显示技术领域,具体涉及一种显示装置以及驱动方法。
背景技术
现有技术中,随着客户对手机等智能终端的响应速度的要求,为了提高显示屏的响应速度,显示屏需要提供更高的刷新频率,因此现有技术中常采用MUX电路设计来提高显示屏的刷新频率,但是,使用MUX电路设计的显示屏,虽然能够提高刷新频率,但是显示屏会出现出现竖纹的问题,影响显示效果。
发明内容
有鉴于此,本发明实施例提供了一种显示装置以及驱动显示装置的驱动方法,解决了现有技术中使用MUX电路设计的显示屏出现竖纹,进而影响显示效果的技术问题。
为使本发明的目的、技术手段和优点更加清楚明白,以下结合附图对本发明作进一步详细说明。显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
根据本发明的一个方面,本发明实施例提供了一种显示装置,包括:呈N列M行阵列分布的多个像素;多条数据线,每条数据线分别用于为每列的像素提供数据信号;以及,数据写入控制单元,分别与所述多条数据线电连接,配置为:控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数F个像素分别发出P种不同亮度的光,M和N均为大于等于2的整数,P为2到N之间的整数,F为P的阶乘。
在一实施例中,所述显示装置进一步包括:数据驱动器,用于为每条数据线提供原始数据信号;所述数据写入控制单元包括:多个薄膜晶体管,其中每个所述薄膜晶体管的第一端与每条为一列像素提供数据信号的数据线一一对应电连接,每个所述薄膜晶体管的第二端与所述数据驱动器电连接;以及,P个多路复用电路,分别一一对应接收P个控制信号,每个多路复用电路与每个所述薄膜晶体管的控制端电连接,所述每个多路复用电路在与所述多路复用电路一一对应的控制信号的作用下导通或者截止,使得与所述每个多路复用电路一一对应的薄膜晶体管导通或者截止,以使得所述数据驱动器中的原始数据信号是否被写入每相邻F行像素中为每行像素提供数据信号的数据线中;其中,当原始数据信号写入相邻F行像素中为第f行像素中相邻P列像素提供数据信号的数据线中的写入顺序为第f写入顺序,所述f等于1,2…F,当所述原始数据信号被写入为所述相邻F行像素中每行像素提供数据信号的数据线中后,f个写入顺序之间互不相同。
在一实施例中,在相邻两帧周期中的一帧周期内,所述f个写入顺序的排列顺序为第一顺序;在相邻两帧周期中的另一帧周期内,所述f个写入顺序的排列顺序为第二顺序;其中,所述第一顺序与所述第二顺序相反。
在一实施例中,所述显示装置进一步包括:控制器,用于为所述多条扫描线提供扫描信号;其中,在一帧周期内,控制器向每条扫描线依次提供扫描信号,以控制每行像素依次被写入数据信号电压。
在一实施例中,所述P个多路复用电路包括两个多路复用电路,分别为第一多路复用电路和第二多路复用电路;所述多个薄膜晶体管包括多个第一薄膜晶体管和多个第二薄膜晶体管;所述P个控制信号包括第一控制信号和第二控制信号;其中,每个所述第一薄膜晶体管的源极与每条为奇数列像素提供数据信号的数据线一一对应电连接,所述每个第一薄膜晶体管的漏极与所述数据驱动器电连接;所述第一多路复用电路,接收第一控制信号,每个所述第一薄膜晶体管的栅极均与所述第一多路复用电路连接,所述第一薄膜晶体管在所述第一控制信号的作用下导通或者截止,以使得所述数据驱动器中的原始数据信号是否以第一写入顺序被写入所述为奇数列像素提供数据信号的数据线中;其中,每个所述第二薄膜晶体管的源极与每条为偶数列像素提供数据信号的数据线一一对应电连接,每个所述第二薄膜晶体管的漏极与所述数据驱动器电连接;以及,所述第二多路复用电路,接收第二控制信号,每个所述第二薄膜晶体管的栅极均与所述第二多路复用电路连接,所述第二薄膜晶体管在所述第二控制信号的作用下导通或者截止,以使得所述驱动器中的原始数据信号是否以第二写入顺序被写入所述每条为偶数列像素提供数据信号的数据线中;其中,所述第一写入顺序与所述第二写入顺序相反。
在一实施例中,当控制器对奇数行的扫描线提供扫描信号时,所述控制器配置为执行以下步骤:将具有第一电压幅值的第一控制信号传输至第一多路复用电路,以使得所述第一多路复用电路导通并使得所述第一薄膜晶体管导通;将具有第二电压幅值的第二控制信号传输至第二多路复用电路,以使得所述第二多路复用电路截止并使得所述第二薄膜晶体管截止,以使得驱动器中的原始数据信号被先后写入为所述奇数行奇数列的像素、奇数行偶数列的像素提供数据信号的两条数据线中;和,当控制器对偶数行的扫描线提供扫描信号时,所述控制器配置为执行以下步骤:将具有第二电压幅值的第一控制信号传输至第一多路复用电路,以使得所述第一多路复用电路截止并使得所述第一薄膜晶体管截止;将具有第一电压幅值的第二控制信号传输至第二多路复用电路,以使得所述第二多路复用电路导通并使得所述第二薄膜晶体管导通,以使得驱动器中的原始数据信号被先后写入为所述偶数行偶数列像素、偶数行奇数列像素提供数据信号的两条数据线中。
作为本发明的另一方面,本发明实施例还提供了一种如前述所述的显示装置的驱动方法,包括:施加控制信号至数据写入控制单元,以使得所述数据写入控制单元控制控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数F个像素分别发出P种不同亮度的光,M和N均为大于等于2的整数,P为2到N之间的整数,F为P的阶乘。
在一实施例中,所述方法进一步包括:在一帧周期内,依次施加扫描信号至每条扫描线中,以使得每行像素依次被写入数据信号电压。
在一实施例中,所述显示装置包括数据驱动器,用于为每条数据线提供原始数据信号;其中所述施加控制信号至数据写入控制单元,以使得所述数据写入控制单元控制控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数F个像素分别发出P种不同亮度的光包括:当施加扫描信号至相邻F行像素中的第f行像素的扫描线时,施加控制信号至所述数据写入控制单元,以使得所述数据驱动器中的原始数据信号被以第f写入顺序写入为所述第f行像素中的相邻P列像素提供数据信号的数据线中;其中,所述f等于1,2…F,当所述原始数据信号被写入为所述相邻F行像素提供数据信号的数据线中后,f个写入顺序之间互不相同。
在一实施例中,相邻两帧周期中的一帧周期内,所述f个写入顺序的排列顺序为第三顺序;在相邻两帧周期中的另一帧周期内,所述f个写入顺序的排列顺序为第四顺序;其中,所述第三顺序与所述第四顺序相反。
在一实施例中,所述显示装置包括数据驱动器,用于为每条数据线提供原始数据信号;所述P个多路复用电路包括两个多路复用电路,分别为第一多路复用电路和第二多路复用电路;所述P个控制信号包括第一控制信号和第二控制信号,所述F为二;其中,当施加扫描信号至相邻F行像素中的第f行像素的扫描线时,施加控制信号至所述数据写入控制单元,以使得所述数据驱动器中的原始数据信号被以第f写入顺序写入为所述第f行像素中的相邻P列像素提供数据信号的数据线中包括:当施加扫描信号至奇数行的扫描线时,施加第一控制信号至所述数据写入控制单元,以使得驱动器中的原始数据信号被以第三写入顺序写入为所述奇数行中相邻两个像素提供数据信号的两条数据线中;和,当施加扫描信号至偶数行的扫描线时,施加第二控制信号至所述数据写入控制单元,以使得驱动器中的原始数据信号被以第四写入顺序写入为所述偶数行中相邻两个像素提供数据信号的两条数据线中;其中所述第三写入顺序与所述第四写入顺序相反。
在一实施例中,所述数据写入控制单元包括:多个第一薄膜晶体管,其中每个所述第一薄膜晶体管的源极与每条为奇数列像素提供数据信号的数据线一一对应电连接,所述每个第一薄膜晶体管的漏极与所述数据驱动器电连接;第一多路复用电路,每个所述第一薄膜晶体管的栅极均与所述第一多路复用电路连接;多个第二薄膜晶体管,其中每个所述第二薄膜晶体管的源极与每条为偶数列像素提供数据信号的数据线一一对应电连接,每个所述第二薄膜晶体管的漏极与所述数据驱动器电连接;以及,第二多路复用电路,每个所述第二薄膜晶体管的栅极均与所述第二多路复用电路连接;其中,当施加扫描信号至奇数行的扫描线时,施加第一控制信号至所述数据写入控制单元,以使得驱动器中的原始数据信号被以第五顺序写入为所述奇数行中相邻两个像素提供数据信号的两条数据线中包括:将具有第一电压幅值的第一控制信号传输至第一多路复用电路,以使得所述第一多路复用电路导通并使得所述第一薄膜晶体管导通;将具有第二电压幅值的第二控制信号传输至第二多路复用电路,以使得所述第二多路复用电路截止并使得所述第二薄膜晶体管截止,以使得驱动器中的原始数据信号被先后写入为所述奇数行奇数列的像素、奇数行偶数列的像素提供数据信号的两条数据线中;和/或,所述当施加扫描信号至偶数行的扫描线时,施加第二控制信号至所述数据写入控制单元,以使得驱动器中的原始数据信号以第六顺序被写入为所述偶数行中相邻两个像素提供数据信号的两条数据线中包括:将具有第二电压幅值的第一控制信号传输至第一多路复用电路,以使得所述第一多路复用电路截止并使得所述第一薄膜晶体管截止;将具有第一电压幅值的第二控制信号传输至第二多路复用电路,以使得所述第二多路复用电路导通并使得所述第一薄膜晶体管导通,以使得驱动器中的原始数据信号被先后写入为所述偶数行偶数列的像素、偶数行奇数列的像素提供数据信号的两条数据线中。
本发明实施例提供的显示装置,包括呈阵列分布的多个像素、多条数据线以及数据写入控制单元,其中每条数据线分别用于为每列像素提供数据信号,数据写入控制单元来控制多条数据线在一帧周期内向每个像素写入数据信号电压,以使得每行像素中沿行方向排列的每相邻P个像素分别发出P种不同亮度的光,且每列像素中沿列方向排列的每相邻F个像素分别发出P种不同亮度的光,从而使得在一帧周期内,相邻F行对应的P列像素的出现竖纹的规律均不同,实现互补,宏观上改善了显示屏出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
附图说明
图1所示为本发明一实施例提供的一种显示装置的结构示意图;
图2所示为本发明一实施例提供的一种显示装置中的各个像素发出的光的亮度的分布方式;
图3所示为本发明另一实施例提供的一种显示装置中的各个像素发出的光的亮度的分布方式;
图4所示为本发明另一实施例提供的一种显示装置中的各个像素发出的光的亮度的分布方式;
图5所示为本发明另一实施例提供的一种显示装置的结构示意图;
图6所示为本发明一实施例提供的一种显示装置的驱动方法的驱动时序图。
具体实施方式
正如背景技术所述,现有技术中使用MUX电路设计的显示屏出现竖纹,进而影响显示效果,发明人研究发现,出现这种问题的原因在于:刷新率提高后,每行像素的写入时间会越来越短,由于MUX电路中无论是采用1:2电路设计还是其他电路设计,每个MUX所分别对应的不同的列的像素的充电时间不同,从而导致不同的列上的像素充电率不同,最终表现为显示屏出现出现竖纹的异常,影响显示效果。
基于此,本发明提供了一种显示装置,通过数据写入控制单元来控制多条数据线在一帧周期内向每个像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数F个像素分别发出P种不同亮度的光,从而使得在一帧周期内,相邻F行对应的P列像素的出现竖纹的规律均不同,实现互补,宏观上改善了显示屏出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
具体的,本发明提供的显示装置,包括:呈阵列分布的多个像素;多条数据线,每条数据线分别用于为每列的像素提供数据信号;以及,数据写入控制单元,分别与所述多条数据线电连接,配置为:控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数F个像素分别发出P种不同亮度的光,M和N均为大于等于2的整数,P为2到N之间的整数,F为P的阶乘。
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1所示为本发明一实施例提供的一种显示装置的结构示意图,如图1所示,一种显示装置,包括:呈N行M列的阵列分布的多个像素、多条数据线,多条扫描线以及数据写入控制单元,其中多条数据线分别用于为每列的像素提供数据信号Vdata1-VdataM;多条扫描线分别用于为每行的像素提供扫描信号Scan1-ScanN;其中多条数据线和多条扫描线配合向每个所述像素写入数据信号电压,以使得每个像素工作。数据写入控制单元分别与多条数据线一一对应电连接,在扫描信号的配合下,控制多条数据线在一帧周期内向每个像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数F个像素分别发出P种不同亮度的光,M和N均为大于等于2的整数,P为2到N之间的整数,F为P的阶乘。从而使得在一帧周期内,相邻F行对应的P列像素的出现竖纹的规律均不同,实现互补,宏观上改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
在一实施例中,P为二,则F为二,每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数F个像素分别发出P种不同亮度的光包括:奇数行奇数列的像素与偶数行偶数列的像素发出第一亮度的光,奇数行偶数列的像素与偶数行奇数列的像素发出第二亮度的光,如图2所示。
在一实施例中,P为三,则F为六,每行像素中沿行方向排列的每相邻三个像素分别发出三种不同亮度的光,其中三种不同亮度的光包括第一亮度的光,第二亮度的光以及第三亮度的光。每列像素中沿列方向排列的每相邻六个像素分别发出三种不同亮度的光,即相邻六个像素发出三种不同亮度的光。能够同时满足每行像素中沿行方向排列的每相邻三个像素分别发出三种不同亮度的光以及每列像素中沿列方向排列的每相邻六个像素分别发出三种不同亮度的光的排列方式有多种,例如相邻六行像素中的相邻三列像素中的第一行像素中:第一列像素发出第一亮度的光、第二列像素发出第二亮度的光,第三列像素发出第三亮度的光;第二行像素中:第一列像素发出第一亮度的光,第二列像素发出第三亮度的光、第三列像素发出第二亮度的光;第三行:第一列发出第二亮度的光、第二列发出第三亮度的光、第三列发出第一亮度的光;第四行:第一列发出第二亮度的光、第二列发出第一亮度的光、第三列发出第三亮度的光;第五行:第一列像素发出第三亮度的光,第二列像素发出第一亮度的光,第三列像素发出第二亮度的光;第六行:第一列像素发出第三亮度的光,第二列像素发出第二亮度的光,第三列像素发出第一亮度的光,如图3所示。但是该种排列方式,每列像素中沿列方向排列的像素相邻依然有部分相邻两个像素发出相同亮度的光,依然会存在长度较小的竖纹。
在另一实施例中,每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数F个像素分别发出P种不同亮度的光且相邻两个两个像素发出的光不相同,例如当P等于三,F等于六时,相邻六个像素发出三种不同亮度的光。能够同时满足每行像素中沿行方向排列的每相邻三个像素分别发出三种不同亮度的光以及每列像素中沿列方向排列的每相邻六个像素分别发出三种不同亮度的光的排列方式为:相邻六行像素中的相邻三列像素中的第一行像素中:第一列像素发出第一亮度的光、第二列像素发出第二亮度的光,第三列像素发出第三亮度的光;第二行像素中:第一列像素发出第二亮度的光,第二列像素发出第三亮度的光、第三列像素发出第一亮度的光;第三行:第一列发出第三亮度的光、第二列发出第一亮度的光、第三列发出第二亮度的光;第四行:第一列发出第二亮度的光、第二列发出第一亮度的光、第三列发出第三亮度的光;第五行:第一列像素发出第一亮度的光,第二列像素发出第三亮度的光,第三列像素发出第二亮度的光;第六行:第一列像素发出第三亮度的光,第二列像素发出第二亮度的光,第三列像素发出第一亮度的光,如图4所示。该排列方式中相邻每列像素中的在列方向上相邻的六个像素中相邻的两个像素发出的光的亮度互不相同,消除了长度较小的竖纹,宏观上进一步改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
应当理解,呈N列M行阵列分布的多个像素中每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数F个像素分别发出P种不同亮度的光的具体排列方式,可以如上述所述的排列形式,即如图2-图4所示的形式,也可以为其他形式,本发明对此不作限定。
在本发明一实施例中,显示装置进一步包括数据驱动器,用于为每条数据线提供原始数据信号,数据写入控制单元包括:多个薄膜晶体管,其中每个薄膜晶体管的第一端与每条为一列像素提供数据信号的数据线一一对应电连接,每个薄膜晶体管的第二端与数据驱动器电连接;以及,P个多路复用电路,分别一一对应接收P个控制信号,每个多路复用电路与每个薄膜晶体管的控制端电连接,每个多路复用电路在与多路复用电路一一对应的控制信号的作用下导通或者截止,使得与每个多路复用电路一一对应的薄膜晶体管导通或者截止,以使得每相邻F行像素中为每行像素提供数据信号的数据线中;其中,当原始数据信号写入相邻F行像素中为第f行像素中相邻P列像素提供数据信号的数据线中的写入顺序为第f写入顺序,f等于1,2…F。当所述原始数据信号被写入为相邻F行像素中每行像素提供数据信号的数据线中后,f个写入顺序之间互不相同。例如当P为二,则F为二,N列M行阵列中的相邻两行可以称为奇数行和偶数行,相邻两列可以称为奇数列和偶数列,原始数据信号写入为奇数行中奇数列、偶数列像素提供数据信号的数据线中的写入顺序为第1写入顺序,原始数据写入为偶数行中奇数列、偶数列像素的提供数据信号的数据线中的写入顺序为第2写入顺序,则第1写入顺序与第2写入顺序不同,例如第1写入顺序为先写入奇数列、后写入偶数列,那么第2写入顺序则为先写入偶数列、后写入奇数列。
当P等于三,F等于六时,当原始数据信号写入相邻六行像素中每行像素中相邻三列像素提供数据信号的数据线中时,原始数据信号写入第一行像素中相邻三列像素提供数据信号的数据线中的写入顺序为第1写入顺序,原始数据信号写入第二行像素中相邻三列像素提供数据信号的数据线中的写入顺序为第2写入顺序,原始数据信号写入第三行像素中相邻三列像素提供数据信号的数据线中的写入顺序为第3写入顺序,原始数据信号写入第四行像素中相邻三列像素提供数据信号的数据线中的写入顺序为第4写入顺序,原始数据信号写入第五行像素中相邻三列像素提供数据信号的数据线中的写入顺序为第5写入顺序,原始数据信号写入第六行像素中相邻三列像素提供数据信号的数据线中的写入顺序为第6写入顺序,其中第1写入顺序、第2写入顺序、第3写入顺序、第4写入顺序、第5写入顺序、第6写入顺序之间互不相同,例如第1写入顺序:第一列、第二列、第三列,第2写入顺序:第一列、第三列、第二列,第3写入顺序:第二列、第三列、第一列,第4写入顺序:第二列、第一列、第三列,第5先写入顺序:第三列、第一列、第二列,第6写入顺序:第三列、第二列、第一列。
本发明实施例的显示装置,可以通过使用多路复用电路和控制信号的协同作用下,将原始数据信号按照不同的顺序写入每相邻F行像素中的每行像素中的相邻P列像素提供数据信号的数据线中,因为原始数据信号被写入数据线中的时间存在顺序,当每行中的像素被点亮时,由于在数据传输过程中,电路中会存在漏电现象,因此当原始数据信号按照一定顺序写入数据线中后,施加给像素的数据信号电压按照该顺序进行逐渐衰减,因此每行像素每相邻P列像素所发出的亮度互不相同,且f个写入顺序之间互不相同,因此使得每行像素中沿行方向排列的每相邻P个像素分别发出P种不同亮度的光,且每列像素中沿列方向排列的每相邻F个像素分别发出P种不同亮度的光,从而使得在一帧周期内,相邻F行对应的P列像素的出现竖纹的规律均不同,实现互补,宏观上改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
在一进一步的实施例中,在相邻两帧周期中的一帧周期内,f个写入顺序的排列顺序为第一顺序;在相邻两帧周期中的另一帧周期内,f个写入顺序的排列顺序为第二顺序;其中,所述第一顺序与所述第二顺序相反。即隔帧时,相同的每行像素中沿行方向排列的每相邻P个像素分别发出P种不同亮度的光,且每列像素中沿列方向排列的每相邻F个像素分别发出P种不同亮度的光的排列方式相反,因此进一步宏观上改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
在本发明一实施例中,显示装置,进一步包括:控制器,用于为多条扫描线提供扫描信号;其中,在一帧周期内,控制器向每条扫描线依次提供扫描信号,以控制每行像素依次被写入数据信号电压,即在一帧周期中,每行像素是依次扫描的,即每行像素是依次发光的。
本发明实施例还提供了驱动上述显示装置的驱动方法,包括:施加控制信号至数据写入控制单元,以使得所述数据写入控制单元控制控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中沿行方向排列的每相邻P个像素分别发出P种不同亮度的光,且每列像素中沿列方向排列的每相邻F个像素分别发出P种不同亮度的光,M和N均为大于等于2的整数,P为2到N之间的整数,F为P的阶乘。从而使得在一帧周期内,相邻F行对应的P列像素的出现竖纹的规律均不同,实现互补,宏观上改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
应当理解,每相邻P个像素分别发出P种不同亮度的光,且每列像素中沿列方向排列的每相邻F个像素分别发出P种不同亮度的光的具体排列方式如前述所述,在此不再做赘述。
在一实施例中,所述驱动方法进一步包括:在一帧周期内,依次施加扫描信号至每条扫描线中,以使得每行像素依次被写入数据信号电压。
在一实施例中,显示装置包括数据驱动器,用于为每条数据线提供原始数据信号;其中施加控制信号至数据写入控制单元,以使得所述数据写入控制单元控制控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中沿行方向排列的每相邻P个像素分别发出P种不同亮度的光,且每列像素中沿列方向排列的每相邻F个像素分别发出P种不同亮度的光包括:当施加扫描信号至相邻F行像素中的第f行像素的扫描线时,施加控制信号至所述数据写入控制单元,以使得所述数据驱动器中的原始数据信号被以第f写入顺序写入为所述第f行像素中的相邻P列像素提供数据信号的数据线中;其中,所述f等于1,2…F,当所述原始数据信号被写入为所述相邻F行像素提供数据信号的数据线中后,f个写入顺序之间互不相同。
本发明实施例中的驱动方法,由于原始数据信号被写入数据线中的时间存在顺序,当每行中的像素被点亮时,由于在数据传输过程中,电路中会存在漏电现象,因此当原始数据信号按照一定顺序写入数据线中后,施加给像素的数据信号电压按照该顺序进行逐渐衰减,因此每行像素每相邻P列像素所发出的亮度互不相同,且f个写入顺序之间互不相同,因此使得每行像素中沿行方向排列的每相邻P个像素分别发出P种不同亮度的光,且每列像素中沿列方向排列的每相邻F个像素分别发出P种不同亮度的光,从而使得在一帧周期内,相邻F行对应的P列像素的出现竖纹的规律均不同,实现互补,宏观上改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
应当理解,当所述原始数据信号被写入为所述相邻F行像素提供数据信号的数据线中后,f个写入顺序之间互不相同,f个写入顺序具体的排列方式如前述所述,再次不再做赘述。
在本发明一进一步实施例中,相邻两帧周期中的一帧周期内,f个写入顺序的排列顺序为第三顺序;在相邻两帧周期中的另一帧周期内,f写入顺序的f个写入顺序的排列顺序为第四顺序;其中,第三顺序与第四顺序相反。即隔帧时,相同的每行像素中沿行方向排列的每相邻P个像素分别发出P种不同亮度的光,且每列像素中沿列方向排列的每相邻F个像素分别发出P种不同亮度的光的排列方式相反,因此进一步宏观上改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
前述所述的显示装置的具体结构以及显示装置的驱动方法的具体步骤,均跟P有关,为了更好的理解本发明,下面以P等于二为例详细介绍显示装置的结构以及显示装置的驱动方法。
在一实施例中,显示装置,如图5所示,包括:呈N行M列的阵列分布的多个像素、多条数据线,多条扫描线、数据写入控制单元以及数据驱动器,其中多条数据线分别用于为每列的像素提供数据信号Vdata1-VdataM;多条扫描线分别用于为每行的像素提供扫描信号Scan1-ScanN;其中多条数据线和多条扫描线配合向每个所述像素写入数据信号电压,以使得每个像素工作。其中数据驱动器用于为每条数据线提供原始数据信号。数据写入控制单元包括:多个第一薄膜晶体管M1,其中每个第一薄膜晶体管M1的源极与每条为奇数列像素提供数据信号的数据线一一对应电连接,每个第一薄膜晶体管M1的漏极与数据驱动器电连接;
第一多路复用电路MUX1,接收第一控制信号,每个第一薄膜晶体管M1的栅极均与所述第一多路复用电路MUX1连接,所述第一薄膜晶体管M1在第一控制信号的作用下导通或者截止,以使得数据驱动器中的原始数据信号是否被写入所述为奇数列像素提供数据信号的数据线中;
多个第二薄膜晶体管M2,其中每个所述第二薄膜晶体管M2的源极与每条为偶数列像素提供数据信号的数据线一一对应电连接,每个第二薄膜晶体管M2的漏极与所述数据驱动器电连接;以及,
第二多路复用电路MUX2,接收第二控制信号,每个所述第二薄膜晶体管的栅极均与所述第二多路复用电路连接,所述第二薄膜晶体管在所述第二控制信号的作用下导通或者截止,以使得所述驱动器中的原始数据信号是否被写入所述每条为偶数列像素提供数据信号的数据线中。
本发明实施例,在使用1:2MUX电路设计的显示屏,在利用1:2MUX电路设计的基础上,通过第一薄膜晶体管以及第二薄膜晶体管的设计将原始数据信号被写入为所述奇数行中相邻两个像素提供数据信号的两条数据线中的顺序为第一顺序,原始数据信号被写入为所述偶数行中相邻两个像素提供数据信号的两条数据线中的顺序为第二顺序,其中所述第一顺序与所述第二顺序相反。从而使得,在一帧周期内,位于奇数行奇数列的像素以及偶数行偶数列的像素发出第一亮度的光,奇数行偶数列的像素以及偶数行奇数列的像素发出第二亮度的光,奇数行和偶数行对应的像素的出现竖纹的规律相反,实现互补,宏观上改善了显示屏出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
在本发明一实施例中,至少一个第一薄膜晶体管M1为PMOS管,至少一个第二薄膜晶体管M2为PMOS管。
在本发明一实施例中,显示装置进一步包括控制器,用于为多条扫描线提供扫描信号,在一帧周期内,控制器向每条扫描线依次提供扫描信号,即,首先将扫描信号传输至为第一行像素提供扫描信号的扫描线,然后将扫描信号传输至为第二行像素提供扫描信号的扫描线,再次将扫描信号传输至为第三行像素提供扫描信号的扫描线,依次类推,最后将扫描信号传输至为第N行像素提供扫描信号的扫描线,以使得每行像素依次被写入数据信号电压。
在本发明一实施例中,当控制器对奇数行的扫描线提供扫描信号时,所述控制器配置为执行以下步骤:将具有第一电压幅值的第一控制信号传输至第一多路复用电路MUX1,以使得所述第一多路复用电路MUX1导通并使得所述第一薄膜晶体管M1导通;将具有第二电压幅值的第二控制信号传输至第二多路复用电路MUX2,以使得所述第二多路复用电路MUX2截止并使得所述第二薄膜晶体管M2截止,以使得驱动器中的原始数据信号被先后写入为所述奇数行奇数列的像素、奇数行偶数列的像素提供数据信号的两条数据线中;
当控制器对偶数行的扫描线提供扫描信号时,所述控制器配置为执行以下步骤:
将具有第二电压幅值的第一控制信号传输至第一多路复用电路MUX1,以使得所述第一多路复用电路MUX1截止并使得所述第一薄膜晶体管M1截止;将具有第一电压幅值的第二控制信号传输至第二多路复用电路MUX2,以使得所述第二多路复用电路MUX2导通并使得所述第二薄膜晶体管M2导通,以使得驱动器中的原始数据信号被先后写入为所述偶数行偶数列像素、偶数行奇数列像素提供数据信号的两条数据线中。通过使用第一多路复用电路MUX1以及第二多路复用电路MUX2,使得施加在位于奇数行奇数列的像素以及偶数行偶数列的像素的数据信号电压具有第一电压,施加在奇数行偶数列的像素以及偶数行奇数列的像素的数据信号电压具有第二电压,并且第一电压小于第二电压,从而使得在一帧周期内,奇数行和偶数行对应的像素的出现竖纹的规律相反,实现互补,宏观上改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
应当理解,本发明上述实施例提供的薄膜晶体管,例如第一薄膜晶体管M1以及第二薄膜晶体管M2均为PMOS管,第一电压幅值为低电平的电压值、第二电压幅值为高电平的电压值。同理,本领域技术人员还可以将第一薄膜晶体管M1以及第二薄膜晶体管M2均为NMOS管,第一电压幅值为高电平的电压值、第二电压幅值为低电平的电压值;还可以将第一薄膜晶体管M1和第二薄膜晶体管M2的类型设计成不同的类型,施加在相应薄膜晶体管上的电压幅值随着薄膜晶体管的种类而改变。因此本发明对上述显示装置中的第一薄膜晶体管M1以及第二薄膜晶体管M2的种类以及施加在相应晶体管上的信号电压幅值不做限定。
在本发明一实施例中,数据驱动器包括多个输出端,如图5所示,其中每个输出端向为相邻两列像素提供数据信号的两条数据线提供原始数据信号。
本发明实施例还提供了一种显示装置的驱动方法,用于驱动上述所述的显示装置,包括:
将具有第一电压幅值的第一控制信号传输至第一多路复用电路MUX1,以使得第一多路复用电路MUX1导通并使得所述第一薄膜晶体管M1导通;将具有第二电压幅值的第二控制信号传输至第二多路复用电路MUX2,以使得第二多路复用电路MUX2截止并使得第二薄膜晶体管M2截止,以使得驱动器中的原始数据信号被以第五顺序写入为奇数行奇数列的像素、奇数行偶数列的像素提供数据信号的两条数据线中。
将具有第二电压幅值的第一控制信号传输至第一多路复用电路MUX1,以使得所述第一多路复用电路MUX1截止并使得所述第一薄膜晶体管M1截止;将具有第一电压幅值的第二控制信号传输至第二多路复用电路MUX2,以使得所述第二多路复用电路MUX2导通并使得所述第二薄膜晶体管M2导通,以使得驱动器中的原始数据信号被以第六顺序写入为偶数行偶数列的像素、偶数行奇数列的像素提供数据信号的两条数据线中。
本发明实施例,在使用1:2MUX电路设计的显示屏,在利用1:2MUX电路设计的基础上,以使得驱动器中的原始数据信号被先后写入为奇数行奇数列、奇数行偶数列像素提供数据信号的信号线中,且同时使得驱动器中的原始数据信号被先后写入向偶数行偶数列、偶数行奇数列像素提供数据信号的信号线中,从而使得,在一帧周期内,当像素被点亮时,位于奇数行奇数列的像素以及偶数行偶数列的像素发出第一亮度的光,奇数行偶数列的像素以及偶数行奇数列的像素发出第二亮度的光,奇数行和偶数行对应的像素的出现竖纹的规律相反,实现互补,宏观上改善了显示屏出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
为了使得更好的理解上述像显示装置,下面接合更为具体的实施例对上述所述显示装置的工作过程进行详细的说明。
如图2所示,显示装置包括:呈N行M列的阵列分布的多个像素、多条数据线,多条扫描线Scan1-ScanN、数据驱动器以及数据写入控制单元,其中多条数据线分别用于为每列的像素提供数据信号;多条扫描线分别用于为每行的像素提供扫描信号;其中多条数据线和多条扫描线配合向每个所述像素写入数据信号电压,以使得每个像素工作。数据驱动器用于为每条数据线提供原始数据信号。数据写入控制单元包括:多个第一薄膜晶体管M1,其中每个第一薄膜晶体管M1的源极与每条为奇数列像素提供数据信号的数据线一一对应电连接,每个第一薄膜晶体管M1的漏极与数据驱动器电连接;第一多路复用电路MUX1,接收第一控制信号,每个第一薄膜晶体管M1的栅极均与所述第一多路复用电路MUX1连接;多个第二薄膜晶体管M2,其中每个所述第二薄膜晶体管M2的源极与每条为偶数列像素提供数据信号的数据线一一对应电连接,每个所述第二薄膜晶体管M2的漏极与所述数据驱动器电连接;以及,第二多路复用电路MUX2,接收第二控制信号,每个所述第二薄膜晶体管M2的栅极均与所述第二多路复用电路MUX2连接。
一帧周期内每行像素的扫描信号、MUX1的第一控制信号以及MUX2的第二控制信号的时序图如图6所示。
结合图6,当对第一行像素进行扫描时,首先,第一控制信号具有低电压,使得MUX1导通,使得第一薄膜晶体管M1的栅极电压为低电平,从而使得第一薄膜晶体管M1导通,第二控制信号具有高电平,使得MUX2截止;使得数据驱动器中的原始数据信号Vdata写入向第一行奇数列的像素提供数据信号的数据线中。然后,第一控制信号具有高电平,使得MUX1截止,第二控制信号具有低电平,使得MUX2导通,使得第二薄膜晶体管M2的栅极电压为低电平,从而使得第二薄膜晶体管M2导通,使得数据驱动器中的原始数据信号Vdata写入向第一行偶数列的像素提供数据信号的数据线中。再次,第一控制信号为高电平、第二控制信号为高电平,使得MUX1与MUX2均截止,扫描信号具有低电平,使得向第一行奇数列的像素提供数据信号的数据线向将Vdata-1传输至第一行奇数列的像素,向第一行偶数列的像素提供数据信号的数据线将Vdata-2传输至第一行偶数列的像素。由于Vdata被先写入向第一行奇数列的像素提供数据信号的数据线,后写入第一行偶数列的像素提供数据信号的数据线,因此当给第一行的每个像素进行写入数据信号时,Vdata-1与Vdata-2均相对于Vdata而言有所衰减,且Vdata-1衰减的更多,即Vdata-1小于Vdata-2小于Vdata,由于第一薄膜晶体管M1以及第二薄膜晶体管M2均是低电平导通,即第一薄膜晶体管M1以及第二薄膜晶体管M2均是PMOS管,因此,|Vdata-1|大于|Vdata-2|大于Vdata,驱动晶体管产生的电流则为I1大于I2,因此在后期对像素进行点亮时,第一行的奇数列的像素的亮度大于第一行偶数列像素的亮度。
应当理解,当第一薄膜晶体管M1以及第二薄膜晶体管M2均是NMOS管,即高电平导通时,且Vdata-1衰减的更多,即Vdata-1小于Vdata-2小于Vdata,由于第一薄膜晶体管M1以及第二薄膜晶体管M2均是高电平导通,即第一薄膜晶体管M1以及第二薄膜晶体管M2均是NMOS管,因此,|Vdata-1|小于|Vdata-2|小于Vdata,驱动晶体管产生的电流则为I1小于I2,因此在后期对像素进行点亮时,第一行的奇数列的像素的亮度小于第一行偶数列像素的亮度。
当对第二行像素进行扫描时,首先,第一控制信号具有高电平,使得MUX1截止,第二控制信号具有低电平,使得MUX2导通,使得第二薄膜晶体管M2的栅极电压为低电平,从而使得第二薄膜晶体管M2导通,使得数据驱动器中的原始数据信号Vdata写入向第二行偶数列的像素提供数据信号的数据线中。然后,第一控制信号具有低电压,使得MUX1导通,使得第一薄膜晶体管M1的栅极电压为低电平,从而使得第一薄膜晶体管M1导通,第二控制信号具有高电平,使得MUX2截止;使得数据驱动器中的原始数据信号Vdata写入向第二行奇数列的像素提供数据信号的数据线中。然后。再次,第一控制信号为高电平、第二控制信号为高电平,使得MUX1与MUX2均截止,扫描信号具有低电平,使得向第二行奇数列的像素提供数据信号的数据线向将Vdata-4传输至第一行奇数列的像素,向第一行偶数列的像素提供数据信号的数据线将Vdata-3传输至第一行偶数列的像素。由于Vdata被先写入向第二行偶数列的像素提供数据信号的数据线,后写入第二行奇数列的像素提供数据信号的数据线,因此当给第一行的每个像素进行写入数据信号时,Vdata-3与Vdata-4均相对于Vdata而言有所衰减,且Vdata-3衰减的更多,由于第一薄膜晶体管M1以及第二薄膜晶体管M2均是低电平导通,即第一薄膜晶体管M1以及第二薄膜晶体管M2均是PMOS管,即|Vdata-3|大于|Vdata-4|大于Vdata,因此在后期对像素进行点亮时,第二行的偶数列的像素的亮度大于第二行奇数列像素的亮度。
但是由于每行扫描的驱动时序之间的间隔相同,因此Vdata-1等于Vdata4,Vdata-2等于Vdata-3,即第一行奇数列的像素的发光亮度与第二行偶数列的像素的发光亮度相同,第二行奇数列的像素的发光亮度与第一行偶数列的像素的发光亮度相同;即第一行奇数列的像素与第二行偶数列的像素发出第一亮度的光,第二行奇数列的像素与第一行偶数列的像素发出第二亮度的光。
当对第三行像素进行扫描时,该行像素的工作过程如上述所述的对第一行像素进行扫描时第一行的像素的工作过程相同。第四行像素进行扫描时,该行像素的工作过程如上述所述的对第二行像素进行扫描时第二行像素的工作过程相同。
依次类推,奇数行的像素进行扫描时,该行像素的工作过程如上述所述的对第一行像素进行扫描时第一行的像素的工作过程相同。第偶数行像素进行扫描时,该行像素的工作过程如上述所述的对第二行像素进行扫描时第二行像素的工作过程相同。
当在一帧周期内,对显示装置中的N行像素扫描完毕时,并对每个像素进行点亮时,显示装置中的N行像素中,位于奇数行奇数列的像素以及偶数行偶数列的像素发出第一亮度的光,奇数行偶数列的像素以及偶数行奇数列的像素发出第二亮度的光,从而使得在一帧周期内,奇数行和偶数行对应的像素的出现竖纹的规律相反,实现互补,宏观上改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
在一进一步的实施例中,相邻两帧周期内,第一帧周期内,对显示装置中的N行像素扫描完毕时,并对每个像素进行点亮时,显示装置中的N行像素中,位于奇数行奇数列的像素以及偶数行偶数列的像素发出第一亮度的光,奇数行偶数列的像素以及偶数行奇数列的像素发出第二亮度的光。在第二帧周期内,对显示装置中的N行像素扫描完毕时,并对每个像素进行点亮时,显示装置中的N行像素中,位于奇数行奇数列的像素以及偶数行偶数列的像素发出第二亮度的光,奇数行偶数列的像素以及偶数行奇数列的像素发出第一亮度的光。从而实现了隔帧时每个像素发出的光的亮度相反,宏观上进一步改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种显示装置,其特征在于,包括:
呈N列M行阵列分布的多个像素;
多条数据线,每条数据线分别用于为每列的像素提供数据信号;以及,
数据写入控制单元,分别与所述多条数据线电连接,配置为:控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数F个像素分别发出P种不同亮度的光,M和N均为大于等于2的整数,P为2到N之间的整数,F为P的阶乘。
2.根据权利要求1所述的显示装置,其特征在于,所述显示装置进一步包括:数据驱动器,用于为每条数据线提供原始数据信号;
所述数据写入控制单元包括:
多个薄膜晶体管,其中每个所述薄膜晶体管的第一端与每条为一列像素提供数据信号的数据线一一对应电连接,每个所述薄膜晶体管的第二端与所述数据驱动器电连接;以及,
P个多路复用电路,分别一一对应接收P个控制信号,每个多路复用电路与每个所述薄膜晶体管的控制端电连接,所述每个多路复用电路在与所述多路复用电路一一对应的控制信号的作用下导通或者截止,使得与所述每个多路复用电路一一对应的薄膜晶体管导通或者截止,以使得所述数据驱动器中的原始数据信号是否被写入每相邻F行像素中为每行像素提供数据信号的数据线中;
其中,当原始数据信号写入相邻F行像素中为第f行像素中相邻P列像素提供数据信号的数据线中的写入顺序为第f写入顺序,所述f等于1,2…F;
当所述原始数据信号被写入为所述相邻F行像素中每行像素提供数据信号的数据线中后,f个写入顺序之间互不相同。
3.根据权利要求2所述的显示装置,其特征在于,
在相邻两帧周期中的一帧周期内,所述f个写入顺序的排列顺序为第一顺序;
在相邻两帧周期中的另一帧周期内,所述f个写入顺序的排列顺序为第二顺序;
其中,所述第一顺序与所述第二顺序相反。
4.根据权利要求2所述的显示装置,其特征在于,进一步包括:
控制器,用于为所述多条扫描线提供扫描信号;其中,在一帧周期内,控制器向每条扫描线依次提供扫描信号,以控制每行像素依次被写入数据信号电压;
其中,所述P个多路复用电路包括两个多路复用电路,分别为第一多路复用电路和第二多路复用电路;所述多个薄膜晶体管包括多个第一薄膜晶体管和多个第二薄膜晶体管;所述P个控制信号包括第一控制信号和第二控制信号;
其中,每个所述第一薄膜晶体管的源极与每条为奇数列像素提供数据信号的数据线一一对应电连接,所述每个第一薄膜晶体管的漏极与所述数据驱动器电连接;
所述第一多路复用电路,接收第一控制信号,每个所述第一薄膜晶体管的栅极均与所述第一多路复用电路连接,所述第一薄膜晶体管在所述第一控制信号的作用下导通或者截止,以使得所述数据驱动器中的原始数据信号是否以第一写入顺序被写入所述为奇数列像素提供数据信号的数据线中;
其中,每个所述第二薄膜晶体管的源极与每条为偶数列像素提供数据信号的数据线一一对应电连接,每个所述第二薄膜晶体管的漏极与所述数据驱动器电连接;以及,
所述第二多路复用电路,接收第二控制信号,每个所述第二薄膜晶体管的栅极均与所述第二多路复用电路连接,所述第二薄膜晶体管在所述第二控制信号的作用下导通或者截止,以使得所述驱动器中的原始数据信号是否以第二写入顺序被写入所述每条为偶数列像素提供数据信号的数据线中;
其中,所述第一写入顺序与所述第二写入顺序相反。
5.根据权利要求4所述的显示装置,其特征在于,
当控制器对奇数行的扫描线提供扫描信号时,所述控制器配置为执行以下步骤:
将具有第一电压幅值的第一控制信号传输至第一多路复用电路,以使得所述第一多路复用电路导通并使得所述第一薄膜晶体管导通;将具有第二电压幅值的第二控制信号传输至第二多路复用电路,以使得所述第二多路复用电路截止并使得所述第二薄膜晶体管截止,以使得驱动器中的原始数据信号被先后写入为所述奇数行奇数列的像素、奇数行偶数列的像素提供数据信号的两条数据线中;和,
当控制器对偶数行的扫描线提供扫描信号时,所述控制器配置为执行以下步骤:
将具有第二电压幅值的第一控制信号传输至第一多路复用电路,以使得所述第一多路复用电路截止并使得所述第一薄膜晶体管截止;将具有第一电压幅值的第二控制信号传输至第二多路复用电路,以使得所述第二多路复用电路导通并使得所述第二薄膜晶体管导通,以使得驱动器中的原始数据信号被先后写入为所述偶数行偶数列像素、偶数行奇数列像素提供数据信号的两条数据线中。
6.一种如权利要求1至5任一项所述的显示装置的驱动方法,其特征在于,包括:
施加控制信号至数据写入控制单元,以使得所述数据写入控制单元控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数F个像素分别发出P种不同亮度的光,M和N均为大于等于2的整数,P为2到N之间的整数,F为P的阶乘。
7.根据权利要求6所述的驱动方法,其特征在于,所述显示装置包括数据驱动器,用于为每条数据线提供原始数据信号;
其中所述施加控制信号至数据写入控制单元,以使得所述数据写入控制单元控制控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数P个像素分别发出P种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数F个像素分别发出P种不同亮度的光包括:
当施加扫描信号至相邻F行像素中的第f行像素的扫描线时,施加控制信号至所述数据写入控制单元,以使得所述数据驱动器中的原始数据信号被以第f写入顺序写入为所述第f行像素中的相邻P列像素提供数据信号的数据线中;
其中,所述f等于1,2…F,当所述原始数据信号被写入为所述相邻F行像素提供数据信号的数据线中后,f个写入顺序之间互不相同。
8.根据权利要求7所述的驱动方法,其特征在于,
相邻两帧周期中的一帧周期内,所述f个写入顺序的排列顺序为第三顺序;
在相邻两帧周期中的另一帧周期内,所述f个写入顺序的排列顺序为第四顺序;
其中,所述第三顺序与所述第四顺序相反。
9.根据权利要求8所述的驱动方法,其特征在于,所述显示装置包括数据驱动器,用于为每条数据线提供原始数据信号;所述P个多路复用电路包括两个多路复用电路,分别为第一多路复用电路和第二多路复用电路;所述P个控制信号包括第一控制信号和第二控制信号,所述F为二;
其中,当施加扫描信号至相邻F行像素中的第f行像素的扫描线时,施加控制信号至所述数据写入控制单元,以使得所述数据驱动器中的原始数据信号被以第f写入顺序写入为所述第f行像素中的相邻P列像素提供数据信号的数据线中包括:
当施加扫描信号至奇数行的扫描线时,施加第一控制信号至所述数据写入控制单元,以使得驱动器中的原始数据信号被以第三写入顺序写入为所述奇数行中相邻两个像素提供数据信号的两条数据线中;和,
当施加扫描信号至偶数行的扫描线时,施加第二控制信号至所述数据写入控制单元,以使得驱动器中的原始数据信号被以第四写入顺序写入为所述偶数行中相邻两个像素提供数据信号的两条数据线中;
其中所述第三写入顺序与所述第四写入顺序相反。
10.根据权利要求9所述的驱动方法,其特征在于,所述数据写入控制单元包括:
多个第一薄膜晶体管,其中每个所述第一薄膜晶体管的源极与每条为奇数列像素提供数据信号的数据线一一对应电连接,所述每个第一薄膜晶体管的漏极与所述数据驱动器电连接;
第一多路复用电路,每个所述第一薄膜晶体管的栅极均与所述第一多路复用电路连接;
多个第二薄膜晶体管,其中每个所述第二薄膜晶体管的源极与每条为偶数列像素提供数据信号的数据线一一对应电连接,每个所述第二薄膜晶体管的漏极与所述数据驱动器电连接;以及,
第二多路复用电路,每个所述第二薄膜晶体管的栅极均与所述第二多路复用电路连接;
其中,当施加扫描信号至奇数行的扫描线时,施加第一控制信号至所述数据写入控制单元,以使得驱动器中的原始数据信号被以第五顺序写入为所述奇数行中相邻两个像素提供数据信号的两条数据线中包括:
将具有第一电压幅值的第一控制信号传输至第一多路复用电路,以使得所述第一多路复用电路导通并使得所述第一薄膜晶体管导通;将具有第二电压幅值的第二控制信号传输至第二多路复用电路,以使得所述第二多路复用电路截止并使得所述第二薄膜晶体管截止,以使得驱动器中的原始数据信号被先后写入为所述奇数行奇数列的像素、奇数行偶数列的像素提供数据信号的两条数据线中;和/或,
所述当施加扫描信号至偶数行的扫描线时,施加第二控制信号至所述数据写入控制单元,以使得驱动器中的原始数据信号以第六顺序被写入为所述偶数行中相邻两个像素提供数据信号的两条数据线中包括:
将具有第二电压幅值的第一控制信号传输至第一多路复用电路,以使得所述第一多路复用电路截止并使得所述第一薄膜晶体管截止;将具有第一电压幅值的第二控制信号传输至第二多路复用电路,以使得所述第二多路复用电路导通并使得所述第一薄膜晶体管导通,以使得驱动器中的原始数据信号被先后写入为所述偶数行偶数列的像素、偶数行奇数列的像素提供数据信号的两条数据线中。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910329227.3A CN109872677A (zh) | 2019-04-23 | 2019-04-23 | 一种显示装置以及驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910329227.3A CN109872677A (zh) | 2019-04-23 | 2019-04-23 | 一种显示装置以及驱动方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN109872677A true CN109872677A (zh) | 2019-06-11 |
Family
ID=66922938
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910329227.3A Pending CN109872677A (zh) | 2019-04-23 | 2019-04-23 | 一种显示装置以及驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109872677A (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111243441A (zh) * | 2020-03-11 | 2020-06-05 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法、显示装置 |
CN111261091A (zh) * | 2020-03-18 | 2020-06-09 | 昆山国显光电有限公司 | 一种显示装置以及驱动方法 |
CN114566121A (zh) * | 2022-02-28 | 2022-05-31 | 长春希达电子技术有限公司 | 发光像素排布结构、像素复用控制方法和电子设备 |
CN114641862B (zh) * | 2020-09-21 | 2023-10-31 | 京东方科技集团股份有限公司 | 显示基板、显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101154366A (zh) * | 2006-09-29 | 2008-04-02 | 恩益禧电子股份有限公司 | 用于驱动显示设备的方法和显示设备 |
KR20080061781A (ko) * | 2006-12-28 | 2008-07-03 | 엘지디스플레이 주식회사 | 발광표시장치 |
CN103366701A (zh) * | 2012-08-06 | 2013-10-23 | 友达光电股份有限公司 | 具多路复用器馈通效应补偿架构的显示装置与其驱动方法 |
US20140139124A1 (en) * | 2012-11-22 | 2014-05-22 | Samsung Display Co., Ltd. | Organic light emitting display |
CN108428433A (zh) * | 2017-02-15 | 2018-08-21 | 上海和辉光电有限公司 | 一种oled驱动电路 |
CN109637432A (zh) * | 2019-02-27 | 2019-04-16 | 天马微电子股份有限公司 | 显示面板及其驱动方法、显示装置 |
-
2019
- 2019-04-23 CN CN201910329227.3A patent/CN109872677A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101154366A (zh) * | 2006-09-29 | 2008-04-02 | 恩益禧电子股份有限公司 | 用于驱动显示设备的方法和显示设备 |
KR20080061781A (ko) * | 2006-12-28 | 2008-07-03 | 엘지디스플레이 주식회사 | 발광표시장치 |
CN103366701A (zh) * | 2012-08-06 | 2013-10-23 | 友达光电股份有限公司 | 具多路复用器馈通效应补偿架构的显示装置与其驱动方法 |
US20140139124A1 (en) * | 2012-11-22 | 2014-05-22 | Samsung Display Co., Ltd. | Organic light emitting display |
CN108428433A (zh) * | 2017-02-15 | 2018-08-21 | 上海和辉光电有限公司 | 一种oled驱动电路 |
CN109637432A (zh) * | 2019-02-27 | 2019-04-16 | 天马微电子股份有限公司 | 显示面板及其驱动方法、显示装置 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111243441A (zh) * | 2020-03-11 | 2020-06-05 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法、显示装置 |
US11972711B2 (en) | 2020-03-11 | 2024-04-30 | Boe Technology Group Co., Ltd. | Display panel, drive method thereof and display apparatus |
CN111261091A (zh) * | 2020-03-18 | 2020-06-09 | 昆山国显光电有限公司 | 一种显示装置以及驱动方法 |
CN114641862B (zh) * | 2020-09-21 | 2023-10-31 | 京东方科技集团股份有限公司 | 显示基板、显示装置 |
CN114566121A (zh) * | 2022-02-28 | 2022-05-31 | 长春希达电子技术有限公司 | 发光像素排布结构、像素复用控制方法和电子设备 |
CN114566121B (zh) * | 2022-02-28 | 2023-08-15 | 长春希达电子技术有限公司 | 发光像素排布结构、像素复用控制方法和电子设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109872677A (zh) | 一种显示装置以及驱动方法 | |
CN106531096B (zh) | Rgbw四基色显示面板的驱动方法 | |
CN102789767B (zh) | 栅极驱动器和包括该栅极驱动器的液晶显示器 | |
CN101233556B (zh) | 显示装置及其驱动电路与驱动方法 | |
CN110517636A (zh) | 有机发光显示面板、显示装置和驱动方法 | |
CN101231827B (zh) | 液晶显示器的驱动方法 | |
CN107863062B (zh) | 一种显示面板控制方法 | |
CN1806274B (zh) | 具有主显示器和子显示器的显示装置的驱动方法 | |
CN107993629B (zh) | 液晶显示装置的驱动方法 | |
CN103728746B (zh) | 一种液晶显示面板的显示方法、驱动装置及液晶显示装置 | |
CN110517633A (zh) | 显示面板、显示装置和驱动方法 | |
US20140168281A1 (en) | Method of driving display panel and liquid crystal display apparatus for performing the same | |
US20060164380A1 (en) | Liquid crystal display and driving method thereof | |
CN109308882A (zh) | 显示面板的驱动方法 | |
CN101191931A (zh) | 液晶显示装置以及驱动该液晶显示装置的方法 | |
CN105810161A (zh) | 显示设备 | |
EP2455932A1 (en) | Display device and display device driving method | |
CN109346021A (zh) | 显示面板的驱动方法 | |
CN103262546A (zh) | 显示装置及其驱动方法 | |
CN109188749A (zh) | 显示装置 | |
CN113744698B (zh) | 阵列基板的驱动方法、阵列基板以及显示面板 | |
CN107633827A (zh) | 显示面板的驱动方法及显示装置 | |
CN109478387A (zh) | 显示装置 | |
US20240249670A1 (en) | Display panel and driving method for the same, and display device | |
CN110322827A (zh) | 一种显示面板的数字驱动方法和显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190611 |