CN109742031B - 一种薄膜晶体管及其制备方法、阵列基板、显示装置 - Google Patents

一种薄膜晶体管及其制备方法、阵列基板、显示装置 Download PDF

Info

Publication number
CN109742031B
CN109742031B CN201910024065.2A CN201910024065A CN109742031B CN 109742031 B CN109742031 B CN 109742031B CN 201910024065 A CN201910024065 A CN 201910024065A CN 109742031 B CN109742031 B CN 109742031B
Authority
CN
China
Prior art keywords
region
substrate
forming
active layer
thin film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910024065.2A
Other languages
English (en)
Other versions
CN109742031A (zh
Inventor
胡迎宾
赵策
丁远奎
苏同上
倪柳松
刘宁
宋威
闫梁臣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202111069469.7A priority Critical patent/CN113782616B/zh
Priority to CN202210554947.1A priority patent/CN115663032A/zh
Priority to CN201910024065.2A priority patent/CN109742031B/zh
Publication of CN109742031A publication Critical patent/CN109742031A/zh
Application granted granted Critical
Publication of CN109742031B publication Critical patent/CN109742031B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Geometry (AREA)
  • Thin Film Transistor (AREA)

Abstract

本发明提供一种薄膜晶体管及其制备方法、阵列基板、显示装置,属于显示技术领域,其可解决现有的导体化处理会导致有源层失去半导体性能或者TFT沟道长度在基板上分布均一性差的问题。本发明的薄膜晶体管的制备方法包括在导体化区域的邻接半导体区域的一侧形成过孔的步骤,该过孔可以防止导体化区域向半导体区域扩散,可以避免有源层的中部被扩散形成导体。

Description

一种薄膜晶体管及其制备方法、阵列基板、显示装置
技术领域
本发明属于显示技术领域,具体涉及一种薄膜晶体管及其制备方法、阵列基板、显示装置。
背景技术
随着显示器尺寸的不断增大,非晶硅薄膜晶体管出现了电子迁移率不足、均一性较差的问题,为了解决上述问题,使用IGZO、ITZO、IZO等氧化物半导体材料取代非晶硅作为有源层的技术应运而生。
在进行薄膜晶体管(Thin Film Transistor,简称TFT)制备时,为了保证TFT中的源极和漏极(S/D)与IGZO有很好的接触,减小S/D搭接阻抗,提升TFT的性能,需对有源层的边缘用于与源漏极接触的位置进行导体化处理。
发明人发现现有技术中至少存在如下问题:有源层的边缘导体化处理后无法避免导体化扩散问题,导体化扩散会致使有源层的中部被扩散形成导体,失去半导体性能或者造成TFT沟道长度在基板上分布均一性较差。
发明内容
本发明针对现有的导体化处理会导致有源层失去半导体性能或者TFT沟道长度在基板上分布均一性差的问题,提供一种薄膜晶体管及其制备方法、阵列基板、显示装置。
解决本发明技术问题所采用的技术方案是:
一种薄膜晶体管的制备方法,包括在衬底上形成氧化物有源层,以及源极和漏极的步骤,其中,所述氧化物有源层包括相连接的导体化区域和半导体区域,所述源极和漏极与所述导体化区域电连接;
所述方法还包括在导体化区域的邻接半导体区域的一侧形成过孔的步骤。
可选的是,所述形成氧化物有源层具体包括以下步骤:
在衬底上形成氧化物半导体材料且包括过孔的图形,所述氧化物半导体材料的图形包括相连接的导体化区域和半导体区域,所述过孔位于导体化区域的邻接半导体区域的一侧;
对导体化区域的氧化物半导体材料进行导体化处理得到氧化物有源层。
可选的是,所述对导体化区域进行导体化处理包括采用离子轰击的方式,将导体化区域的氧化物半导体材料氢化或去氧化。
可选的是,所述形成氧化物有源层,以及源极和漏极具体包括以下步骤:
在衬底上方形成氧化物有源层;
在完成上述步骤的衬底上形成栅绝缘层;
在完成上述步骤的衬底上形成栅极;
在完成上述步骤的衬底上形成层间绝缘层;
在完成上述步骤的衬底上形成源极和漏极。
可选的是,所述过孔包括侧壁,其中,远离半导体化区域的侧壁为第一侧壁;所述源极和漏极覆盖至少部分第一侧壁。
本发明还提供一种薄膜晶体管,包括衬底,设于所述衬底上方的氧化物有源层,以及源极和漏极,所述氧化物有源层包括相连接的导体化区域和半导体区域,所述源极和漏极与所述导体化区域电连接;其中,所述导体化区域靠近半导体区域的一侧设有过孔。
可选的是,所述导体化区域由与半导体区域相同的氧化物半导体材料氢化或去氧化后构成。
可选的是,所述导体化区域在过孔处形成侧面,其中,远离半导体化区域的侧面为第一侧面;所述源极和漏极覆盖至少部分第一侧面。
可选的是,所述薄膜晶体管为顶栅型。
本发明还提供一种阵列基板,包括上述的薄膜晶体管。
本发明还提供一种显示装置,包括上述的阵列基板。
附图说明
图1为本发明的实施例1的薄膜晶体管的结构示意图;
图2为本发明的实施例2的薄膜晶体管的流程示意图;
图3为本发明的实施例2的薄膜晶体管的有源层形成示意图;
图4为本发明的实施例2的薄膜晶体管的源极和漏极的形成示意图;
图5为本发明的实施例3的薄膜晶体管的一种结构示意图;
图6为本发明的实施例3的薄膜晶体管的另一种结构示意图;
其中,附图标记为:1、衬底;11、保护层;12、缓冲层;2、氧化物有源层;21、导体化区域;22、半导体区域;23、过孔;3、源极和漏极;4、栅绝缘层;5、栅极;6、层间绝缘层;7、光刻胶。
具体实施方式
为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式对本发明作进一步详细描述。
实施例1:
本实施例提供一种薄膜晶体管的制备方法,如图1所示,包括在衬底1上形成氧化物有源层2,以及源极和漏极的步骤,其中,所述氧化物有源层2包括相连接的导体化区域21和半导体区域
22,所述源极和漏极与所述导体化区域21电连接;所述方法还包括在导体化区域21的邻接半导体区域22的一侧形成过孔23的步骤。
本实施例的薄膜晶体管的制备方法包括在导体化区域21的邻接半导体区域22的一侧形成过孔23的步骤,该过孔23可以防止导体化区域21向半导体区域22扩散,可以避免有源层的中部被扩散形成导体。
实施例2:
本实施例提供一种薄膜晶体管的制备方法,如图2-4所示,包括以下制备步骤:
可选的,S01、在衬底1上形成图案化的保护层11,以及覆盖保护层11的缓冲层12;其中,衬底1可以采用玻璃等透明材料制成、且经过预先清洗。缓冲层12可以是单层结构或多个子层的叠层结构,缓冲层12可以采用硅氧化物或硅氮化物形成。具体的,可以采用等离子体增强化学气相沉积方式、低压化学气相沉积方式、大气压化学气相沉积方式或电子回旋谐振化学气相沉积方式或溅射方式形成缓冲层12。
S02、在完成上述步骤的衬底1上形成氧化物有源层2;其中,所述氧化物有源层2包括相连接的导体化区域21和半导体区域22;具体的,S02包括:
S02a、采用一步构图工艺,在完成上述步骤的衬底1上形成氧化物半导体材料且包括过孔23的图形,所述氧化物半导体材料的图形包括相连接的导体化区域21和半导体区域22,所述过孔23位于导体化区域21的邻接半导体区域22的一侧;具体的,如图3所示,可以在氧化物半导体材料上形成一层光刻胶7,对光刻胶7进行曝光和显影,然后进行干法刻蚀,以形成包括有源层和过孔23的图形。
S02b、对导体化区域21的氧化物半导体材料进行导体化处理得到氧化物有源层2。
作为本实施例的一种可选方案,所述对导体化区域21进行导体化处理包括采用离子轰击的方式,将导体化区域21的氧化物半导体材料氢化或去氧化。
本实施例中先形成过孔23后进行导体化,可以更大程度的避免导体化过程中氢原子的扩散,其中,过孔23可以与有源层一步掩膜形成。
作为本实施例的一种优选方案,所述过孔23包括侧壁,其中,远离半导体化区域21的侧壁为第一侧壁;所述源极和漏极3覆盖至少部分第一侧壁。
这样相当于增加了源漏极与导体化区域21的过孔23侧面的搭接接触面积,更利于电子传输。
S03、在完成上述步骤的衬底1上形成栅绝缘层4;具体的,可以采用等离子体增强化学气相沉积方式、低压化学气相沉积方式、大气压化学气相沉积方式或电子回旋谐振化学气相沉积方式或溅射方式在有源层的上方形成栅绝缘层4。
S04、在完成上述步骤的衬底1上形成栅极5;栅极5可以采用钼、钼铌合金、铝、铝钕合金、钛或铜中的至少一种材料形成。具体的,可以采用溅射方式、热蒸发方式、等离子体增强化学气相沉积方式、低压化学气相沉积方式、大气压化学气相沉积方式或电子回旋谐振化学气相沉积方式形成栅金属电极膜。
S05、在完成上述步骤的衬底1上形成层间绝缘层6;其中,层间绝缘层6可以采用硅氧化物、硅氮化物、铪氧化物或铝氧化物形成。
S06、在完成上述步骤的衬底1上形成源极和漏极3,所述源极和漏极3与所述导体化区域21电连接。其中,源极、漏极采用钼、钼铌合金、铝、铝钕合金、钛或铜中的至少一种材料形成。如图4所示,可以在上述导电材料层上形成一层光刻胶7,对光刻胶7进行曝光和显影,然后进行刻蚀,以形成包括源极和漏极3的图形。
本实施例的薄膜晶体管的制备方法包括在导体化前,在导体区域邻接半导体区域22的一侧形成过孔23,该过孔23可以防止导体化区域21向半导体区域22扩散,有效可以避免有源层的中部被扩散形成导体。在后续进行SD搭接时,源极和漏极3覆盖过孔23的至少部分第一侧壁,这样相当于增加了接触面积,可以有效降低搭接阻抗,提升导电性能。该方法制备的TFT均一性较好。
在本实施例对应的附图中,显示了各结构层的大小、厚度等仅为示意。在工艺实现中,各结构层在衬底1上的投影面积可以相同,也可以不同,可以通过刻蚀工艺实现所需的各结构层投影面积;同时,附图所示结构也不限定各结构层的几何形状,例如可以是附图所示的矩形,还可以是梯形,或其它刻蚀所形成的形状,同样可通过刻蚀实现。
实施例3:
本实施例提供一种薄膜晶体管,如图5所示,其包括衬底1,设于所述衬底1上方的氧化物有源层2,以及源极和漏极3,所述氧化物有源层2包括相连接的导体化区域21和半导体区域22,所述源极和漏极3与所述导体化区域21电连接;其中,所述导体化区域21靠近半导体区域22的一侧设有过孔23。
本实施例中的薄膜晶体管在导体化区域21的邻接半导体区域22的一侧设置了过孔23,该过孔23可以防止导体化区域21向半导体区域22扩散,可以避免有源层的中部被扩散形成导体。
作为本实施例的一种可选方案,所述导体化区域21由与半导体区域22相同的氧化物半导体材料氢化或去氧化后构成。
本实施例中提供了氢化或去氧化的导体化方式,采用其它导体化方法同样可以设置类似的过孔23。需要说明的是,先形成过孔23后进行导体化,可以更大程度的避免导体化过程中氢原子的扩散,其中,过孔23还可以与有源层一步掩膜形成。
在一个实施例中,所述薄膜晶体管为顶栅型。氧化物有源层2上方设有栅绝缘层4,栅绝缘层4上方设有栅极5,栅极5上方设有层间绝缘层6。
本实施例中以顶栅型薄膜晶体管为例进行了具体说明,其它底栅型薄膜晶体管,也可以采用类似的方案,在此不再赘述。
在一个实施例中,如图6所示,所述导体化区域21在过孔23处形成侧面,其中,远离半导体化区域21的侧面为第一侧面;所述源极和漏极3覆盖至少部分第一侧面。
也就是说,图6所示的方案中,相当于增加了源漏极与导体化区域21的过孔23侧面的搭接接触面积,更利于电子传输。
实施例4:
本实施例提供一种阵列基板,包括上述的薄膜晶体管。
实施例5:
本实施例提供了一种显示装置,其包括上述任意一种阵列基板。所述显示装置可以为:液晶显示面板、电子纸、OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。

Claims (6)

1.一种顶栅型金属氧化物半导体薄膜晶体管的制备方法,其特征在于,包括在衬底上形成氧化物有源层,以及源极和漏极的步骤,其中,所述氧化物有源层包括相连接的导体化区域和半导体区域,所述源极和漏极与所述导体化区域电连接;
所述方法还包括在导体化区域的邻接半导体区域的一侧形成过孔的步骤;
所述形成氧化物有源层具体包括以下步骤:
在衬底上形成氧化物半导体材料且包括过孔的图形,所述氧化物半导体材料的图形包括相连接的导体化区域和半导体区域,所述过孔位于导体化区域的邻接半导体区域的一侧;所述过孔包括侧壁,其中,远离半导体化区域的侧壁为第一侧壁;
对导体化区域的氧化物半导体材料进行导体化处理得到氧化物有源层。
2.根据权利要求1所述的薄膜晶体管的制备方法,其特征在于,所述对导体化区域进行导体化处理包括采用离子轰击的方式,将导体化区域的氧化物半导体材料氢化或去氧化。
3.根据权利要求1所述的薄膜晶体管的制备方法,其特征在于,所述形成氧化物有源层,以及源极和漏极具体包括以下步骤:
在衬底上方形成氧化物有源层;
在完成上述步骤的衬底上形成栅绝缘层;
在完成上述步骤的衬底上形成栅极;
在完成上述步骤的衬底上形成层间绝缘层;
在完成上述步骤的衬底上形成源极和漏极。
4.一种顶栅型金属氧化物半导体薄膜晶体管,其特征在于,所述顶栅型金属氧化物半导体薄膜晶体管采用如权利要求1至3任一所述的制备方法制备,所述顶栅型金属氧化物半导体薄膜晶体管包括衬底,设于所述衬底上方的氧化物有源层,以及源极和漏极,所述氧化物有源层包括相连接的导体化区域和半导体区域,所述源极和漏极与所述导体化区域电连接;其中,所述导体化区域靠近半导体区域的一侧设有过孔;所述导体化区域在过孔处形成侧面,其中,远离半导体化区域的侧面为第一侧面;所述导体化区域由与半导体区域相同的氧化物半导体材料氢化或去氧化后构成。
5.一种阵列基板,其特征在于,包括权利要求4所述的薄膜晶体管。
6.一种显示装置,其特征在于,包括权利要求5所述的阵列基板。
CN201910024065.2A 2019-01-10 2019-01-10 一种薄膜晶体管及其制备方法、阵列基板、显示装置 Active CN109742031B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202111069469.7A CN113782616B (zh) 2019-01-10 2019-01-10 一种薄膜晶体管及其制备方法、阵列基板、显示装置
CN202210554947.1A CN115663032A (zh) 2019-01-10 2019-01-10 一种薄膜晶体管及其制备方法、阵列基板、显示装置
CN201910024065.2A CN109742031B (zh) 2019-01-10 2019-01-10 一种薄膜晶体管及其制备方法、阵列基板、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910024065.2A CN109742031B (zh) 2019-01-10 2019-01-10 一种薄膜晶体管及其制备方法、阵列基板、显示装置

Related Child Applications (2)

Application Number Title Priority Date Filing Date
CN202210554947.1A Division CN115663032A (zh) 2019-01-10 2019-01-10 一种薄膜晶体管及其制备方法、阵列基板、显示装置
CN202111069469.7A Division CN113782616B (zh) 2019-01-10 2019-01-10 一种薄膜晶体管及其制备方法、阵列基板、显示装置

Publications (2)

Publication Number Publication Date
CN109742031A CN109742031A (zh) 2019-05-10
CN109742031B true CN109742031B (zh) 2022-07-05

Family

ID=66364366

Family Applications (3)

Application Number Title Priority Date Filing Date
CN202111069469.7A Active CN113782616B (zh) 2019-01-10 2019-01-10 一种薄膜晶体管及其制备方法、阵列基板、显示装置
CN202210554947.1A Pending CN115663032A (zh) 2019-01-10 2019-01-10 一种薄膜晶体管及其制备方法、阵列基板、显示装置
CN201910024065.2A Active CN109742031B (zh) 2019-01-10 2019-01-10 一种薄膜晶体管及其制备方法、阵列基板、显示装置

Family Applications Before (2)

Application Number Title Priority Date Filing Date
CN202111069469.7A Active CN113782616B (zh) 2019-01-10 2019-01-10 一种薄膜晶体管及其制备方法、阵列基板、显示装置
CN202210554947.1A Pending CN115663032A (zh) 2019-01-10 2019-01-10 一种薄膜晶体管及其制备方法、阵列基板、显示装置

Country Status (1)

Country Link
CN (3) CN113782616B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114784113A (zh) * 2022-04-02 2022-07-22 深圳市华星光电半导体显示技术有限公司 显示面板及显示装置
CN114883343B (zh) * 2022-04-21 2024-03-26 北海惠科光电技术有限公司 薄膜晶体管、显示基板和薄膜晶体管的制备方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104022076B (zh) * 2014-05-27 2017-01-25 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
CN105428243B (zh) * 2016-01-11 2017-10-24 京东方科技集团股份有限公司 一种薄膜晶体管及制作方法、阵列基板和显示装置
CN107946315A (zh) * 2017-11-15 2018-04-20 上海天马微电子有限公司 一种阵列基板、显示面板及电子设备
CN108010919B (zh) * 2017-11-28 2020-07-31 武汉华星光电半导体显示技术有限公司 一种tft阵列基板及其制作方法、显示装置
CN108231595B (zh) * 2018-01-02 2020-05-01 京东方科技集团股份有限公司 薄膜晶体管及其制备方法、阵列基板、显示装置
CN108598089B (zh) * 2018-04-27 2020-09-29 武汉华星光电技术有限公司 Tft基板的制作方法及tft基板

Also Published As

Publication number Publication date
CN113782616A (zh) 2021-12-10
CN113782616B (zh) 2024-01-16
CN109742031A (zh) 2019-05-10
CN115663032A (zh) 2023-01-31

Similar Documents

Publication Publication Date Title
US11257957B2 (en) Thin film transistor, method of fabricating the same, array substrate and display device
CN105702744B (zh) 薄膜晶体管及其制作方法、阵列基板、显示装置
CN106935658B (zh) 一种薄膜晶体管及其制备方法、阵列基板
CN109509707B (zh) 显示面板、阵列基板、薄膜晶体管及其制造方法
CN107994066B (zh) Tft、制作方法、阵列基板、显示面板及装置
US9437627B2 (en) Thin film transistor and manufacturing method thereof
US20170170330A1 (en) Thin film transistors (tfts), manufacturing methods of tfts, and display devices
CN107170807B (zh) 一种薄膜晶体管及其制备方法、阵列基板、显示装置
CN109686794B (zh) 薄膜晶体管及其制造方法、显示装置
WO2017080013A1 (zh) 阵列基板及其制备方法、显示装置
US11804496B2 (en) Transistor device, manufacturing method thereof, display substrate and display device
WO2015067068A1 (zh) 低温多晶硅薄膜晶体管阵列基板及其制作方法、显示装置
CN110993610A (zh) 阵列基板及其制备方法、显示面板
CN109742031B (zh) 一种薄膜晶体管及其制备方法、阵列基板、显示装置
CN113299559A (zh) 薄膜晶体管的制备方法及薄膜晶体管
US10361261B2 (en) Manufacturing method of TFT substrate, TFT substrate, and OLED display panel
US20150263050A1 (en) Pixel Structure and Manufacturing Method thereof
US9761725B2 (en) Thin film transistor display device with zinc nitride ohmic contact layer
US10211342B2 (en) Thin film transistor and fabrication method thereof, array substrate, and display panel
WO2021248609A1 (zh) 一种阵列基板及其制备方法以及显示面板
CN109037241B (zh) Ltps阵列基板及其制造方法、显示面板
US20200168744A1 (en) Display panel, array substrate, thin film transistor and method for manufacturing the same
US11616147B2 (en) Thin film transistor and manufacturing method thereof, display substrate and display apparatus
CN115588696A (zh) 一种薄膜晶体管、阵列基板及薄膜晶体管的制备方法
CN111933648A (zh) 阵列基板及其制备方法和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant