CN109644123B - 一种时钟恢复电路中鉴相信号的获取方法以及鉴相器 - Google Patents

一种时钟恢复电路中鉴相信号的获取方法以及鉴相器 Download PDF

Info

Publication number
CN109644123B
CN109644123B CN201680088573.1A CN201680088573A CN109644123B CN 109644123 B CN109644123 B CN 109644123B CN 201680088573 A CN201680088573 A CN 201680088573A CN 109644123 B CN109644123 B CN 109644123B
Authority
CN
China
Prior art keywords
sequence
sampling
phase
adc
sampling rate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201680088573.1A
Other languages
English (en)
Other versions
CN109644123A (zh
Inventor
刘玲
万文通
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Publication of CN109644123A publication Critical patent/CN109644123A/zh
Application granted granted Critical
Publication of CN109644123B publication Critical patent/CN109644123B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • H04B10/61Coherent receivers
    • H04B10/616Details of the electronic signal processing in coherent optical receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • H04B10/61Coherent receivers
    • H04B10/616Details of the electronic signal processing in coherent optical receivers
    • H04B10/6165Estimation of the phase of the received optical signal, phase error estimation or phase error correction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • H04B10/66Non-coherent receivers, e.g. using direct detection
    • H04B10/69Electrical arrangements in the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/042Detectors therefor, e.g. correlators, state machines

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Position Fixing By Use Of Radio Waves (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本申请实施例提供一种时钟恢复电路中鉴相信号的获取方法以及鉴相器,用于获取正确的鉴相信号。本申请实施例提供的技术方案如下:鉴相器接收模数转换器ADC发送的采样序列,该采样序列由该ADC根据实际采样速率采样该ADC接收到的电信号得到,该电信号携带预先配置的训练序列;该鉴相器将该采样序列和比对序列求相关确定第一位置和第二位置,该第一位置和该第二位置为该训练序列的起始点在该采样序列中的位置,该第一位置与该第二位置在该采样序列的起始点中相差正整数个训练序列周期,该比对序列由该鉴相器根据该训练序列和该ADC的目标采样速率生成;该鉴相器根据该第一位置与该第二位置的差异参数得到鉴相信号。

Description

一种时钟恢复电路中鉴相信号的获取方法以及鉴相器
技术领域
本申请实施例涉及通讯领域,尤其涉及一种时钟恢复电路中鉴相信号的获取方法以及鉴相器。
背景技术
在相干光通信系统中,接收机在完成光电转换后,需要将模拟电信号通过模数转换器(英文全称:Analog to Digital Converter,简称:ADC)转换成数字信号,进行后续数字域的算法处理。时钟恢复电路是保证ADC将模拟信号转换成数字信号的速率,与发射机发送信号速率对应的关键模块。时钟恢复电路中,通过鉴相器判定当前采样速率相对目标采样速率的偏差,通过反馈控制电路调整ADC的实际采样速率,从而达到接收机和发射机采样同步的目标。
现有技术中,时钟恢复电路中鉴相器对接收端接收到的信号基于波形计算得到鉴相信号。该鉴相信号可以经过数字滤波反馈到模拟外围电路的压控振荡器器件,使得该压控振荡器器调节接收机ADC的实际采样速率;该鉴相信号也可以反馈给数控振荡器,使得该数控振荡器对该接收机ADC采样序列完成数字插值。
而在相干光通信中,信号的波形受到光纤中的随机偏振旋转,偏振相关损耗,偏振模色散,色度色散,信道带宽损伤,收发激光器频偏等因素的影响,导致常规鉴相器基于波形计算得到的鉴相信号误差大。
发明内容
本申请实施例提供了一种时钟恢复电路中鉴相信号的获取方法以及鉴相器,用于获取正确的鉴相信号。
第一方面,本申请实施例提供一种时钟恢复电路中鉴相信号的获取方法,包括:ADC接收携带有预先配置的训练序列的电信号并根据实际采样速率采样该电信号得到采样序列,然后该ADC将该采样序列发送给鉴相器;该鉴相器将该采样序列和由该鉴相器根据该训练序列和该ADC的目标采样速率生成的比对序列求相关确定该训练序列的起始点在该采样序列中的第一位置和第二位置,该第一位置与该第二位置在该采样序列的起始点中相差正整数个训练序列周期;该鉴相器根据该第一位置与该第二位置的差异参数得到鉴相信号。
本申请实施例中,该鉴相器根据NP=N*K计算得到该比对序列的周期NP,根据LP=L+L*(K-1)计算得到该比对序列中的第一序列的长度LP,根据Y=(N-L)*K得到该比对序列在该第一序列后补充的数字数目Y,该比对序列由该第一序列和补充的数字组成,该第一序列为该训练序列的数据按照该目标采样速率进行数字插值后生成的序列;
其中,该N为该训练序列的周期,该K为该目标采样速率相对发射机端的发送速率的倍数,该L为该训练序列的长度。
本申请实施例提供的技术方案中,由于鉴相器不再基于波形计算鉴相信号,而是通过定位已知训练序列的起始点的位置来确定鉴相信号,从而避免了各种系统损伤对计算过程的影响,进而得到正确鉴相信号。
可选的,该鉴相器在确定该训练序列在该采样序列中的位置时,可以采用如下方案:该鉴相器根据第一公式对该比对序列和该采样序列求相关确定该训练序列的起始点的第一位置;该鉴相器根据第二公式对该比对序列和该采样序列求相关确定该训练序列的起始点的第二位置。
本申请实施例提供的技术方案中,鉴相器根据具体公式计算定位已知训练序列的起始点的位置,方便运算。
基于上述方案,可选的,该第一公式为:
Figure GPA0000263152770000041
该第二公式为:
Figure GPA0000263152770000042
该第一位置为:
中i对应的数据序号;
该第二位置为:
Figure GPA0000263152770000044
中i对应的数据序号;
其中该r为采样序列,该P为比对序列,该n0为该采样序列的起点,该Np为该比对序列的周期,该i为该采样序列的数据序号,该n1为与该n0延迟正整数个Np后的该采样序列的起点,该m为预选的该比对序列周期的数目。
可选的,该第一公式为:
Figure GPA0000263152770000051
该第二公式为:
Figure GPA0000263152770000052
该第一位置为:
Figure GPA0000263152770000053
中i对应的数据序号;
该第二位置为:
Figure GPA0000263152770000054
中i对应的数据序号;
其中该r为采样序列,该P为比对序列,该n0为该采样序列的起点,该Np为该比对序列的周期,该i为该采样序列的数据序号,该n1为与该n0延迟正整数个Np后的该采样序列的起点,该m为预选的该比对序列周期的数目。
在实际应用中,该公式中的m可以为任意正整数,该n1为与该n0之间的间隔也可以为任意正整数,具体的数据,此处不做限定。
本申请实施例中,该鉴相器采用不同的公式可以抵抗不同的损伤,有利于灵活的针对时钟恢复电路中的各种不同情况,同时该n1为与该n0之间的间隔的选择可以有效的控制时钟恢复电路的偏差估计范围,有利于提高鉴相信号的正确性。
可选的,该鉴相器在得到该鉴相信号之后,该鉴相器还可以执行如下步骤:该鉴相器将该鉴相信号发送给该ADC,以使得该ADC将该鉴相信号反馈给压控振荡器,从而该压控振荡器根据该鉴相信号调整该实际采样速率。
在实际应用中,该鉴相器还可以直接将该鉴相信号反馈给数控振荡器,使得该数据振荡器对采样序列直接进行数字插值,具体的调整时钟恢复电路的方法,此处不做限定。
可选的,该鉴相器根据该第一位置和该第二位置的差异参数得到鉴相信号的方法,具体的方法如下:
该鉴相器将该第一位置与该第二位置进行比较得到该差异参数;若该差异参数指示该第一位置大于该第二位置,则该鉴相器确定该鉴相信号为该实际采样速率小于该目标采样速率;若该差异参数指示该第一位置小于该第二位置,则该鉴相器确定该鉴相信号为该实际采样速率大于该目标采样速率;若该差异参数指示该第一位置等于该第二位置,则该鉴相器确定该鉴相信号为该实际采样速率等于该目标采样速率。
第二方面,本申请实施例提供一种鉴相器,该鉴相器具有实现上述方法中鉴相器的功能。该功能可以通过硬件实现,也可以通过硬件执行相应的软件实现。该硬件或软件包括一个或多个与上述功能相对应的模块。
一种可能实现方式中,该鉴相器包括:
接收模块,用于接收模数转换器ADC发送的采样序列,该采样序列由该ADC根据实际采样速率采样该ADC接收到的电信号得到,该电信号携带预先配置的训练序列;
处理模块,用于将该采样序列和比对序列求相关确定第一位置和第二位置,该第一位置和该第二位置为该训练序列的起始点在该采样序列中的位置,该第一位置与该第二位置在该采样序列的起始点中相差正整数个训练序列周期,该比对序列由该鉴相器根据该训练序列和该ADC的目标采样速率生成;根据该第一位置与该第二位置的差异参数得到鉴相信号。
另一种可能实现方式中,该鉴相器包括:
收发器,处理器,总线;
该收发器与该处理器通过该总线相连;
该收发器,执行如下步骤:
接收模数转换器ADC发送的采样序列,该采样序列由该ADC根据实际采样速率采样该ADC接收到的电信号得到,该电信号携带预先配置的训练序列;该处理器,执行如下步骤:
将该采样序列和比对序列求相关确定第一位置和第二位置,该第一位置和该第二位置为该训练序列的起始点在该采样序列中的位置,该第一位置与该第二位置在该采样序列的起始点中相差正整数个训练序列周期,该比对序列由该鉴相器根据该训练序列和该ADC的目标采样速率生成;根据该第一位置与该第二位置的差异参数得到鉴相信号。
第三方面,提供了一种计算机存储介质,该计算机存储介质中存储有程序代码,该程序代码用于指示执行上述第一方面的方法。
本申请实施例提供的技术方案中,鉴相器接收ADC对电信号根据实际采样速率进行采样得到的采样序列,并将该采样序列与该鉴相器将训练序列按照该ADC的目标采样速率生成的比对序列求相关,得到在不同周期内该采样序列中训练序列的起始点所处第一位置和第二位置。该鉴相器将该第一位置与该第二位置的差异参数作为鉴相信号。由于不再基于波形计算鉴相信号,而是通过定位已知训练序列的起始点的位置来确定鉴相信号,从而避免了各种系统损伤对计算过程的影响,进而得到正确鉴相信号。
附图说明
图1为本申请实施例中时钟同步模块的示意图;
图2为本申请实施例中鉴相信号的获取方法的一个实施例示意图;
图3为本申请实施例中训练序列的第一位置与第二位置关系示意图;
图4为本申请实施例中鉴相器的一个实施例示意图;
图5为本申请实施例中鉴相器的另一个实施例示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”、“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的实施例能够以除了在这里图示或描述的内容以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
本申请实施例提供了一种时钟恢复电路中鉴相信号的获取方法以及鉴相器,用于获取正确的鉴相信号。
请参阅图1所示的时钟同步装置,该时钟同步装置包括信号时钟补偿器,插值控制器,环路滤波器,鉴相器,信号调整器,信号特性参数修改器。在应用过程中,该环路滤波器可能包括多个,此处不做限定。在时钟同步装置中,该信号时钟补偿器,信号调整器,环路滤波器,插值控制器以及信号特性参数修改器用于对信号进行调整,以使得该信号符合该时钟同步装置的输入要求;该鉴相器在该信号符合该时钟同步装置的输入要求之后计算该信号的鉴相信号,并将该鉴相信号反馈给ADC,进而调整该ADC对数据序列的采样时钟。
目前的鉴相器通常采用基于信号的波形计算信号的鉴相信号,而在相干光通信中,信号的波形受到光纤中的随机偏振旋转,偏振相关损耗,偏振模色散,色度色散,信道带宽损伤,收发激光器频偏等因素的影响,导致该鉴相器基于波形计算得到的鉴相信号的误差较大。
为了解决这一问题,本申请实施例提出了如下技术方案:鉴相器接收ADC对电信号根据实际采样速率采样得到的采样序列,并将该采样序列与该鉴相器将训练序列按照该ADC的目标采样速率生成的比对序列求相关,得到在不同周期内该采样序列中训练序列的起始点所处第一位置和第二位置。该鉴相器将该第一位置与该第二位置的差异参数作为鉴相信号。
具体请参阅图2,本申请实施例提供一种鉴相信号的获取方法的一种实施例,具体如下:
201、ADC对电信号根据实际采样速率进行采样得到采样序列,该电信号携带训练序列。
在发射机端,通常会将携带训练序列的数字信号转换为电信号发送给接收机端;在接收机端,ADC会将接收到的电信号按照该ADC的实际采样速率进行采样转换为数字信号,即生成采样序列。
在实际应用中,该发射机端与该接收机端之间可以协议约定该训练序列的具体取值,周期以及长度。而该ADC的目标采样速率为事先配置,通常该目标采样率是发射机端发送符号的波特率的正整数倍或者大于1的分数倍。比如发射机端发送数据的规则可以为每256个数据内发送4个训练序列数据,即该训练序列的长度为4,周期为256。若该ADC的目标采样速率为该发射机端发送符号的波特率的1倍,则如果发射机发送符号的波特率为1Gbaud/s,接收机ADC的目标采样率为1Gsample/s。
202、ADC将采样序列发送给鉴相器。
该ADC将采样得到的采样序列发送给鉴相器。
203、鉴相器对采样序列和比对序列求相关确定训练序列的起始点的第一位置和第二位置。
该鉴相器可以预先获知该ADC的目标采样速率和该训练序列,然后该鉴相器将该训练序列按照该目标采样速率生成比对序列并保存。该鉴相器在接收到该采样序列后,该鉴相器将该采样序列与该比对序列求相关,从而确定该训练序列的起始点在该采样序列中的第一位置和第二位置。这里的第一位置与该第二位置处于不同的周期内,其关系如图3所示,该第一位置为该第一周期内该训练序列的P1所在的数据序号,该第二位置为该第X周期内该训练序列的P1所在的数据序号。同时在实际应用中,该第一周期可以包含多个训练序列周期,该第X周期包含与该第一周期相同数目的训练序列周期。但是该第一周期与该第X周期之间的周期间隔并不限定,具体的取值情况,此处不做限定。比如每个训练序列周期有256个数据,即每个训练序列周期内存在256个数据序号,该第一周期包括10个训练序列周期,即该第一周期包括2560个数据,存在2560个数据序号,同样该第X周期也包括10个训练序列周期,即该第X周期包括2560个数据,存在2560个数据序号。同时,该鉴相器可以采用如下方法得到该训练序列的起始点在该采样序列中的第一位置和第二位置:
该鉴相器根据第一公式对该比对序列和该采样序列求相关确定该训练序列的起始点的第一位置;
该鉴相器根据第二公式对该比对序列和该采样序列求相关确定该训练序列的起始点的第二位置;
其中,该第一公式为:
Figure GPA0000263152770000091
该第二公式为:
Figure GPA0000263152770000092
该第一位置为:
Figure GPA0000263152770000093
中i对应的数据序号;
该第二位置为:
Figure GPA0000263152770000101
中i对应的数据序号;
其中该r为采样序列,该P为比对序列,该n0为该采样序列的起点,该Np为该比对序列的周期,该i为该采样序列的数据序号,该n1为与该n0延迟正整数个Np后的该采样序列的起点,该m为预选的该比对序列周期的数目。在本实施例中,该m的取值可以为10,该第一位置所处的第一周期与该第二位置所处的第X周期之间可以相隔两个训练序列周期,该鉴相器通过该第一公式得到的该P1的第一位置可能是第一个周期中的第34号位置,该鉴相器通过该第二公式得到的该P1的第二位置可能是第X周期的第35号位置。
在实际应用中为了特意减少某些损伤的影响,该鉴相器可以将该第一公式和该第二公式进行相应的修改,比如,若该鉴相器为减少频差的影响,该第一公式和该第二公式可以修改为如下公式:该第一公式为:
Figure GPA0000263152770000102
该第二公式为:
Figure GPA0000263152770000103
该第一位置为:
Figure GPA0000263152770000104
中i对应的数据序号;
该第二位置为:
Figure GPA0000263152770000105
中i对应的数据序号;
其中该r为采样序列,该P为比对序列,该n0为该采样序列的起点,该Np为该比对序列的周期,该i为该采样序列的数据序号,该n1为与该n0延迟正整数个Np后的该采样序列的起点,该m为预选的该比对序列周期的数目。
该鉴相器采用何种公式对该比对序列和该采样序列进行求相关,此处不做限定。
如上述实施例中,该鉴相器根据该ADC的目标采样速率和该训练序列可以采用如下方案:假设该训练序列的长度L为4,周期N为256,该ADC的目标采样速率为发射机端的发送符号的波特率的1倍,则该鉴相器生成的比对序列为{P1,P2,P3,P4,0,0,…,0};
其中{P1,P2,P3,P4}为4个训练序列数据,后面补充252个0,使得该比对序列与采样序列的周期相同。
如果该ADC的目标采样速率为发射机端的发送符号波特率的正整数倍,比如K倍采样,那用作同步的训练序列就间插L*(K-1)个0。如K=2,即ADC的目标采样速率为发射机端发送符号的波特率的2倍,则比对序列为{0,P1,0,P2,0,P3,0,P4,0,0,…,0},其中{0,P1,0,P2,0,P3,0,P4}为该比对序列中的训练序列数据,后面总共(N-L)*K个0,即(256-4)*2个0。
如果该ADC的目标采样速率为发射机端的发送符号的波特率的分数倍,比如K1/K2倍采样,可以先进行K1倍插0上采,再做K2倍下采,得到所需采样率的比对序列,或者其它任何合理的重采样方式得到相应的比对序列。
204、鉴相器根据第一位置与第二位置的差异参数得到鉴相信号。
该鉴相器将该第一位置与该第二位置进行比较得到差异参数,若该差异参数指示该第一位置大于该第二位置,则鉴相信号为该ADC的实际采样速率相对该ADC的目标采样速率偏小;若该差异参数指示该第一位置小于该第二位置,则鉴相信号为该ADC的实际采样速率相对该ADC的目标采样速率偏大;若该差异参数指示该第一位置等于该第二位置,则该鉴相信号为该ADC的实际采样速率与该ADC的目标采样速率相等,即说明该ADC的实际采样速率为正确数值。比如,若本实施例中,该第一位置为34,该第二位置为35,则该差异参数指示该第一位置比该第二位置小1,即说明该ADC的实际采样速率相对该ADC的目标采样速率偏大。
在实际应用中,该鉴相器在得到鉴相信号之后,会反馈给时钟恢复电路,以使得该时钟恢复电路对该ADC的实际采样速率进行调整,使得该ADC的实际采样速率可以与该ADC的目标采样速率相等。而该时钟恢复电路中可以采用如下几种方式调整该ADC的实际采样速率。
其中一种可能实现方式为:
该鉴相器将该鉴相信号发送给该ADC,然后该ADC将该鉴相信号发送给压控振荡器调节该ADC的实际采样速率;
另一种可能实现方式为,该鉴相器将该鉴相信号反馈给数控振荡器,以使得该数控振荡器对该ADC的采样序列进行数字插值。具体方式,此处不做限定,只要可以调整数据的采样速率即可。
在实际应用中,该时钟恢复电路在根据该鉴相信号调整了该ADC的实际采样速率之后,该时钟恢复电路可以再次重复步骤201至步骤204,这样可以有效的保证该ADC的实际采样速率达到该ADC的目标采样速率。
本实施例中,该鉴相器利用已知的训练序列和该ADC的目标采样速率生成比对序列并与该接收信号的采样序列求相关确定该训练序列在该采样序列中的位置,从而确定该ADC的实际采样速率相对该ADC的目标采样速率的偏差,降低波形受损对鉴相信号的干扰,进而有效保证获取到正确鉴相信号。
上面对本申请实施例中的鉴相信号的获取方法进行了描述,下面对本申请实施例中的鉴相器进行描述。
具体请参阅图4,本申请实施例中的鉴相器的一个实施例,包括:接收模块401,处理模块402;
该接收模块401,用于接收模数转换器ADC发送的采样序列,该采样序列由该ADC根据实际采样速率采样该ADC接收到的电信号得到,该电信号携带预先配置的训练序列;
该处理模块402,用于将该采样序列和比对序列求相关确定第一位置和第二位置,该第一位置和该第二位置为该训练序列的起始点在该采样序列中的位置,该第一位置与该第二位置在该采样序列的起始点中相差正整数个训练序列周期,该比对序列由该鉴相器根据该训练序列和该ADC的目标采样速率生成;根据该第一位置与该第二位置的差异参数得到鉴相信号。
结合上述实施例,该处理器402,还用于根据第一公式对该比对序列和该采样序列求相关确定该训练序列的起始点的第一位置;根据第二公式对该比对序列和该采样序列求相关确定该训练序列的起始点的第二位置。
结合上述实施例,该第一公式为:
Figure GPA0000263152770000121
该第二公式为:
Figure GPA0000263152770000122
该第一位置为:
Figure GPA0000263152770000131
中i对应的数据序号;
该第二位置为:
Figure GPA0000263152770000132
中i对应的数据序号;
其中该r为采样序列,该P为比对序列,该n0为该采样序列的起点,该Np为该比对序列的周期,该i为该采样序列的数据序号,该n1为与该n0延迟正整数个Np后的该采样序列的起点,该m为预选的该比对序列周期的数目。
结合上述实施例,该第一公式为:
Figure GPA0000263152770000133
该第二公式为:
Figure GPA0000263152770000134
该第一位置为:
Figure GPA0000263152770000135
中i对应的数据序号;
该第二位置为:
Figure GPA0000263152770000136
中i对应的数据序号;
其中该r为采样序列,该P为比对序列,该n0为该采样序列的起点,该Np为该比对序列的周期,该i为该采样序列的数据序号,该n1为与该n0延迟正整数个Np后的该采样序列的起点,该m为预选的该比对序列周期的数目。
结合上述实施例,该鉴相器还包括发送模块403,用于将该鉴相信号发送给该ADC,以使得该ADC根据该鉴相信号调整该实际采样速率。
可选的,该处理模块402,具体还用于将所述第一位置与所述第二位置进行比较得到所述差异参数;若所述差异参数指示所述第一位置大于所述第二位置,则确定所述鉴相信号为所述实际采样速率小于所述目标采样速率;若所述差异参数指示所述第一位置小于所述第二位置,则确定所述鉴相信号为所述实际采样速率大于所述目标采样速率;若所述差异参数指示所述第一位置等于所述第二位置,则确定所述鉴相信号为所述实际采样速率等于所述目标采样速率。
进一步的,图4中的鉴相器还可以用于执行图1或图2中的鉴相器执行的任何步骤,实现图1或图2中的鉴相器可以实现的任何功能。
本实施例中,该处理模块402利用已知的训练序列生成比对序列并与该电信号的采样序列求相关确定该训练序列在该采样序列中的位置,从而确定该ADC的实际采样速率相对该ADC的目标采样速率的偏差,降低波形受损对鉴相信号的干扰,进而有效保证获取到正确鉴相信号。
具体请参阅图5,本申请实施例中的鉴相器的另一个实施例,包括:收发器501和处理器502;该收发器51和该处理器502通过总线503相互连接;
总线503可以是外设部件互连标准(peripheral component interconnect,简称PCI)总线或扩展工业标准结构(extended industry standard architecture,简称EISA)总线等。该总线可以分为地址总线、数据总线、控制总线等。为便于表示,图5中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
处理器502可以是中央处理器(central processing unit,简称CPU),网络处理器(network processor,简称NP)或者CPU和NP的组合。
处理器502还可以进一步包括硬件芯片。上述硬件芯片可以是专用集成电路(application-specific integrated circuit,简称ASIC),可编程逻辑器件(programmable logic device,简称PLD)或其组合。上述PLD可以是复杂可编程逻辑器件(complex programmable logic device,简称CPLD),现场可编程逻辑门阵列(field-programmable gate array,简称FPGA),通用阵列逻辑(generic array logic,简称GAL)或其任意组合。
参见图5所示,该鉴相器还可以包括存储器504;该存储器504用于保存该比对序列。该存储器504可以包括易失性存储器(volatile memory),例如随机存取存储器(random-access memory,简称RAM);存储器也可以包括非易失性存储器(non-volatilememory),例如快闪存储器(flash memory),硬盘(hard disk drive,简称HDD)或固态硬盘(solid-state drive,简称SSD);存储器504还可以包括上述种类的存储器的组合。
可选地,存储器504还可以用于存储程序指令,处理器502调用该存储器504中存储的程序指令,可以执行图2所示实施例中的一个或多个步骤,或其中可选的实施方式,实现上述方法中鉴相器行为的功能。
结合上述实施例,该处理器502,执行上述实施例中的步骤203至步骤204;
该收发器501,接收该ADC发送的采样序列,同时该收发器501还可以向该ADC发送鉴相信号。
本实施例中,该处理器502利用已知的训练序列生成比对序列并与该电信号的采样序列求相关确定该训练序列在该采样序列中的位置,从而确定该ADC的实际采样速率相对该ADC的目标采样速率的偏差,降低波形受损对鉴相信号的干扰,进而有效保证获取到正确鉴相信号。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-OnlyMemory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (13)

1.一种时钟恢复电路中鉴相信号的获取方法,其特征在于,包括:
鉴相器接收模数转换器ADC发送的采样序列,所述采样序列由所述ADC根据实际采样速率采样所述ADC接收到的电信号得到,所述电信号携带预先配置的训练序列;
所述鉴相器将所述采样序列和比对序列求相关确定第一位置和第二位置,所述第一位置和所述第二位置为所述训练序列的起始点在所述采样序列中的位置,所述第一位置与所述第二位置在所述采样序列的起始点相差正整数个比对序列周期,所述比对序列由所述鉴相器根据所述训练序列和所述ADC的目标采样速率生成;
所述鉴相器根据所述第一位置与所述第二位置的差异参数得到鉴相信号。
2.根据权利要求1中任一项所述的方法,其特征在于,所述鉴相器将所述采样序列和比对序列求相关确定第一位置和第二位置包括:
所述鉴相器根据第一公式对所述比对序列和所述采样序列求相关确定所述训练序列的起始点的第一位置;
所述鉴相器根据第二公式对所述比对序列和所述采样序列求相关确定所述训练序列的起始点的第二位置。
3.根据权利要求2所述的方法,其特征在于,
所述第一公式为:
Figure FDA0002465212020000011
所述第二公式为:
Figure FDA0002465212020000012
所述第一位置为:
Figure FDA0002465212020000013
中i对应的数据序号;
所述第二位置为:
Figure FDA0002465212020000014
中i对应的数据序号;
其中所述r为采样序列,所述P为比对序列,所述n0为所述采样序列的起点,所述Np为所述比对序列的周期,所述i为所述采样序列的数据序号,所述n1为与所述n0延迟正整数个Np后的所述采样序列的起点,所述m为预选的所述比对序列周期的数目。
4.根据权利要求2所述的方法,其特征在于,
所述第一公式为:
Figure FDA0002465212020000015
所述第二公式为:
Figure FDA0002465212020000016
所述第一位置为:
Figure FDA0002465212020000021
中i对应的数据序号;
所述第二位置为:
中i对应的数据序号;
其中所述r为采样序列,所述P为比对序列,所述n0为所述采样序列的起点,所述Np为所述比对序列的周期,所述i为所述采样序列的数据序号,所述n1为与所述n0延迟正整数个Np后的所述采样序列的起点,所述m为预选的所述比对序列周期的数目。
5.根据权利要求1至4中任一项所述的方法,其特征在于,所述鉴相器根据所述第一位置与所述第二位置的差异参数得到鉴相信号之后,所述方法还包括:
所述鉴相器将所述鉴相信号发送给所述ADC,以使得所述ADC根据所述鉴相信号调整所述实际采样速率。
6.根据权利要求1至4中任一项所述的方法,其特征在于,所述鉴相器根据所述第一位置与所述第二位置的差异参数得到鉴相信号包括:
所述鉴相器将所述第一位置与所述第二位置进行比较得到所述差异参数;
若所述差异参数指示所述第一位置大于所述第二位置,则所述鉴相器确定所述鉴相信号为所述实际采样速率小于所述目标采样速率;
若所述差异参数指示所述第一位置小于所述第二位置,则所述鉴相器确定所述鉴相信号为所述实际采样速率大于所述目标采样速率;
若所述差异参数指示所述第一位置等于所述第二位置,则所述鉴相器确定所述鉴相信号为所述实际采样速率等于所述目标采样速率。
7.一种鉴相器,其特征在于,包括:
接收模块,用于接收模数转换器ADC发送的采样序列,所述采样序列由所述ADC根据实际采样速率采样所述ADC接收到的电信号得到,所述电信号携带预先配置的训练序列;
处理模块,用于将所述采样序列和比对序列求相关确定第一位置和第二位置,所述第一位置和所述第二位置为所述训练序列的起始点在所述采样序列中的位置,所述第一位置与所述第二位置在所述采样序列的起始点相差正整数个比对序列周期,所述比对序列由所述鉴相器根据所述训练序列和所述ADC的目标采样速率生成;根据所述第一位置与所述第二位置的差异参数得到鉴相信号。
8.根据权利要求7所述的鉴相器,其特征在于,所述处理模块,还用于根据第一公式对所述比对序列和所述采样序列求相关确定所述训练序列的起始点的第一位置;
根据第二公式对所述比对序列和所述采样序列求相关确定所述训练序列的起始点的第二位置。
9.根据权利要求8所述的鉴相器,其特征在于,所述第一公式为:
Figure FDA0002465212020000023
所述第二公式为:
Figure FDA0002465212020000031
所述第一位置为:
Figure FDA0002465212020000032
中i对应的数据序号;
所述第二位置为:
Figure FDA0002465212020000033
中i对应的数据序号;
其中所述r为采样序列,所述P为比对序列,所述n0为所述采样序列的起点,所述Np为所述比对序列的周期,所述i为所述采样序列的数据序号,所述n1为与所述n0延迟正整数个Np后的所述采样序列的起点,所述m为预选的所述比对序列周期的数目。
10.根据权利要求8所述的鉴相器,其特征在于,所述第一公式为:
Figure FDA0002465212020000034
所述第二公式为:
Figure FDA0002465212020000035
所述第一位置为:
Figure FDA0002465212020000036
中i对应的数据序号;
所述第二位置为:
Figure FDA0002465212020000037
中i对应的数据序号;
其中所述r为采样序列,所述P为比对序列,所述n0为所述采样序列的起点,所述Np为所述比对序列的周期,所述i为所述采样序列的数据序号,所述n1为与所述n0延迟正整数个Np后的所述采样序列的起点,所述m为预选的所述比对序列周期的数目。
11.根据权利要求7至10中任一项所述的鉴相器,其特征在于,所述鉴相器还包括:发送模块,用于将所述鉴相信号发送给所述ADC,以使得所述ADC根据所述鉴相信号调整所述实际采样速率。
12.根据权利要求7至10中任一项所述的鉴相器,其特征在于,所述处理模块,还用于将所述第一位置与所述第二位置进行比较得到所述差异参数;若所述差异参数指示所述第一位置大于所述第二位置,则确定所述鉴相信号为所述实际采样速率小于所述目标采样速率;
若所述差异参数指示所述第一位置小于所述第二位置,则确定所述鉴相信号为所述实际采样速率大于所述目标采样速率;
若所述差异参数指示所述第一位置等于所述第二位置,则确定所述鉴相信号为所述实际采样速率等于所述目标采样速率。
13.一种鉴相器,其特征在于,包括:
收发器,处理器,总线;
所述收发器与所述处理器通过所述总线相连;
所述收发器,执行如下步骤:
接收模数转换器ADC发送的采样序列,所述采样序列由所述ADC根据实际采样速率采样所述ADC接收到的电信号得到,所述电信号携带预先配置的训练序列;
所述处理器,执行如下步骤:
将所述采样序列和比对序列求相关确定第一位置和第二位置,所述第一位置和所述第二位置为所述训练序列的起始点在所述采样序列中的位置,所述第一位置与所述第二位置在所述采样序列的起始点相差正整数个比对序列周期,所述比对序列由所述鉴相器根据所述训练序列和所述ADC的目标采样速率生成;根据所述第一位置与所述第二位置的差异参数得到鉴相信号。
CN201680088573.1A 2016-08-23 2016-08-23 一种时钟恢复电路中鉴相信号的获取方法以及鉴相器 Active CN109644123B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2016/096387 WO2018035719A1 (zh) 2016-08-23 2016-08-23 一种时钟恢复电路中鉴相信号的获取方法以及鉴相器

Publications (2)

Publication Number Publication Date
CN109644123A CN109644123A (zh) 2019-04-16
CN109644123B true CN109644123B (zh) 2020-09-08

Family

ID=61245885

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201680088573.1A Active CN109644123B (zh) 2016-08-23 2016-08-23 一种时钟恢复电路中鉴相信号的获取方法以及鉴相器

Country Status (4)

Country Link
US (1) US10554379B2 (zh)
EP (1) EP3496327B1 (zh)
CN (1) CN109644123B (zh)
WO (1) WO2018035719A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106571818B (zh) * 2016-10-25 2020-04-03 江汉大学 一种腔泡系统性能优化方法及装置
CN111490789B (zh) * 2020-04-15 2023-03-10 中国科学技术大学 基于伪中位数累加的周期性弱信号检测方法及装置
CN111812685B (zh) * 2020-06-22 2023-04-28 泰斗微电子科技有限公司 信号跟踪的定位偏差确定方法及装置
US20240136786A1 (en) * 2022-10-11 2024-04-25 Vector Atomic, Inc. Continuous wave optical two-way time transfer

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1471232A (zh) * 2003-06-24 2004-01-28 复旦大学 时钟恢复电路鉴相器的设计方法及其实现结构
CN1564505A (zh) * 2004-04-02 2005-01-12 清华大学 正交频分复用系统中帧同步的动态捕获装置
CN101032139A (zh) * 2004-01-28 2007-09-05 高通股份有限公司 帧同步和初始符号定时捕获系统及方法
CN101789253A (zh) * 2010-01-28 2010-07-28 宝利微电子系统控股公司 一种数字音频信号处理方法
CN101820340A (zh) * 2010-02-22 2010-09-01 中兴通讯股份有限公司 一种时钟恢复装置及方法
CN102938695A (zh) * 2012-11-27 2013-02-20 中国科学院微电子研究所 一种电力线载波通信系统的定时同步方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2731722B2 (ja) * 1994-05-26 1998-03-25 日本電気株式会社 クロック周波数自動制御方式及びそれに用いる送信装置と受信装置
US5552942A (en) * 1994-08-23 1996-09-03 Quantum Corporation Zero phase start optimization using mean squared error in a PRML recording channel
US5973643A (en) * 1997-04-11 1999-10-26 Corsair Communications, Inc. Method and apparatus for mobile emitter location
JP3337997B2 (ja) * 1999-03-29 2002-10-28 松下電器産業株式会社 周波数検出型位相同期回路
US6704374B1 (en) * 2000-02-16 2004-03-09 Thomson Licensing S.A. Local oscillator frequency correction in an orthogonal frequency division multiplexing system
US7369634B2 (en) 2004-09-07 2008-05-06 Intel Corporation Training pattern for a biased clock recovery tracking loop
TWI295884B (en) * 2005-10-26 2008-04-11 Sunplus Technology Co Ltd Method for symbol timing synchronization and apparatus thereof
US7639737B2 (en) * 2006-04-27 2009-12-29 Rambus Inc. Adaptive equalization using correlation of edge samples with data patterns
US7646559B1 (en) * 2006-10-02 2010-01-12 Marvell International Ltd. Self-servo write stitching system
US8102960B2 (en) * 2008-03-28 2012-01-24 Intel Corporation Adaptation of a digital receiver
US9305581B2 (en) * 2008-12-04 2016-04-05 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for memory efficient repeatable run out processing
US8289643B2 (en) * 2010-12-09 2012-10-16 Lsi Corporation Phase calibration system for disk drives
EP2515467B1 (en) * 2011-04-21 2016-02-10 Nxp B.V. Symbol clock recovery circuit
JP5720425B2 (ja) * 2011-05-31 2015-05-20 富士通株式会社 デジタルコヒーレント受信機及び位相制御方法
US8675769B1 (en) 2012-06-20 2014-03-18 MagnaCom Ltd. Constellation map optimization for highly spectrally efficient communications
US8781037B2 (en) * 2012-06-27 2014-07-15 Intel Mobile Communications GmbH Method and a processing unit for processing a data signal
US9036756B2 (en) * 2013-01-25 2015-05-19 Cambridge Silicon Radio Limited Receiver and methods for calibration thereof
CN103547344B (zh) * 2013-07-15 2016-03-09 华为技术有限公司 一种周跳的检测方法、装置及接收机
US9871557B2 (en) * 2014-07-29 2018-01-16 Cable Television Laboratories, Inc. Radio frequency leakage detection in a cable plant

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1471232A (zh) * 2003-06-24 2004-01-28 复旦大学 时钟恢复电路鉴相器的设计方法及其实现结构
CN101032139A (zh) * 2004-01-28 2007-09-05 高通股份有限公司 帧同步和初始符号定时捕获系统及方法
CN1564505A (zh) * 2004-04-02 2005-01-12 清华大学 正交频分复用系统中帧同步的动态捕获装置
CN101789253A (zh) * 2010-01-28 2010-07-28 宝利微电子系统控股公司 一种数字音频信号处理方法
CN101820340A (zh) * 2010-02-22 2010-09-01 中兴通讯股份有限公司 一种时钟恢复装置及方法
CN102938695A (zh) * 2012-11-27 2013-02-20 中国科学院微电子研究所 一种电力线载波通信系统的定时同步方法

Also Published As

Publication number Publication date
WO2018035719A1 (zh) 2018-03-01
EP3496327B1 (en) 2020-10-07
CN109644123A (zh) 2019-04-16
US10554379B2 (en) 2020-02-04
US20190190692A1 (en) 2019-06-20
EP3496327A1 (en) 2019-06-12
EP3496327A4 (en) 2019-08-28

Similar Documents

Publication Publication Date Title
CN109644123B (zh) 一种时钟恢复电路中鉴相信号的获取方法以及鉴相器
CN111314258B (zh) 用于稳定调制指数校准和动态控制的电路、设备和方法
CN107113129B (zh) 用于在移动通信系统中检测小区间干扰的方法和装置
CN108989260B (zh) 基于Gardner的改进型全数字定时同步方法及装置
CN108768604B (zh) 一种用于pcm/fm多符号检测的低复杂度位同步方法
CA3059522C (en) Transmitter and receiver for transmitting and receiving signals having pilot sequences
US11627022B2 (en) Variable gain amplifier and sampler offset calibration without clock recovery
CN111713083B (zh) 用于电网控制的无线通信网络中的频率估计
EP2924910A1 (en) Systems and methods for clock and data recovery
JP2016515321A (ja) 10gbase−tシステムにおけるデータ支援型タイミング回復のための方法および装置
EP3160077B1 (en) Clock recovery apparatus and clock recovery method
CN108768909B (zh) 一种基于最小方差的2fsk符号同步方法和系统
US9112763B1 (en) Device, system and method for bi-phase modulation decoding
EP3373536A1 (en) Signal processing system, method and device
KR101637940B1 (ko) Ofdm 심볼을 동기화하는 방법
CN106789797B (zh) 一种无线突发通信psk信号的符号同步方法
US10129071B2 (en) Symbol synchronization method and apparatus
CN111212006A (zh) 一种信号解调系统及解调方法
CN111525975A (zh) 一种时钟同步方法、接收器、发送器和系统
CN116505978B (zh) 一种蓝牙信号的处理方法、装置、电子设备及存储介质
JP2012129866A (ja) 無線通信装置及び無線通信方法
US20230318887A1 (en) Clock data recovery with decision feedback equalization
CN105721377B (zh) Ofdm系统的抗干扰方法和装置
CN117318755A (zh) 非相干扩频的同步方法、装置、设备和存储介质
JP2010050594A (ja) シンボルタイミング再生装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant