CN109616481A - 一种阵列基板、显示面板及显示装置 - Google Patents

一种阵列基板、显示面板及显示装置 Download PDF

Info

Publication number
CN109616481A
CN109616481A CN201811645184.1A CN201811645184A CN109616481A CN 109616481 A CN109616481 A CN 109616481A CN 201811645184 A CN201811645184 A CN 201811645184A CN 109616481 A CN109616481 A CN 109616481A
Authority
CN
China
Prior art keywords
lead
pixel
sub
array substrate
pixel column
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811645184.1A
Other languages
English (en)
Other versions
CN109616481B (zh
Inventor
刘昕昭
黄凯泓
高娅娜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Shanghai Tianma AM OLED Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Tianma AM OLED Co Ltd filed Critical Shanghai Tianma AM OLED Co Ltd
Priority to CN201811645184.1A priority Critical patent/CN109616481B/zh
Publication of CN109616481A publication Critical patent/CN109616481A/zh
Application granted granted Critical
Publication of CN109616481B publication Critical patent/CN109616481B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明公开了一种阵列基板、显示面板及显示装置。该阵列基板包括:多条数据线引线,设置于布线区,与多条数据线一一对应连接;其中,多条数据线引线包括第一引线、第二引线和第三引线,第一引线、第二引线和第三引线异层绝缘设置;第一引线和第二引线相邻且第一引线和第二引线在衬底基板上的正投影存在第一交叠区,第二引线和第三引线相邻且第二引线和第三引线在衬底基板上的正投影存在第二交叠区。本发明减小了布线区的宽度,有利于实现窄台阶设计和全面屏设计。

Description

一种阵列基板、显示面板及显示装置
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种阵列基板、显示面板及显示装置。
背景技术
为了实现更好的人机交互,手机、平板电脑、智能穿戴设备、公共场所大厅的信息查询机等各种智能终端均配置有显示面板,显示面板得到了广泛的应用。
随着科技的发展,用户对显示面板的显示效果和全面屏显示的要求也越来越高。在现有技术中,设置于阵列基板上的数据线需要从显示区引出,通过在布线区进行走线设置,以便于将数据线与驱动芯片电连接。然而,现有的阵列基板存在布线区的宽度较大的问题,不利于显示面板的全面屏设计。
发明内容
本发明提供一种阵列基板、显示面板及显示装置,以减小布线区的宽度,实现窄边框。
第一方面,本发明实施例提供了一种阵列基板,该阵列基板包括:
衬底基板,包括显示区和位于所述显示区外围的布线区;
多条数据线,设置于所述显示区;
多个子像素,设置于所述显示区,分别与对应的数据线电连接;
多条数据线引线,设置于所述布线区,与所述多条数据线一一对应连接;
其中,所述多条数据线引线包括第一引线、第二引线和第三引线,所述第一引线、所述第二引线和所述第三引线异层绝缘设置;所述第一引线和所述第二引线相邻且所述第一引线和所述第二引线在所述衬底基板上的正投影存在第一交叠区,所述第二引线和所述第三引线相邻且所述第二引线和所述第三引线在所述衬底基板上的正投影存在第二交叠区。
第二方面,本发明实施例还提供了一种显示面板,该显示面板包括如本发明任意实施例所述的阵列基板。
第三方面,本发明实施例还提供了一种显示装置,该包括如本发明任意实施例所述的显示面板。
本发明实施例设置多条数据线引线包括第一引线、第二引线和第三引线,第一引线、第二引线和第三引线异层绝缘设置;第一引线和第二引线相邻且第一引线和第二引线在衬底基板上的正投影存在第一交叠区,第二引线和第三引线相邻且第二引线和第三引线在衬底基板上的正投影存在第二交叠区。即本发明实施例将异层设置的第一引线和第二引线交叠设置,第三引线和第二引线交叠设置,有利于减小数据线引线的扇出宽度,减小布线区的宽度,进而有利于实现窄台阶设计和全面屏设计。
附图说明
图1为本发明实施例提供的一种阵列基板的结构示意图;
图2为图1中区域B的放大结构示意图;
图3为沿图2中B-B'的剖面结构示意图;
图4为本发明实施例提供的另一种阵列基板的结构示意图;
图5为本发明实施例提供的一种数据信号的时序示意图;
图6为本发明实施例提供的又一种阵列基板的结构示意图;
图7为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1为本发明实施例提供的一种阵列基板的结构示意图,图2为图1中区域B的放大结构示意图,图3为沿图2中B-B'的剖面结构示意图。参见图1-图3,该阵列基板包括:衬底基板100、多条数据线200、多个子像素300和多条数据线引线400。衬底基板100包括显示区110和位于显示区110外围的布线区120;多条数据线200置于显示区110;多个子像素300设置于显示区110,分别与对应的数据线200电连接;多条数据线引线400设置于布线区120,与多条数据线200一一对应连接。其中,多条数据线引线400包括第一引线410、第二引线420和第三引线430,第一引线410、第二引线420和第三引线430异层绝缘设置;第一引线410和第二引线420相邻且第一引线410和第二引线420在衬底基板100上的正投影存在第一交叠区S1,第二引线420和第三引线430相邻且第二引线420和第三引线430在衬底基板100上的正投影存在第二交叠区S2。
其中,布线区120又叫扇出区(Fanout),用于对数据线引线400进行布线,以便于数据线200与驱动芯片电连接。
第一引线410和第二引线420相邻是指,第一引线410和第二引线420在衬底基板100上的正投影相邻,对应电连接第一引线410和第二引线420的数据线200相邻;第二引线420和第三引线430相邻是指,第二引线420和第三引线430在衬底基板100上的正投影相邻,对应电连接第二引线420和第三引线430的数据线200相邻。由于第一引线410和第二引线420在衬底基板100上的正投影存在第一交叠区S1,第二引线420和第三引线430在衬底基板100上的正投影存在第二交叠区S2,相对于现有的单层引线以及双层并行引线的布线结构,进一步减小了数据线引线400的扇出宽度d1,从而有利于实现窄台阶设计和全面屏设计。
另外,由于第一引线和第二引线在衬底基板上的正投影存在第一交叠区,因此,第一引线和第二引线之间存在第一耦合电容,同理,第二引线和第三引线之间存在第二耦合电容。通常,提供给不同颜色的子像素(如红色子像素、绿色子像素和蓝色子像素)的数据信号不同。当第二引线对应的数据线电连接同一颜色(如绿色)的子像素时,若第一引线对应的数据线电连接交替排列的红色子像素和蓝色子像素,同时第三引线对应的数据线电连接交替排列的蓝色子像素和红色子像素,则在向前一行子像素(红色子像素、绿色子像素和蓝色子像素周期排列成一行)输出的数据信号跳变成向后一行子像素(蓝色子像素、绿色子像素和红色子像素周期排列成一行)输出的数据信号时,存在第一引线对第二引线的电容耦合量与第三引线对第二引线的电容耦合量不同的问题,进而导致第二引线对后一行绿色子像素输出的数据信号发生改变,使得相邻两行绿色子像素的数据信号不同,进而导致相邻两行绿色子像素的显示亮度不同,造成横纹现象。其中,电容耦合量等于相邻两行且同列子像素上的数据信号的变化量与对应耦合电容的乘积。而在相邻两行子像素的数据信号发生跳变时,第一引线对应的红色子像素到蓝色子像素的数据信号的变化量,与第三引线对应的蓝色子像素到红色子像素的数据信号的变化量相同,因此,为保证第一引线对第二引线的电容耦合量与第三引线对第二引线的电容耦合量相同,则第一耦合电容和第二耦合电容相等。
可选地,第二引线对应的数据线电连接同一颜色的子像素,第一引线和第二引线形成第一耦合电容,第二引线和第三引线形成第二耦合电容,第一耦合电容和第二耦合电容相等。此时,不论第一引线对应的数据线电连接同一颜色的子像素,同时第三引线对应的数据线电连接同一颜色的子像素(此时第一引线对第二引线的电容耦合量与第三引线对第二引线的电容耦合量均为0),还是第一引线和第三引线对应的数据线电连接交替排列的两种颜色的子像素,第一引线对第二引线的电容耦合量与第三引线对第二引线的电容耦合量均相同。由此可消除对第二引线上传输的数据信号的影响,使得第二引线对应连接的任意相邻两行子像素上的数据信号相同,进而显示亮度相同,显示均匀,避免出现横纹现象。
示例性的,继续参考图1-图3,第二引线420对应的数据线200电连接同一颜色的子像素300,第一交叠区S1的面积和第二交叠区S2的面积相等,第二引线420所在膜层位于第一引线410所在膜层与第三引线430所在膜层之间,以缩小第一引线410和第二引线420之间的距离d2,与第二引线420和第三引线430之间的距离d3的差异,减小第一耦合电容和第二耦合电容的差异,保证第一耦合电容和第二耦合电容相同。从而消除了第一引线410和第三引线430对第二引线420上传输的数据信号的影响,使得第二引线420对应连接的任意相邻两行子像素的数据信号相同,进而显示亮度相同,显示均匀,避免出现横纹现象。由此,本发明的技术方案结合子像素排布,从第一引线、第二引线和第三引线之间的耦合角度考虑,减少了数据线引线之间的耦合电容的影响,避免了横纹等显示不均的问题,提升了全面屏的显示效果。
基于上述技术方案,在本发明的一具体实施例中,图4为本发明实施例提供的另一种阵列基板的结构示意图。参见图4,可选地,阵列基板包括沿第一方向X平行排列的像素组500,每个像素组500包括沿第一方向X依次排列的第一像素列510、第二像素列520和第三像素列530,第一像素列510、第二像素列520和第三像素列530分别与多条数据线200一一对应电连接。多个子像素300包括第一子像素310、第二子像素320和第三子像素330,第一像素列510包括沿第二方向Y交替排布的第一子像素310和第三子像素330,第二像素列520包括沿第二方向Y排布的第二子像素320,第三像素列530包括沿第二方向Y交替排布的第三子像素330和第一子像素310,第二方向Y与第一方向X相交。第一引线410通过数据线200与第一像素列510电连接,第二引线420通过数据线200与第二像素列520电连接,第三引线430通过数据线200与第三像素列530电连接。
其中,第一像素列510、第二像素列520和第三像素列530分别对应第一引线410、第二引线420和第三引线430。示例性地,第一子像素310例如可以为红色子像素(R),第二子像素320例如可以为绿色子像素(G),第三子像素330例如可以为蓝色子像素(B),以使相邻两行子像素沿第一方向X的周期排列形式分别为红色子像素、绿色子像素和蓝色子像素,以及蓝色子像素、绿色子像素和红色子像素。
图5为本发明实施例提供的一种数据信号的时序示意图。结合图4和图5,以显示黄色画面为例,第一像素列510对应的第一引线410上的数据信号为data1,第二像素列520对应的第二引线420上的数据信号为data2,第三像素列530对应的第三引线430上的数据信号为data3。在t1时刻,第一引线410向第一像素列510的第一行红色子像素传输第一电平电压,第二引线420向第二像素列520的第一行绿色子像素传输第二电平电压,第三引线430向第三像素列530的第一行蓝色子像素传输第三电平电压;在t2时刻,第一引线410向第一像素列510的第二行蓝色子像素传输第三电平电压,第二引线420向第二像素列520的第二行绿色子像素传输第二电平电压,第三引线430向第三像素列530的第二行红色子像素传输第一电平电压;以此类推,在t3时刻、t4时刻、t5时刻和t6时刻,第一引线410上的数据信号data1在第一电平电压和第三电平电压之间交替变化,第二引线420上的数据信号data2维持不变,第三引线430上的数据信号data3在第三电平电压和第一电平电压之间交替变化。
具体的,第一引线410、第二引线420和第三引线430异层绝缘设置;第一引线410和第二引线420相邻且第一引线410和第二引线420在衬底基板100上的正投影存在第一交叠区,第一引线410和第二引线420之间形成第一耦合电容,第二引线420和第三引线430相邻且第二引线420和第三引线430在衬底基板100上的正投影存在第二交叠区,第二引线420和第三引线430之间形成第二耦合电容,且第一耦合电容和第二耦合电容相等。此时,一方面,由于第一引线410、第二引线420和第三引线430异层交叠设置,因此可以减小数据线引线的扇出宽度,从而有利于实现窄台阶设计和全面屏设计;另一方面,在第一引线410上的数据信号由t1时刻的第一电平电压跳变成t2时刻的第三电平电压,第三引线430上的数据信号由t1时刻的第三电平电压跳变成t2时刻的第一电平电压时,第一引线410和第三引线430上的数据信号在相邻两时刻的电压变化量相同,即数据信号的变化量相同,且第一耦合电容和第二耦合电容相等,因此,第一引线410对第二引线420的电容耦合量与第三引线430对第二引线420的电容耦合量相同,进而消除了第一引线410和第三引线430对第二引线420上的数据信号的影响,使得第二引线420对应连接的任意相邻两行绿色子像素的数据信号相同,进而显示亮度相同,显示均匀,避免出现横纹现象。
图6为本发明实施例提供的又一种阵列基板的结构示意图。参见图6,基于图4所示的像素排布,可选地,第一引线410和第三引线430在衬底基板100上的正投影无交叠。其中,第一引线410和第三引线430在衬底基板100上的正投影的相邻边界之间存在一定的距离d4。由于第一像素列510和第三像素列530中包括两种不同的子像素300,第一像素列510和第三像素列530对应的第一引线410和第三引线430中的数据信号的变化差异较大,设置第一引线410和第三引线430在衬底基板100上的正投影无交叠,有利于减小第一引线410和第三引线430之间的耦合电容对数据信号的相互干扰,进一步提升了全面屏的显示效果。
在上述各实施例的基础上,可选地,第一引线410和第三引线430在衬底基板100上的正投影之间的距离d4为0.7μm~0.9μm。本发明实施例这样设置,一方面,可以减小第一引线410和第三引线430之间的相互干扰;另一方面,可以保证第一引线410和第二引线420在衬底基板100上的正投影存在第一交叠区,且第二引线420和第三引线430在衬底基板100上的正投影存在第二交叠区,同时避免了第一引线410和第三引线430之间的距离d7过大导致增加布线区120的宽度的问题。
继续参见图6,在上述各实施例的基础上,可选地,多条数据线引线400与显示区110的部分金属层位于同一层。其中,部分金属层例如可以包括栅极层810、源极层820、触控走线层830和电源走线层(图6中未示出)。示例性地,第一引线410和栅极层810位于同一层、第二引线420和源极层820位于同一层,第三引线430和触控走线层830位于同一层。本发明实施例设置多条数据线引线400与显示区110的部分金属层位于同一层,可以使得多条数据线引线400与显示区110的部分金属层在同一工艺中制备,减少工艺流程。
本发明实施例还提供了一种显示面板。该显示面板例如可以为液晶显示面板、有机发光二极管显示面板或电子纸显示面板等。该显示面板包括如本发明任意实施例所提供的阵列基板。
另外,本发明实施例还提供了一种显示装置。图7为本发明实施例提供的一种显示装置的结构示意图。参见图7,该显示装置包括本发明任一实施例提供的显示面板10。该显示装置具体可以为手机、电脑以及智能可穿戴设备等具有显示功能的装置,本发明实施例对此不作限定。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (11)

1.一种阵列基板,其特征在于,包括:
衬底基板,包括显示区和位于所述显示区外围的布线区;
多条数据线,设置于所述显示区;
多个子像素,设置于所述显示区,分别与对应的数据线电连接;
多条数据线引线,设置于所述布线区,与所述多条数据线一一对应连接;
其中,所述多条数据线引线包括第一引线、第二引线和第三引线,所述第一引线、所述第二引线和所述第三引线异层绝缘设置;所述第一引线和所述第二引线相邻且所述第一引线和所述第二引线在所述衬底基板上的正投影存在第一交叠区,所述第二引线和所述第三引线相邻且所述第二引线和所述第三引线在所述衬底基板上的正投影存在第二交叠区。
2.根据权利要求1所述的阵列基板,其特征在于,所述第二引线对应的数据线电连接同一颜色的子像素,所述第一引线和所述第二引线形成第一耦合电容,所述第二引线和第三引线形成第二耦合电容,所述第一耦合电容和所述第二耦合电容相等。
3.根据权利要求1所述的阵列基板,其特征在于,所述第二引线对应的数据线电连接同一颜色的子像素,所述第二引线所在膜层位于所述第一引线所在膜层与所述第三引线所在膜层之间,所述第一交叠区的面积和所述第二交叠区的面积相等。
4.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板包括沿第一方向平行排列的像素组,每个所述像素组包括沿所述第一方向依次排列的第一像素列、第二像素列和第三像素列,所述第一像素列、所述第二像素列和所述第三像素列分别与所述多条数据线一一对应电连接;
所述多个子像素包括第一子像素、第二子像素和第三子像素,所述第一像素列包括沿第二方向交替排布的所述第一子像素和所述第三子像素,所述第二像素列包括沿所述第二方向排布的所述第二子像素,所述第三像素列包括沿所述第二方向交替排布的所述第三子像素和所述第一子像素,所述第二方向与所述第一方向相交;
所述第一引线通过数据线与所述第一像素列电连接,所述第二引线通过数据线与所述第二像素列电连接,所述第三引线通过数据线与所述第三像素列电连接。
5.根据权利要求4所述的阵列基板,其特征在于,所述第一子像素为红色子像素,所述第二子像素为绿色子像素,所述第三子像素为蓝色子像素。
6.根据权利要求4所述的阵列基板,其特征在于,所述第一引线和所述第三引线在所述衬底基板上的正投影无交叠。
7.根据权利要求6所述的阵列基板,其特征在于,所述第一引线和所述第三引线在所述衬底基板上的正投影之间的距离为0.7μm~0.9μm。
8.根据权利要求1所述的阵列基板,其特征在于,所述多条数据线引线与所述显示区的部分金属层位于同一层。
9.根据权利要求8所述的阵列基板,其特征在于,所述部分金属层包括栅极层、源极层、触控走线层和电源走线层。
10.一种显示面板,其特征在于,包括如权利要求1-9任一所述的阵列基板。
11.一种显示装置,其特征在于,包括如权利要求10所述的显示面板。
CN201811645184.1A 2018-12-30 2018-12-30 一种阵列基板、显示面板及显示装置 Active CN109616481B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811645184.1A CN109616481B (zh) 2018-12-30 2018-12-30 一种阵列基板、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811645184.1A CN109616481B (zh) 2018-12-30 2018-12-30 一种阵列基板、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN109616481A true CN109616481A (zh) 2019-04-12
CN109616481B CN109616481B (zh) 2021-03-02

Family

ID=66015949

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811645184.1A Active CN109616481B (zh) 2018-12-30 2018-12-30 一种阵列基板、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN109616481B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111047969A (zh) * 2019-11-19 2020-04-21 厦门天马微电子有限公司 显示面板及显示装置
CN111402737A (zh) * 2020-03-26 2020-07-10 昆山国显光电有限公司 一种显示面板
CN111798755A (zh) * 2020-07-07 2020-10-20 Tcl华星光电技术有限公司 显示面板
CN111913318A (zh) * 2020-08-27 2020-11-10 上海中航光电子有限公司 一种显示面板和显示装置
US11335230B2 (en) 2020-07-07 2022-05-17 Tcl China Star Optoelectronics Technology Co., Ltd. Display panel
WO2024179221A1 (zh) * 2023-02-28 2024-09-06 京东方科技集团股份有限公司 显示面板及其制备方法、显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103296033A (zh) * 2013-05-28 2013-09-11 京东方科技集团股份有限公司 一种阵列基板及其制作方法
CN105094497A (zh) * 2015-09-30 2015-11-25 京东方科技集团股份有限公司 一种触控电极结构、触摸屏及显示装置
CN105427748A (zh) * 2016-01-04 2016-03-23 京东方科技集团股份有限公司 一种阵列基板、显示面板、显示装置及显示方法
CN205645811U (zh) * 2016-05-31 2016-10-12 京东方科技集团股份有限公司 一种阵列基板及显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103296033A (zh) * 2013-05-28 2013-09-11 京东方科技集团股份有限公司 一种阵列基板及其制作方法
CN105094497A (zh) * 2015-09-30 2015-11-25 京东方科技集团股份有限公司 一种触控电极结构、触摸屏及显示装置
CN105427748A (zh) * 2016-01-04 2016-03-23 京东方科技集团股份有限公司 一种阵列基板、显示面板、显示装置及显示方法
CN205645811U (zh) * 2016-05-31 2016-10-12 京东方科技集团股份有限公司 一种阵列基板及显示装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111047969A (zh) * 2019-11-19 2020-04-21 厦门天马微电子有限公司 显示面板及显示装置
CN111047969B (zh) * 2019-11-19 2021-10-08 厦门天马微电子有限公司 显示面板及显示装置
CN111402737A (zh) * 2020-03-26 2020-07-10 昆山国显光电有限公司 一种显示面板
CN111798755A (zh) * 2020-07-07 2020-10-20 Tcl华星光电技术有限公司 显示面板
US11335230B2 (en) 2020-07-07 2022-05-17 Tcl China Star Optoelectronics Technology Co., Ltd. Display panel
CN111913318A (zh) * 2020-08-27 2020-11-10 上海中航光电子有限公司 一种显示面板和显示装置
CN111913318B (zh) * 2020-08-27 2023-08-15 上海中航光电子有限公司 一种显示面板和显示装置
WO2024179221A1 (zh) * 2023-02-28 2024-09-06 京东方科技集团股份有限公司 显示面板及其制备方法、显示装置

Also Published As

Publication number Publication date
CN109616481B (zh) 2021-03-02

Similar Documents

Publication Publication Date Title
CN109616481A (zh) 一种阵列基板、显示面板及显示装置
CN206134140U (zh) 显示面板和显示装置
CN103383512B (zh) 液晶显示装置及其制造方法
CN104698711B (zh) 一种阵列基板、显示面板及电子设备
CN105609037B (zh) 一种阵列基板、触控显示面板及触控显示装置
CN108807426A (zh) 一种阵列基板以及显示面板
CN103809316B (zh) 集成有触摸屏的显示设备
CN109887458A (zh) 显示面板和显示装置
CN104965622B (zh) 阵列基板以及显示面板
CN107065336A (zh) 一种阵列基板、显示面板及显示装置
CN109272873B (zh) 显示面板及显示装置
CN110310576A (zh) 一种显示面板和显示装置
CN104881170A (zh) 一种阵列基板、显示面板、显示装置及制作方法
US11139318B2 (en) Array substrate, display panel and display device
CN109491121A (zh) 显示面板和显示装置
CN107608560A (zh) 一种触控显示面板及显示装置
CN108564886A (zh) 显示面板和显示装置
CN109686757B (zh) 柔性基板及采用该柔性基板的显示面板
CN108830234A (zh) 一种显示面板及显示装置
CN109491120A (zh) 显示面板和显示装置
CN109493788A (zh) 显示面板及显示装置
CN108563362A (zh) 触控显示面板
CN107807756A (zh) 阵列基板、触控显示面板和触控显示装置
CN104298409B (zh) 触摸屏和显示装置
CN109584776A (zh) 显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20211101

Address after: No.8, liufangyuan Henglu, Donghu New Technology Development Zone, Wuhan City, Hubei Province

Patentee after: WUHAN TIANMA MICROELECTRONICS Co.,Ltd.

Patentee after: Wuhan Tianma Microelectronics Co.,Ltd. Shanghai Branch

Address before: Room 509, building 1, No. 6111, Longdong Avenue, Pudong New Area, Shanghai, 200120

Patentee before: SHANGHAI TIANMA AM-OLED Co.,Ltd.

TR01 Transfer of patent right