CN109547157B - 一种支持时间触发以太网的万兆网络控制器及控制方法 - Google Patents

一种支持时间触发以太网的万兆网络控制器及控制方法 Download PDF

Info

Publication number
CN109547157B
CN109547157B CN201811319944.XA CN201811319944A CN109547157B CN 109547157 B CN109547157 B CN 109547157B CN 201811319944 A CN201811319944 A CN 201811319944A CN 109547157 B CN109547157 B CN 109547157B
Authority
CN
China
Prior art keywords
module
frame
data
sending
control module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811319944.XA
Other languages
English (en)
Other versions
CN109547157A (zh
Inventor
刘扬
唐金锋
徐丹妮
哈云雪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Microelectronics Technology Institute
Original Assignee
Xian Microelectronics Technology Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian Microelectronics Technology Institute filed Critical Xian Microelectronics Technology Institute
Priority to CN201811319944.XA priority Critical patent/CN109547157B/zh
Publication of CN109547157A publication Critical patent/CN109547157A/zh
Application granted granted Critical
Publication of CN109547157B publication Critical patent/CN109547157B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0006Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format
    • H04L1/0007Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format by modifying the frame length
    • H04L1/0008Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format by modifying the frame length by supplementing frame payload, e.g. with padding bits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0083Formatting with frames or packets; Protocol or part of protocol for error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L2212/00Encapsulation of packets

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Computer And Data Communications (AREA)
  • Communication Control (AREA)

Abstract

本发明公开了一种支持时间触发以太网的万兆网络控制器及控制方法,控制器包括与自环控制模块连接的发送通道和接收通道,自环控制模块用于将发送通道的数据流传输到接收通道,发送通道用于将PCF帧、TT帧以及ET帧按照协议要求的标准帧格式对数据组帧并发送;接收通道用于将从物理层接收到的数据帧与时钟同步后,进行帧解析,再根据帧解析的结果,将数据帧分类存入缓存供给接收接口;支持全双工数据通信;支持最大数据包是1518字节;支持CRC32校验及错误管理;支持XGMII接口的内部自环;支持流量控制功能;支持标准MDIO PHY管理接口功能。

Description

一种支持时间触发以太网的万兆网络控制器及控制方法
技术领域
本发明属于航空电子系统和武器装备系统主干网络总线通信技术领域,具体涉及一种基于时间触发架构的万兆速率以太网数据链路层控制方法。
背景技术
随着航空航天电子信息系统的快速发展和武器装备信息化程度的不断提高,现有时间触发以太网(Time-Triggered Ethernet,TTE)系统千兆的传输带宽已无法适用于装备主干网海量数据实时传输。
一种基于FPGA的千兆TTE端系统控制器(中国专利CN106773928)采用符合IEEE802.3协议规范的标准千兆以太网MAC控制器与PHY电路,其FPGA电路设计中未包含对MAC层的具体设计,MAC层与PHY层不支持万兆速率传输,不适合在大型高带宽网络中作为主干网使用。
由现有TTE相关专利以及TTE相关文献中可见,现有的TTE系统都是基于标准千兆以太网实现,不支持万兆数据传输,并且未涉及MAC控制器的具体设计,MAC层中对协议控制帧(PCF)数据的处理过程对设计者是透明的,其处理过程中产生的延时,无法动态记录,在一定程度上影响时钟同步精度。
发明内容
为了解决上述问题,本发明提供了一种支持时间触发以太网的万兆网络控制器及控制方法,能够达到时间触发以太网高速、高效、高准确性的应用需求。
为达到上述目的,本发明所述一种支持时间触发以太网的万兆网络控制器与自环控制模块连接的发送通道和接收通道,自环控制模块用于将发送通道的数据流传输到接收通道,发送通道用于将PCF帧、TT帧以及ET帧按照协议要求的标准帧格式对数据组帧并发送;接收通道用于将从物理层接收到的数据帧与时钟同步后,进行帧解析,再根据帧解析的结果,将数据帧分类存入缓存供给接收接口;
其中:
发送通道包括依次连接的发送接口模块、帧发送缓存模块、发送调度模块、发送引擎模块和发送RS控制模块,发送RS控制模块和自环控制模块连接,帧发送缓存模块还与PCF透明时钟更新模块一端连接,PCF透明时钟更新模块另一端与发送引擎模块连接,发送引擎模块与DIC算法控制模块连接,发送RS控制模块和DIC算法控制模块双向连接;
接收通道包括依次连接的接收RS控制模块、接收引擎模块、帧接收缓存模块、接收调度模块和接收接口模块。
进一步的,发送引擎模块用于按照标准以太网协议完成数据的校验并更新帧的CRC校验域;发送引擎模块包括帧发送控制模块,帧发送控制模块的输出端同时与CRC32码生成模块和第一同步模块的输入端连接,CRC32码生成模块以及第一同步模块的输出端与帧封装模块,帧发送控制模块的输入端连接有流量控制模块,流量控制模块的输入端与帧接收缓存模块连接,输出端与帧发送控制模块连接。
进一步的,流量控制模块用于使用PAUSE帧对全双工网络流量进行控制,包括发送流控和接收流控两个部分,当消息阻塞时控制帧发送控制模块发送PAUSE帧,正常时发送数数据帧。
进一步的,还包括管理模块,管理模块用于实现MAC控制器内部控制状态寄存器资源设置和访问、对物理层寄存器的操作以及通过手动操作控制帧发送控制模块。
进一步的,接收引擎模块用于按照标准以太网协议完成帧的接收过程;接收引擎模块包括CRC32校验模块、第二同步模块、地址过滤模块和帧解析模块,帧解析模块和地址过滤模块双向连接,帧解析模块的输出端与CRC32校验模块和第二同步模块的输入端连接。
一种支持时间触发以太网的万兆网络控制器及控制方法,其特征在于,包括:
数据发送:控制器接收上层用户需要发送的数据;帧发送缓存模块根据发送接口模块中的数据类型信息将发送接口模块中的数据存入对应的缓冲区中,当PCF缓冲区中存入数据时,则令PCF透明时钟更新模块开始工作;发送调度模块根据帧发送缓存模块中各个类型缓冲区中的数据对应的控制信息完成发送数据调度;帧发送控制模块根据流量控制模块输出的使能信号判断当前发送数据帧或PAUSE帧;CRC32码生成模块计算帧有效数据的CRC32校验码;第一同步模块等待CRC32码生成模块计算完成后将数据传递至帧封装模块;帧封装模块添加帧头和帧尾完成帧的封装,DIC算法控制模块计算出帧尾需添加的空闲字符个数;发送RS控制模块完成帧间隔控制和帧对齐,使数据满足XGMII发送接口要求,并发送至XGMII接口,同时响应链路错误序列;自环控制模块根据寄存器控制信号将发送RS控制模块发送的数据发送至层或;
数据接收:自环控制模块根据寄存器控制信号选择接收由或发送RS控制模块处理的数据;接收RS控制模块将接收的数据按照协议要求对齐;帧解析模块提取出帧有效部分;地址过滤模块完成MAC地址过滤;正确匹配地址的数据由CRC32校验模块进行CRC32校验计算;由第二同步模块控制数据等待CRC32校验模块校验结果;检验合格的数据根据类型域信息存入帧接收缓存模块中对应类型的缓冲区中;接收调度模块根据帧接收缓存模块各类型中存放的数据以及控制信息进行接收调度,将满足条件的数据帧送至接收接口模块。
进一步的,DIC算法控制模块采用基于DIC算法的空闲字符插入方法进行计算,具体包括以下步骤:
首先,根据输入信号得出帧尾最后一个有效数据所在通道数n以及DIC变量当前值;然后计算出当前帧结束后需要添加的空闲字符个数M,并生成控制信号,空闲字符个数M的计算公式如下:
当n=7时,M=(7-n)+12;
当n≠7时,
若DIC变量当前值≤0,则:M=(7-n)+4,(n=0,1,2),M=(7-n)+8,(n=3,4,5,6);
DIC变量当前值>0,则:M=(7-n)+8(n=0,1,2,3),M=(7-n)+12(n=4,5,6)。
进一步的,当处理数据为PCF帧时,帧封装模块还需根据PCF透明时钟更新模块中的透明时钟信息完成透明时钟域的更新。
进一步的,帧发送控制模块在发送数据帧时检查帧有效数据长度是否满足协议要求,对不满足的进行空闲字符填充。
与现有技术相比,本发明至少具有以下有益的技术效果:
现有时间触发以太网时钟工作频率为125MHz,8bits数据位宽,传输速率为1Gbps。本设计中各个功能模块均采用64bits位宽并行数据处理,支持8数据通道64bits数据位宽的XGMII接口,工作时钟频率为156.25MHz,可将时间触发以太网的传输速率提升至10Gbps
采用基于DIC算法的空闲字符插入方法来控制帧间隔,相比于直接插入空闲字符的方法可将平均帧间隔减少22.58%。
MAC控制器支持PCF的帧封装、PCF的透明时钟的更新及多优先级数据调度,可使得基于本发明设计的TTE端系统或交换机能够进一步保证网络时钟同步精度和数据发送的时间确定性。
附图说明
图1为控制器结构框图;
附图中:1-发送接口模块、2-帧发送缓存模块、3-发送调度模块、4-PCF透明时钟更新模块、5-帧发送控制模块、6-CRC32码生成模块、7-同步模块、8-帧封装模块、9-发送RS控制模块、10-自环控制模块、11-流量控制模块、12-DIC算法控制模块、13-接收接口模块、14-接收调度模块、15-帧接收缓存模块、16-CRC32校验模块、17-同步模块、18-帧解析模块、19-地址过滤模块、20-接收RS控制模块、21-管理模块、22-ati用户发送接口、23-XGMII发送接口、24-流控接口、25-ari用户接收接口、26-XGMII接收接口、27-mci管理控制接口、28-MDIO接口、30-发送引擎模块、31-接收引擎模块。
具体实施方式
下面结合附图和具体实施方式对本发明进行详细说明。
本发明的技术解决方案是一种支持时间触发以太网的万兆网络控制方法,用于设计一款万兆时间触发以太网MAC控制器,便于构建万兆时间触发以太网端系统或交换机设备。
本发明符合IEEE802.3-2012标准协议规范;支持8数据通道的64bits数据位宽的XGMII接口;接口工作时钟频率为156.25MHz;支持全双工数据通信;支持最大数据包是1518字节;支持基于DIC算法插入空闲字符控制帧间隔的方法;支持PCF的帧封装及PCF的透明时钟更新;支持多优先级数据发送调度;支持CRC32校验及错误管理;支持XGMII接口的内部自环;支持流量控制功能;支持标准MDIO PHY管理接口功能。
参照图1,一种支持时间触发以太网的万兆网络控制器主要由21个模块组成,具体包括:发送接口模块1、帧发送缓存模块2、发送调度模块3、帧发送控制模块5、PCF透明时钟更新模块4、CRC32码生成模块6、第一同步模块7、DIC算法控制模块12、帧封装模块8、发送RS控制模块9、自环控制模块10、接收接口模块13、接收调度模块14、帧接收缓存模块15、CRC32校验模块16、第二同步模块17、地址过滤模块19、帧解析模块18、接收RS控制模块20、流量控制模块11和管理模块21。
其中,发送接口模块1、帧发送缓存模块2、发送调度模块3、帧发送控制模块5、PCF透明时钟更新模块4、CRC32码生成模块6、第一同步模块7、DIC算法控制模块12、帧封装模块8以及发送RS控制模块9构成控制器的发送通道,其主要作用为按照要求将PCF帧、TT帧以及ET帧按照协议要求的标准帧格式对数据进行组帧并发送。
发送接口模块1用于接收上层用户数据,提取出帧内容。帧发送缓存模块2用于分别缓存待发送的PCF帧、TT帧以及ET帧。发送调度模块3用于按照规定好的数据优先级,TT,PCF,ET由高到低,对帧数据调度管理。帧发送控制模块5用于根据流量控制模块11和管理模块21的控制,确定发送PASUE帧还是数据帧,发送数据帧时对帧长不满足的帧进行PAD字符填充。CRC32码生成模块6用于计算待发送数据的CRC32校验码。第一同步模块7用于接收帧发送控制模块5发送的数据并等待CRC32校验码的计算,当CRC32校验码计算完成后,将接收到的数据发送至帧封装模块8。帧封装模块8用于按照帧格式要求添加帧头和帧尾完成帧的封装。DIC算法控制模块12用于根据帧封装模块8和发送RS控制模块9输入的数据结束状态信号计算出当前应在帧尾添加的IDLE字符个数。PCF透明时钟更新模块4用于记录PCF在MAC中处理过程所用的时间,并将该值累加到PCF帧的透明时钟域。发送RS控制模块9用于完成帧开始位对齐并发送至XGMII接口,同时响应链路错误序列。
接收接口模块13、接收调度模块14、帧接收缓存模块15、CRC32校验模块16、第二同步模块17、地址过滤模块19、帧解析模块18和接收RS控制模块20构成控制器的接收通道,其主要作用是将从物理层接收到的数据帧与时钟进行同步后,进行帧解析,再根据帧解析的结果,将数据帧分类存入缓存供给接收接口。
接收接口模块13用于将帧数据和状态信息提交给用户逻辑。接收调度模块14用于在接收缓存的三个缓存区中同时有数时,按照优先级从中读出数据,其中PCF帧数据直接提交至上层。帧接收缓存模块15用于分类缓存PCF帧、TT帧和ET帧数据。CRC32校验模块16用于计算接收帧数据的CRC32校验码。第二同步模块17用于配合CRC32校验模块等待接收数据的校验结果。地址过滤模块19用于完成目标MAC地址的检测并过滤,MAC地址分为单播地址、多播地址和广播地址。帧解析模块18和接收RS控制模块20用于接收10发送的XGMII数据,帧解析模块18用于解析自环控制模块10发送的XGMII数据;接收RS控制模块20先对其用于接收10发送的XGMII数据,并完成帧对齐以及检测链路故障状态。
流量控制模块11用于使用PAUSE帧对全双工网络流量实现控制,包括发送流控和接收流控两个部分。自动检测,当消息阻塞时发送PAUSE帧,正常的话发送数数据帧
自环控制模块10用于将发送通道的数据流通过异步FIFO传输到接收通道,自环控制模块10内部包括异步FIFO和FIFO的读写控制模块,可实现数据帧收发的内部自环。
管理模块21用于实现MAC控制器内部控制状态寄存器资源设置和访问、对物理层寄存器的操作以及通过手动操作控制帧发送控制模块5。
控制器的工作过程如下:
控制器通过ati用户发送接口22接收上层用户需要发送的数据;帧发送缓存模块2中包含PCF、TT、ET三个类型的发送缓冲区,根据发送接口模块1中的数据类型信息将发送接口模块1中的数据存入对应的缓冲区中,当PCF缓冲区中存入数据,则令PCF透明时钟更新模块4开始工作;发送调度模块3根据帧发送缓存模块2中各个类型缓冲区中的数据对应的控制信息完成发送数据调度;发送引擎模块30按照标准以太网协议完成数据的校验并更新帧的CRC校验域;发送引擎模块30包括帧发送控制模块5、CRC32码生成模块6、第一同步模块7和帧封装模块8,其中帧发送控制模块5根据流量控制模块11输出的使能信号判断当前发送数据帧或PAUSE帧,在发送数据帧时检查帧有效数据长度是否满足协议要求对不满足的进行空闲字符填充;CRC32码生成模块6计算帧有效数据的CRC32校验码;第一同步模块7将数据等待6计算完成;特别当处理数据为PCF帧时,帧封装模块8还需根据PCF透明时钟更新模块4中的透明时钟信息完成透明时钟域的更新;帧封装模块8按照帧格式要求添加帧头和帧尾完成帧的封装,DIC算法控制模块12根据封装模块8以及发送RS控制模块9中的DIC算法相关的控制信号计算出帧尾需添加的空闲字符个数;发送RS控制模块9完成帧间隔控制和帧对齐,使数据满足XGMII发送接口要求,并发送至XGMII接口,同时响应链路错误序列;自环控制模块10根据寄存器控制信号将发送RS控制模块9发送的数据通过XGMII发送接口23发送至PHY层或发送至20。
控制器通过XGMII接收接口26接收PHY层发送来的数据,自环控制模块10根据寄存器控制信号选择接收由PHY层发送的数据26或发送RS控制模块9处理的数据;接收RS控制模块20将接收的数据按照协议要求严格对齐;接收引擎模块31按照标准以太网协议完成帧的接收过程;接收引擎模块31包括CRC32校验模块16、第二同步模块17、地址过滤模块19和帧解析模块18,帧解析模块18提取出帧有效部分;地址过滤模块19完成MAC地址过滤;正确匹配地址的数据由CRC32校验模块16进行CRC32校验计算;由第二同步模块17控制数据等待CRC32校验模块16校验结果;检验合格的数据根据类型域信息存入帧接收缓存模块15中对应类型的缓冲区中;接收调度模块14根据帧接收缓存模块15各类型中存放的数据以及控制信息进行接收调度,将满足条件的数据帧送至接收接口模块13;控制器通过ari用户接收接口25将数据递交给上层用户。
其中,DIC算法规则如下:
用DIC变量记录相比于标准12字节空闲字符,当前已经累计添加或减少的空闲字符个数,若累计增加一字节,则空闲字符变量值-1,反之加1;规定最多增加3个或减少3个,对应DIC变量值为-3到3。即此时插入空闲字符个数范围是9-15个。
具体计算过程如下:
首先,根据输入信号得出:1.帧尾最后一个有效数据所在通道数n,2.DIC变量当前值。然后,计算出当前帧结束后需要添加的空闲字符个数M,并生成控制信号,计算空闲字符个数M时的具体公式如下:
当n=7时,M=(7-n)+12;
当n≠7时,首先判断DIC变量当前值与0的关系,
若DIC变量当前值≤0,则:M=(7-n)+4,(n=0,1,2),M=(7-n)+8,(n=3,4,5,6);
DIC变量当前值>0,则:M=(7-n)+8(n=0,1,2,3),M=(7-n)+12(n=4,5,6)。
流量控制模块11根据帧接收缓存模块15的状态,判断是否需要发送PAUSE帧,需要发送则产生使能信号控制帧发送控制模块5实现PAUSE帧的发送,流量控制模块11也可通过流控接口24用上层用户控制。
管理模块21通过mci管理控制接口27实现上层用于与控制寄存器的访问,通过MDIO接口28实现对物理层层寄存器的访问。
根据上述方案,用Verilog HDL语言对控制器的逻辑设计进行描述,并完成逻辑综合与布局布线;同时将控制器设计映射到可编程逻辑器件中实现,并对控制器的功能进行测试。测试结果表明本发明具有很好的可实施性,且性能满足预期。本发明支持全双工数据通信;支持最大数据包是1518字节;支持CRC32校验及错误管理;支持XGMII接口的内部自环;支持流量控制功能;支持标准MDIO PHY管理接口功能。

Claims (8)

1.一种支持时间触发以太网的万兆网络控制器,其特征在于,包括与自环控制模块(10)连接的发送通道和接收通道,自环控制模块(10)用于将发送通道的数据流传输到接收通道,发送通道用于将PCF帧、TT帧以及ET帧按照协议要求的标准帧格式对数据组帧并发送;接收通道用于将从物理层接收到的数据帧与时钟同步后,进行帧解析,再根据帧解析的结果,将数据帧分类存入缓存供给接收接口;
其中:
发送通道包括依次连接的发送接口模块(1)、帧发送缓存模块(2)、发送调度模块(3)、发送引擎模块(30)和发送RS控制模块(9),发送RS控制模块(9)和自环控制模块(10)连接,帧发送缓存模块(2)还与PCF透明时钟更新模块(4)一端连接,PCF透明时钟更新模块(4)另一端与发送引擎模块(30)连接,发送引擎模块(30)与DIC算法控制模块(12)连接,发送RS控制模块(9)和DIC算法控制模块(12)双向连接;PCF透明时钟更新模块(4)用于记录PCF在MAC中处理过程所用的时间,并将所述时间累加到PCF帧的透明时钟域;
接收通道包括依次连接的接收RS控制模块(20)、接收引擎模块(31)、帧接收缓存模块(15)、接收调度模块(14)和接收接口模块(13)。
2.根据权利要求1所述的一种支持时间触发以太网的万兆网络控制器,其特征在于,发送引擎模块(30)用于按照标准以太网协议完成数据的校验并更新帧的CRC校验域;发送引擎模块(30)包括帧发送控制模块(5),帧发送控制模块(5)的输出端同时与CRC32码生成模块(6)和第一同步模块(7)的输入端连接,CRC32码生成模块(6)以及第一同步模块(7)的输出端与帧封装模块(8),帧发送控制模块(5)的输入端连接有流量控制模块(11),流量控制模块(11)的输入端与帧接收缓存模块(15)连接,输出端与帧发送控制模块(5)连接。
3.根据权利要求2所述的一种支持时间触发以太网的万兆网络控制器,其特征在于,流量控制模块(11)用于使用PAUSE帧对全双工网络流量进行控制,包括发送流控和接收流控两个部分,当消息阻塞时控制帧发送控制模块(5)发送PAUSE帧,正常时发送数数据帧。
4.根据权利要求2所述的一种支持时间触发以太网的万兆网络控制器,其特征在于,还包括管理模块(21),管理模块(21)用于实现MAC控制器内部控制状态寄存器资源设置和访问、对物理层寄存器的操作以及通过手动操作控制帧发送控制模块(5)。
5.根据权利要求1所述的一种支持时间触发以太网的万兆网络控制器,其特征在于,接收引擎模块(31)用于按照标准以太网协议完成帧的接收过程;接收引擎模块(31)包括CRC32校验模块(16)、第二同步模块(17)、地址过滤模块(19)和帧解析模块(18),帧解析模块(18)和地址过滤模块(19)双向连接,帧解析模块(18)的输出端与CRC32校验模块(16)和第二同步模块(17)的输入端连接。
6.一种基于权利要求2所述的支持时间触发以太网的万兆网络控制器的控制方法,其特征在于,包括:
数据发送:控制器接收上层用户需要发送的数据;帧发送缓存模块(2)根据发送接口模块(1)中的数据类型信息将发送接口模块(1)中的数据存入对应的缓冲区中,当PCF缓冲区中存入数据时,则令PCF透明时钟更新模块(4)开始工作;发送调度模块(3)根据帧发送缓存模块(2)中各个类型缓冲区中的数据对应的控制信息完成发送数据调度;帧发送控制模块(5)根据流量控制模块(11)输出的使能信号判断当前发送数据帧或PAUSE帧;CRC32码生成模块(6)计算帧有效数据的CRC32校验码;第一同步模块(7)等待CRC32码生成模块(6)计算完成后将数据传递至帧封装模块(8);帧封装模块(8)添加帧头和帧尾完成帧的封装,DIC算法控制模块(12)计算出帧尾需添加的空闲字符个数;发送RS控制模块(9)完成帧间隔控制和帧对齐,使数据满足XGMII发送接口要求,并发送至XGMII接口,同时响应链路错误序列;自环控制模块(10)根据寄存器控制信号将发送RS控制模块(9)发送的数据发送至接收RS控制模块(20);
数据接收:自环控制模块(10)根据寄存器控制信号选择接收由XGMII接收接口(26)或发送RS控制模块(9)处理的数据;接收RS控制模块(20)将接收的数据按照协议要求对齐;帧解析模块(18)提取出帧有效部分;地址过滤模块(19)完成MAC地址过滤;正确匹配地址的数据由CRC32校验模块(16)进行CRC32校验计算;由第二同步模块(17)控制数据等待CRC32校验模块(16)校验结果;检验合格的数据根据类型域信息存入帧接收缓存模块(15)中对应类型的缓冲区中;接收调度模块(14)根据帧接收缓存模块(15)各类型中存放的数据以及控制信息进行接收调度,将满足条件的数据帧送至接收接口模块(13);
DIC算法控制模块(12)采用基于DIC算法的空闲字符插入方法进行计算,具体包括以下步骤:
首先,根据输入信号得出帧尾最后一个有效数据所在通道数n以及DIC变量当前值;然后计算出当前帧结束后需要添加的空闲字符个数M,并生成控制信号,空闲字符个数M的计算公式如下:
当n=7时,M=(7-n)+12;
当n≠7时,
若DIC变量当前值≤0,则:M=(7-n)+4, (n=0,1,2),M=(7-n)+8 ,(n=3,4,5,6);
DIC变量当前值>0,则:M=(7-n)+8(n=0,1,2,3),M=(7-n)+12 (n=4,5,6)。
7.根据权利要求6所述的一种支持时间触发以太网的万兆网络控制器的控制方法,其特征在于,当处理数据为PCF帧时,帧封装模块(8)还需根据PCF透明时钟更新模块(4)中的透明时钟信息完成透明时钟域的更新。
8.根据权利要求6所述的一种支持时间触发以太网的万兆网络控制器的控制方法,其特征在于,帧发送控制模块(5)在发送数据帧时检查帧有效数据长度是否满足协议要求,对不满足的进行空闲字符填充。
CN201811319944.XA 2018-11-07 2018-11-07 一种支持时间触发以太网的万兆网络控制器及控制方法 Active CN109547157B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811319944.XA CN109547157B (zh) 2018-11-07 2018-11-07 一种支持时间触发以太网的万兆网络控制器及控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811319944.XA CN109547157B (zh) 2018-11-07 2018-11-07 一种支持时间触发以太网的万兆网络控制器及控制方法

Publications (2)

Publication Number Publication Date
CN109547157A CN109547157A (zh) 2019-03-29
CN109547157B true CN109547157B (zh) 2021-07-27

Family

ID=65845030

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811319944.XA Active CN109547157B (zh) 2018-11-07 2018-11-07 一种支持时间触发以太网的万兆网络控制器及控制方法

Country Status (1)

Country Link
CN (1) CN109547157B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112600804B (zh) * 2020-12-04 2022-08-19 陕西电器研究所 一种时间触发以太网中压缩算法的实现方法
CN113067799B (zh) * 2021-02-25 2022-01-11 北京航空航天大学 一种兼容以太网通信的ttp/c通信节点实现方法
CN114978418B (zh) * 2022-04-07 2023-09-26 北京计算机技术及应用研究所 一种高可靠以太网网络传输方法和系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105406998A (zh) * 2015-11-06 2016-03-16 天津津航计算技术研究所 基于fpga的双冗余千兆以太网介质访问控制器ip核
CN105991384A (zh) * 2016-06-23 2016-10-05 天津大学 兼容时间触发以太网与1553b的航天以太网通信方法
CN107147467A (zh) * 2017-07-24 2017-09-08 上海应用技术大学 一种tte终端系统内部时间同步系统及方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AT506623A1 (de) * 2008-04-03 2009-10-15 Fts Computertechnik Gmbh Verfahren zur sicheren dynamischen bandbreitenallokation in tt-ethernet
US8565269B2 (en) * 2008-04-15 2013-10-22 Broadcom Corporation Method and system for MAC and PHY synchronization for energy efficient networking

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105406998A (zh) * 2015-11-06 2016-03-16 天津津航计算技术研究所 基于fpga的双冗余千兆以太网介质访问控制器ip核
CN105991384A (zh) * 2016-06-23 2016-10-05 天津大学 兼容时间触发以太网与1553b的航天以太网通信方法
CN107147467A (zh) * 2017-07-24 2017-09-08 上海应用技术大学 一种tte终端系统内部时间同步系统及方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
10G以太网MAC控制器的设计与验证;杨莹;《中国优秀硕士学位论文全文数据库信息科技辑》;20161231;第2章至第3章 *
万兆以太网MAC层控制器设计与实现;曹政等;《小型微型计算机系统》;20070630;第1节至第5节 *

Also Published As

Publication number Publication date
CN109547157A (zh) 2019-03-29

Similar Documents

Publication Publication Date Title
CN106850466B (zh) 一种时间触发网络中数据包的转发方法及装置
JP3412825B2 (ja) データネットワーク上でデータパケットをスイッチングする方法および装置
CN109547157B (zh) 一种支持时间触发以太网的万兆网络控制器及控制方法
KR100454681B1 (ko) 프레임 다중화를 이용한 이더넷 스위칭 장치 및 방법
WO2022100411A1 (zh) 一种tsn网络转发时间特性的测量方法及终端
KR100429911B1 (ko) 가변길이 패킷 다중화 및 역다중화 장치와 방법
JPH11187051A (ja) 媒体アクセスコントローラからのパケットデータを伝送するための方法および装置
CN101707544B (zh) E1信道多向网桥透传方法
US20130100812A1 (en) Packet priority in a network processor
CN102624633B (zh) 一种基于时间触发的SpaceWire网络通信方法
WO2019128287A1 (zh) 基于FlexE业务的信元交换方法及系统
CN114944910A (zh) 时钟同步的方法和装置
CN109408424A (zh) 一种基于PCIe接口的SpaceFibre总线数据采集方法
CN109752999A (zh) 一种基于fpga的arinc429总线通信方法
CN109710550B (zh) 一种基于双缓存的帧长度不固定rs422数据通信系统
CN108429707B (zh) 一种适应不同传输速率的时间触发业务转发器及方法
CN107332794A (zh) 一种面向时间触发通信的动态锁定时槽方法
CN113114590B (zh) Tte交换机中as6802同步帧透明传输系统及方法
CN108614792B (zh) 1394事务层数据包存储管理方法及电路
CN100591067C (zh) 一种用逻辑实现sdh和以太网速率适配的方法
CN111147175B (zh) 时间触发以太网数据帧捕获、存储装置及方法
CN109302430B (zh) 一种低延时arinc818总线收发方法
CN102790663B (zh) 一种应用于vlbi硬件相关处理机的全硬件网络接口
CN108650160B (zh) 一种基于链式端口的总线桥接器及其工作方法
US9906468B2 (en) Packet traffic control in a network processor

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant