CN109428552B - 包络跟踪偏置电路 - Google Patents
包络跟踪偏置电路 Download PDFInfo
- Publication number
- CN109428552B CN109428552B CN201810966279.7A CN201810966279A CN109428552B CN 109428552 B CN109428552 B CN 109428552B CN 201810966279 A CN201810966279 A CN 201810966279A CN 109428552 B CN109428552 B CN 109428552B
- Authority
- CN
- China
- Prior art keywords
- signal
- envelope
- circuit
- amplifier
- resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
- H03F1/0205—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
- H03F1/0211—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
- H03F1/0216—Continuous control
- H03F1/0222—Continuous control by using a signal derived from the input signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
- H03F1/0205—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
- H03F1/0205—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
- H03F1/0261—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the polarisation voltage or current, e.g. gliding Class A
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
- H03F1/301—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in MOSFET amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/005—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements using switched capacitors, e.g. dynamic amplifiers; using switched capacitors as resistors in differential amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
- H03F3/193—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only with field-effect devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
- H03F3/195—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/24—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
- H03F3/245—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45273—Mirror types
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45928—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
- H03F3/45968—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45928—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
- H03F3/45968—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction
- H03F3/45973—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction by using a feedback circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/68—Combinations of amplifiers, e.g. multi-channel amplifiers for stereophonics
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/102—A non-specified detector of a signal envelope being used in an amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/18—Indexing scheme relating to amplifiers the bias of the gate of a FET being controlled by a control signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45151—At least one resistor being added at the input of a dif amp
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45178—Indexing scheme relating to differential amplifiers the differential amplifier contains one or more extra resistors in the active load circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45512—Indexing scheme relating to differential amplifiers the FBC comprising one or more capacitors, not being switched capacitors, and being coupled between the LC and the IC
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45526—Indexing scheme relating to differential amplifiers the FBC comprising a resistor-capacitor combination and being coupled between the LC and the IC
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45528—Indexing scheme relating to differential amplifiers the FBC comprising one or more passive resistors and being coupled between the LC and the IC
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Amplifiers (AREA)
Abstract
本公开提供一种包络跟踪(ET)偏置电路,所述包络跟踪(ET)偏置电路包括包络检测电路、包络放大器电路和包络输出电路。所述包络检测电路被配置为:检测输入信号的包络,并且基于检测到的所述输入信号的所述包络而输出包络信号。所述包络放大器电路被配置为:响应于第一控制信号不同地放大所述包络信号并且抵消所述包络信号的直流(DC)偏移以输出所述DC偏移被抵消的放大信号。所述包络输出电路被配置为:通过响应于第二控制信号选择所述放大信号的负信号和所述放大信号的正信号中的任意一者而产生ET偏置电流。
Description
本申请要求于2017年8月24日提交到韩国知识产权局的第10-2017-0107437号韩国专利申请的优先权的权益,所述韩国专利申请的全部公开内容出于所有目的通过引用包含于此。
技术领域
以下描述涉及一种包络跟踪偏置电路。
背景技术
通常,功率放大器(PA)用于放大将由天线发射的在无线电通信频带中的射频(RF)信号。诸如智能电话的便携式装置的PA通常使用比便携式装置中的其他组件大的电流量并且应满足高的线性要求。
存在改善PA特性的各种方法。在这样的方法中,作为用于改善PA的幅度调制(AM)/AM,AM/相位调制(PM)等的特性的方法,存在用于将施加到PA的RF信号的包络信号提供到偏置电路的方法。
可按照由PA集成电路(IC)的电路结构确定的拉出(sourcing)电压或者灌入(sinking)电压的形式提供PA核心单元中的偏置电压,提供到包络跟踪(ET)核心单元的ET偏置电压的大小还可根据PA的操作和电路结构而变化。
传统地,包络信号可不与PA的特性匹配,这是因为传统的包络跟踪偏置电路在不考虑PA的特性的情况下提供包络信号。因此,可能不能通过传统的手段来展现适合于PA的特性的性能。
发明内容
提供本发明内容以按照简化的形式对在下面具体实施方式中进一步描述的构思的选择进行介绍。本发明内容既不意在标识所要求保护的主题的关键特征或必要特征,也不意在用于帮助确定所要求保护的主题的范围。
在一个总体方面中,一种包络跟踪(ET)偏置电路包括包络检测电路、包络放大器电路和包络输出电路。所述包络检测电路被配置为:检测输入信号的包络,并且基于检测到的所述输入信号的所述包络而输出包络信号。所述包络放大器电路被配置为:响应于第一控制信号不同地放大所述包络信号并且抵消所述包络信号的直流(DC)偏移以输出所述直流偏移被抵消的放大信号。所述包络输出电路被配置为响应于第二控制信号通过选择所述放大信号的负信号和所述放大信号的正信号中的任意一者而产生ET偏置电流。
由所述包络检测电路输出的所述包络信号可为差分包络信号。所述包络放大器电路可包括放大器和DC偏移抵消电路。所述放大器可被配置为不同地放大所述差分包络信号以输出差分放大信号。所述DC偏移抵消电路可被配置为:将来自所述放大器的所述差分放大信号提供到所述放大器的输入端子,以抵消来自从所述放大器输出的所述差分放大信号的所述DC偏移。
所述包络检测电路的所述包络信号可为单包络信号。所述包络放大器电路可包括单/差分电路、放大器和直流偏移抵消电路。所述单/差分电路可被配置为将所述单包络信号转换为差分包络信号。所述放大器可被配置为不同地放大来自所述单/差分电路的所述差分包络信号以输出差分放大信号。所述DC偏移抵消电路可被配置为将来自所述放大器的所述差分放大信号提供到所述放大器的输入端子,以抵消来自从所述放大器输出的所述差分放大信号的所述DC偏移。
所述放大器可包括第一放大器,其中,所述第一放大器具有:非反相输入端子,被配置为通过第一电阻器接收所述差分包络信号的第一信号;以及反相输入端子,被配置为通过第二电阻器接收所述差分包络信号的第二信号。所述第一放大器可通过第三电阻器和所述非反相输入端子接收来自所述DC偏移抵消电路的DC偏移抵消信号的第二信号,并且通过第四电阻器和所述反相输入端子接收所述DC偏移抵消信号的第一信号。所述第一放大器可包括第五电阻器、第六电阻器、第一电容器和第二电容器。所述第五电阻器可连接于所述非反相输入端子和第二输出端子之间。所述第六电阻器可连接于所述反相输入端子和第一输出端子之间。所述第一电容器可连接于所述非反相输入端子和所述第二输出端子之间。所述第二电容器可连接于所述反相输入端子和所述第一输出端子之间。
所述放大器可包括第一放大器,其中,所述第一放大器具有:非反相输入端子,被配置为通过第一电阻器接收所述差分包络信号的第一信号;以及反相输入端子,被配置为通过第二电阻器接收所述差分包络信号的第二信号。所述第一放大器可通过第三电阻器和所述非反相输入端子接收来自所述DC偏移抵消电路的DC偏移抵消信号的第二信号,并且通过第四电阻器和所述反相输入端子接收所述DC偏移抵消信号的第一信号。所述第一放大器可包括第五电阻器、第六电阻器、第一电容器和第二电容器。所述第五电阻器可连接于所述非反相输入端子和第二输出端子之间。所述第六电阻器可连接于所述反相输入端子和第一输出端子之间。所述第一电容器可连接于所述非反相输入端子和所述第二输出端子之间。所述第二电容器可连接于所述反相输入端子和所述第一输出端子之间。
所述DC偏移抵消电路可包括第二放大器,其中,所述第二放大器具有:非反相输入端子,通过第一电阻器和第二电阻器连接到所述放大器的第一输出端子;以及反相输入端子,通过第三电阻器和第四电阻器连接到所述放大器的第二输出端子。所述第二放大器可通过第五电阻器和第六电阻器提供DC偏移偏置电压,所述第五电阻器和所述第六电阻器连接于所述第一电阻器和所述第二电阻器的连接节点与所述第三电阻器和所述第四电阻器的连接节点之间。所述第二放大器可包括第一电容器和第二电容器。所述第一电容器可连接于所述DC偏移抵消电路的所述非反相输入端子和第二输出端子之间。所述第二电容器可连接于所述DC偏移抵消电路的所述反相输入端子和第一输出端子之间。
所述DC偏移抵消电路可包括第二放大器,其中,所述第二放大器具有:非反相输入端子,通过第一电阻器和第二电阻器连接到所述放大器的第一输出端子;以及反相输入端子,通过第三电阻器和第四电阻器连接到所述放大器的第二输出端子。所述第二放大器可通过第五电阻器和第六电阻器提供DC偏移偏置电压,所述第五电阻器和所述第六电阻器连接于所述第一电阻器和所述第二电阻器的连接节点与所述第三电阻器和所述第四电阻器的连接节点之间。所述第二放大器可包括第一电容器和第二电容器。所述第一电容器可连接于所述DC偏移抵消电路的所述非反相输入端子和第二输出端子之间。所述第二电容器可连接于所述DC偏移抵消电路的所述反相输入端子和第一输出端子之间。
所述包络输出电路可包括选择电路和ET拉出/灌入电路。所述选择电路可被配置为响应于所述第二控制信号选择所述放大信号的第一信号和第二信号中的任意一者。所述ET拉出/灌入电路可被配置为基于所述第一信号和所述第二信号中选择的一者而产生ET偏置电流。
所述包络输出电路可包括选择电路和ET拉出/灌入电路。所述选择电路可被配置为响应于所述第二控制信号选择所述放大信号的第一信号和第二信号中的任意一者。所ET拉出/灌入电路可被配置为基于所述第一信号和所述第二信号中选择的一者产生ET偏置电流。
所述ET拉出/灌入电路可包括ET电流产生电路和DC偏置抵消电路。所述ET电流产生电路可被配置为响应于所述第二控制信号将由所述选择电路选择的电压转换为ET偏置电流并且调节所述ET偏置电流。所述DC偏置抵消电路可被配置为将DC偏移偏置电压转换为所述ET偏置电流并且抵消来自所述ET偏置电流的直流。
所述ET拉出/灌入电路可包括ET电流产生电路和DC偏置抵消电路。所述ET电流产生电路可被配置为响应于所述第二控制信号将由所述选择电路选择的电压转换为ET偏置电流并且调节所述ET偏置电流。所述DC偏置抵消电路可被配置为将DC偏移偏置电压转换为所述ET偏置电流并且抵消来自所述ET偏置电流的直流。
在另一总体方面中,一种包络跟踪(ET)偏置电路包括包络检测电路、包络放大器电路、包络输出电路和控制电路。所述包络检测电路被配置为:检测来自输入信号的包络,并且基于检测到的所述输入信号的所述包络而输出包络信号。所述包络放大器电路被配置为:响应于第一控制信号不同地放大所述包络信号,并且抵消所述包络信号的直流(DC)偏移以输出所述DC偏移被抵消的放大信号。所述包络输出电路被配置为:响应于第二控制信号通过选择所述放大信号的负信号和所述放大信号的正信号中的任意一者而产生ET偏置电流。所述控制电路被配置为:产生所述第一控制信号和所述第二控制信号以基于功率放大器的特性参数控制所述包络放大器电路和所述包络输出电路。
所述包络检测电路的所述包络信号可为差分包络信号。所述包络放大器电路可包括放大器和DC偏移抵消电路。所述放大器可被配置为不同地放大所述差分包络信号以输出差分放大信号。所述DC偏移抵消电路可被配置为将来自所述放大器的所述差分放大信号提供到所述放大器的输入端子,以抵消来自从所述放大器输出的所述差分放大信号的所述DC偏移。
所述包络检测电路的所述包络信号可为单包络信号。所述包络放大器电路可包括单/差分电路、放大器和直流偏移抵消电路。所述单/差分电路可被配置为将所述单包络信号转换为差分包络信号。所述放大器可被配置为不同地放大来自所述单/差分电路的所述差分包络信号以输出差分放大信号。所述DC偏移抵消电路可被配置为将来自所述放大器的所述差分放大信号提供到所述放大器的输入端子,以抵消来自从所述放大器输出的所述差分放大信号中所述DC偏移。
所述放大器可包括第一放大器,其中,所述第一放大器具有:非反相输入端子,被配置为通过第一电阻器接收所述差分包络信号的第一信号;以及反相输入端子,被配置为通过第二电阻器接收所述差分包络信号的第二信号。所述第一放大器可通过第三电阻器和所述非反相输入端子接收来自所述DC偏移抵消电路的DC偏移抵消信号的第二信号,并且通过第四电阻器和所述反相输入端子接收所述DC偏移抵消信号的第一信号。所述第一放大器可包括第五电阻器、第六电阻器、第一电容器和第二电容器。所述第五电阻器可连接于所述非反相输入端子和第二输出端子之间。所述第六电阻器可连接于所述反相输入端子和第一输出端子之间。所述第一电容器可连接于所述非反相输入端子和所述第二输出端子之间。所述第二电容器可连接于所述反相输入端子和所述第一输出端子之间。
所述放大器可包括第一放大器,其中,所述第一放大器具有:非反相输入端子,被配置为通过第一电阻器接收所述差分包络信号的第一信号;以及反相输入端子,被配置为通过第二电阻器接收所述差分包络信号的第二信号。所述第一放大器可通过第三电阻器和所述非反相输入端子接收来自所述DC偏移抵消电路的DC偏移抵消信号的第二信号,并且通过第四电阻器和所述反相输入端子接收所述DC偏移抵消信号的第一信号。所述第一放大器可包括第五电阻器、第六电阻器、第一电容器和第二电容器。所述第五电阻器可连接于所述非反相输入端子和第二输出端子之间。所述第六电阻器可连接于所述反相输入端子和第一输出端子之间。所述第一电容器可连接于所述非反相输入端子和所述第二输出端子之间。所述第二电容器可连接于所述反相输入端子和所述第一输出端子之间。
所述DC偏移抵消电路可包括第二放大器,其中,所述第二放大器具有:非反相输入端子,通过第一电阻器和第二电阻器连接到所述放大器的第一输出端子;以及反相输入端子,通过第三电阻器和第四电阻器连接到所述放大器的第二输出端子。所述第二放大器可通过第五电阻器和第六电阻器提供DC偏移偏置电压,所述第五电阻器和所述第六电阻器连接于所述第一电阻器和所述第二电阻器的连接节点与所述第三电阻器和所述第四电阻器的连接节点之间。所述第二放大器可包括第一电容器和第二电容器。所述第一电容器可连接于所述DC偏移抵消电路的所述非反相输入端子和第二输出端子之间。所述第二电容器可连接于所述DC偏移抵消电路的所述反相输入端子和第一输出端子之间。
所述DC偏移抵消电路可包括第二放大器,其中,所述第二放大器具有:非反相输入端子,通过第一电阻器和第二电阻器连接到所述放大器的第一输出端子;以及反相输入端子,通过第三电阻器和第四电阻器连接到所述放大器的第二输出端子。所述第二放大器可通过第五电阻器和第六电阻器提供DC偏移偏置电压,所述第五电阻器和所述第六电阻器连接于所述第一电阻器和所述第二电阻器的连接节点与所述第三电阻器和所述第四电阻器的连接节点之间。所述第二放大器可包括第一电容器和第二电容器。所述第一电容器可连接于所述DC偏移抵消电路的所述非反相输入端子和第二输出端子之间。所述第二电容器可连接于所述DC偏移抵消电路的所述反相输入端子和第一输出端子之间。
所述包络输出电路可包括选择电路和ET拉出/灌入电路。所述选择电路可被配置为响应于所述第二控制信号选择所述放大信号的第一信号和第二信号中的任意一者。所述ET拉出/灌入电路可被配置为基于所述第一信号和所述第二信号中选择的一者而产生ET偏置电流。
所述包络输出电路可包括选择电路和ET拉出/灌入电路。所述选择电路可被配置为响应于所述第二控制信号选择所述放大信号的第一信号和第二信号中的任意一者。所述ET拉出/灌入电路可被配置为基于所述第一信号和所述第二信号中选择的一者而产生ET偏置电流。
所述ET拉出/灌入电路可包括ET电流产生电路和DC偏置抵消电路。所述ET电流产生电路可被配置为:响应于所述第二控制信号将由所述选择电路选择的电压转换为ET偏置电流并且调节所述ET偏置电流。所述DC偏置抵消电路可被配置为将DC偏移偏置电压转换为所述ET偏置电流并且抵消来自所述ET偏置电流的直流。
所述ET拉出/灌入电路可包括ET电流产生电路和DC偏置抵消电路。所述ET电流产生电路可被配置为:响应于所述第二控制信号将由所述选择电路选择的电压转换为ET偏置电流并且调节所述ET偏置电流。所述DC偏置抵消电路可被配置为将DC偏移偏置电压转换为所述ET偏置电流并且抵消来自所述ET偏置电流的直流。
通过以下具体实施方式、附图和权利要求,其他特征和方面将是显而易见的。
附图说明
图1是包络跟踪偏置电路的示例的示意图。
图2是包络放大器电路的示例的示意图。
图3是包络放大器电路的示例的另一示意图。
图4是放大器的示例的示意图。
图5是直流(DC)偏移抵消电路的示例的示意图。
图6是放大器的示例的频率特性示图。
图7是DC偏移抵消电路的示例的频率特性示图。
图8是包络放大器电路的示例的频率特性示图。
图9是包络输出电路的示例的示意图。
图10是ET拉出(sourcing)/灌入(sinking)电路的示例的示意图。
图11是放大信号的示例的示意图。
图12是ET偏置电流的示例的示意图。
在所有的附图和具体实施方式中,相同的标号指示相同的元件。附图可不按照比例绘制,为了清楚、说明及便利起见,可夸大附图中的元件的相对尺寸、比例和描绘。
具体实施方式
提供以下具体实施方式以帮助读者获得对这里所描述的方法、设备和/或系统的全面理解。然而,在理解本申请的公开内容后,这里所描述的方法、设备和/或系统的各种变换、修改及等同物将是显而易见的。例如,这里所描述的操作顺序仅仅是示例,其并不局限于这里所阐述的顺序,而是除了必须以特定顺序发生的操作之外,在理解本申请的公开内容后可做出将是显而易见的改变。此外,为了提高清楚性和简洁性,可省略对于本领域已知的特征的描述。
这里所描述的特征可以以不同的形式实现,并且将不被解释为被这里所描述的示例所限制。更确切的说,已经提供这里所描述的示例仅仅为示出在理解本申请的公开内容后将是显而易见的实现这里所描述的方法、设备和/或系统的很多可行的方式中的一些方式。
在整个说明书中,当诸如层、区域或基板的元件称为“在”另一元件“上”、“连接到”另一元件或“结合到”另一元件时,该元件可以直接“在”另一元件“上”、“连接到”另一元件或“结合到”另一元件,或者可存在介于两者之间的一个或更多个其他元件。相比之下,当元件被描述为“直接位于”另一元件“上”、“直接连接到”另一元件或“直接结合到”另一元件时,可能不存在介于两者之间的其他元件。
如这里所使用的,术语“和/或”包括相关所列项中的任意一个和任意两个或更多个的任意组合。
尽管可在这里使用诸如“第一”、“第二”和“第三”的术语来描述各种构件、组件、区域、层或部分,但是这些构件、组件、区域、层或部分不受这些术语的限制。更确切地说,这些术语仅用于将一个构件、组件、区域、层或部分与另一构件、组件、区域、层或部分区分开。因而,在不脱离示例的教导的情况下,这里所描述的示例中所称的第一构件、组件、区域、层或部分还可以被称为第二构件、组件、区域、层或部分。
为了易于描述,这里可以使用诸如“在……上方”、“上”、“在……下方”以及“下”的空间相对术语来描述附图中所示的一个元件与另一元件的关系。这些空间相对术语意图包含除了附图中描绘的方位以外装置在使用或操作中的不同方位。例如,如果附图中的装置翻转,则描述为相对于另一元件在“上方”或“上”的元件随后将相对于另一元件在“下方”或“下”。因而,术语“在……上方”根据装置的空间方位包括“在……上方”和“在……下方”两种方位。装置也可以其他方式(例如,旋转90度或处于其他方位)定位,且将对这里使用的空间相对术语做出相应解释。
这里使用的术语仅用于描述各种示例且不用于限制本公开。除非上下文另外清楚地指出,否则单数形式也意图包括复数形式。术语“包含”、“包括”和“具有”列举存在所陈述的特征、数字、操作、构件、元件和/或它们的组合,但是不排除存在或添加一个或更多个其他特征、数字、操作、构件、元件和/或它们的组合。
由于制造技术和/或公差,可发生如附图中所示的形状的变型。因而,这里所描述的示例不局限于附图中所示的特定形状,而是包括制造期间发生的形状上的变化。
这里所描述的示例的特征可以以在理解本申请的公开内容后将是显而易见的各种方式进行组合。此外,尽管这里所描述的示例具有各种配置,但是在理解本申请的公开内容后将是显而易见的其他配置是可行的。
图1是根据本公开的包络跟踪偏置电路的示例的示意图。
参照图1,包络跟踪偏置电路可包括包络检测电路100、包络放大器电路200和包络输出电路300。
另外,包络跟踪偏置电路还可包括控制电路400。
包络检测电路100检测来自输入到包络检测电路100的输入信号Sin的包络并且输出包络信号Senv,其中,输入信号Sin从输入端子IN输入。这里,输入信号Sin可以为射频(RF)信号并且可以为基于RF信号的包络的操作电压VCC,但不限于此。
包络放大器电路200可响应于第一控制信号SC1不同地放大包络信号Senv,并且可抵消包络信号的直流(DC)偏移以输出DC偏移被抵消的放大信号Samp。
响应于第二控制信号SC2,包络输出电路300可基于从放大信号Samp的负信号和正信号中选择的信号产生ET偏置电流ET_bias,其中,ET偏置电流ET_bias通过输出端子OUT输出。
作为示例,包络输出电路300将ET偏置电流ET_bias转换为电压并且提供该转换的电压。因此,包络输出电路300可根据应用有包络输出电路300的功率放大器电路所需的ET偏置是电流还是电压来适当地供应ET偏置。
另外,控制电路400可包括功率放大器PA的特性参数因子,并且基于特性参数因子提供第一控制信号SC1和第二控制信号SC2以控制包络放大器电路200和包络输出电路300。
作为示例,特性参数因子可根据功率放大器PA的操作特性来确定,并且功率放大器的操作特性可以为功率放大器的频带、增益、输出功率、带宽和功率模式中的至少一者。
关于本公开的各个附图,可省略对于具有相同的标号和相同的功能的组件的不必要的重复描述,并且将仅描述各个附图中的不同之处。
图2是根据本公开的包络放大器电路的示例的示意图。
参照图1和图2,作为示例,包络检测电路100的包络信号Senv可以为差分包络信号Senv_1(Senv_P,Senv_N)。
作为示例,包络放大器电路200可包括放大器230和DC偏移抵消电路250。
放大器230可不同地放大差分包络信号Senv_1(Senv_P,Senv_N)以输出差分放大信号Samp_1(Samp_P,Samp_N)。这里,放大器230的带宽FbwH(图6)可根据第一控制信号SC1而调节。
DC偏移抵消电路250可将来自放大器230的放大信号Samp提供到放大器230的输入端子。在这种情况下,DC偏移抵消电路250可根据第一控制信号SC1调节提供到放大器230的输入端子的信号的带宽Fbw_dcoc(图7),并且可抵消来自从放大器230输出的放大信号Samp的DC偏移。
图3是根据本公开的包络放大器电路的示例的另一示意图。
参照图1和图3,作为示例,包络检测电路100的包络信号Senv可以为单包络信号Senv_2。
作为示例,包络放大器电路200可包括单/差分电路(single/differentialcircuit)210、放大器230和DC偏移抵消电路250。
单/差分电路210可将单包络信号Senv_2转换为差分包络信号Senv_1(Senv_P,Senv_N)。例如,只要可将单信号转换为差分信号的任何电路可被用作单/差分电路210。
放大器230可不同地放大来自单/差分电路210的差分包络信号Senv_1(Senv_P,Senv_N)以输出差分放大信号Samp_1(Samp_P,Samp_N)。这里,放大器230的带宽FbwH(图6)可根据第一控制信号SC1而调节。
DC偏移抵消电路250可将来自放大器230的放大信号Samp提供到放大器230的输入端子。在这种情况下,DC偏移抵消电路250可根据第一控制信号SC1调节提供到放大器230的输入端子的信号的带宽Fbw_dcoc(图7)并且可抵消来自从放大器230输出的放大信号Samp的DC偏移。
参照图2和图3,包络放大器电路200可输出DC偏移被抵消的放大信号Samp。
图4是根据本公开的放大器的示例的示意图。
参照图1至图4,放大器230可包括第一放大器A1,第一放大器A1具有通过第一电阻器R11接收差分包络信号Senv_1的第一信号Senv_P的非反相输入端子和通过第二电阻器R12接收差分包络信号Senv_1的第二信号Senv_N的反相输入端子。
第一放大器A1可通过第三电阻器R13和非反相输入端子接收来自DC偏移抵消电路250的DC偏移抵消信号的第二信号Sdcoc_N,并且可通过第四电阻器R14和反相输入端子接收DC偏移抵消信号Sdcoc的第一信号Sdcoc_P。
另外,第一放大器A1可包括:第五电阻器R15,连接于非反相输入端子和第二输出端子之间;第六电阻器R16,连接于反相输入端子和第一输出端子之间;第一电容器电路C11,连接于非反相输入端子和第二输出端子之间;及第二电容器电路C12,连接于反相输入端子和第一输出端子之间。
作为示例,第一电容器电路C11和第二电容器电路C12可包括至少一个电容器元件,并且可实现为电容根据第一控制信号SC1而变化的电路。
在图4中示出的放大器230中,差分包络信号Senv_1的第一信号Senv_P和DC偏移抵消信号Sdcoc的第二信号Sdcoc_N可被添加并且被输入到作为运算放大器的第一放大器A1的非反相输入端子,并且差分包络信号Senv_1的第二信号Senv_N和DC偏移抵消信号Sdcoc的第一信号Sdcoc_P可被添加并且被输入到第一放大器A1的反相输入端子。这里,差分包络信号Senv_1的第一信号Senv_P和第二信号Senv_N可具有相反的相位,并且DC偏移抵消信号Sdcoc的第一信号Sdcoc_P和第二信号Sdcoc_N也可具有相反的相位。
因此,差分包络信号Senv_1和DC偏移抵消信号可在放大器230的输入端子处按照相反的相位彼此相加。结果,可执行差分包络信号Senv_1和DC偏移抵消信号之间的减法运算。
参照图4,放大器230可包括具有一般放大器增益的加法器(或者减法器)。放大器230可通过由第一电阻器R11和第五电阻器R15确定的放大增益(R15/R11)来放大差分包络信号Senv_1,并且还可通过由第三电阻器R13和第五电阻器R15确定的偏移增益来放大DC偏移抵消信号。
另外,由于第一电容器电路C11的电容可根据第一控制信号SC1而变化并且带宽FbwH(图6)可通过第一电容器电路C11的电容和第五电阻器R15的电阻值来确定,因此可根据第一控制信号SC1调节放大器230的带宽FbwH(图6)。
另外,放大器230可具有低通滤波器的特性,其中,低通滤波器具有由第五电阻器R15和第一电容器电路C11确定的3dB的带宽。可以以式1表示放大器230的3dB带宽F3db_amp和放大信号Samp。
【式1】
F3db_amp=1/(2π×R15×C11)
Samp=-Senv×(R15/R11)+Sdcoc×(R15/R13)
如上所述,即使在差分包络信号Senv_1中包括DC偏移信号,仍可通过包络放大器电路200中的DC偏移抵消的放大率来减小DC偏移信号的幅度,并且可调节其减小的幅度。
图5是根据本公开的直流(DC)偏移抵消电路的示例的示意图。
参照图1至图5,DC偏移抵消电路250可包括第二放大器A2,其中,第二放大器A2具有通过第一电阻器R21和第二电阻器R22连接到放大器230的第一输出端子的非反相输入端子以及通过第三电阻器R23和第四电阻器R24连接到放大器230的第二输出端子的反相输入端子。
第二放大器A2可通过连接于第一电阻器R21和第二电阻器R22的连接节点与第三电阻器R23和第四电阻器R24的连接节点之间的第五电阻器R25和第六电阻器R26,来提供DC偏移偏置电压Sdcoc_bias。
另外,DC偏移抵消电路250可包括连接于第二放大器A2的非反相输入端子和第二输出端子之间的第一电容器电路C21和连接于第二放大器A2的反相输入端子和第一输出端子之间的第二电容器电路C22。
作为示例,第一电容器电路C21和第二电容器电路C22的每个包括至少一个电容器元件,并且实现为电容基于第一控制信号SC1而变化的电路。
参照图5,DC偏移抵消电路250可接收放大器230的输出信号并且具有高的放大因子,并且DC偏移抵消电路250的频率特性可具有低通滤波器特性。
这里,基于第一控制信号SC1来调节DC偏移抵消电路250的第一电容器电路C21的电容和第二电容器电路C22的电容,并且由于DC偏移抵消电路250的带宽Fbw_dcoc(图7)通过第一电容器电路C21的电容和以下将描述的有效电阻值Reft来确定,因此可通过DC偏移抵消电路250来调节提供到放大器230的输入端子的信号的带宽Fbw_dcoc(图7)。
另外,DC偏移偏置电压Sdcoc_bias可提供到包络输出电路300并且可被用于抵消来自DC偏移偏置电压Sdcoc_bias的DC偏移。
另外,DC偏移抵消电路250需要在低频率(<10kHz)下操作。为此,可使用大的电阻和高的电容。然而,在这种情况下,由于在集成电路(IC)上实现的高的电容存在限制,因此,如图5中所示,DC偏移抵消电路250可包括连接到第二放大器A2的反相输入端子的T结构的电阻器R23、R24和R26,并且通过T结构的电阻器R23、R24和R26使得有效电阻值Reff非常大。
可以以下式2表示有效电阻值Reff。
【式2】
Reff=R24×(1+R23×(R24+R26)/(R24×R26))
在式2中,有效电阻值Reff可基于第三电阻器R23和第六电阻器R26的值调节并且增大第四电阻器R24的值。
例如,在第三电阻器R23的值和第四电阻器R24的值分别为10k欧姆并且第六电阻器R26的值为100欧姆的情况下,有效电阻值Reff可以为1.02M欧姆,这是传统的10k欧姆的电阻值的102倍。如上所述,由于可基于具有小的电阻值的电阻器来实现大的有效电阻值,因此DC偏移抵消电路250的3dB带宽可被设计为具有非常低的频带的带宽。
另外,虽然DC偏移抵消电路250的结构本身具有低通滤波器的频率特性,但是如上所述,在当DC偏移抵消电路250连接到放大器230时相反的相位在输入端子处相加的情况下,DC偏移抵消电路250的结构可具有高通滤波器的频率特性。
由于放大器230具有低通滤波器的结构,因此包络放大器电路200的整体频率特性可具有带通滤波器的特性。因此,由于包络放大器电路具有用于仅对输入信号的特定带宽信号进行滤波和放大的结构,因此可抵消不需要的外围噪声信号。
图6、图7和图8是示出包络放大器电路的操作的频率响应特性曲线图。
图6是本公开的放大器的示例的频率特性示图。
参照图6,放大器230的增益Gamp可通过第一电阻器R11和第五电阻器R15确定,并且带宽FbwH的上频率可通过第五电阻器R15和第一电容器电路C11确定。
图7是根据本公开的DC偏移抵消电路的示例的频率特性示图。
参照图7,DC偏移抵消电路250的增益Gdcoc可通过第三电阻器R13和第五电阻器R15确定,其带宽Fbw_dcoc可通过有效电阻值Reff和第一电容器电路C21确定。另外,增益带宽积Fgain_0可通过DC偏移抵消电路250的增益Gdcoc和带宽Fbw_dcoc确定。
图8是根据本公开的包络放大器电路的示例的频率特性示图。
图8中示出的频率特性示图示出了在放大器230和DC偏移抵消电路250彼此连接的情况下的整体频率响应特性。
参照图6至图8,图6中示出的放大器230的频率响应特性和图7中示出的DC偏移抵消电路250的频率响应特性可彼此偏移,最终结果是形成图8中示出的带通滤波器的特性。
参照图8,包络放大器电路200具有仅选择性地放大输入信号的期望的频带并且抵消其他噪声的带通滤波器的特性,从而获得更稳健的噪声特性。
另外,DC增益可通过抵消DC偏移而被抵消。结果,可抵消由工艺/电源电压/温度(PST)引起的电路DC偏移,因此,确保操作可被更稳定地执行。另外,通过使用单信号或者差分信号作为输入信号源,可扩大应用的范围。
另外,通过控制放大器230和DC偏移抵消电路250,适当地处理PA的特性变化是可行的。
从包络放大器电路200输出的放大信号Samp可以为包络信号和DC偏置电压彼此相加的信号,并且为了仅输出期望的包络信号,可使用DC偏移偏置电压Sdcoc_bias来抵消DC偏置电压。这将参照图9和图10描述。
图9是根据本公开的包络输出电路的示例的示意图。
参照图9,包络输出电路300包括选择电路310和ET拉出/灌入电路330。
选择电路310可响应于第二控制信号SC2选择放大信号Samp的第一信号Samp_P和第二信号Samp_N中的任意一个信号。
ET拉出/灌入电路330可基于通过选择电路310选择的信号产生ET偏置电流ET_bias。
作为示例,当选择电路310选择第一信号Samp_P时,ET拉出/灌入电路330执行拉出操作并且按照将与包络匹配的相位提供ET偏置信号。
与第一信号Samp_P的选择不同,当选择电路310选择第二信号Samp_N时,ET拉出/灌入电路330执行灌入操作并且按照与包络相反的相位提供ET偏置信号。
图10是根据本公开的ET拉出/灌入电路的示例的示意图。
参照图10,ET拉出/灌入电路330可包括ET电流产生电路331和DC偏置抵消电路333。
ET电流产生电路331响应于第二控制信号SC2将通过选择电路310选择的电压转换为ET偏置电流ET_bias并且调节ET偏置电流ET_bias。
DC偏置抵消电路333将DC偏移偏置电压Sdcoc_bias转换为ET偏置电流ET_bias并且抵消来自ET偏置电流ET_bias的直流。
作为示例,ET电流产生电路331包括第一电压/电流转换电路331_1、第一电流镜像电路331_2和第一电流拉出电路331_3。
第一电压/电流转换电路331_1包括第一运算放大器A31、第一金属氧化物半导体(MOS)晶体管M31_1和第一可变电阻器电路VR31。第一运算放大器A31使用第一可变电阻器电路VR31将输入的放大信号Samp(Samp_P或Samp_N)的电压转换为电流I_dc+I_env。
第一电流镜像电路331_2包括:连接于电源端子和第一MOS晶体管M31_1之间的第二MOS晶体管M31_2和第三MOS晶体管M31_3,以使流经第二MOS晶体管M31_2的电流I_dc+I_env镜像为流经第三MOS晶体管M31_3的电流I_dc+I_env。
这里,从第一电流镜像电路331_2镜像的电流可通过第二MOS晶体管M31_2的大小和第三MOS晶体管M31_3的大小的比来调节。
第一电流拉出电路331_3可使用来自第一电流镜像电路331_2的电流向输出端子提供更稳定的ET偏置电流ET_bias。
作为示例,DC偏置抵消电路333包括第二电压/电流转换电路333_1、第二电流镜像电路333_2和第三电流镜像电路333_3。
第二电压/电流转换电路333_1包括第二运算放大器A33、第四MOS晶体管M33_1和第二可变电阻器电路VR33。第二运算放大器A33使用第二可变电阻器电路VR33将输入的DC偏移偏置电压Sdcoc_bias转换为电流I_dc。
第二电流镜像电路333_2包括连接于电源端子和第四MOS晶体管M33_1之间的第五MOS晶体管M33_2和第六MOS晶体管M33_3,以将流经第五MOS晶体管M33_2的电流I_dc镜像为流经第六MOS晶体管M33_3的电流I_dc。
这里,从第二电流镜像电路333_2镜像的电流可通过第五MOS晶体管M33_2的大小和第六MOS晶体管M33_3的大小的比来调节。
第三电流镜像电路333_3包括:第七MOS晶体管M33_4,连接于第六MOS晶体管M33_3和地之间;及第八MOS晶体管M33_5,连接于第一电流拉出电路331_3和第三MOS晶体管M31_3之间的连接节点N1和地之间,并且第八MOS晶体管M33_5与第七MOS晶体管M33_4形成电流镜像。第三电流镜像电路333_3可使流经第七MOS晶体管M33_4的电流I_dc镜像为流经第八MOS晶体管M33_5的电流I_dc。这里,由于通过第八MOS晶体管M33_5流至地的电流I_dc为从流经第三MOS晶体管M31_3的电流I_dc+I_env分支的电流,因此可从流经第三MOS晶体管M31_3的电流I_dc+I_env中抵消与DC偏移相对应的电流I_dc。
这里,从第三电流镜像电路333_3镜像的电流可通过第七MOS晶体管M33_4的大小和第八MOS晶体管M33_5的大小的比来调节。
第一可变电阻器电路VR31和第二可变电阻器电路VR33可实现为其电阻值通过第二控制信号SC2被线性地调节的电路。因此,可线性地调节ET电流产生电路331和DC偏置抵消电路333的操作特性以适合于功率放大器PA的特性。
作为示例,第一可变电阻器电路VR31和第二可变电阻器电路VR33中的每个包括多个开关和多个电阻器元件,但不限于此。
图11是示出根据本公开的放大信号的示例的示意图。图12是根据本公开的ET偏置电流的示例的示意图。
参照图11,从包络放大器电路200输出的放大信号Samp可包括与包络相对应的第一信号Samp_P和第二信号Samp_N,并且还可包括DC偏置电压和DC偏移。
参照图12,从包络输出电路300输出的ET偏置电流ET_bias可包括与包络相对应的第一信号ET_bias_P和第二信号ET_bias_N,但可不包括DC偏置电压和DC偏移。
如以上所阐述的,根据本公开的示例,由于包络跟踪偏置电路可提供适合于PA特性的ET偏置并且可抵消DC偏移,因此它可展现出对工艺转换不敏感的特性。
另外,在使用RF信号和ET偏置的结构中,包络跟踪偏置电路可根据PAIC(功率放大器集成电路)的特性选择性地使用针对所检测的包络信号的拉出方案或者灌入方案,并且可应用拉出方案或者灌入方案,而不管输入信号的形式如何,从而更适用于更多的应用。此外,包络跟踪偏置电路可被设计为改变ET偏置信号的幅度,从而扩展了在PAIC中的应用范围。
虽然本公开包括具体示例,但在理解本申请的公开内容之后将显而易见的是,在不脱离权利要求及其等同物的精神及范围的情况下,可对这些示例作出形式和细节上的各种变化。这里所描述的示例将仅被理解为描述性意义,而非出于限制的目的。在每个示例中的特征或方面的描述将被理解为适用于其他示例中的类似的特征或方面。如果按照不同的顺序执行描述的技术,和/或如果按照不同的形式组合和/或通过其他组件或它们的等同物替换或增添描述的系统、架构、装置或电路中的组件,则可获得合适的结果。因此,本公开的范围并不通过具体实施方式限定而是通过权利要求及其等同物限定,在权利要求及其等同物的范围之内的全部变型将被理解为包括在本公开中。
Claims (22)
1.一种包络跟踪偏置电路,包括:
包络检测电路,被配置为:检测输入信号的包络,并且基于检测到的所述输入信号的所述包络而输出包络信号;
包络放大器电路,被配置为:响应于第一控制信号不同地放大所述包络信号,并且抵消所述包络信号的直流偏移以输出所述直流偏移被抵消的放大信号;以及
包络输出电路,被配置为:响应于第二控制信号通过选择所述放大信号的负信号和所述放大信号的正信号中的任意一者而产生包络跟踪偏置电流,
其中,所述包络输出电路包括包络跟踪拉出/灌入电路,所述包络跟踪拉出/灌入电路被配置为:基于所述负信号和所述正信号中选择的一者产生包络跟踪偏置电流。
2.一种包络跟踪偏置电路,包括:
包络检测电路,被配置为:检测输入信号的包络,并且基于检测到的所述输入信号的所述包络而输出包络信号;
包络放大器电路,被配置为:响应于第一控制信号不同地放大所述包络信号,并且抵消所述包络信号的直流偏移以输出所述直流偏移被抵消的放大信号;以及
包络输出电路,被配置为:响应于第二控制信号通过选择所述放大信号的负信号和所述放大信号的正信号中的任意一者而产生包络跟踪偏置电流,
其中,由所述包络检测电路输出的所述包络信号为差分包络信号,并且
所述包络放大器电路包括:
放大器,被配置为:不同地放大所述差分包络信号以输出差分放大信号;以及
直流偏移抵消电路,被配置为:将来自所述放大器的所述差分放大信号提供到所述放大器的输入端子,以抵消来自从所述放大器输出的所述差分放大信号的所述直流偏移。
3.根据权利要求2所述的包络跟踪偏置电路,其中,所述放大器包括第一放大器,其中,所述第一放大器具有:非反相输入端子,被配置为通过第一电阻器接收所述差分包络信号的第一信号;以及反相输入端子,被配置为通过第二电阻器接收所述差分包络信号的第二信号,
所述第一放大器被配置为:通过第三电阻器和所述非反相输入端子接收来自所述直流偏移抵消电路的直流偏移抵消信号的第二信号,并且通过第四电阻器和所述反相输入端子接收所述直流偏移抵消信号的第一信号,并且
所述第一放大器包括:
第五电阻器,连接于所述非反相输入端子和第二输出端子之间;
第六电阻器,连接于所述反相输入端子和第一输出端子之间;
第一电容器,连接于所述非反相输入端子和所述第二输出端子之间;以及
第二电容器,连接于所述反相输入端子和所述第一输出端子之间。
4.根据权利要求2所述的包络跟踪偏置电路,其中,所述直流偏移抵消电路包括第二放大器,其中,所述第二放大器具有:非反相输入端子,通过第一电阻器和第二电阻器连接到所述放大器的第一输出端子;以及反相输入端子,通过第三电阻器和第四电阻器连接到所述放大器的第二输出端子,
所述第二放大器被配置为:通过第五电阻器和第六电阻器提供直流偏移偏置电压,所述第五电阻器和所述第六电阻器连接于所述第一电阻器和所述第二电阻器的连接节点与所述第三电阻器和所述第四电阻器的连接节点之间,并且
所述第二放大器包括:
第一电容器,连接于所述直流偏移抵消电路的所述非反相输入端子和第二输出端子之间;以及
第二电容器,连接于所述直流偏移抵消电路的所述反相输入端子和第一输出端子之间。
5.根据权利要求4所述的包络跟踪偏置电路,其中,所述包络输出电路包括:
选择电路,被配置为:响应于所述第二控制信号选择所述放大信号的第一信号和第二信号中的任意一者;以及
包络跟踪拉出/灌入电路,被配置为:基于所述第一信号和所述第二信号中选择的一者产生包络跟踪偏置电流。
6.根据权利要求5所述的包络跟踪偏置电路,其中,所述包络跟踪拉出/灌入电路包括:
包络跟踪电流产生电路,被配置为:响应于所述第二控制信号将由所述选择电路选择的电压转换为包络跟踪偏置电流并且调节所述包络跟踪偏置电流;以及
直流偏置抵消电路,被配置为:将所述直流偏移偏置电压转换为所述包络跟踪偏置电流并且抵消来自所述包络跟踪偏置电流的直流。
7.一种包络跟踪偏置电路,包括:
包络检测电路,被配置为:检测输入信号的包络,并且基于检测到的所述输入信号的所述包络而输出包络信号;
包络放大器电路,被配置为:响应于第一控制信号不同地放大所述包络信号,并且抵消所述包络信号的直流偏移以输出所述直流偏移被抵消的放大信号;以及
包络输出电路,被配置为:响应于第二控制信号通过选择所述放大信号的负信号和所述放大信号的正信号中的任意一者而产生包络跟踪偏置电流,
其中,所述包络检测电路的所述包络信号为单包络信号,并且
所述包络放大器电路包括:
单/差分电路,被配置为:将所述单包络信号转换为差分包络信号;
放大器,被配置为:不同地放大来自所述单/差分电路的所述差分包络信号,以输出差分放大信号;以及
直流偏移抵消电路,被配置为:将来自所述放大器的所述差分放大信号提供到所述放大器的输入端子,以抵消来自从所述放大器输出的所述差分放大信号的所述直流偏移。
8.根据权利要求7所述的包络跟踪偏置电路,其中,所述放大器包括第一放大器,其中,所述第一放大器具有:非反相输入端子,通过第一电阻器接收所述差分包络信号的第一信号;以及反相输入端子,被配置为通过第二电阻器接收所述差分包络信号的第二信号,
所述第一放大器被配置为:通过第三电阻器和所述非反相输入端子接收来自所述直流偏移抵消电路的直流偏移抵消信号的第二信号,并且通过第四电阻器和所述反相输入端子接收所述直流偏移抵消信号的第一信号,并且
所述第一放大器包括:
第五电阻器,连接于所述非反相输入端子和第二输出端子之间;
第六电阻器,连接于所述反相输入端子和第一输出端子之间;
第一电容器,连接于所述非反相输入端子和所述第二输出端子之间;以及
第二电容器,连接于所述反相输入端子和所述第一输出端子之间。
9.根据权利要求7所述的包络跟踪偏置电路,其中,所述直流偏移抵消电路包括第二放大器,其中,所述第二放大器具有:非反相输入端子,通过第一电阻器和第二电阻器连接到所述放大器的第一输出端子;以及反相输入端子,通过第三电阻器和第四电阻器连接到所述放大器的第二输出端子,
所述第二放大器被配置为:通过第五电阻器和第六电阻器提供直流偏移偏置电压,所述第五电阻器和所述第六电阻器连接于所述第一电阻器和所述第二电阻器的连接节点与所述第三电阻器和所述第四电阻器的连接节点之间,并且
所述第二放大器包括:
第一电容器,连接于所述直流偏移抵消电路的所述非反相输入端子和第二输出端子之间;以及
第二电容器,连接于所述直流偏移抵消电路的所述反相输入端子和第一输出端子之间。
10.根据权利要求9所述的包络跟踪偏置电路,其中,所述包络输出电路包括:
选择电路,被配置为:响应于所述第二控制信号选择所述放大信号的第一信号和第二信号中的任意一者;以及
包络跟踪拉出/灌入电路,被配置为:基于所述第一信号和所述第二信号中选择的一者产生包络跟踪偏置电流。
11.根据权利要求10所述的包络跟踪偏置电路,其中,所述包络跟踪拉出/灌入电路包括:
包络跟踪电流产生电路,被配置为:响应于所述第二控制信号将由所述选择电路选择的电压转换为包络跟踪偏置电流并且调节所述包络跟踪偏置电流;以及
直流偏置抵消电路,被配置为:将所述直流偏移偏置电压转换为所述包络跟踪偏置电流并且抵消来自所述包络跟踪偏置电流的直流。
12.一种包络跟踪偏置电路,包括:
包络检测电路,被配置为:检测来自输入信号的包络,并且基于检测到的所述包络而输出包络信号;
包络放大器电路,被配置为:响应于第一控制信号不同地放大所述包络信号,并且抵消所述包络信号的直流偏移以输出所述直流偏移被抵消的放大信号;
包络输出电路,被配置为:响应于第二控制信号通过选择所述放大信号的负信号和所述放大信号的正信号中的任意一者而产生包络跟踪偏置电流;以及
控制电路,被配置为:产生所述第一控制信号和所述第二控制信号,以基于功率放大器的特性参数控制所述包络放大器电路和所述包络输出电路,
其中,所述包络输出电路包括包络跟踪拉出/灌入电路,所述包络跟踪拉出/灌入电路被配置为:基于所述负信号和所述正信号中选择的一者产生包络跟踪偏置电流。
13.一种包络跟踪偏置电路,包括:
包络检测电路,被配置为:检测来自输入信号的包络,并且基于检测到的所述包络而输出包络信号;
包络放大器电路,被配置为:响应于第一控制信号不同地放大所述包络信号,并且抵消所述包络信号的直流偏移以输出所述直流偏移被抵消的放大信号;
包络输出电路,被配置为:响应于第二控制信号通过选择所述放大信号的负信号和所述放大信号的正信号中的任意一者而产生包络跟踪偏置电流;以及
控制电路,被配置为:产生所述第一控制信号和所述第二控制信号,以基于功率放大器的特性参数控制所述包络放大器电路和所述包络输出电路,
其中,所述包络检测电路的所述包络信号为差分包络信号,并且
所述包络放大器电路包括:
放大器,被配置为:不同地放大所述差分包络信号以输出差分放大信号;以及
直流偏移抵消电路,被配置为:将来自所述放大器的所述差分放大信号提供到所述放大器的输入端子,以抵消来自从所述放大器输出的所述差分放大信号的所述直流偏移。
14.根据权利要求13所述的包络跟踪偏置电路,其中,所述放大器包括第一放大器,其中,所述第一放大器具有:非反相输入端子,被配置为通过第一电阻器接收所述差分包络信号的第一信号;以及反相输入端子,被配置为通过第二电阻器接收所述差分包络信号的第二信号,
所述第一放大器被配置为:通过第三电阻器和所述非反相输入端子接收来自所述直流偏移抵消电路的直流偏移抵消信号的第二信号,并且通过第四电阻器和所述反相输入端子接收所述直流偏移抵消信号的第一信号,并且
所述第一放大器包括:
第五电阻器,连接于所述非反相输入端子和第二输出端子之间;
第六电阻器,连接于所述反相输入端子和第一输出端子之间;
第一电容器,连接于所述非反相输入端子和所述第二输出端子之间;以及
第二电容器,连接于所述反相输入端子和所述第一输出端子之间。
15.根据权利要求13所述的包络跟踪偏置电路,其中,所述直流偏移抵消电路包括第二放大器,其中,所述第二放大器具有:非反相输入端子,通过第一电阻器和第二电阻器连接到所述放大器的第一输出端子;以及反相输入端子,通过第三电阻器和第四电阻器连接到所述放大器的第二输出端子,
所述第二放大器被配置为:通过第五电阻器和第六电阻器提供直流偏移偏置电压,所述第五电阻器和所述第六电阻器连接于所述第一电阻器和所述第二电阻器的连接节点与所述第三电阻器和所述第四电阻器的连接节点之间,并且
所述第二放大器包括:
第一电容器,连接于所述直流偏移抵消电路的所述非反相输入端子和第二输出端子之间;以及
第二电容器,连接于所述直流偏移抵消电路的所述反相输入端子和第一输出端子之间。
16.根据权利要求15所述的包络跟踪偏置电路,其中,所述包络输出电路包括:
选择电路,被配置为:响应于所述第二控制信号选择所述放大信号的第一信号和第二信号中的任意一者;以及
包络跟踪拉出/灌入电路,被配置为:基于所述第一信号和所述第二信号中选择的一者而产生包络跟踪偏置电流。
17.根据权利要求16所述的包络跟踪偏置电路,其中,所述包络跟踪拉出/灌入电路包括:
包络跟踪电流产生电路,被配置为:响应于所述第二控制信号将由所述选择电路选择的电压转换为包络跟踪偏置电流并且调节所述包络跟踪偏置电流;以及
直流偏置抵消电路,被配置为:将所述直流偏移偏置电压转换为所述包络跟踪偏置电流并且抵消来自所述包络跟踪偏置电流的直流。
18.一种包络跟踪偏置电路,包括:
包络检测电路,被配置为:检测来自输入信号的包络,并且基于检测到的所述包络而输出包络信号;
包络放大器电路,被配置为:响应于第一控制信号不同地放大所述包络信号,并且抵消所述包络信号的直流偏移以输出所述直流偏移被抵消的放大信号;
包络输出电路,被配置为:响应于第二控制信号通过选择所述放大信号的负信号和所述放大信号的正信号中的任意一者而产生包络跟踪偏置电流;以及
控制电路,被配置为:产生所述第一控制信号和所述第二控制信号,以基于功率放大器的特性参数控制所述包络放大器电路和所述包络输出电路,
其中,所述包络检测电路的所述包络信号为单包络信号,并且
所述包络放大器电路包括:
单/差分电路,被配置为:将所述单包络信号转换为差分包络信号;
放大器,被配置为:不同地放大来自所述单/差分电路的所述差分包络信号,以输出差分放大信号;以及
直流偏移抵消电路,被配置为:将来自所述放大器的所述差分放大信号提供到所述放大器的输入端子,以抵消来自从所述放大器输出的所述差分放大信号的所述直流偏移。
19.根据权利要求18所述的包络跟踪偏置电路,其中,所述放大器包括第一放大器,其中,所述第一放大器具有:非反相输入端子,被配置为通过第一电阻器接收所述差分包络信号的第一信号;以及反相输入端子,被配置为通过第二电阻器接收所述差分包络信号的第二信号,
所述第一放大器被配置为:通过第三电阻器和所述非反相输入端子接收来自所述直流偏移抵消电路的直流偏移抵消信号的第二信号,并且通过第四电阻器和所述反相输入端子接收所述直流偏移抵消信号的第一信号,并且
所述第一放大器包括:
第五电阻器,连接于所述非反相输入端子和第二输出端子之间;
第六电阻器,连接于所述反相输入端子和第一输出端子之间;
第一电容器,连接于所述非反相输入端子和所述第二输出端子之间;以及
第二电容器,连接于所述反相输入端子和所述第一输出端子之间。
20.根据权利要求18所述的包络跟踪偏置电路,其中,所述直流偏移抵消电路包括第二放大器,其中,所述第二放大器具有:非反相输入端子,通过第一电阻器和第二电阻器连接到所述放大器的第一输出端子;以及反相输入端子,通过第三电阻器和第四电阻器连接到所述放大器的第二输出端子,
所述第二放大器被配置为:通过第五电阻器和第六电阻器提供直流偏移偏置电压,所述第五电阻器和所述第六电阻器连接于所述第一电阻器和所述第二电阻器的连接节点与所述第三电阻器和所述第四电阻器的连接节点之间,并且
所述第二放大器包括:
第一电容器,连接于所述直流偏移抵消电路的所述非反相输入端子和第二输出端子之间;以及
第二电容器,连接于所述直流偏移抵消电路的所述反相输入端子和第一输出端子之间。
21.根据权利要求20所述的包络跟踪偏置电路,其中,所述包络输出电路包括:
选择电路,被配置为:响应于所述第二控制信号选择所述放大信号的第一信号和第二信号中的任意一者;以及
包络跟踪拉出/灌入电路,被配置为:基于所述第一信号和所述第二信号中选择的一者而产生包络跟踪偏置电流。
22.根据权利要求21所述的包络跟踪偏置电路,其中,所述包络跟踪拉出/灌入电路包括:
包络跟踪电流产生电路,被配置为:响应于所述第二控制信号将由所述选择电路选择的电压转换为包络跟踪偏置电流并且调节所述包络跟踪偏置电流;以及
直流偏置抵消电路,被配置为:将所述直流偏移偏置电压转换为所述包络跟踪偏置电流并且抵消来自所述包络跟踪偏置电流的直流。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020170107437A KR102004803B1 (ko) | 2017-08-24 | 2017-08-24 | 엔벨로프 트래킹 바이어스 회로 |
| KR10-2017-0107437 | 2017-08-24 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN109428552A CN109428552A (zh) | 2019-03-05 |
| CN109428552B true CN109428552B (zh) | 2022-07-19 |
Family
ID=65435680
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201810966279.7A Expired - Fee Related CN109428552B (zh) | 2017-08-24 | 2018-08-23 | 包络跟踪偏置电路 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US10476438B2 (zh) |
| KR (1) | KR102004803B1 (zh) |
| CN (1) | CN109428552B (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11223324B2 (en) * | 2019-09-27 | 2022-01-11 | Skyworks Solutions, Inc. | Multi-level envelope tracking with analog interface |
| GB2622518B (en) | 2019-09-27 | 2024-09-11 | Skyworks Solutions Inc | Multi-level envelope tracking systems with separate DC and AC paths |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN102299689A (zh) * | 2011-06-29 | 2011-12-28 | 清华大学 | 基于包络跟踪技术的高效率双频功率放大器的设计方法 |
| CN103597741A (zh) * | 2011-04-25 | 2014-02-19 | 天工方案公司 | 用于包络跟踪的装置和方法 |
| US8665018B2 (en) * | 2011-02-01 | 2014-03-04 | Mediatek Singapore Pte. Ltd. | Integrated circuit, wireless communication unit and method for a differential interface for an envelope tracking signal |
| CN103795356A (zh) * | 2014-01-21 | 2014-05-14 | 浙江大学 | 一种包络跟踪的射频功率放大器 |
| CN104113285A (zh) * | 2013-02-26 | 2014-10-22 | 辉达公司 | 用于射频传输的包络跟踪电路和方法以及包络跟踪发射器 |
| WO2015025041A1 (en) * | 2013-08-23 | 2015-02-26 | Nujira Limited | Optimisation of envelope tracked power amplifier |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5003414A (en) * | 1986-07-18 | 1991-03-26 | Pioneer Electronic Corporation | Digital signal reproducing apparatus having improved pilot level compensation control |
| US6141169A (en) * | 1997-10-23 | 2000-10-31 | Cirrus Logic, Inc. | System and method for control of low frequency input levels to an amplifier and compensation of input offsets of the amplifier |
| KR100550930B1 (ko) | 2003-05-15 | 2006-02-13 | 학교법인 한국정보통신학원 | 전력증폭기를 위한 능동 바이어스 회로 |
| US7135918B1 (en) * | 2004-10-22 | 2006-11-14 | Nortel Networks Limited | Linear power amplifier circuit with a modulated power supply signal |
| WO2007122844A1 (ja) * | 2006-04-21 | 2007-11-01 | Nec Corporation | 直流オフセット補正装置および直流オフセット補正方法 |
| US8106712B2 (en) | 2008-12-24 | 2012-01-31 | Georgia Tech Research Corporation | Systems and methods for self-mixing adaptive bias circuit for power amplifier |
| US7768346B1 (en) * | 2009-02-18 | 2010-08-03 | Atheros Communications, Inc. | System for amplifier linearization with envelope feedback |
| EP2782245A1 (en) * | 2013-03-20 | 2014-09-24 | ST-Ericsson SA | Amplifier topology for envelope tracking |
| JP6314572B2 (ja) | 2014-03-20 | 2018-04-25 | 三菱電機株式会社 | ひずみ補正回路 |
| US10110169B2 (en) * | 2016-09-14 | 2018-10-23 | Skyworks Solutions, Inc. | Apparatus and methods for envelope tracking systems with automatic mode selection |
| US10135472B1 (en) * | 2017-08-29 | 2018-11-20 | Analog Devices Global | Apparatus and methods for compensating radio frequency transmitters for local oscillator leakage |
-
2017
- 2017-08-24 KR KR1020170107437A patent/KR102004803B1/ko not_active Expired - Fee Related
-
2018
- 2018-05-21 US US15/984,664 patent/US10476438B2/en active Active
- 2018-08-23 CN CN201810966279.7A patent/CN109428552B/zh not_active Expired - Fee Related
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8665018B2 (en) * | 2011-02-01 | 2014-03-04 | Mediatek Singapore Pte. Ltd. | Integrated circuit, wireless communication unit and method for a differential interface for an envelope tracking signal |
| CN103597741A (zh) * | 2011-04-25 | 2014-02-19 | 天工方案公司 | 用于包络跟踪的装置和方法 |
| CN102299689A (zh) * | 2011-06-29 | 2011-12-28 | 清华大学 | 基于包络跟踪技术的高效率双频功率放大器的设计方法 |
| CN104113285A (zh) * | 2013-02-26 | 2014-10-22 | 辉达公司 | 用于射频传输的包络跟踪电路和方法以及包络跟踪发射器 |
| WO2015025041A1 (en) * | 2013-08-23 | 2015-02-26 | Nujira Limited | Optimisation of envelope tracked power amplifier |
| CN103795356A (zh) * | 2014-01-21 | 2014-05-14 | 浙江大学 | 一种包络跟踪的射频功率放大器 |
Non-Patent Citations (2)
| Title |
|---|
| "Optimization for Envelope Shaped Operation of Envelope Tracking Power Amplifier";Dongsu Kim等;《IEEE Transactions on Microwave Theory and Techniques》;20110505;第59卷(第7期);1787-1795 * |
| "应用于LTE的2.45GHz硅基包络跟踪功率放大器的设计";朱碧辉;《中国优秀硕士学位论文全文数据库 信息科技辑》;20170215;I135-987 * |
Also Published As
| Publication number | Publication date |
|---|---|
| CN109428552A (zh) | 2019-03-05 |
| US20190068122A1 (en) | 2019-02-28 |
| KR102004803B1 (ko) | 2019-10-01 |
| US10476438B2 (en) | 2019-11-12 |
| KR20190021947A (ko) | 2019-03-06 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US8254598B2 (en) | Programmable integrated microphone interface circuit | |
| US8335328B2 (en) | Programmable integrated microphone interface circuit | |
| CN101267215B (zh) | 用于抑制一镜像信号的低中频接收器及镜像信号抑制方法 | |
| CN102882481B (zh) | 用于电容信号源放大器的系统和方法 | |
| US20110260788A1 (en) | Amplifier device and sensor module | |
| TWI323555B (en) | Low noise amplifier and related method | |
| CN109428552B (zh) | 包络跟踪偏置电路 | |
| US10069483B1 (en) | Multi-path analog system with multi-mode high-pass filter | |
| JP6240010B2 (ja) | 増幅器 | |
| CN101605287B (zh) | 用于提供麦克风介面的集成电路 | |
| CN101266275A (zh) | 半导体集成电路及其相位补偿用电容的电容值调整方法 | |
| US20190058484A1 (en) | Multi-path analog system with multi-mode high-pass filter | |
| CN108028629A (zh) | 用于麦克风的电子电路和麦克风 | |
| WO2019036579A1 (en) | MULTI-PATH ANALOG SYSTEM WITH PASS-UP MULTIMODE FILTER | |
| US8085954B2 (en) | Microphone amplification arrangement and integrated circuit therefor | |
| TWI290422B (en) | Circuit for DC offset cancellation | |
| US10327072B2 (en) | Phase correcting system and a phase correctable transducer system | |
| JP2003283266A (ja) | オフセットキャンセラー回路 | |
| KR20140002368A (ko) | 하이브리드 아날로그 디지털 변환 장치 및 이를 이용한 센싱 장치 | |
| US10009039B1 (en) | Multi-path analog system with multi-mode high-pass filter | |
| KR101183986B1 (ko) | 고입력 임피던스를 갖는 리드아웃 회로 | |
| CN109669505B (zh) | 包络跟踪电流偏置电路和功率放大装置 | |
| US6700445B2 (en) | Filter circuits based on trans-conductor circuits | |
| JP2006087112A (ja) | ディセーブル機能を有する演算増幅器を含む信号復調回路 | |
| CN114553208A (zh) | 可实现增益、带宽独立调控的低噪声微弱信号检测接口电路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20220719 |
|
| CF01 | Termination of patent right due to non-payment of annual fee |