CN109410764B - 阵列基板及显示面板 - Google Patents

阵列基板及显示面板 Download PDF

Info

Publication number
CN109410764B
CN109410764B CN201811524188.4A CN201811524188A CN109410764B CN 109410764 B CN109410764 B CN 109410764B CN 201811524188 A CN201811524188 A CN 201811524188A CN 109410764 B CN109410764 B CN 109410764B
Authority
CN
China
Prior art keywords
array substrate
area
channel
display area
peripheral
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811524188.4A
Other languages
English (en)
Other versions
CN109410764A (zh
Inventor
冯校亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201811524188.4A priority Critical patent/CN109410764B/zh
Publication of CN109410764A publication Critical patent/CN109410764A/zh
Priority to US16/467,044 priority patent/US11322525B2/en
Priority to PCT/CN2019/077881 priority patent/WO2020118931A1/zh
Application granted granted Critical
Publication of CN109410764B publication Critical patent/CN109410764B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/301Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements flexible foldable or roll-able electronic displays, e.g. thin LCD, OLED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1218Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本申请提供一种阵列基板及显示面板,阵列基板包括柔性基板、外围走线以及弯曲通道,沿着弯曲通道折叠使外围走线位于显示区的背面以增大显示面中显示区的面积。

Description

阵列基板及显示面板
技术领域
本申请涉及显示技术领域,尤其涉及一种阵列基板及显示面板。
背景技术
随着Iphone X和Sumsang盖乐世新产品的发布,窄边框以及U-Cut(刘海)全面屏等产品瞬息引爆消费市场,全面屏逐渐成为行业主流。
全面屏通过增大屏占比而减小无效区使得消费者的视觉体验感增强。然而,传统技术所谓的全面屏都属于窄边框技术范畴,不能称为真正意义上的全面屏,从窄边框到全面屏的主要限制因素之一是显示器的边缘走线需要占用显示器的显示面的区域。
发明内容
本申请的目的在于提供一种阵列基板及显示面板,该阵列基板和显示面板的显示面中显示区的面积增大。
为实现上述目的,技术方案如下。
一种阵列基板,所述阵列基板包括:
柔性基板,所述柔性基板具有第一表面及与所述第一表面相对的第二表面,所述柔性基板的所述第一表面具有显示区和非显示区,所述非显示区位于所述显示区的外围;
外围走线,所述外围走线设置于所述非显示区的走线区中;
弯曲通道,所述弯曲通道位于所述走线区和所述显示区之间,沿着所述弯曲通道折叠使所述外围走线位于所述柔性基板的所述第二表面所在的一侧。
在上述阵列基板中,所述阵列基板还包括转换线路,所述转换线路设置于线路转换区,所述线路转换区位于所述弯曲通道和所述显示区之间。
在上述阵列基板中,所述转换线路包括依次设置于所述柔性基板的所述第一表面的第一导电层、第一绝缘层及第二导电层。
在上述阵列基板中,所述阵列基板还包括栅极驱动电路,所述栅极驱动电路设置于所述走线区中,沿着所述弯曲通道折叠使所述栅极驱动电路位于所述柔性基板的所述第二表面所在的一侧。
在上述阵列基板中,所述第二导电层通过所述第一绝缘层上的过孔桥接所述栅极驱动电路和所述第一导电层。
在上述阵列基板中,所述线路转换区的宽度为0.08毫米-0.12毫米。
在上述阵列基板中,所述阵列基板还包括有机绝缘弹性层,所述有机绝缘弹性层设置于所述弯曲通道中。
在上述阵列基板中,所述阵列基板还包括导电垫,所述导电垫设置于所述弯曲通道两侧的所述外围走线上。
在上述阵列基板中,所述阵列基板还包括外部控制芯片,所述外部控制芯片绑定于所述走线区的绑定区中,沿着所述弯曲通道折叠使所述外部控制芯片位于所述柔性基板的所述第二表面所在的一侧。
一种显示面板,所述显示面板包括上述阵列基板。
有益效果:本申请提供一种阵列基板及显示面板,通过沿着弯曲通道折叠使外围走线位于显示区的背面以增大显示面中显示区的面积。
附图说明
图1为本申请一实施例的阵列基板折叠前的示意图;
图2为图1所示阵列基板折叠后的示意图;
图3为图2所示阵列基板背面的示意图;
图4为图1所示阵列基板的第一局部放大图;
图5为图4所示阵列基板沿A-A切线方向的截面图;
图6为图5所示截面沿着弯曲通道折叠后的示意图;
图7为图4所示阵列基板沿B-B切线方向的截面图;
图8为图1所示阵列基板的第二局部放大图;
图9为图8所示阵列基板沿C-C切线方向的截面图;
图10为图8所示阵列基板沿D-D切线方向的截面图。
附图标示:
100柔性基板 102第一表面 104第二表面 102a显示区
102a’非显示区 103绑定区 1021第一走线转角区 1022第二走线转角区
1023第三走线转角区 1024第四走线转角区 1025第一主走线区
1026第二主走线区 1027第三主走线区 1028第四主走线区 110外围走线
120a弯曲通道 120有机绝缘弹性层 121有机绝缘弹性凸起
130数据线 140扫描线 150栅极驱动电路 160转换线路 160a线路转换区
170导电垫 11第一导电层 12第一绝缘层 13第二导电层 14第二绝缘层 15第一换线垫 16第二换线垫
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
请参阅图1、图2及图3,图1为本申请一实施例的阵列基板,图2为图1所示阵列基板折叠后的示意图,图3为图2所示阵列基板背面的示意图,图1所示阵列基板包括:
柔性基板100,柔性基板100具有第一表面102及与第一表面102相对的第二表面104,柔性基板100的第一表面102具有显示区102a和非显示区102a’,非显示区102a’位于显示区102a的外围;
外围走线110,外围走线110设置于非显示区102a’的走线区中;
弯曲通道120a,弯曲通道120a位于走线区和显示区102a之间,沿着弯曲通道120a折叠使外围走线110位于柔性基板100的第二表面104所在的一侧。
上述方案通过沿着弯曲通道折叠使外围走线位于显示区的背面以增大显示面的显示区的面积。
在本实施例中,阵列基板为薄膜晶体管阵列基板,其衬底为柔性基板100使阵列基板具有可折叠性。柔性基板100的制备材料可为聚酰亚胺(Polyimide,PI)、聚对苯二甲酸乙二醇酯(Polyethylene terephthalate,PET)或者其他柔性材料。
柔性基板100的第一表面102具有显示区102a和非显示区102a’,显示区102a中设置有多条相互垂直相交的数据线130和扫描线140,在多条数据线130和多条扫描线140交叉形成的区域中设置有多个薄膜晶体管(未示出),扫描线140连接薄膜晶体管的栅极以向薄膜晶体管输入扫描信号,数据线130连接薄膜晶体管的源极以向薄膜晶体管输入数据信号。制造显示区102a中的薄膜晶体管包括如下步骤:
于柔性基板100的第一表面102上形成第一导电层,图案化显示区102a中的第一导电层以形成栅极;
于形成栅极的第一表面102上继续形成一整面第一绝缘层;
于形成第一绝缘层的第一表面102上继续形成图案化的沟道层;
于形成图案化的沟道层的第一表面102上形成第二绝缘层并图案化显示区102a中的第二绝缘层以于第二绝缘层上形成过孔;
于形成第二绝缘层的第一表面102上形成一整面的第二导电层,图案化显示区102a中的第二导电层以形成源漏电极,源漏电极通过第二绝缘层上的过孔与图案化的沟道层连接。
需要说明的是,于显示区102a中形成薄膜晶体管的过程中,也同时会于非显示区102a’中依次形成第一导电层、第一绝缘层、第二导电层以及第二绝缘层以形成非显示区102a’中的其他线路。
外围走线110设置于非显示区102a’的走线区中,外围走线110环绕显示区102a设置,外围走线包括但不限于电源电压(Voltage Drain Drain,VDD)走线、接地电压(VoltageSource-Source,VSS)走线、时钟(Clock,CLK)走线、外部时钟(External Clock,XCLK)走线。VDD走线、VSS走线、CLK走线以及XCLK走线是通过图案化非显示区102a’中的第二导电层形成的,即第二导电层为形成显示区102a中薄膜晶体管的源漏电极的导电层。
弯曲通道120a位于显示区102a的外围,其为井字形通道,在其他实施例中,弯曲通道也可以为其他结构,例如弯曲通道为一字型且分别位于阵列基板的至少一侧。依次沿着构成井字型通道的四条垂直相交的通道折叠使设置于非显示区102a’的走线区的外围走线110位于柔性基板100的第二表面104所在侧,即在柔性基板100的第一表面102(阵列基板的显示面)只具有显示区102a,沿着弯曲通道120a折叠后的阵列基板如图2所示,沿着弯曲通道120a折叠后的阵列基板的背面如图3所示。
对于非显示区102a’,井字型弯曲通道120a将其划分为8个区域,包括第一走线转角区1021、第二走线转角区1022、第三走线转角区1023、第四走线转角区1024、位于第一走线转角区1021和第二走线转角区1022之间的第一主走线区1025、位于第三走线转角区1023和第四走线转角区1024之间的第二主走线区1026、位于第一走线转角区1021和第三走线转角区1023之间的第三主走线区1027、位于第二走线转角区1022和第四走线转角区1024之间的第四主走线区1028。
进一步地,阵列基板还包括栅极驱动电路(Gate On Array,GOA)150,栅极驱动电路150设置于走线区中,沿着弯曲通道120a折叠使栅极驱动电路150位于柔性基板100的第二表面104所在的一侧。
具体地,栅极驱动电路150设置于第三主走线区1027和第四主走线区1028中,显示区102a中的每一条扫描线140的两端分别与栅极驱动电路150连接,即每条扫描线140都是通过两端输入扫描驱动信号。在其他实施例中,栅极驱动电路150也可以设置于第三主走线区1027或第四主走线区1028中,即每条扫描线140都是通过一端输入驱动信号。另外,栅极驱动电路150与外围走线110电连接。栅极驱动电路150与显示区102a中薄膜晶体管的扫描线140是同层制作。
请继续参阅图1,阵列基板还包括外部控制芯片(未示出),外部控制芯片绑定于走线区的绑定区103中,沿着弯曲通道120a折叠使外部控制芯片位于柔性基板100的第二表面104所在的一侧。外部控制芯片包括用于向数据线输出驱动信号的数据驱动控制芯片以及向外围走线110输入控制信号的芯片,数据线130和外围走线110延伸至绑定区103,通过柔性印刷电路板(Flexible Printed Circuit,FPC)与外部控制芯片电连接。具体地,绑定于绑定区103的外部控制芯片位于第二主走线区1026中。
为了避免显示区102a中延伸至弯曲通道120a的关键线路(包括扫描线和数据线等)在弯曲通道120a折叠过程中断裂而失效,阵列基板还包括转换线路160,转换线路160设置于线路转换区160a中,线路转换区160a位于弯曲通道120a和显示区102a之间。线路转换区160a的宽度为0.08毫米-0.12毫米,例如线路转换区160a的宽度为0.1毫米。即使在柔性基板100的第一表面102a增加转换线路160,显示区102a所占用的显示面的面积百分比仍高达99%。
请参阅图4及图5,图4为图1所示阵列基板的第一局部放大图,图5为图4沿A-A切线方向的截面图。由图4可知,阵列基板还包括导电垫170,导电垫170设置于弯曲通道120a两侧的外围走线110上。导电垫170为有机导电层;导电垫170沿垂直于外围走线110所在直线方向的宽度大于外围走线的宽度,例如,导电垫170沿垂直于外围走线110所在直线方向的宽度为外围走线宽度的2-10倍,为了适应导电垫170的宽度比外围走线110的宽度大,相邻两条外围走线110的间距在第一走线转角区1021中也相应的增大,进入第一主走线区1025后,相邻两条外围走线110的距离调整小。导电垫170形成于第二绝缘层14的中且位于外围走线110上,第二绝缘层14为非显示区102a’中的第二绝缘层,导电垫170的厚度与第二绝缘层14的厚度相同。可以理解的是,导电垫170也可以位于弯曲通道120a上方的外围走线110上。
另外,阵列基板还包括有机绝缘弹性层120,有机绝缘弹性层120设置于弯曲通道120a中。沿着弯曲通道120a折叠时,有机绝缘弹性层120具有弹性从而使得其在弯折过程中能提供弯折需要的冗长。有机绝缘弹性层120的制备材料为橡胶材料,例如三元乙丙橡胶、天然橡胶等。弯曲通道120a形成于第一绝缘层12的通道中,在形成显示区102a中薄膜晶体管中的源漏电极前,于第一绝缘层12中的弯曲通道120a中形成有机绝缘弹性层120,第一绝缘层12为非显示区102a’中第一绝缘层。
进一步地,有机绝缘弹性层120与外围走线110接触的表面设置有有机绝缘弹性凸起121,有机绝缘弹性凸起121在折叠时会变形以进一步地提供有机绝缘弹性层120在弯折时需要的冗长,而且,覆盖在有机绝缘弹性凸起121上的外围走线110在外围走线110折叠时也会变形以提供外围走线120在弯折时需要的冗长,故有机绝缘弹性层120上的有机绝缘弹性凸起121能避免外围走线120在弯折时断裂。有机绝缘弹性凸起121与有机绝缘弹性层120可以通过同一制程制得,也可以通过不同的制程制得。有机绝缘弹性凸起121可以为半球形、梯形、台阶型或者齿状。可以理解的是,也可以有机绝缘弹性层120与外围走线110接触的表面设置凹槽以使外围走线110在折叠时也会变形以提供外围走线110在弯折时需要的冗长。
请参阅图6,图6为图5所示截面沿弯曲通道折叠后的示意图,有机绝缘弹性凸起121经拉伸后变形使得外围走线110也变形,避免外围走线110拉伸过程中断裂;折叠后弯曲通道120a两侧外围走线110上的导电垫170相互接触,进一步地保证折叠后弯曲通道120a两侧的外围走线能够电连接。
请参阅4及图7,图7为图4沿B-B切线方向的截面图,位于显示区102a中的扫描线140需要通过转换线路160以与位于走线区的栅极驱动电路150连接。第二导电层13通过第一绝缘层12上的过孔桥接栅极驱动电路150和第一导电层11,第二导电层13延伸至弯曲通道120a时,第二导电层13位于有机绝缘弹性层120的表面。有机绝缘弹性层120与第二导电层13接触的表面设置有有机绝缘弹性凸起121,有机绝缘弹性凸起121在折叠时会变形以进一步地提供有机绝缘弹性层120弯折时需要的冗长,而且,覆盖在有机绝缘弹性凸起121上的第二导电层13在折叠过程中也会变形以提供第二导电层13弯折时需要的冗长。
由图7可知,转化线路160包括依次设置于柔性基板100的第一表面102的第一导电层11、第一绝缘层12、第二导电层13。具体地,第一导电层11为从显示区102a中延伸至线路转换区160a中的扫描线140,第一绝缘层12为非显示区102a’中的第一绝缘层,第二导电层14为非显示区102a’中的第二导电层。第二导电层14的表面还覆盖第二绝缘层14,第二绝缘层14为非显示区102a’中的第二绝缘层。
请参阅图8及图9,图8为图1所示阵列基板的第二局部放大图,图9为图8所示阵列基板10沿C-C切线方向的截面图,外围走线110是直接从第三主走线区1027延伸至第三走线转角区1023,有机绝缘弹性层120与外围走线110接触的表面上设置有有机绝缘弹性凸起121,使得外围走线110在折叠过程中可伸长以避免断裂。
请参阅图8及图10,图10为图8所示阵列基板沿D-D切线方向的截面图,数据线130经过弯曲通道120a以延伸至绑定区103,在经过弯曲通道120a之前,数据线130需要转换线路160换线。具体地,数据线130通过第一绝缘层12上的过孔连接至第一换线垫15,从线路转换区160a延伸至走线区的第二导电层13通过第一绝缘层12上的过孔桥接第一换线垫15和第二换线垫16,第二导电垫16再通过第一绝缘层12上的过孔连接位于走线区的第二导电层13后,走线区的第二导电层13延伸至绑定区103。第一换线垫15位于线路转换区160a中,第二换线垫16为位于走线区中,第一换线垫15和第二换线垫16均通过图案化显示区102a外的第一导电层11形成。另外,有机绝缘弹性层120与第二导电层13接触的表面设置有有机绝缘弹性凸起121,使得第二导电层13在折叠过程中可伸长以避免断裂。
本申请的又一目的是提供一种显示面板,该显示面板包括上述阵列基板。
进一步地,显示面板还包括依次形成于阵列基板上的阳极、发光层以及阴极。
以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (8)

1.一种阵列基板,其特征在于,所述阵列基板包括:
柔性基板,所述柔性基板具有第一表面及与所述第一表面相对的第二表面,所述柔性基板的所述第一表面具有显示区和非显示区,所述非显示区位于所述显示区的外围;
外围走线,所述外围走线设置于所述非显示区的走线区中;
弯曲通道,所述弯曲通道位于所述走线区和所述显示区之间,所述弯曲通道为井字形通道,依次沿着构成所述井字型通道的四条垂直相交的通道折叠使设置于所述非显示区的所述走线区的所述外围走线位于所述柔性基板的所述第二表面所在侧;
转换线路,所述转换线路设置于线路转换区,所述线路转换区位于所述弯曲通道和所述显示区之间;
有机绝缘弹性层,所述有机绝缘弹性层设置于所述弯曲通道中;以及
导电垫,所述导电垫设置于所述弯曲通道两侧的所述外围走线上,沿着所述弯曲通道折叠后,所述弯曲通道两侧所述外围走线上的所述导电垫相互接触。
2.根据权利要求1所述的阵列基板,其特征在于,所述转换线路包括依次设置于所述柔性基板的所述第一表面的第一导电层、第一绝缘层及第二导电层。
3.根据权利要求2所述的阵列基板,其特征在于,所述阵列基板还包括栅极驱动电路,所述栅极驱动电路设置于所述走线区中,沿着所述弯曲通道折叠使所述栅极驱动电路位于所述柔性基板的所述第二表面所在的一侧。
4.根据权利要求3所述的阵列基板,其特征在于,所述第二导电层通过所述第一绝缘层上的过孔桥接所述栅极驱动电路和所述第一导电层。
5.根据权利要求1所述的阵列基板,其特征在于,所述线路转换区的宽度为0.08毫米-0.12毫米。
6.根据权利要求1所述的阵列基板,其特征在于,所述有机绝缘弹性层与所述外围走线接触的表面设置有有机绝缘弹性凸起或凹槽。
7.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括外部控制芯片,所述外部控制芯片绑定于所述走线区的绑定区中,沿着所述弯曲通道折叠使所述外部控制芯片位于所述柔性基板的所述第二表面所在的一侧。
8.一种显示面板,其特征在于,所述显示面板包括权利要求1-7任一项所述的阵列基板。
CN201811524188.4A 2018-12-13 2018-12-13 阵列基板及显示面板 Active CN109410764B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201811524188.4A CN109410764B (zh) 2018-12-13 2018-12-13 阵列基板及显示面板
US16/467,044 US11322525B2 (en) 2018-12-13 2019-03-12 Array substrate and display panel having organic insulating elastic layer disposed on bending pathway
PCT/CN2019/077881 WO2020118931A1 (zh) 2018-12-13 2019-03-12 阵列基板及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811524188.4A CN109410764B (zh) 2018-12-13 2018-12-13 阵列基板及显示面板

Publications (2)

Publication Number Publication Date
CN109410764A CN109410764A (zh) 2019-03-01
CN109410764B true CN109410764B (zh) 2020-10-27

Family

ID=65458989

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811524188.4A Active CN109410764B (zh) 2018-12-13 2018-12-13 阵列基板及显示面板

Country Status (3)

Country Link
US (1) US11322525B2 (zh)
CN (1) CN109410764B (zh)
WO (1) WO2020118931A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109410764B (zh) * 2018-12-13 2020-10-27 武汉华星光电半导体显示技术有限公司 阵列基板及显示面板
CN110600506B (zh) 2019-08-21 2022-08-23 武汉华星光电半导体显示技术有限公司 显示面板和显示装置
CN110534027A (zh) * 2019-10-09 2019-12-03 昆山工研院新型平板显示技术中心有限公司 显示面板、显示装置和显示面板的制作方法
CN113012570B (zh) * 2019-12-20 2023-06-20 京东方科技集团股份有限公司 阵列基板、显示面板
CN111403467B (zh) * 2020-03-31 2022-09-13 武汉天马微电子有限公司 显示基板、显示面板和显示装置
CN111599302B (zh) * 2020-06-30 2022-10-21 上海天马微电子有限公司 一种显示面板和显示装置
CN112071190A (zh) * 2020-09-25 2020-12-11 武汉天马微电子有限公司 显示面板及显示装置
CN113219737B (zh) * 2021-04-20 2022-06-07 绵阳惠科光电科技有限公司 一种显示面板和显示装置
CN114020179A (zh) * 2021-10-25 2022-02-08 惠州华星光电显示有限公司 电磁式触控显示面板

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101320384B1 (ko) 2011-06-30 2013-10-23 삼성디스플레이 주식회사 가요성 표시 패널 및 상기 가요성 표시 패널을 포함하는 표시 장치
HUE053916T2 (hu) * 2012-06-29 2021-07-28 Hoffmann La Roche Érzékelõelem analit kimutatására testfolyadékban
KR101927427B1 (ko) * 2012-10-19 2018-12-10 삼성전자주식회사 멀티 디스플레이 장치
KR102077316B1 (ko) * 2012-11-14 2020-04-08 삼성디스플레이 주식회사 플렉서블 터치 스크린 패널 이를 구비한 플렉서블 표시장치
US9450038B2 (en) * 2014-07-31 2016-09-20 Lg Display Co., Ltd. Flexible display
US10007151B2 (en) * 2015-06-10 2018-06-26 Samsung Display Co., Ltd. Display panel and display device including the same
CN107017265A (zh) * 2016-01-27 2017-08-04 上海和辉光电有限公司 一种柔性显示面板及其制备方法
CN106972030B (zh) * 2017-03-30 2019-09-03 京东方科技集团股份有限公司 一种柔性显示面板、显示装置及柔性显示面板的制作方法
CN106951125B (zh) * 2017-03-30 2019-09-13 上海天马微电子有限公司 一种触控显示面板及触控显示装置
CN207781091U (zh) * 2018-02-02 2018-08-28 京东方科技集团股份有限公司 一种柔性阵列基板及柔性显示装置
CN108598142B (zh) * 2018-06-28 2020-11-17 上海天马微电子有限公司 柔性显示基板、柔性显示面板和柔性显示装置
CN109410764B (zh) * 2018-12-13 2020-10-27 武汉华星光电半导体显示技术有限公司 阵列基板及显示面板

Also Published As

Publication number Publication date
WO2020118931A1 (zh) 2020-06-18
CN109410764A (zh) 2019-03-01
US20210384230A1 (en) 2021-12-09
US11322525B2 (en) 2022-05-03

Similar Documents

Publication Publication Date Title
CN109410764B (zh) 阵列基板及显示面板
US20210191573A1 (en) Touch panel and display device with touch panel
CN108258016B (zh) 柔性显示装置
KR102590307B1 (ko) 플렉서블 표시장치
US20170309644A1 (en) Display device
CN110231892B (zh) 触控显示装置
US20180196565A1 (en) Touch panel, manufacturing method thereof and touch display device
US20200050312A1 (en) Electronic device, touch display panel and touch display substrate
CN107065269B (zh) 显示面板及显示装置
KR101482196B1 (ko) 박막 트랜지스터 기판 및 이의 제조 방법
US11360599B2 (en) Touch display device
US11049466B2 (en) Display device
CN109671742B (zh) Amoled显示面板
US11314359B2 (en) Touch sensing electrode structure and touch sensor including the same
CN111341813B (zh) 显示面板及显示装置
KR102675322B1 (ko) 플렉서블 표시장치
US11830883B2 (en) Display device including fan-out wire with various widths
CN110865730B (zh) 集成触摸型显示装置及其驱动ic
US20190073052A1 (en) Touch panel
US11563036B2 (en) Array substrate and fabrication method thereof, display panel and display module
CN115808826A (zh) 半导体装置
CN218995843U (zh) 阵列基板、显示面板及显示装置
CN113555346B (zh) 电路基板以及电路基板的应变量的测量方法
US11551597B2 (en) Electronic device
US11776295B2 (en) Detection device with thin film transistors

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant