CN109327210A - 脉冲信号产生方法及装置 - Google Patents
脉冲信号产生方法及装置 Download PDFInfo
- Publication number
- CN109327210A CN109327210A CN201811149228.1A CN201811149228A CN109327210A CN 109327210 A CN109327210 A CN 109327210A CN 201811149228 A CN201811149228 A CN 201811149228A CN 109327210 A CN109327210 A CN 109327210A
- Authority
- CN
- China
- Prior art keywords
- pulse
- output pulse
- output
- signal
- pulse number
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K7/00—Modulating pulses with a continuously-variable modulating signal
- H03K7/06—Frequency or rate modulation, i.e. PFM or PRM
Abstract
本发明公开了一种基于有理数信号分频或倍频的脉冲信号产生方法及装置,其中,所述方法包括:获取在运算周期T内接收的输入脉冲的总个数M;接收脉冲个数比值R和所述总个数M,并进行除法计算,获取脉冲个数N和余数;对所述余数与原有余数进行累加,获取累加结果;根据累加结果和所述脉冲个数N,设置输出脉冲个数K;根据所述运算周期T和所述输出脉冲个数K计算输出脉冲周期Tp;根据所述输出脉冲个数K和所述输出脉冲周期Tp产生输出脉冲信号。在本发明实施例中,通过本发明的实施方式,可以将有理数的分数分频输出更准确,在一定情况下还可以实现倍频输出。
Description
技术领域
本发明涉及脉冲产生技术领域,尤其涉及一种基于有理数信号分频或倍频的脉冲信号产生方法及装置。
背景技术
目前成熟的分数分频技术包括DDS和交叉分频法;其中DDS主要有一下几部分组成:相位累加器、RAM数据读取、D/A转换器和低通滤波器;DDS有固定模块,输入频率控制器和输出固定频率的波形;其中该主要模块为相位累加器,通过相位累计器循环计数,循环读取RAM的数据,从而得到固定频率的波形数据。
但根据公式,fmin=fc×K/N=50M×1/232≈0.011655HZ,可知DDS的缺点是分频输出频率是进步的,不是所有在某个区域内的分数频率都可以分出来的,这样导致某个需要的频率可能分不出,智能很接近,随着时间的增长,实际脉冲数量和理论值偏差会越来越大。
发明内容
本发明的目的在于克服现有技术的不足,本发明提供了一种基于有理数信号分频或倍频的脉冲信号产生方法及装置,保障能够完成分数或者整数的分频或倍频,在分频输出的脉冲信号能够得到准确的分数或者整数的倍数。
为了解决上述技术问题,本发明实施例提供了一种基于有理数信号分频或倍频的脉冲信号产生方法,所述方法包括:
获取在运算周期T内接收的输入脉冲的总个数M;
接收脉冲个数比值R和所述总个数M,并进行除法计算,获取脉冲个数N和余数;
对所述余数与原有余数进行累加,获取累加结果;
根据累加结果和所述脉冲个数N,设置输出脉冲个数K;
根据所述运算周期T和所述输出脉冲个数K计算输出脉冲周期Tp;
根据所述输出脉冲个数K和所述输出脉冲周期Tp产生输出脉冲信号。
可选的,所述脉冲个数比值R为输入脉冲个数与输出脉冲个数的比值,当R>1时,产生的脉冲信号为分频,当0<R<1时,产生的脉冲信号为倍频,当R=0时,产生的脉冲信号为不分频。
可选的,所述获取在运算周期T内接收的输入脉冲的总个数M,包括:
统计在运算周期T内接收的输入脉冲个数,获取在运算周期T内接收的输入脉冲的总个数M;
其中,所述运算周期T为锁存数据间隔时间,即每个一个运算周期T,所述计数器计数出入脉冲个数M锁存并输出。
可选的,所述接收脉冲个数比值R和所述总个数M,并进行除法计算,获取脉冲个数N和余数,包括:
接收脉冲个数比值R和所述总个数M;
采用所述总个数M除以所述脉冲个数比值R,获取脉冲个数N和余数;
其中,所述脉冲个数N为整数。
可选的,所述根据累加结果和所述脉冲个数N,设置输出脉冲个数K,包括:
判断所述累加结果是否大于或等于脉冲个数比值R,若是,则将所述原有余数置为0,并且输出脉冲个数K为:K=N+1;若否,则将所述累加结果设置为下一个原有余数,并且输出脉冲个数K为:K=N。
可选的,所述根据所述运算周期T和所述输出脉冲个数K计算输出脉冲周期Tp,包括:
采用所述用运算周期T除以所述输出脉冲个数K,获取输出脉冲周期Tp;
其中,所述输出脉冲周期Tp为整除后得到的一个整数。
可选的,所述波形发生器根据所述输出脉冲个数K和所述输出脉冲周期Tp产生输出脉冲信号,包括:
接收所述输出脉冲周期Tp,获取接收所述输出脉冲周期Tp的计时值Time;
判断所述计时值Time是否大于二分之一所述输出脉冲周期Tp,若是,则为高电平,若否则为低电平,由一个高电平和一个低电平组成一个脉冲信号;
对所述脉冲信号进行计数,并判断计数结果是否等于输出脉冲个数K;若是,则停止计数,获取stop信号为1;若否,获取stop信号为0;
判断stop信号是否为0,若是,则选择输出脉冲信号,若否,则选择不输出脉冲信号。
可选的,所述接收所述输出脉冲周期Tp,获取接收所述输出脉冲周期Tp的计时值Time,包括:
接收所述输出脉冲周期Tp的初始计时值Time1,判断所述初始计时值Time1是否大于等于Tp;
若是,则接收所述输出脉冲周期Tp的计时值Time为0;
若否,则接收所述输出脉冲周期Tp的计时值Time为:初始计时值Time1+1。
另外,本发明实施例还提供了一种基于有理数信号分频或倍频的脉冲信号产生装置,所述装置包括:
计数器:用于获取在运算周期T内接收的输入脉冲的总个数M;
第一除法器:用于接收脉冲个数比值R和所述总个数M,并进行除法计算,获取脉冲个数N和余数;
累加器:用于对所述余数与原有余数进行累加,获取累加结果;
脉冲设置器:用于根据累加结果和所述脉冲个数N,设置输出脉冲个数K;
第二除法器:用于根据所述运算周期T和所述输出脉冲个数K计算输出脉冲周期Tp;
波形发生器:用于根据所述输出脉冲个数K和所述输出脉冲周期Tp产生输出脉冲信号。
可选的,所述波形发生器包括:
计时模块:用于接收所述输出脉冲周期Tp,获取接收所述输出脉冲周期Tp的计时值Time;
状态判断模块:用于判断所述计时值Time是否大于二分之一所述输出脉冲周期Tp,若是,则为高电平,若否则为低电平,由一个高电平和一个低电平组成一个脉冲信号;
计数模块:用于对所述脉冲信号进行计数,并判断计数结果是否等于输出脉冲个数K;若是,则停止计数,获取stop信号为1;若否,获取stop信号为0;
选择输出模块:用于判断stop信号是否为0,若是,则选择输出脉冲信号,若否,则选择不输出脉冲信号。
在本发明具体实施过程中,通过本发明实施例中提供的实施方法,首先能够保证完成分数或者整数的分频/倍频,并且能够保证分频输出之后,能够准确的得到分数或者整数的倍数,而不是接近理论值;因此,能够保证分数分频输出更准确,和理论值一致,并且长时间计算分频输出脉冲个数和理论值是一致的,不会出现时间变长之后误差越来越大的情况,产生的准确的脉冲信号。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见的,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1是本发明实施例中的基于有理数信号分频或倍频的脉冲信号产生方法的方法流程示意图;
图2是本发明实施例中的产生输出脉冲信号的具体步骤的流程示意图;
图3是本发明实施例中的基于有理数信号分频或倍频的脉冲信号产生装置的装置组成结构示意图;
图4是本发明实施例中的产生输出脉冲信号的具体装置的装置结构组成示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
实施例:
请参阅图1,图1是本发明实施例中的基于有理数信号分频或倍频的脉冲信号产生方法的方法流程示意图。
如图1所示,一种基于有理数信号分频或倍频的脉冲信号产生方法,所述方法包括:
S11:获取在运算周期T内接收的输入脉冲的总个数M;
在本发明具体实施过程中,所述获取在运算周期T内接收的输入脉冲的总个数M,包括:统计在运算周期T内接收的输入脉冲个数,获取在运算周期T内接收的输入脉冲的总个数M;其中,所述运算周期T为锁存数据间隔时间,即每个一个运算周期T,所述计数器计数出入脉冲个数M锁存并输出。
具体的,通过向计数器输入一个运算周期T和输入脉冲,计数器统计在运算周期内输入的输入脉冲的个数的总数,即可获得在运算周期T内接收的输入脉冲的总个数M;其中,运算周期T是指在本方法中,锁存数据间隔的时间,每间隔T时间,计数器计数统计输入脉冲个数M,并锁存输出;并且这个运算周期T在设置好之后在整个运行过程中欧不会改变;这样可以有效保障运算过程中的准确性,保障输出脉冲信号的准确性。
S12:接收脉冲个数比值R和所述总个数M,并进行除法计算,获取脉冲个数N和余数;
在本发明具体实施过程中,所述接收脉冲个数比值R和所述总个数M,并进行除法计算,获取脉冲个数N和余数,包括:接收脉冲个数比值R和所述总个数M;采用所述总个数M除以所述脉冲个数比值R,获取脉冲个数N和余数;其中,所述脉冲个数N为整数。
具体的,第一除法器接收脉冲格式比值R和输入脉冲的总个数M,利用第一除法器中的内置规则,采用输入脉冲的总个数M除以脉冲个数比值R,获取到脉冲个数N和余数,其中脉冲个数N为整数;具体的除法公式为M/R=N…余数,N为整除后得到的一个整数。
所述脉冲个数比值R为输入脉冲个数与输出脉冲个数的比值,当R>1时,产生的脉冲信号为分频,当0<R<1时,产生的脉冲信号为倍频,当R=0时,产生的脉冲信号为不分频。
具体的,脉冲个数比值R为输入脉冲个数与输出脉冲个数的比值,R为大于0的有理数,其中,当R的取值不一样的时候,可能存在分频或者倍频或者不分频和不倍频的情况;具体为当R>1时,产生的脉冲信号为分频,当0<R<1时,产生的脉冲信号为倍频,当R=0时,产生的脉冲信号为不分频也不倍频。
S13:对所述余数与原有余数进行累加,获取累加结果;
在本发明具体实施过程中,在上述第一除法器安装预设的规则进行相应的计算之后,产生了余数,其中余数为大于0而小于R,第一除法器在获取余数之后,将其传输至累加器上,在累加器内,余数与累加器内的原有余数相加,然后获取到余数累加结果。
S14:根据累加结果和所述脉冲个数N,设置输出脉冲个数K;
在本发明具体实施过程中,所述根据累加结果和所述脉冲个数N,设置输出脉冲个数K,包括:判断所述累加结果是否大于或等于脉冲个数比值R,若是,则将所述原有余数置为0,并且输出脉冲个数K为:K=N+1;若否,则将所述累加结果设置为下一个原有余数,并且输出脉冲个数K为:K=N。
具体的,累加器在累加获取到余数累加结果之后,将余数累加结果输入至脉冲设置器中,脉冲设置器判断余数累加结果是否大于或等于脉冲个数比值R,若是,则将结果反馈给累加器,累加器将其内部的原有余数置为0,并且脉冲设置器输出脉冲个数K为:K=N+1;若否,则将结果反馈给累加器,累加器将所述累加结果设置为下一个原有余数,并且输出脉冲个数K为:K=N。
S15:根据所述运算周期T和所述输出脉冲个数K计算输出脉冲周期Tp;
在本发明具体实施过程中,所述根据所述运算周期T和所述输出脉冲个数K计算输出脉冲周期Tp,包括:采用所述用运算周期T除以所述输出脉冲个数K,获取输出脉冲周期Tp;其中,所述输出脉冲周期Tp为整除后得到的一个整数。
具体的,第二除法器获取到输出脉冲个数K和运算周期T,采用第一除法器内部的运算规则进行计算,从而获取输出脉冲周期Tp;具体的计算为采用用运算周期T除以输出脉冲个数K,获取输出脉冲周期Tp;具体的运算公式为:Tp=T/K,其中Tp为整除后获得的一个整数。
S16:根据所述输出脉冲个数K和所述输出脉冲周期Tp产生输出脉冲信号。
在本发明具体实施过程中,波形发生器在获取输出脉冲个数K和输出脉冲周期Tp之后,在波形发生器内部经过一系列处理之后,产生输出脉冲信号。
具体的,在波形发生器内部经过一系列处理的具体过程,请参阅图2,图2是本发明实施例中的产生输出脉冲信号的具体步骤的流程示意图。
如图2所示,所述波形发生器根据所述输出脉冲个数K和所述输出脉冲周期Tp产生输出脉冲信号,包括:
S161:接收所述输出脉冲周期Tp,获取接收所述输出脉冲周期Tp的计时值Time;
在本发明具体实施过程中,所述接收所述输出脉冲周期Tp,获取接收所述输出脉冲周期Tp的计时值Time,包括:接收所述输出脉冲周期Tp的初始计时值Time1,判断所述初始计时值Time1是否大于等于Tp;若是,则接收所述输出脉冲周期Tp的计时值Time为0;若否,则接收所述输出脉冲周期Tp的计时值Time为:初始计时值Time1+1。
具体的在波形发生器内存在计时模块,该计时模块接收输出脉冲周期Tp,并且计算在接收该输出脉冲周期Tp产生的初始计时值Time1,并且在产生初始计时值Time1之后,判断初始计时值Time1是否大于等于Tp若是,则接收所述输出脉冲周期Tp的计时值Time为0;若否,则接收所述输出脉冲周期Tp的计时值Time为:初始计时值Time1+1;并将该计时值Time输入至状态判断模块中。
通过该步骤的计时,可以保证输出的脉冲信号的周期和输出脉冲周期Tp一致。
S162:判断所述计时值Time是否大于二分之一所述输出脉冲周期Tp,若是,则为高电平,若否则为低电平,由一个高电平和一个低电平组成一个脉冲信号;
在本发明具体实施过程中,状态判断模块在接收到计时值Time之后,采用状态判断模块中内部预设好的判断规则进行判断,判断计时值Time是否大于二分之一输出脉冲周期Tp;若是则输出1,若否,则输出0;输出1则为高电平,输出0为低电平,有一个高电平和一个低电平组成一个脉冲信号,并将该脉冲信号输入至计数模块和选择输出模块中。
通过该步骤,可以保证在一个出脉冲周期Tp内有一半时间是高电平,一半时间为低电平。
S163:对所述脉冲信号进行计数,并判断计数结果是否等于输出脉冲个数K;若是,则停止计数,获取stop信号为1;若否,获取stop信号为0;
在本发明具体实施过程中,计数模块对脉冲信号进行计数,并且在计数的过程中,判断计数结果是否等于输出脉冲个数K,若是,则停止计数,获取stop信号为1;若否,获取stop信号为0;其中,将stop信号输入至选择输出模块中。
通过计数模块的计数和输出脉冲个数K反馈,保障输出脉冲信号个数和设置脉冲个数K保持一致。
S164:判断stop信号是否为0,若是,则选择输出脉冲信号,若否,则选择不输出脉冲信号。
在本发明具体实施过程中,在选择输出模块中,通过判断stop信号是否为0来进行选择输出,若是,则选择输出脉冲信号,若否,则选择不输出脉冲信号。
其中,在上述实施例的实时过程中,上述的步骤中的执行过程可能存在并行执行的情况,在本发明实施例中,不限定实施步骤的执行顺序。
在本发明具体实施过程中,通过本发明实施例中提供的实施方法,首先能够保证完成分数或者整数的分频/倍频,并且能够保证分频输出之后,能够准确的得到分数或者整数的倍数,而不是接近理论值;因此,能够保证分数分频输出更准确,和理论值一致,并且长时间计算分频输出脉冲个数和理论值是一致的,不会出现时间变长之后误差越来越大的情况,产生的准确的脉冲信号。
实施例:
请参阅图3,图3是本发明实施例中的基于有理数信号分频或倍频的脉冲信号产生装置的装置组成结构示意图。
如图3所示,一种基于有理数信号分频或倍频的脉冲信号产生装置,所述装置包括:
计数器11:用于获取在运算周期T内接收的输入脉冲的总个数M;
在本发明具体实施过程中,所述获取在运算周期T内接收的输入脉冲的总个数M,包括:统计在运算周期T内接收的输入脉冲个数,获取在运算周期T内接收的输入脉冲的总个数M;其中,所述运算周期T为锁存数据间隔时间,即每个一个运算周期T,所述计数器计数出入脉冲个数M锁存并输出。
具体的,通过向计数器输入一个运算周期T和输入脉冲,计数器统计在运算周期内输入的输入脉冲的个数的总数,即可获得在运算周期T内接收的输入脉冲的总个数M;其中,运算周期T是指在本方法中,锁存数据间隔的时间,每间隔T时间,计数器计数统计输入脉冲个数M,并锁存输出;并且这个运算周期T在设置好之后在整个运行过程中欧不会改变;这样可以有效保障运算过程中的准确性,保障输出脉冲信号的准确性。
第一除法器12:用于接收脉冲个数比值R和所述总个数M,并进行除法计算,获取脉冲个数N和余数;
在本发明具体实施过程中,所述接收脉冲个数比值R和所述总个数M,并进行除法计算,获取脉冲个数N和余数,包括:接收脉冲个数比值R和所述总个数M;采用所述总个数M除以所述脉冲个数比值R,获取脉冲个数N和余数;其中,所述脉冲个数N为整数。
具体的,第一除法器接收脉冲格式比值R和输入脉冲的总个数M,利用第一除法器中的内置规则,采用输入脉冲的总个数M除以脉冲个数比值R,获取到脉冲个数N和余数,其中脉冲个数N为整数;具体的除法公式为M/R=N…余数,N为整除后得到的一个整数。
所述脉冲个数比值R为输入脉冲个数与输出脉冲个数的比值,当R>1时,产生的脉冲信号为分频,当0<R<1时,产生的脉冲信号为倍频,当R=0时,产生的脉冲信号为不分频。
具体的,脉冲个数比值R为输入脉冲个数与输出脉冲个数的比值,R为大于0的有理数,其中,当R的取值不一样的时候,可能存在分频或者倍频或者不分频和不倍频的情况;具体为当R>1时,产生的脉冲信号为分频,当0<R<1时,产生的脉冲信号为倍频,当R=0时,产生的脉冲信号为不分频也不倍频。
累加器13:用于对所述余数与原有余数进行累加,获取累加结果;
在本发明具体实施过程中,在上述第一除法器安装预设的规则进行相应的计算之后,产生了余数,其中余数为大于0而小于R,第一除法器在获取余数之后,将其传输至累加器上,在累加器内,余数与累加器内的原有余数相加,然后获取到余数累加结果。
脉冲设置器14:用于根据累加结果和所述脉冲个数N,设置输出脉冲个数K;
在本发明具体实施过程中,所述根据累加结果和所述脉冲个数N,设置输出脉冲个数K,包括:判断所述累加结果是否大于或等于脉冲个数比值R,若是,则将所述原有余数置为0,并且输出脉冲个数K为:K=N+1;若否,则将所述累加结果设置为下一个原有余数,并且输出脉冲个数K为:K=N。
具体的,累加器在累加获取到余数累加结果之后,将余数累加结果输入至脉冲设置器中,脉冲设置器判断余数累加结果是否大于或等于脉冲个数比值R,若是,则将结果反馈给累加器,累加器将其内部的原有余数置为0,并且脉冲设置器输出脉冲个数K为:K=N+1;若否,则将结果反馈给累加器,累加器将所述累加结果设置为下一个原有余数,并且输出脉冲个数K为:K=N。
第二除法器15:用于根据所述运算周期T和所述输出脉冲个数K计算输出脉冲周期Tp;
在本发明具体实施过程中,所述根据所述运算周期T和所述输出脉冲个数K计算输出脉冲周期Tp,包括:采用所述用运算周期T除以所述输出脉冲个数K,获取输出脉冲周期Tp;其中,所述输出脉冲周期Tp为整除后得到的一个整数。
具体的,第二除法器获取到输出脉冲个数K和运算周期T,采用第一除法器内部的运算规则进行计算,从而获取输出脉冲周期Tp;具体的计算为采用用运算周期T除以输出脉冲个数K,获取输出脉冲周期Tp;具体的运算公式为:Tp=T/K,其中Tp为整除后获得的一个整数。
波形发生器16:用于根据所述输出脉冲个数K和所述输出脉冲周期Tp产生输出脉冲信号。
在本发明具体实施过程中,波形发生器在获取输出脉冲个数K和输出脉冲周期Tp之后,在波形发生器内部经过一系列处理之后,产生输出脉冲信号。
具体的,在波形发生器内部经过内部模块的具体处理过程,请参阅图4,图4是本发明实施例中的产生输出脉冲信号的具体装置的装置结构组成示意图。
如图4所示,所述波形发生器16包括:
计时模块161:用于接收所述输出脉冲周期Tp,获取接收所述输出脉冲周期Tp的计时值Time;
在本发明具体实施过程中,所述接收所述输出脉冲周期Tp,获取接收所述输出脉冲周期Tp的计时值Time,包括:接收所述输出脉冲周期Tp的初始计时值Time1,判断所述初始计时值Time1是否大于等于Tp;若是,则接收所述输出脉冲周期Tp的计时值Time为0;若否,则接收所述输出脉冲周期Tp的计时值Time为:初始计时值Time1+1。
具体的在波形发生器内存在计时模块,该计时模块接收输出脉冲周期Tp,并且计算在接收该输出脉冲周期Tp产生的初始计时值Time1,并且在产生初始计时值Time1之后,判断初始计时值Time1是否大于等于Tp若是,则接收所述输出脉冲周期Tp的计时值Time为0;若否,则接收所述输出脉冲周期Tp的计时值Time为:初始计时值Time1+1;并将该计时值Time输入至状态判断模块中。
通过该步骤的计时,可以保证输出的脉冲信号的周期和输出脉冲周期Tp一致。
状态判断模块162:用于判断所述计时值Time是否大于二分之一所述输出脉冲周期Tp,若是,则为高电平,若否则为低电平,由一个高电平和一个低电平组成一个脉冲信号;
在本发明具体实施过程中,状态判断模块在接收到计时值Time之后,采用状态判断模块中内部预设好的判断规则进行判断,判断计时值Time是否大于二分之一输出脉冲周期Tp;若是则输出1,若否,则输出0;输出1则为高电平,输出0为低电平,有一个高电平和一个低电平组成一个脉冲信号,并将该脉冲信号输入至计数模块和选择输出模块中。
通过该步骤,可以保证在一个出脉冲周期Tp内有一半时间是高电平,一半时间为低电平。
计数模块163:用于对所述脉冲信号进行计数,并判断计数结果是否等于输出脉冲个数K;若是,则停止计数,获取stop信号为1;若否,获取stop信号为0;
在本发明具体实施过程中,计数模块对脉冲信号进行计数,并且在计数的过程中,判断计数结果是否等于输出脉冲个数K,若是,则停止计数,获取stop信号为1;若否,获取stop信号为0;其中,将stop信号输入至选择输出模块中。
通过计数模块的计数和输出脉冲个数K反馈,保障输出脉冲信号个数和设置脉冲个数K保持一致。
选择输出模块164:用于判断stop信号是否为0,若是,则选择输出脉冲信号,若否,则选择不输出脉冲信号。
在本发明具体实施过程中,在选择输出模块中,通过判断stop信号是否为0来进行选择输出,若是,则选择输出脉冲信号,若否,则选择不输出脉冲信号。
在本发明具体实施过程中,通过本发明实施例中提供的实施方法,首先能够保证完成分数或者整数的分频/倍频,并且能够保证分频输出之后,能够准确的得到分数或者整数的倍数,而不是接近理论值;因此,能够保证分数分频输出更准确,和理论值一致,并且长时间计算分频输出脉冲个数和理论值是一致的,不会出现时间变长之后误差越来越大的情况,产生的准确的脉冲信号。
本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于一计算机可读存储介质中,存储介质可以包括:只读存储器(ROM,Read OnlyMemory)、随机存取存储器(RAM,Random AccessMemory)、磁盘或光盘等。
另外,以上对本发明实施例所提供的脉冲信号产生方法及装置进行了详细介绍,本文中应采用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (10)
1.一种基于有理数信号分频或倍频的脉冲信号产生方法,其特征在于,所述方法包括:
获取在运算周期T内接收的输入脉冲的总个数M;
接收脉冲个数比值R和所述总个数M,并进行除法计算,获取脉冲个数N和余数;
对所述余数与原有余数进行累加,获取累加结果;
根据累加结果和所述脉冲个数N,设置输出脉冲个数K;
根据所述运算周期T和所述输出脉冲个数K计算输出脉冲周期Tp;
根据所述输出脉冲个数K和所述输出脉冲周期Tp产生输出脉冲信号。
2.根据权利要求1所述的脉冲信号产生方法,其特征在于,所述脉冲个数比值R为输入脉冲个数与输出脉冲个数的比值,当R>1时,产生的脉冲信号为分频,当0<R<1时,产生的脉冲信号为倍频,当R=0时,产生的脉冲信号为不分频。
3.根据权利要求1所述的脉冲信号产生方法,其特征在于,所述获取在运算周期T内接收的输入脉冲的总个数M,包括:
统计在运算周期T内接收的输入脉冲个数,获取在运算周期T内接收的输入脉冲的总个数M;
其中,所述运算周期T为锁存数据间隔时间,即每个一个运算周期T,所述计数器计数出入脉冲个数M锁存并输出。
4.根据权利要求1所述的脉冲信号产生方法,其特征在于,所述接收脉冲个数比值R和所述总个数M,并进行除法计算,获取脉冲个数N和余数,包括:
接收脉冲个数比值R和所述总个数M;
采用所述总个数M除以所述脉冲个数比值R,获取脉冲个数N和余数;
其中,所述脉冲个数N为整数。
5.根据权利要求1所述的脉冲信号产生方法,其特征在于,所述根据累加结果和所述脉冲个数N,设置输出脉冲个数K,包括:
判断所述累加结果是否大于或等于脉冲个数比值R,若是,则将所述原有余数置为0,并且输出脉冲个数K为:K=N+1;若否,则将所述累加结果设置为下一个原有余数,并且输出脉冲个数K为:K=N。
6.根据权利要求1所述的脉冲信号产生方法,其特征在于,所述根据所述运算周期T和所述输出脉冲个数K计算输出脉冲周期Tp,包括:
采用所述用运算周期T除以所述输出脉冲个数K,获取输出脉冲周期Tp;
其中,所述输出脉冲周期Tp为整除后得到的一个整数。
7.根据权利要求1所述的脉冲信号产生方法,其特征在于,所述波形发生器根据所述输出脉冲个数K和所述输出脉冲周期Tp产生输出脉冲信号,包括:
接收所述输出脉冲周期Tp,获取接收所述输出脉冲周期Tp的计时值Time;
判断所述计时值Time是否大于二分之一所述输出脉冲周期Tp,若是,则为高电平,若否则为低电平,由一个高电平和一个低电平组成一个脉冲信号;
对所述脉冲信号进行计数,并判断计数结果是否等于输出脉冲个数K;若是,则停止计数,获取stop信号为1;若否,获取stop信号为0;
判断stop信号是否为0,若是,则选择输出脉冲信号,若否,则选择不输出脉冲信号。
8.根据权利要求7所述的脉冲信号产生方法,其特征在于,所述接收所述输出脉冲周期Tp,获取接收所述输出脉冲周期Tp的计时值Time,包括:
接收所述输出脉冲周期Tp的初始计时值Time1,判断所述初始计时值Time1是否大于等于Tp;
若是,则接收所述输出脉冲周期Tp的计时值Time为0;
若否,则接收所述输出脉冲周期Tp的计时值Time为:初始计时值Time1+1。
9.一种基于有理数信号分频或倍频的脉冲信号产生装置,其特征在于,所述装置包括:
计数器:用于获取在运算周期T内接收的输入脉冲的总个数M;
第一除法器:用于接收脉冲个数比值R和所述总个数M,并进行除法计算,获取脉冲个数N和余数;
累加器:用于对所述余数与原有余数进行累加,获取累加结果;
脉冲设置器:用于根据累加结果和所述脉冲个数N,设置输出脉冲个数K;
第二除法器:用于根据所述运算周期T和所述输出脉冲个数K计算输出脉冲周期Tp;
波形发生器:用于根据所述输出脉冲个数K和所述输出脉冲周期Tp产生输出脉冲信号。
10.根据权利要求9所述的脉冲信号产生装置,其特征在于,所述波形发生器包括:
计时模块:用于接收所述输出脉冲周期Tp,获取接收所述输出脉冲周期Tp的计时值Time;
状态判断模块:用于判断所述计时值Time是否大于二分之一所述输出脉冲周期Tp,若是,则为高电平,若否则为低电平,由一个高电平和一个低电平组成一个脉冲信号;
计数模块:用于对所述脉冲信号进行计数,并判断计数结果是否等于输出脉冲个数K;若是,则停止计数,获取stop信号为1;若否,获取stop信号为0;
选择输出模块:用于判断stop信号是否为0,若是,则选择输出脉冲信号,若否,则选择不输出脉冲信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811149228.1A CN109327210A (zh) | 2018-09-29 | 2018-09-29 | 脉冲信号产生方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811149228.1A CN109327210A (zh) | 2018-09-29 | 2018-09-29 | 脉冲信号产生方法及装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN109327210A true CN109327210A (zh) | 2019-02-12 |
Family
ID=65266213
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811149228.1A Pending CN109327210A (zh) | 2018-09-29 | 2018-09-29 | 脉冲信号产生方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109327210A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110635854A (zh) * | 2019-10-24 | 2019-12-31 | 深圳市富满电子集团股份有限公司 | 一种传输协议自适应解码系统及方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04144416A (ja) * | 1990-10-05 | 1992-05-18 | Furuno Electric Co Ltd | 周波数倍周器 |
US20030076137A1 (en) * | 2001-10-10 | 2003-04-24 | Stmicroelectronics Pvt. Ltd. | Fractional divider |
US20050146360A1 (en) * | 2003-12-29 | 2005-07-07 | Peter Reichert | Multi-stage numeric counter oscillator |
CN103248356A (zh) * | 2013-05-20 | 2013-08-14 | 上海理工大学 | 一种基于采用锁相环脉冲插值技术的计数器及实现方法 |
CN104660220A (zh) * | 2015-02-04 | 2015-05-27 | 武汉华中数控股份有限公司 | 一种产生整数频率脉冲的信号发生器及信号产生方法 |
-
2018
- 2018-09-29 CN CN201811149228.1A patent/CN109327210A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04144416A (ja) * | 1990-10-05 | 1992-05-18 | Furuno Electric Co Ltd | 周波数倍周器 |
US20030076137A1 (en) * | 2001-10-10 | 2003-04-24 | Stmicroelectronics Pvt. Ltd. | Fractional divider |
US20050146360A1 (en) * | 2003-12-29 | 2005-07-07 | Peter Reichert | Multi-stage numeric counter oscillator |
CN103248356A (zh) * | 2013-05-20 | 2013-08-14 | 上海理工大学 | 一种基于采用锁相环脉冲插值技术的计数器及实现方法 |
CN104660220A (zh) * | 2015-02-04 | 2015-05-27 | 武汉华中数控股份有限公司 | 一种产生整数频率脉冲的信号发生器及信号产生方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110635854A (zh) * | 2019-10-24 | 2019-12-31 | 深圳市富满电子集团股份有限公司 | 一种传输协议自适应解码系统及方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7284141B2 (en) | Method of and apparatus for measuring jitter and generating an eye diagram of a high speed data signal | |
CN101976037B (zh) | 一种多次同步模拟内插的时间间隔测量方法和装置 | |
CN103248356B (zh) | 一种基于采用锁相环脉冲插值技术的计数器及实现方法 | |
CN106814595A (zh) | 基于等效细分的高精度tdc及其等效测量方法 | |
CN105549379A (zh) | 一种基于高精度时间基准触发的同步测量装置及方法 | |
CN104410413A (zh) | 原子频标频率修正方法、装置及原子频标 | |
CN105245203B (zh) | 高精度低速时钟占空比检测系统及方法 | |
CN105790736B (zh) | 一种用于频率信号发生芯片的修调装置 | |
CN102928677A (zh) | 一种纳米级脉冲信号采集方法 | |
CN103487649A (zh) | 一种兼容连续波和脉冲调制载波频率测量的方法及装置 | |
CN104660220B (zh) | 一种产生整数频率脉冲的信号发生器及信号产生方法 | |
US20230006676A1 (en) | Method and apparatus for synchronizing two systems | |
CN106645780A (zh) | 一种基于dsp的转速检测方法及系统 | |
US7696798B2 (en) | Method and apparatus to generate system clock synchronization pulses using a PLL lock detect signal | |
CN109327210A (zh) | 脉冲信号产生方法及装置 | |
CN106569543B (zh) | 一种双通道信号发生器及其输出波形同步方法 | |
US20210258003A1 (en) | Systems and Methods for Generating a Controllable-Width Pulse Signal | |
CN104133409B (zh) | 一种对称性可调的三角波合成装置 | |
CN101917204B (zh) | 扫频接收机的扫描控制参数的计算与数字控制方法 | |
CN103675373A (zh) | 一种在fpga内实现的数字信号产生方法 | |
US3370252A (en) | Digital automatic frequency control system | |
CN107153352A (zh) | 一种基于数字频率合成技术的脉冲生成方法 | |
JPH10170564A (ja) | クロック周波数測定回路及びその方法 | |
CN106253763B (zh) | 编码器的滤波方法及装置 | |
CN103105514A (zh) | 一种具有全数字计频功能的示波器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190212 |
|
RJ01 | Rejection of invention patent application after publication |