CN109324676A - 一种供电电路控制的方法及供电控制设备 - Google Patents
一种供电电路控制的方法及供电控制设备 Download PDFInfo
- Publication number
- CN109324676A CN109324676A CN201811088627.1A CN201811088627A CN109324676A CN 109324676 A CN109324676 A CN 109324676A CN 201811088627 A CN201811088627 A CN 201811088627A CN 109324676 A CN109324676 A CN 109324676A
- Authority
- CN
- China
- Prior art keywords
- processor
- electric controller
- power supply
- power
- running state
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/263—Arrangements for using multiple switchable power supplies, e.g. battery and AC
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Abstract
本申请实施例公开了一种供电电路控制的方法及供电控制设备,用于减轻多个处理器一起上电时,给供电控制设备带来的瞬时负载压力,有利于供电系统稳定运行。本发明实施例包括:供电控制设备接通第一处理器的电源,所述第一处理器为所述供电控制设备开机后第一个响应的处理器;所述供电控制设备获取所述第一处理器的运行状态信息;若所述第一处理器的运行状态信息达到预设条件,则所述供电控制设备接通第二处理器的电源。
Description
技术领域
本申请涉及系统设计领域,具体涉及一种供电电路控制的方法及供电控制设备。
背景技术
随着大数据、人工智能的发展,互联网客户对图形处理器(graphics processingunit,GPU)计算资源的需求越来越多,传统服务器搭配图形处理器盒子(graphicsprocessing unit box,GPU Box)的硬件系统架构得到越来越广泛的应用。
通常情况下,GPU Box会搭配4个或8个GPU,在机柜中甚至会有多个节点一起上电,GPU数量达到几十个。在现有技术中,采用直接使用开关信号控制电源的方法对GPU Box进行上电,即电源瞬间接通,此时多个GPU会一同上电。
由于每个GPU上电瞬间会产生较大电流,多个GPU一起上电,给供电系统带来很大瞬时负载压力,可能触发过电流保护(over current protect,OCP),多次开关机会出现检不到GPU的严重问题,不利于系统稳定运行。
发明内容
本申请实施例提供了一种供电电路控制的方法及供电控制设备,用于减轻多个处理器一起上电时,给供电控制设备带来的瞬时负载压力,有利于供电系统稳定运行。
为达到上述目的,本申请实施例提供如下技术方案:
本申请第一方面提供一种供电电路控制的方法,该方法可应用于图形处理器的上电逻辑中,该供电电路控制的方法在执行过程中涉及到的供电控制设备在图形处理器中对应相应的功能实体。该方法可以包括:供电控制设备接通第一处理器的电源,该第一处理器为该供电控制设备开机后第一个响应的处理器;该供电控制设备获取该第一处理器的运行状态信息;若该第一处理器的运行状态信息达到预设条件,则该供电控制设备接通第二处理器的电源。
可选的,在本申请的一些实施例中,该供电控制设备获取该第一处理器的运行状态信息,可以包括:该供电控制设备对该第一处理器的电源正常信号进行检测,获取该第一处理器的运行状态信息。
可选的,在本申请的一些实施例中,该第一处理器的运行状态信息达到预设条件,可以包括:该第一处理器的电源正常信号指示信息为高指示信息。
可选的,在本申请的一些实施例中,该若该第一处理器的运行状态信息达到预设条件,则该供电控制设备接通第二处理器的电源,可以包括:当该第一处理器的电源正常信号指示信息为高且指示信息的时长达到预设时长时,该供电控制设备接通第二处理器的电源。
可选的,在本申请的一些实施例中,该供电控制设备接通第一处理器的电源,可以包括:该供电控制设备通过第一缓冲隔离接通该第一处理器的电源;该供电控制设备接通第二处理器的电源,可以包括:该供电控制设备通过第二缓冲隔离接通该第二处理器的电源。
可选的,在本申请的一些实施例中,该第一缓冲隔离与第二缓冲隔离为同一缓冲隔离。
本申请第二方面提供一种供电控制设备,该供电电路控制的装置具有实现上述第一方面或第一方面任意一种可能实现方式的方法的功能。该功能可以通过硬件实现,也可以通过硬件执行相应的软件实现。该硬件或软件包括一个或多个与上述功能相对应的模块。
第三方面,本申请实施例提供一种供电控制设备,该控制装置可以包括终端设备或者芯片等实体,所述通信装置包括:处理器、存储器;所述存储器用于存储指令;所述处理器用于执行所述存储器中的所述指令,使得所述控制装置执行如前述第一方面中任一项所述的方法。
第四方面,本申请提供了一种芯片系统,该芯片系统包括处理器,用于支持网络设备实现上述方面中所涉及的功能,例如,发送或处理上述方法中所涉及的数据和/或信息。在一种可能的设计中,所述芯片系统还包括存储器,所述存储器,用于保存网络设备必要的程序指令和数据。该芯片系统,既可以是供电控制设备,也可以是应用在供电控制设备中执行相应功能的系统芯片。
第五方面,本申请实施例提供一种计算机程序产品,当其在计算机上运行时,使得计算机执行如前述第一方面及任一可选实现方式中所述的方法。
第六方面,本申请实施例提供一种计算机存储介质,包括指令,当其在计算机上运行时,使得计算机执行如前述第一方面及任一可选实现方式中所述的方法。
该计算机存储介质包括:U盘、移动硬盘、只读存储器(read-only memory,ROM)、随机存取存储器(random access memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
从以上技术方案可以看出,具有以下效果:
本申请实施例在现有GPU Box硬件设计的基础上,对GPU Box的上电方式进行优化,供电控制设备接通第一处理器的电源,所述第一处理器为所述供电控制设备开机后第一个响应的处理器;所述供电控制设备获取所述第一处理器的运行状态信息;若所述第一处理器的运行状态信息达到预设条件,则所述供电控制设备接通第二处理器的电源。即对不同GPU的电压进行依次使能,避免多个GPU一起上电,从而减少给供电系统带来很大的瞬时负载压力,有利于系统稳定运行。
附图说明
图1是现有技术中多个GPU上电的示意图;
图2是本申请实施例中供电控制方法的一个实施例流程图;
图3是本申请实施例所应用的一个场景示意图;
图4是本申请实施例所应用的另一个场景示意图;
图5是本申请实施例所应用的另一个场景示意图;
图6是本申请实施例所应用的另一个场景示意图;
图7是本申请实施例中供电控制设备的一个实施例示意图;
图8是本申请实施例中供电控制设备的另一个实施例示意图。
具体实施方式
下面结合附图,对本申请的实施例进行描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。本领域普通技术人员可知,随着技术的发展和新场景的出现,本申请实施例提供的技术方案对于类似的技术问题,同样适用。
申请实施例提供了一种供电电路控制的方法以及供电控制设备,用于减轻多个处理器一起上电时,给供电控制设备带来的瞬时负载压力,有利于供电系统稳定运行。
随着大数据、人工智能的发展,互联网客户对图形处理器(graphics processingunit,GPU)计算资源的需求越来越多,传统服务器搭配图形处理器盒子(graphicsprocessing unit box,GPU Box)的硬件系统架构得到越来越广泛的应用。
如图1所示,展示了现有技术中GPU Box的集成架构,即GPU Box会搭配4个或8个GPU,而且在机柜中甚至会有多个节点一起上电,GPU数量可以达到几十个。一般情况下,采用直接使用开关信号控制电源的方法对GPU Box进行上电,即电源瞬间接通,此时多个GPU会一同上电。
应当注意的是,虽然图1中示出了4个12V额定电压的图形处理器,但应当理解,处理器的种类、额定电压以及集成的数量均应根据实际场景确定,例如,处理器为12V额定电压的图形处理器,且GPU Box集成了4个此类图形处理器,并由供电控制电路上电,具体此处不做限定。
但是在这种情况下,由于每个GPU上电瞬间会产生较大电流,多个GPU一起上电,会给供电系统带来很大瞬时负载压力,可能触发过电流保护,多次开关机会出现检不到GPU的严重问题,不利于系统稳定运行。
本实施例提出的方法用以解决该问题,为便于理解,下面对本实施例中的具体流程进行描述,如图2所示,是本实施例提供的一种供电电路控制的方法的实施例示意图,该方法包括但不限于如下步骤:
201、供电控制设备接通第一处理器的电源;
本实施例中,该第一处理器为该供电控制设备开机后第一个响应的处理器,应当注意的是,此处仅是对于次序的说明,对于第一处理器的种类、型号以及额定电压不做限定,例如:该方法可以适用于NVIDIA不同型号GPU设备,如V100、P100等。
202、该供电控制设备获取该第一处理器的运行状态信息;
本实施例中,该供电控制设备可以通过该第一处理器的上电反馈信息获取该第一处理器的运行状态信息。例如:该供电控制设备检测该第一处理器的电源上电情况,并将电源上电情况与预设正常值进行比对,进而的得出该第一处理器的运行状态信息。由于此时仅接通了一个处理器,并不会产生较大的瞬时电流,可以保证电路的正常运行。
具体的,对于CPU1的上电情况进行检测,即检测其输出电压的数值,并与额定电压12V进行比对,若检测到CPU1的输出电压为11.2V,则说明其未正常运行;若检测到CPU1的输出电压为12.3V,则说明其正常运行。
其是否发出电源正常(power good,PWRGD)信号12V_GPU1_PWRGD,若是,则说明CPU1的上电情况正常。
203、该第一处理器的运行状态信息达到预设条件;
本实施例中,该第一处理器的运行状态信息达到的预设条件可以是运行状态信息为高且满足设定的时间间隔。例如:可以判断该第一处理器是否发出Power good信号12V_GPU1_PWRGD,并且间隔10ms后依然是此信号,若是,则说明CPU1的上电情况正常,达到预设条件。
本实施例中,预设条件中设定的时间间隔可以为电源检测最低时间间隔,具体间隔时间根据不同情况要求而定,此处不做限定。由于时间间隔的引入,控制电路可以很好地对检测值与检测源进行对应,避免的结果对应上的错误,提高了检测的准确性。
204、该供电控制设备接通第二处理器的电源;
本实施例中,该第二处理器为该供电控制设备接通第一处理器后第一个响应的处理器,应当注意的是,此处仅是对于次序的说明,对于第二处理器的种类、型号以及额定电压不做限定,例如:第一处理器为NVIDIA V100,第二处理器为NVIDIA P100,即该方法可以适用于不同型号GPU设备,且各处理器型号的选择不会相互影响。
由以上实施例可见,由于对GPU Box的上电方式进行了优化,即对不同GPU的电压进行依次使能,避免多个GPU一起上电,从而减少给供电系统带来很大瞬时负载压力,有利于系统稳定运行。
需要说明的是,上述实施例在获取该第一处理器的运行状态信息时,可以用到分压,即在信号同路上引入缓冲隔离,这样可以避免由于处理器电压过高产生的烧坏芯片的风险,下面对此情况进行说明。
本实施例提出的方法用以解决该问题,为便于理解,下面对本实施例中的具体流程进行描述,如图3所示,是本实施例所应用的一个场景示意图,该方法包括但不限于如下步骤:
首先,供电控制电路接收Enable开机信号;然后,向GPU1发送12V_GPU1的上电信号;待GPU1成功上电,供电控制电路检测到GPU1上电状态为高且等待10ms时间间隔后,GPU1向缓冲隔离发送12V_GPU1_PWRGD信号,缓冲隔离对供电控制电路进行分压;供电控制电路检测到分压信号后,向GPU2发送12V_GPU2的上电信号;待GPU2成功上电,供电控制电路检测到GPU2上电状态为高且等待10ms时间间隔后,GPU2向缓冲隔离发送12V_GPU2_PWRGD信号,缓冲隔离对供电控制电路进行分压。
本实施例中,所用到的Enable开机信号、12V_GPU1上电信号以及12V_GPU1_PWRGD上电正常信号均为特征信号,用以描述当前场景所命名,可以根据场景对信号名称进行选择,此处不做限定。
本实施例中,供电控制电路检测到GPU1上电状态为高且等待10ms时间间隔,可以具体是,对于CPU1的上电情况进行检测,即检测其输出电压的数值,并与额定电压12V进行比对,若检测到CPU1的输出电压为11.2V,则说明其未正常运行;若检测到CPU1的输出电压为12.3V,则说明其正常运行,即上电状态为高;10ms的时间间隔可以为电源检测最低时间间隔,具体间隔时间根据不同情况要求而定,此处不做限定。由于时间间隔的引入,控制电路可以很好地对检测值与检测源进行对应,避免的结果对应上的错误,提高了检测的准确性。
本实施例中,选用12V GPU进行说明,可以理解的是,该方法可应用于其他额定电压GPU,此处不做限定。另外,本实施例展现了对包含2个GPU的GPU Box的上电的情况,应当理解的是,其逻辑也可以应用于更多数量GPU的集成情况,下面对4个GPU的集成情况进行说明。
本实施例提出的方法用以说明该问题,为便于理解,下面对本实施例中的具体流程进行描述,如图4所示,是本实施例所应用的另一个场景示意图,该方法包括但不限于如下步骤:
首先,供电控制电路接收Enable开机信号;然后,向GPU1发送12V_GPU1的上电信号;待GPU1成功上电,供电控制电路检测到GPU1上电状态为高且等待10ms时间间隔后,GPU1向缓冲隔离发送12V_GPU1_PWRGD信号,缓冲隔离对供电控制电路进行分压;供电控制电路检测到分压信号后,向GPU2发送12V_GPU2的上电信号;待GPU2成功上电,供电控制电路检测到GPU2上电状态为高且等待10ms时间间隔后,GPU2向缓冲隔离发送12V_GPU2_PWRGD信号,缓冲隔离对供电控制电路进行分压;供电控制电路检测到分压信号后,向GPU3发送12V_GPU2的上电信号;待GPU3成功上电,供电控制电路检测到GPU3上电状态为高且等待10ms时间间隔后,GPU3向缓冲隔离发送12V_GPU3_PWRGD信号,缓冲隔离对供电控制电路进行分压;供电控制电路检测到分压信号后,向GPU4发送12V_GPU4的上电信号;待GPU4成功上电,供电控制电路检测到GPU4上电状态为高且等待10ms时间间隔后,GPU4向缓冲隔离发送12V_GPU4_PWRGD信号,缓冲隔离对供电控制电路进行分压。
本实施例中,所用到的Enable开机信号、12V_GPU1上电信号以及12V_GPU1_PWRGD上电正常信号均为特征信号,用以描述当前场景所命名,可以根据场景对信号名称进行选择,此处不做限定。
本实施例中,供电控制电路检测到GPU1上电状态为高且等待10ms时间间隔,可以具体是,对于CPU1的上电情况进行检测,即检测其输出电压的数值,并与额定电压12V进行比对,若检测到CPU1的输出电压为11.2V,则说明其未正常运行;若检测到CPU1的输出电压为12.3V,则说明其正常运行,即上电状态为高;10ms的时间间隔可以为电源检测最低时间间隔,具体间隔时间根据不同情况要求而定,此处不做限定。由于时间间隔的引入,控制电路可以很好地对检测值与检测源进行对应,避免的结果对应上的错误,提高了检测的准确性。
由以上实施例可知,该供电控制的方法可以应用于多个GPU的依次使能,保证了电路的稳定性,且通过缓冲隔离的分压,避免了由于额定电压过高而对控制电路的芯片产生不良影响,进一步提高了电路的稳定性,可以理解的是,上述多个GPU是使用同一缓冲隔离进行的分压,该方法也可采用不同缓冲隔离的方式达到效果,下面对此情况进行说明。
本实施例提出的方法用以说明该问题,为便于理解,下面对本实施例中的具体流程进行描述,如图5所示,是本实施例所应用的另一个场景示意图,该方法包括但不限于如下步骤:
首先,供电控制电路接收Enable开机信号;然后,向GPU1发送上电信号;待GPU1成功上电,供电控制电路检测到GPU1上电状态为高且等待10ms时间间隔后,GPU1向第一缓冲隔离发送GPU1_PWRGD信号,第一缓冲隔离对供电控制电路进行分压;供电控制电路检测到分压信号后,向GPU2发送上电信号;待GPU2成功上电,供电控制电路检测到GPU2上电状态为高且等待10ms时间间隔后,GPU2向第二缓冲隔离发送GPU2_PWRGD信号,第二缓冲隔离对供电控制电路进行分压。
本实施例中,所用到信号名称均为特征信号名称,用以描述当前场景所命名,可以根据场景对信号名称进行选择,此处不做限定。
本实施例中,GPU1与GPU2可以为不同型号的GPU,例如:GPU1可以为NVIDIA V100,GPU2可以为ARM HD 7480D,通过不同缓冲隔离的分压,可以将不同型号的GPU调节到最佳工作电压状态,为不同型号GPU集成的稳定性提供了可能。
由以上实施例可知,该供电控制的方法可以应用于多个不同型号GPU的依次使能,保证了电路的稳定性,且通过对应的缓冲隔离的分压,可以很好地调节不同型号GPU间的工作电压,避免了由于额定电压过高而对控制电路的芯片产生不良影响,进一步提高了电路的稳定性,可以理解的是,该实施例是基于2种GPU进行的说明,而此逻辑不仅限于这一情况,该方法可应用于更多数量的GPU情况,具体数量因实际场景而定,且缓冲隔离的对应关系因实际场景而定。
下面对4个GPU分别缓冲隔离的情况进行说明,为便于理解,下面对本实施例中的具体流程进行描述,如图6所示,是本实施例所应用的另一个场景示意图,该方法包括但不限于如下步骤:
首先,供电控制电路接收Enable开机信号;然后,向GPU1发送上电信号;待GPU1成功上电,供电控制电路检测到GPU1上电状态为高且等待10ms时间间隔后,GPU1向第一缓冲隔离发送GPU1_PWRGD信号,第一缓冲隔离对供电控制电路进行分压;供电控制电路检测到第一缓冲隔离的分压信号后,向GPU2发送上电信号;待GPU2成功上电,供电控制电路检测到GPU2上电状态为高且等待10ms时间间隔后,GPU2向第二缓冲隔离发送GPU2_PWRGD信号,第二缓冲隔离对供电控制电路进行分压。供电控制电路检测到第二缓冲隔离的分压信号后,向GPU3发送上电信号;待GPU3成功上电,供电控制电路检测到GPU3上电状态为高且等待10ms时间间后,GPU3向第三缓冲隔离发送GPU3_PWRGD信号,第三缓冲隔离对供电控制电路进行分压。供电控制电路检测到第三缓冲隔离的分压信号后,向GPU4发送上电信号;待GPU4成功上电,供电控制电路检测到GPU4上电状态为高且等待10ms时间间后,GPU4向第四缓冲隔离发送GPU4_PWRGD信号,第三缓冲隔离对供电控制电路进行分压。
本实施例中,所用到信号名称均为特征信号名称,用以描述当前场景所命名,可以根据场景对信号名称进行选择,此处不做限定。
本实施例中,GPU1、GPU2、GPU3以及GPU4可以为不同型号的GPU,例如:GPU1可以为NVIDIA V100,GPU2可以为ARM HD 7480D,GPU3可以为NVIDIAP100,GPU4可以为ARM HD7540D,通过不同缓冲隔离的分压,可以将不同型号的GPU调节到最佳工作电压状态,为不同型号GPU集成的稳定性提供了可能。
该实施例是基于4种GPU进行的说明,而此逻辑不仅限于这一情况,该方法可应用于更多数量的GPU情况,具体数量因实际场景而定,且缓冲隔离的对应关系因实际场景而定。
本申请实施例可以根据上述方法示例对供电控制设备进行功能模块的划分,例如,可以对应各个功能划分各个功能模块,也可以将两个或两个以上的功能集成在一个处理模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。需要说明的是,本申请实施例中对模块的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。
比如,以采用集成的方式划分各个功能单元的情况下,图7示出了一种供电控制设备的结构示意图。
如图7示,本申请实施例提供的供电控制设备700包括接通单元701和获取单元702;
接通单元701,用于接通第一处理器的电源,第一处理器为供电控制设备开机后第一个响应的处理器;
获取单元702,用于获取接通单元接通的第一处理器的运行状态信息;
接通单元701,还用于获取单元获取的第一处理器的运行状态信息达到预设条件时,接通第二处理器的电源。
可选的,接通单元701,具体用于对第一处理器的电源正常信号进行检测,获取第一处理器的运行状态信息。
可选的,接通单元701,具体用于当第一处理器的电源正常信号指示信息为高指示信息的时长达到预设时长时,供电控制设备接通第二处理器的电源。
可选的,接通单元701,具体用于通过第一缓冲隔离接通第一处理器的电源;还用于通过第二缓冲隔离接通第二处理器的电源。
其中,上述方法实施例涉及的各步骤的所有相关内容均可以援引到对应功能单元的功能描述,在此不再赘述。
在本实施例中,供电控制设备700可以采用集成的方式划分各个功能模块的形式来呈现。这里的“模块”可以指特定应用集成电路(application-specific integratedcircuit,ASIC),电路,执行一个或多个软件或固件程序的处理器和存储器,集成逻辑电路,和/或其他可以提供上述功能的器件。在一个简单的实施例中,本领域的技术人员可以想到供电控制设备700可以采用图8所示的形式。
供电控制设备800包括:输入/输出(I/O)接口801、处理器802、存储器803。具体的,图8中的处理器802可以通过调用存储器803中存储的计算机执行指令,使得供电控制设备800执行上述方法实施例中的实现供电电路控制的方法。
具体的,图7中的接通单元701和获取单元702的功能/实现过程可以通过图8中的处理器802调用存储器803中存储的计算机执行指令来实现。或者,图7中的接通单元701和获取单元702的功能/实现过程可以通过图8中的输入/输出(I/O)接口801来实现。
由于本申请实施例提供的供电控制设备800可用于执行供电电路控制的方法,因此其所能获得的技术效果可参考上述方法实施例,在此不再赘述。
可选的,本申请实施例提供了一种芯片系统,该芯片系统包括处理器,用于支持供电控制设备实现上述供电控制的方法。在一种可能的设计中,该芯片系统还包括存储器。该存储器,用于保存供电控制设备必要的程序指令和数据。该芯片系统,可以由芯片构成,也可以包含芯片和其他分立器件,本申请实施例对此不作具体限定。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。
所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本申请实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存储的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,DVD)、或者半导体介质(例如固态硬盘Solid State Disk(SSD))等。
本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的实施例能够以除了在这里图示或描述的内容以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或模块的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或模块,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或模块。在本申请中出现的对步骤进行的命名或者编号,并不意味着必须按照命名或者编号所指示的时间/逻辑先后顺序执行方法流程中的步骤,已经命名或者编号的流程步骤可以根据要实现的技术目的变更执行次序,只要能达到相同或者相类似的技术效果即可。本申请中所出现的模块的划分,是一种逻辑上的划分,实际应用中实现时可以有另外的划分方式,例如多个模块可以结合成或集成在另一个系统中,或一些特征可以忽略,或不执行,另外,所显示的或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,模块之间的间接耦合或通信连接可以是电性或其他类似的形式,本申请中均不作限定。并且,作为分离部件说明的模块或子模块可以是也可以不是物理上的分离,可以是也可以不是物理模块,或者可以分布到多个电路模块中,可以根据实际的需要选择其中的部分或全部模块来实现本申请方案的目的。
本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于一计算机可读存储介质中,存储介质可以包括:ROM、RAM、磁盘或光盘等。
以上对本申请实施例所提供的策略控制的方法、网元以及系统进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (10)
1.一种供电电路控制的方法,其特征在于,包括:
供电控制设备接通第一处理器的电源,所述第一处理器为所述供电控制设备开机后第一个响应的处理器;
所述供电控制设备获取所述第一处理器的运行状态信息;
若所述第一处理器的运行状态信息达到预设条件,则所述供电控制设备接通第二处理器的电源。
2.根据权利要求1所述的方法,其特征在于,所述供电控制设备获取所述第一处理器的运行状态信息,包括:
所述供电控制设备对所述第一处理器的电源正常信号进行检测,获取所述第一处理器的运行状态信息。
3.根据权利要求2所述的方法,其特征在于,所述第一处理器的运行状态信息达到预设条件,包括:
所述第一处理器的电源正常信号指示信息为高指示信息。
4.根据权利要求3所述的方法,其特征在于,所述若所述第一处理器的运行状态信息达到预设条件,则所述供电控制设备接通第二处理器的电源,包括:
当所述第一处理器的电源正常信号指示信息为高且指示信息的时长达到预设时长时,所述供电控制设备接通第二处理器的电源。
5.根据权利要求1-4中任一项所述的方法,其特征在于,所述供电控制设备接通第一处理器的电源,包括:
所述供电控制设备通过第一缓冲隔离接通所述第一处理器的电源;
所述供电控制设备接通第二处理器的电源,包括:
所述供电控制设备通过第二缓冲隔离接通所述第二处理器的电源。
6.根据权利要求5所述的方法,其特征在于,所述第一缓冲隔离与所述第二缓冲隔离为同一缓冲隔离。
7.一种供电控制设备,其特征在于,包括:
接通单元,用于接通第一处理器的电源,所述第一处理器为所述供电控制设备开机后第一个响应的处理器;
获取单元,用于获取所述接通单元接通的所述第一处理器的运行状态信息;
所述接通单元,还用于所述获取单元获取的第一处理器的运行状态信息达到预设条件时,接通第二处理器的电源。
8.根据权利要求7所述的供电控制设备,其特征在于,
所述接通单元,具体用于对所述第一处理器的电源正常信号进行检测,获取所述第一处理器的运行状态信息。
9.根据权利要求8所述的供电控制设备,其特征在于,
所述接通单元,具体用于当所述第一处理器的电源正常信号指示信息为高指示信息的时长达到预设时长时,所述供电控制设备接通第二处理器的电源。
10.根据权利要求7-9中任一项所述的供电控制设备,其特征在于,
所述接通单元,具体用于通过第一缓冲隔离接通所述第一处理器的电源;还用于通过所述第二缓冲隔离接通所述第二处理器的电源。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811088627.1A CN109324676A (zh) | 2018-09-18 | 2018-09-18 | 一种供电电路控制的方法及供电控制设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811088627.1A CN109324676A (zh) | 2018-09-18 | 2018-09-18 | 一种供电电路控制的方法及供电控制设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN109324676A true CN109324676A (zh) | 2019-02-12 |
Family
ID=65266261
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811088627.1A Pending CN109324676A (zh) | 2018-09-18 | 2018-09-18 | 一种供电电路控制的方法及供电控制设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109324676A (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110618744A (zh) * | 2019-09-20 | 2019-12-27 | 浪潮电子信息产业股份有限公司 | 一种新型的GPU Carrier板卡 |
CN111475432A (zh) * | 2020-04-08 | 2020-07-31 | 北京中科银河芯科技有限公司 | 一种从机启动控制装置、单总线系统及其控制方法 |
CN113933579A (zh) * | 2021-09-01 | 2022-01-14 | 新华三信息安全技术有限公司 | 电源模块的上电方法及电子设备 |
CN114995262A (zh) * | 2022-08-05 | 2022-09-02 | 成都万创科技股份有限公司 | 一种x86平台的电源时序控制方法及系统 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104914970A (zh) * | 2015-05-28 | 2015-09-16 | 浪潮电子信息产业股份有限公司 | 一种pcie插槽的通断电装置及方法、一种主板 |
CN107918477A (zh) * | 2017-11-15 | 2018-04-17 | 曙光信息产业(北京)有限公司 | 整机柜服务器供电系统 |
-
2018
- 2018-09-18 CN CN201811088627.1A patent/CN109324676A/zh active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104914970A (zh) * | 2015-05-28 | 2015-09-16 | 浪潮电子信息产业股份有限公司 | 一种pcie插槽的通断电装置及方法、一种主板 |
CN107918477A (zh) * | 2017-11-15 | 2018-04-17 | 曙光信息产业(北京)有限公司 | 整机柜服务器供电系统 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110618744A (zh) * | 2019-09-20 | 2019-12-27 | 浪潮电子信息产业股份有限公司 | 一种新型的GPU Carrier板卡 |
CN111475432A (zh) * | 2020-04-08 | 2020-07-31 | 北京中科银河芯科技有限公司 | 一种从机启动控制装置、单总线系统及其控制方法 |
CN111475432B (zh) * | 2020-04-08 | 2022-06-07 | 北京中科银河芯科技有限公司 | 一种从机启动控制装置、单总线系统及其控制方法 |
CN113933579A (zh) * | 2021-09-01 | 2022-01-14 | 新华三信息安全技术有限公司 | 电源模块的上电方法及电子设备 |
CN114995262A (zh) * | 2022-08-05 | 2022-09-02 | 成都万创科技股份有限公司 | 一种x86平台的电源时序控制方法及系统 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109324676A (zh) | 一种供电电路控制的方法及供电控制设备 | |
CN106095363B (zh) | 一种终端卡顿的改善方法、装置以及终端 | |
CN106339058B (zh) | 动态管理电力供应的方法和系统 | |
US10429914B2 (en) | Multi-level data center using consolidated power control | |
CN103944739B (zh) | 智能poe电源供电系统及其高效poe电源管理方法 | |
CN105359057B (zh) | 设置计算机参数使得电源工作在基于电源的功率效率峰值的范围内 | |
WO2021135834A1 (zh) | 并网切换至离网的方法、系统及储能变流器 | |
CN109309735B (zh) | 连接处理方法、服务器、系统及存储介质 | |
CN112243033A (zh) | 获取内存信息的方法、装置、设备及计算机可读存储介质 | |
CN114003464B (zh) | 根据温度变化的参数自适应方法、服务器、设备和介质 | |
US20160156518A1 (en) | Server for automatically switching sharing-network | |
WO2024103902A1 (zh) | 一种数据库访问方法、装置、系统、设备及可读存储介质 | |
CN109508323A (zh) | 一种文件存储系统及文件存储方法 | |
CN106301804B (zh) | 一种实现网络唤醒的服务器、系统及方法 | |
CN115347650B (zh) | 基于检测设备电压调整的供电方法、装置、设备及介质 | |
CN104572402B (zh) | 一种服务器及实现服务器功耗管理的方法 | |
CN113641688B (zh) | 节点更新方法、相关装置及计算机程序产品 | |
WO2023082531A1 (zh) | Avs调节系统、方法、装置、设备及存储介质 | |
JP2023109161A (ja) | 第1のネットワークおよび第2のネットワークを介するエッジデバイスとクラウドデバイスとの間の通信を管理するための方法 | |
CN109460379A (zh) | 一种串口选择的方法及切换装置 | |
CN109638948A (zh) | 一种提升电源效率的方法及装置 | |
CN109491961A (zh) | 一种文件系统快照的方法及快照设备 | |
CN110069293A (zh) | 一种升级服务器软件的方法、系统和装置 | |
CN105429907A (zh) | 串口自动识别装置及方法 | |
CN114115718B (zh) | 分布式块存储系统服务质量控制方法、装置、设备及介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190212 |