CN109263287B - Rc投切电路、电存储装置及印刷材料更换部件 - Google Patents

Rc投切电路、电存储装置及印刷材料更换部件 Download PDF

Info

Publication number
CN109263287B
CN109263287B CN201810931320.7A CN201810931320A CN109263287B CN 109263287 B CN109263287 B CN 109263287B CN 201810931320 A CN201810931320 A CN 201810931320A CN 109263287 B CN109263287 B CN 109263287B
Authority
CN
China
Prior art keywords
switching
circuit
level value
switching branch
branch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810931320.7A
Other languages
English (en)
Other versions
CN109263287A (zh
Inventor
龚明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jihai Microelectronics Co ltd
Original Assignee
Apex Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Apex Microelectronics Co Ltd filed Critical Apex Microelectronics Co Ltd
Priority to CN201810931320.7A priority Critical patent/CN109263287B/zh
Publication of CN109263287A publication Critical patent/CN109263287A/zh
Application granted granted Critical
Publication of CN109263287B publication Critical patent/CN109263287B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/17Ink jet characterised by ink handling
    • B41J2/175Ink supply systems ; Circuit parts therefor
    • B41J2/17503Ink cartridges
    • B41J2/17543Cartridge presence detection or type identification
    • B41J2/17546Cartridge presence detection or type identification electronically
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J11/00Devices or arrangements  of selective printing mechanisms, e.g. ink-jet printers or thermal printers, for supporting or handling copy material in sheet or web form
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/17Ink jet characterised by ink handling
    • B41J2/175Ink supply systems ; Circuit parts therefor
    • B41J2/17566Ink level or ink residue control
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1006Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor

Landscapes

  • Electronic Switches (AREA)

Abstract

本发明提供了一种RC投切电路、电存储装置及印刷材料更换部件,该电路包括:逻辑控制电路及多个投切支路;每个投切支路与逻辑控制电路串联,每个投切支路间并联;多个投切支路包括:至少一个第一投切支路和至少一个第二投切支路;第一投切支路包括:串联的开关和电阻,第二投切支路包括:串联的开关和电容;逻辑控制电路,用于根据数据读取响应信号确定需导通的投切支路,并控制需导通的投切支路导通,输出对应的电平值;能够根据数据读取响应信号导通不同的投切支路,输出不同的电平特性,既能够输出固定电平值也能够输出变化电平值,进而满足打印系统对电平变化情况的检测需求。

Description

RC投切电路、电存储装置及印刷材料更换部件
技术领域
本发明实施例涉及打印成像技术领域,尤其涉及一种RC投切电路、电存储装置及印刷材料更换部件。
背景技术
打印系统具有为系统提供印刷材料的可更换部件,该可更换部件为印刷材料更换部件。印刷材料更换部件包括容纳印刷材料的盒或鼓,以及安装在盒或鼓上的电存储装置。电存储装置用于存储印刷材料更新剩余量、属性、生产日期等信息数据,以及存储用于打印系统认证可更换部件安全性的认证数据。例如,打印机通过读取信息数据来估算印刷材料的打印寿命的信息,通过读取认证数据来判断印刷材料更换部件的来源是否是合法的。
现有的电存储装置通常采用例如EPROM或EEPROM等非易失性存储器来作为存储单元。以EEPROM为例,打印机通过选择性地向连接到EEPROM的信号线(ID线)输入电压信号或电流信号,并通过接收ID线的输出电平来实现对EEPROM中数据的访问或改写。为了使ID线输出电平多样化以满足打印系统检测的多种标准,而不只是固定的高电平或低电平两种端口特性,有现有技术在存储单元输出端加装一种电阻投切电路,该电阻投切电路由多个投切支路并联构成,其中投切支路包括投切开关和电阻,该投切开关和电阻串联在ID线的信号回路中。该电阻投切电路,利用不同投切支路中具有不同电阻值的电阻,使不同投切支路被导通后能够输出不止高电平或低电平两种不同的电平,进而满足打印系统检测ID线端口的不同电平值的要求,例如高电平(DH)15V、中电平(DM)6V、低电平(DL)4V。
而打印系统检测标准还存在对ID线端口电平变化情况的检测,例如对电平上电时间的检测。现有的电阻投切电路产生的电平值是固定值,并不能满足打印系统对电平变化的检测需求。
发明内容
本发明实施例提供一种RC投切电路、电存储装置及印刷材料更换部件,解决了现有技术中的电阻投切电路不能满足打印系统对电平变化情况的检测需求的技术问题。
第一方面,本发明实施例提供一种RC投切电路,用于安装在可更换打印部件上,包括:逻辑控制电路及多个投切支路;每个所述投切支路与所述逻辑控制电路串联连接,每个所述投切支路间并联连接;
多个所述投切支路包括:至少一个第一投切支路和至少一个第二投切支路;
所述第一投切支路包括:串联连接的开关和电阻,所述第二投切支路包括:串联连接的开关和电容;
所述逻辑控制电路,用于根据数据读取响应信号确定需导通的投切支路,并控制需导通的投切支路导通,输出对应的电平值。
进一步地,如上所述的RC投切电路,所述第一投切支路,用于在所述逻辑控制电路的控制下单独导通或与单个所述第二投切支路同时导通,若单独导通则输出对应的固定电平值,若同时导通,则输出对应的变化电平值;
进一步地,如上所述的RC投切电路,所述第二投切支路,用于在所述逻辑控制电路的控制下与单个所述第一投切支路同时导通,输出对应的变化电平值。
进一步地,如上所述的RC投切电路,所述第一投切支路为多个,每个所述第一投切支路中的电阻值不同。
进一步地,如上所述的RC投切电路,所述逻辑控制电路,具体用于:
若根据所述数据读取响应信号确定输出电平值为固定电平值,则确定所述固定电平值的等级,控制与所述固定电平值等级对应的第一投切支路导通,输出对应的固定电平值。
进一步地,如上所述的RC投切电路,所述第二投切支路还包括:电阻,所述第二投切支路中的电阻与所述第二投切支路中的开关和电容串联连接。
进一步地,如上所述的RC投切电路,所述第二投切支路为多个,每个所述第二投切支路中的电容值和/或电阻值不同。
进一步地,如上所述的RC投切电路,所述逻辑控制电路,具体用于:
若根据所述数据读取响应信号确定输出电平值为变化电平值,则确定所述变化电平值对应的稳定电平值和所述变化电平值对应的时耗,控制与所述稳定电平值对应的第一投切电路,及与所述对应的时耗对应的第二投切支路同时导通,输出对应的变化电平值。
进一步地,如上所述的RC投切电路,所述第一投切支路和所述第二投切支路中的开关为场效应管;
所述场效应管的源极连接到基准电压,所述场效应管的栅极与所述逻辑控制电路电连接,所述场效应管的漏极连接到ID线输出端。
进一步地,如上所述的RC投切电路,所述逻辑控制电路为多路输出译码器或单片机。
第二方面,本发明实施例提供一种电存储装置,包括:读写判断电路,数据存储单元以及如第一方面任一项所述的RC投切电路;
所述读写判断电路与所述数据存储单元的输入端电连接,所述RC投切电路与所述数据存储单元的输出端电连接;
所述读写判断电路,用于接收使能信号,并根据所述使能信号的类型控制所述数据存储单元生成对应的数据读取响应信号;
所述数据存储单元,用于在所述读写判断电路的控制下生成对应的数据读取响应信号;
所述RC投切电路,用于根据所述对应的数据读写响应信号中的数据读取响应信号控制对应的投切支路导通,以输出对应的电平值。
进一步地,如上所述的电存储装置,所述读写判断电路,具体用于:
接收使能信号,若所述使能信号为电流信号,则控制所述数据存储单元生成数据读取响应信号;若所述使能信号为电压信号,则控制所述数据存储单元生成数据写入响应信号。
第三方面,本发明实施例提供一种印刷材料更换部件,包括:容纳印刷材料的容器及安装在所述容器上的如第二方面任一项所述的电存储装置。
本发明实施例提供一种RC投切电路、电存储装置及印刷材料更换部件,该RC投切电路包括:逻辑控制电路及多个投切支路;每个投切支路与逻辑控制电路串联连接,每个投切支路间并联连接;多个投切支路包括:至少一个第一投切支路和至少一个第二投切支路;第一投切支路包括:串联连接的开关和电阻,第二投切支路包括:串联连接的开关和电容;逻辑控制电路,用于根据数据读取响应信号确定需导通的投切支路,并控制需导通的投切支路导通,输出对应的电平值;能够根据数据读取响应信号导通不同的投切支路,输出不同的电平特性,既能够输出固定电平值也能够输出变化电平值,进而满足打印系统对电平变化情况的检测需求。
应当理解,上述发明内容部分中所描述的内容并非旨在限定本发明的实施例的关键或重要特征,亦非用于限制本发明的范围。本发明的其它特征将通过以下的描述变得容易理解。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明一实施例提供的一种RC投切电路的结构示意图;
图2为本发明另一实施例提供的一种RC投切电路的结构示意图;
图3为本发明另一实施例中同时导通第一投切支路和第二投切支路输出电平的变化特性示意图;
图4为本发明一实施例提供的一种电存储装置的结构示意图。
附图标记:
11-电存储装置 111-RC投切电路 111a-逻辑控制电路 111b、111d-第一投切支路111c、111e-第二投切支路 112-读写判断电路 113-数据存储单元
具体实施方式
下面将参照附图更详细地描述本发明的实施例。虽然附图中显示了本发明的某些实施例,然而应当理解的是,本发明可以通过各种形式来实现,而且不应该被解释为限于这里阐述的实施例,相反提供这些实施例是为了更加透彻和完整地理解本发明。应当理解的是,本发明的附图及实施例仅用于示例性作用,并非用于限制本发明的保护范围。
本发明实施例的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”、“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明实施例如能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
实施例一
图1为本发明一实施例提供的一种RC投切电路的结构示意图,如图1所示,本实施例提供的RC投切电路111包括:逻辑控制电路111a及多个投切支路。
其中,每个投切支路与逻辑控制电路111a串联连接,每个投切支路间并联连接。多个投切支路包括:至少一个第一投切支路111b和至少一个第二投切支路111c。第一投切支路111b包括:串联连接的开关和电阻,第二投切支路111c包括:串联连接的开关和电容。
具体地,逻辑控制电路111a,用于根据数据读取响应信号确定需导通的投切支路,并控制需导通的投切支路导通,输出对应的电平值。第一投切支路,用于在逻辑控制电路的控制下单独导通或与单个第二投切支路同时导通,若单独导通则输出对应的固定电平值,若同时导通,则输出对应的变化电平值。第二投切支路,用于在逻辑控制电路的控制下与单个第一投切支路同时导通,输出对应的变化电平值。
具体地,本实施例中,逻辑控制电路111a可以为多路输出译码器或单片机。每路输出端可以与对应的投切支路串联连接,每个投切支路间并联连接。在图1中,示例性地包括两个投切支路,分别为:投切支路111b,投切支路111c。其中,投切支路111b为第一投切支路,投切支路111c为第二投切支路。
在实际应用中,逻辑控制电路111a用于接收电存储装置中的数据存储单元的数据读取响应信号,并将数据读取响应信号转换为多位输出电平,从多位输出电平中确定需导通的输出端的单个或多个投切支路。其中,多位输出电平中若某位输出电平为高位,则说明导通该路输出端对应的投切支路,若某位输出电平为低位,则说明不导通该路输出端对应的投切支路。对于图1中只有两个投切支路,若多位输出电平为“10”,则说明需导通第一投切支路111b,不导通第二投切支路111c。在逻辑控制电路111a的控制下,导通第一投切支路111b,第一投切支路111b的开关闭合,根据第一投切支路111b中的电阻值和电流值在第一投切支路111b的输出端产生对应的固定电平值。若多位输出电平为“11”,则说明需同时导通第一投切支路111b和第二投切支路111c。在逻辑控制电路111a的控制下,同时导通第一投切支路111b和第二投切支路111c。在第一投切支路111b会产生支路端电平Ub,导通的第一投切支路111b和第二投切支路111c间构成回路,第二投切支路111c的电容C1被充电,使第二投切支路111c的端电平跟随电容C1的充电过程逐渐升高,直到达到稳定电平值。导致整个投切支路输出端的电平从开始上升直至稳定到接近固定电平值,即输出变化电平值。
本实施例中,对开关的类型不做限定,如可以为场效应管或三极管等。
本实施例中,若第一投切支路和第二投切支路分别为一个,则对第一投切支路中的电阻值和第二投切支路中的电容值不做限定。若第一投切支路和第二投切支路分别为多个,则每个第一投切支路中的电阻值不同,以产生多个不同的固定电平值。每个第二投切支路中的电容值不同,以产生多个不同的变化电平值。
本实施例中提供的RC投切电路,包括:逻辑控制电路及多个投切支路;每个投切支路与逻辑控制电路串联连接,每个投切支路间并联连接;多个投切支路包括:至少一个第一投切支路和至少一个第二投切支路;第一投切支路包括:串联连接的开关和电阻,第二投切支路包括:串联连接的开关和电容;逻辑控制电路,用于根据数据读取响应信号确定需导通的投切支路,并控制需导通的投切支路导通,输出对应的电平值;能够根据数据读取响应信号导通不同的投切支路,输出不同的电平特性,既能够输出固定电平值也能够输出变化电平值,进而满足打印系统对电存储装置的电平变化情况的检测需求。
实施例二
图2为本发明另一实施例提供的一种RC投切电路的结构示意图,如图2所示,则本实施例提供的RC投切电路是在本发明一实施例提供的RC投切电路的基础上,还包括以下技术方案。
进一步地,本实施例中,第一投切支路为多个,每个第一投切支路中的电阻值不同。依次设置的多个第一投切支路中的电阻值可依次减小。
相应地,逻辑控制电路,具体用于:
若根据数据读取响应信号确定输出电平值为固定电平值,则确定固定电平值的等级,控制与固定电平值等级对应的第一投切支路导通,输出对应的固定电平值。
本实施例中,第一投切支路中的开关的规格相同。优选地,第一投切支路中的开关为场效应管。由于每个第一投切支路中的开关的规格相同,所以每个第一投切支路中的输出的固定电平值取决于电阻值的大小。第一投切支路中的电阻值越小,输出的固定电平值越小,对应的电平等级越低,第一投切支路的电阻值越大,则输出的固定电平值越大,对应的电平的等级越高。所以对于每个第一投切支路对应一个固定电平值的等级,每个固定电平值的等级对应一个固定电平值的数值。如第一投切支路的个数为三个,则固定电平值的等级为高,中,低三个等级。对应于高等级的固定电平值可以为15V,对应于中等级的固定电平值可以为6V,对应于低等级的固定电平值可以为4V。
所以本实施例中,第一投切支路为多个,每个第一投切支路中的电阻值不同,则在第一投切支路中的开关的规格相同的情况下,在逻辑控制电路111a读取到数据读取响应信号并转换为多位输出电平后,若确定输出电平为固定电平值,则确定该固定电平值的等级,控制与固定电平值等级对应的第一投切支路导通,输出对应的固定电平值。在图2中,包括两个第一投切支路111b和111d。其中,第一投切支路111b的电阻值大于第一投切支路111d的电阻值,则第一投切支路111b对应的固定电平值为高电平值DH,第一投切支路111d对应的固定电平值为低电平值DL。在逻辑控制电路111a读取到数据读取响应信号并转换为多位输出电平后,若确定输出电平为固定电平值,则确定该固定电平值的等级,若确定该固定电平值的等级为高,则导通第一投切支路111b,若确定该固定电平值的等级为低,则导通第一投切支路111d。
本实施例提供的RC投切电路,第一投切支路为多个,每个第一投切支路中的电阻值不同。逻辑控制电路,具体用于:若根据数据读取响应信号确定输出电平值为固定电平值,则确定固定电平值的等级,控制与固定电平值等级对应的第一投切支路导通,输出对应的固定电平值。能够控制单独导通每个第一投切支路时,输出不同等级或数值的固定电平值,能够满足打印系统对电存储装置的不同固定电平值的输出要求。
进一步地,本实施例中,第二投切支路还包括:电阻,第二投切支路中的电阻与第二投切支路中的开关和电容串联连接。第二投切支路为多个,每个第二投切支路中的电容值和/或电阻值不同。
相应地,逻辑控制电路,具体用于:若根据数据读取响应信号确定输出电平值为变化电平值,则确定变化电平值对应的稳定电平值和变化电平值对应的时耗,控制与稳定电平值对应的第一投切支路,及与对应的时耗对应的第二投切支路同时导通,输出对应的变化电平值。
其中,固定电平值为单独导通第一投切支路输出的数值固定的电平值,稳定电平值为同时导通第一投切支路和第二投切支路后,在变化电平值达到稳定后的电平值。该稳定电平值接近于只单独导通第一投切支路产生的固定电平值,并小于只单独导通第一投切支路产生的固定电平值。
本实施例中,第二投切支路和第一投切支路中的开关的规格均相同。在单独导通每个第一投切支路时,能够产生不同等级或数值的固定电平值。若第二投切支路中只包括开关和电容,则由于每个第二投切支路中的电容值不同,能够在同一第一投切支路与不同单个第二投切支路进行组合导通时,使每个第二投切支路输出的变化电平值对应的时耗不同。第二投切支路中的电容值越大,输出的变化电平值对应的时耗越大。若第二投切支路中还包括电阻,则可将每个第二投切支路中的电容值设置相同,电阻值设置不同,则由于每个第二投切支路中的电阻值不同,能够在同一第一投切支路与不同单个第二投切支路进行组合导通时,使每个第二投切支路输出的变化电平值对应的时耗不同。第二投切支路中的电阻值越大,输出的变化电平值对应的时耗越大。或者可将每个第二投切支路中的电容值和电阻值均设置不同,使每个第二投切支路中的电容值和电阻值的乘积不同,能够在同一第一投切支路与不同单个第二投切支路进行组合导通时,使每个第二投切支路输出的变化电平值对应的时耗不同。第二投切支路中的电容值和电阻值的乘积越大,输出的变化电平值对应的时耗越大。
可选地,本实施例中,可将依次设置的第二投切支路中的电容值和/或电阻值依次减小。
所以本实施例中,第二投切支路为多个,第二投切支路中的电容值和/或电阻值不同,则在第一投切支路和第二投切支路中的开关的规格相同的情况下,在逻辑控制电路111a接收到数据读写响应信号数据读取响应信号并转换为多位输出电平后,若确定输出电平为变化电平值,则确定变化电平值对应的稳定电平值,通过该稳定电平值确定与该稳定电平值最接近的固定电平值,根据该稳定电平值最接近的固定电平值确定需导通的第一投切支路。并确定变化电平值对应的时耗,根据该变化电平值对应的时耗确定需要与第一投切支路同时导通的第二投切支路。在确定需导通的第一投切支路和第二投切支路后,控制需导通的第一投切支路和第二投切支路同时导通。在图2中,包括:两个第一投切支路111b和111d和两个第二投切支路111c和111e。其中,第一投切支路111b的电阻值大于第一投切支路111d的电阻值,所以第一投切支路111b对应的固定电平值为高电平值DH,第一投切支路111d对应的固定电平值为低电平值DL。第二投切支路111c中的电容值和电阻值的乘积大于第二投切支路111e中的电容值和电阻值的乘积,所以第二投切支路111c输出变化电平值对应的时耗大于第二投切支路111e输出变化电平值对应的时耗。在图2中,逻辑控制电路111a能够控制同时导通的第一投切支路和第二投切支路的组合有:第一投切支路111b和第二投切支路111c;第一投切支路111b和第二投切支路111e;第一投切支路111d和第二投切支路111c;及第一投切支路111d和第二投切支路111e。
图3为本发明另一实施例中同时导通第一投切支路和第二投切支路输出电平的变化特性示意图,如图3所示,若同时导通第一投切支路111b和第二投切支路111c,则输出变化电平值从开始上升直至稳定到固定值的过程t1到t12所需时耗T1,而同时导通第一投切支路111b和第二投切支路111e时,输出电平值从开始上升直至稳定到固定值的过程t1到t14所需时耗T2,其中时耗T1大于T2。另外,在输出电平值变化过程中,任意时间对电平值的检测,例如t2时刻,导通的单个第一投切支路和第二投切支路的不同组合将从信号线输出不同的电平值,在图3中同时导通第一投切支路111b和第二投切支路111c,在t2时刻从信号线输出电平值为Ubc,同时导通第一投切支路111b和第二投切支路111e,在t2时刻从信号线输出电平值为Ube。这样可以根据打印机控制器检测标准来设置投切支路的电阻电容值,以满足检测要求。在上述第一投切支路和第二投切支路的四种组合电路中时耗T依次递减,即T1>T2>T3>T4。则该四种组合电路的输出变化电平值在达到稳定值前的任意时刻,满足输出电平值依次递增。
本实施例提供的RC投切电路第二投切支路还包括:电阻,第二投切支路中的电阻与第二投切支路中的开关和电容串联连接。第二投切支路为多个,每个第二投切支路中的电容值和/或电阻值不同。逻辑控制电路,具体用于:若根据数据读取响应信号确定输出电平值为变化电平值,则确定变化电平值对应的稳定电平值和变化电平值对应的时耗,控制与稳定电平值对应的第一投切电路,及与对应的时耗对应的第二投切支路同时导通,输出对应的变化电平值。能够控制不同组合的单个第一投切支路和单个第二投切支路同时导通,从而输出不同时耗的变化电平值,满足打印系统对电存储装置的不同时耗的变化电平值的输出要求,以及在变化电平值从开始上升直至稳定到固定值的过程中的任意时刻电平值的检测要求。
进一步地,本实施例中,第一投切支路和第二投切支路中的开关为场效应管。场效应管的源极连接到基准电压,场效应管的栅极与逻辑控制电路电连接,场效应管的漏极连接到ID线输出端。
具体地,在图2中,在第一投切支路111b,111d和第二投切支路111c和111e中的开关均为场效应管,对应于第一投切支路111b的场效应管为K1,对应于第二投切支路111c的场效应管为K2,对应于第一投切支路111d的场效应管为K3,对应于第二投切支路111e的场效应管为K4。该场效应管的源极连接到基准电压中。例如在图2中基准电压为接地。场效应管的栅极一端与逻辑控制的对应输出端电连接,场效应管的漏极一端连接电阻和/或电容后输出电平值。
进一步地,本实施例中,逻辑控制电路为多路输出译码器或单片机。
其中,在图2中的投切支路的个数为四个,则逻辑控制电路可以为2线-4线译码器。读取的数据读取响应信号为两位数字信号,可以为“00”、“01”、“10”、“11”。其中“0”表示低电平,“1”表示高电平。输出为四位数字信号,输出的四位数字信号每一位对应一个投切支路的导通或未导通,其中,四位数字信号中每位数字信号为高电平有效。例如“1100”表示需导通的投切支路为第一投切支路111b和第二投切支路111c。又如“1000”表示需导通的为第一投切支路111b。应当理解的是,读取的数据读取响应信号也可以为三位信号或多位信号。另外,根据打印系统的检测标准需要,投切支路也可以设置多于四个的具有不同RC特性的投切支路。相应地,逻辑控制电路111a的输出译码器的路数也可以为与投切支路个数相同的输出译码器。
实施例三
图4为本发明一实施例提供的一种电存储装置的结构示意图,如图4所示,本实施例提供的电存储装置11包括:读写判断电路112,数据存储单元113及RC投切电路111。
其中,读写判断电路112与数据存储单元113的输入端电连接,RC投切电路111与数据存储单元113的输出端电连接。
具体地,读写判断电路112,用于接收使能信号,并根据使能信号的类型控制数据存储单元113生成对应的数据读取响应信号。数据存储单元113,用于在读写判断电路112的控制下生成对应的数据读取响应信号。RC投切电路111,用于根据对应的数据读写响应信号中的数据读取响应信号控制对应的投切支路导通,以输出对应的电平值。
具体地,读写判断电路112与打印机的控制器以信号线连接,接收控制器发送的使能信号,使能信号可以为电压信号也可以为电流信号。读写判断电路112根据判断使能信号的类型控制数据存储单元113生成数据读取响应信号或数据写入响应信号。数据存储单元113在读写判断电路112的控制下生成数据读取响应信号或数据写入响应信号。RC投切电路111读取数据读取响应信号,控制对应的投切支路导通,以输出对应的电平值。
其中,RC投切电路的结构和功能与本发明一实施例中提供的RC投切电路或本发明另一实施例提供的RC投切电路的结构和功能相同,在此不再一一赘述。
进一步地,本实施例中,读写判断电路112,具体用于:接收使能信号,若使能信号为电流信号,则控制数据存储单元113生成数据读取响应信号;若使能信号为电压信号,则控制数据存储单元113生成数据写入响应信号。
本实施例提供的电存储装置,包括:读写判断电路,数据存储单元及RC投切电路,读写判断电路与数据存储单元的输入端电连接,RC投切电路与数据存储单元的输出端电连接。读写判断电路,用于接收使能信号,并根据使能信号的类型控制数据存储单元生成对应的数据读取响应信号。数据存储单元,用于在读写判断电路的控制下生成对应的数据读取响应信号。RC投切电路,用于根据对应的数据读写响应信号中的数据读取响应信号控制对应的投切支路导通,以输出对应的电平值。其中,RC投切电路为本发明一实施例中提供的RC投切电路或本发明另一实施例提供的RC投切电路,能够根据数据读取响应信号导通不同的投切支路,输出不同的电平特性,既能够输出不同的固定电平值也能够输出不同的变化电平值,进而满足打印系统对电存储装置的电平变化情况的检测需求。
实施例四
本发明一实施例提供了一种印刷材料更换部件。本实施例提供的印刷材料更换部件包括:容纳印刷材料的容器及安装在容器上的电存储装置11。
其中,电存储装置11安装在容器上的方式不做限定。如可以给卡接,粘接,焊接,螺接等。
本实施例中,电存储装置11的结构和功能与本发明一实施例提供的一种电存储装置的结构和功能相同,在此不再一一赘述。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (12)

1.一种RC投切电路,用于安装在可更换打印部件上,其特征在于,包括:逻辑控制电路及多个投切支路;每个所述投切支路与所述逻辑控制电路串联连接,每个所述投切支路间并联连接;
多个所述投切支路包括:至少一个第一投切支路和至少一个第二投切支路;
所述第一投切支路包括:串联连接的开关和电阻,所述第二投切支路包括:串联连接的开关和电容;
所述逻辑控制电路,用于根据数据读取响应信号确定需导通的投切支路,并控制需导通的投切支路导通,输出对应的电平值;
所述第一投切支路,用于在所述逻辑控制电路的控制下单独导通或与单个所述第二投切支路同时导通,若单独导通则输出对应的固定电平值,若同时导通则输出对应的变化电平值。
2.根据权利要求1所述的RC投切电路,其特征在于,所述第二投切支路,用于在所述逻辑控制电路的控制下与单个所述第一投切支路同时导通,输出对应的变化电平值。
3.根据权利要求1所述的RC投切电路,其特征在于,所述第一投切支路为多个,每个所述第一投切支路中的电阻值不同。
4.根据权利要求3所述的RC投切电路,其特征在于,所述逻辑控制电路,具体用于:
若根据所述数据读取响应信号确定输出电平值为固定电平值,则确定所述固定电平值的等级,控制与所述固定电平值等级对应的第一投切支路导通,输出对应的固定电平值。
5.根据权利要求1所述的RC投切电路,其特征在于,所述第二投切支路还包括:电阻,所述第二投切支路中的电阻与所述第二投切支路中的开关和电容串联连接。
6.根据权利要求5所述的RC投切电路,其特征在于,所述第二投切支路为多个,每个所述第二投切支路中的电容值和/或电阻值不同。
7.根据权利要求6所述的RC投切电路,其特征在于,所述逻辑控制电路,具体用于:
若根据所述数据读取响应信号确定输出电平值为变化电平值,则确定所述变化电平值对应的稳定电平值和所述变化电平值对应的时耗,控制与所述稳定电平值对应的第一投切电路,及与所述对应的时耗对应的第二投切支路同时导通,输出对应的变化电平值。
8.根据权利要求1所述的RC投切电路,其特征在于,所述第一投切支路和所述第二投切支路中的开关为场效应管;
所述场效应管的源极连接到基准电压,所述场效应管的栅极与所述逻辑控制电路电连接,所述场效应管的漏极连接到ID线输出端。
9.根据权利要求1所述的RC投切电路,其特征在于,所述逻辑控制电路为多路输出译码器或单片机。
10.一种电存储装置,其特征在于,包括:读写判断电路,数据存储单元以及如权利要求1-9任一项所述的RC投切电路;
所述读写判断电路与所述数据存储单元的输入端电连接,所述RC投切电路与所述数据存储单元的输出端电连接;
所述读写判断电路,用于接收使能信号,并根据所述使能信号的类型控制所述数据存储单元生成对应的数据读写响应信号;
所述数据存储单元,用于在所述读写判断电路的控制下生成对应的数据读写响应信号;
所述RC投切电路,用于根据所述对应的数据读写响应信号中的数据读取响应信号控制对应的投切支路导通,以输出对应的电平值。
11.根据权利要求10所述的电存储装置,其特征在于,所述读写判断电路,具体用于:
接收使能信号,若所述使能信号为电流信号,则控制所述数据存储单元生成数据读取响应信号;若所述使能信号为电压信号,则控制所述数据存储单元生成数据写入响应信号。
12.一种印刷材料更换部件,其特征在于,包括:容纳印刷材料的容器及安装在所述容器上的如权利要求10或11所述的电存储装置。
CN201810931320.7A 2018-08-15 2018-08-15 Rc投切电路、电存储装置及印刷材料更换部件 Active CN109263287B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810931320.7A CN109263287B (zh) 2018-08-15 2018-08-15 Rc投切电路、电存储装置及印刷材料更换部件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810931320.7A CN109263287B (zh) 2018-08-15 2018-08-15 Rc投切电路、电存储装置及印刷材料更换部件

Publications (2)

Publication Number Publication Date
CN109263287A CN109263287A (zh) 2019-01-25
CN109263287B true CN109263287B (zh) 2020-01-31

Family

ID=65153836

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810931320.7A Active CN109263287B (zh) 2018-08-15 2018-08-15 Rc投切电路、电存储装置及印刷材料更换部件

Country Status (1)

Country Link
CN (1) CN109263287B (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4488060A (en) * 1979-01-24 1984-12-11 Xicor, Inc. High voltage ramp rate control systems
CN2603496Y (zh) * 2002-12-05 2004-02-11 张遵民 高效开关
CN104952485B (zh) * 2014-11-28 2019-07-19 珠海艾派克微电子有限公司 一种电阻投切电路、存储电路以及耗材芯片
CN204633340U (zh) * 2015-05-27 2015-09-09 国网电力科学研究院武汉南瑞有限责任公司 一种快速组合式电容投切开关
CN206422530U (zh) * 2016-12-30 2017-08-18 天津威斯康电能补偿系统有限公司 一种抗干扰式电容器复合投切装置
CN107834569B (zh) * 2017-11-27 2021-05-04 广东电网有限责任公司佛山供电局 一种基于晶闸管投切控制的装置式定制模拟负荷装置

Also Published As

Publication number Publication date
CN109263287A (zh) 2019-01-25

Similar Documents

Publication Publication Date Title
US7428163B2 (en) Method and memory circuit for operating a resistive memory cell
US7523373B2 (en) Minimum memory operating voltage technique
CN100446121C (zh) 半导体存储装置及其制造方法
US20040174150A1 (en) Voltage regulator circuit
KR970015035A (ko) 잉크 제트 프린트 헤드를 갖는 잉크 제트 프린터에 잉크 제트 프린트 헤드 식별 정보를 제공하는 식별 시스템 및 방법
WO2017047084A1 (ja) 電圧検出回路、異常検出装置、及び電池システム
US10037803B2 (en) Apparatus and method for programming a multi-level phase change memory (PCM) cell based on an actual resistance value and a reference resistance value
CN109313238B (zh) 用于向单体模块控制器分配唯一编号的系统和方法
US10908192B2 (en) Monitoring of a DC voltage value with respect to several voltage levels
KR100331895B1 (ko) 다중비트정보를각각기억하는메모리셀들을구비한불휘발성반도체메모리
CN109263287B (zh) Rc投切电路、电存储装置及印刷材料更换部件
EP2306650A2 (en) A/d converter and open detection method thereof
CN106653079B (zh) 电阻式存储器装置及其写入方法
US8780666B2 (en) Decoupling capacitance calibration devices and methods for DRAM
US9514833B2 (en) Supply power dependent controllable write throughput for memory applications
JP6855822B2 (ja) 均等化制御装置及び車載用電源装置
US20070104010A1 (en) Power circuits for reducing a number of power supply voltage taps required for sensing a resistive memory
KR20140124470A (ko) 배터리 제어 시스템 및 그의 구동 방법
JP2008506289A (ja) 差動データバスのための受信装置
CN114787643A (zh) 用于监控电池的至少三个电池单体的装置和方法
KR101264112B1 (ko) 최상위 비트 프로그램 판정방법을 개선한 플래시 메모리장치
CN111391511B (zh) 耗材芯片及耗材
US6788606B2 (en) Method and apparatus for refreshing memory cells
KR20160049085A (ko) 멀티 레벨 메모리 소자 및 그의 데이터 센싱 방법
JP5245739B2 (ja) 電池の異常判断装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 519060 1st floor, 3rd floor, 4th floor, 5th floor, 6th floor, 7th floor, 8th floor, building 01, 83 Guangwan street, Xiangzhou District, Zhuhai City, Guangdong Province

Patentee after: Jihai Microelectronics Co.,Ltd.

Address before: 519060 1st floor, 3rd floor, 4th floor, 5th floor, 6th floor, 7th floor, 8th floor, building 01, 83 Guangwan street, Xiangzhou District, Zhuhai City, Guangdong Province

Patentee before: APEX MICROELECTRONICS Co.,Ltd.