CN109254939B - 一种数模接口的驱动控制方法及系统 - Google Patents

一种数模接口的驱动控制方法及系统 Download PDF

Info

Publication number
CN109254939B
CN109254939B CN201811026087.4A CN201811026087A CN109254939B CN 109254939 B CN109254939 B CN 109254939B CN 201811026087 A CN201811026087 A CN 201811026087A CN 109254939 B CN109254939 B CN 109254939B
Authority
CN
China
Prior art keywords
digital
port
connecting line
analog interface
executing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811026087.4A
Other languages
English (en)
Other versions
CN109254939A (zh
Inventor
朱观禄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhuhai Shengsheng Microelectronic Co ltd
Original Assignee
Zhuhai Shengsheng Microelectronic Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhuhai Shengsheng Microelectronic Co ltd filed Critical Zhuhai Shengsheng Microelectronic Co ltd
Priority to CN201811026087.4A priority Critical patent/CN109254939B/zh
Publication of CN109254939A publication Critical patent/CN109254939A/zh
Application granted granted Critical
Publication of CN109254939B publication Critical patent/CN109254939B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Bus Control (AREA)

Abstract

本发明公开了一种数模接口的驱动控制方法及系统,在该方法中,从模拟模块的端口出发,根据端口信息文件得到连线,并根据连线得到直接相连的所有功能单元,再判断这些功能单元中是否存在数字单元,从而确定是否需要在这个端口插入驱动单元,这样就排除了非数模接口误插入驱动单元的问题,进而避免了插入驱动单元的误操作。

Description

一种数模接口的驱动控制方法及系统
技术领域
本申请涉及电子技术领域,尤其涉及一种数模接口的驱动控制方法及系统。
背景技术
随着芯片规模越来越大,数模接口也越来越复杂,对时序的要求也越来越严格。数字后端物理设计过程中,数模接口的时序信息是一个容易被忽略的点。由于模拟电路的特殊性,它的时序信息模型通常是缺失的,这就导致数字后端物理设计工具无法获得准确的数模接口延时信息,在时序优化过程中也不会自动的针对数模接口进行处理。这种做法的缺点在于容易出现数模接口处连线过长,驱动不足的问题。
发明内容
本发明提供了一种数模接口的驱动控制方法及系统,用以解决现有技术中数字后端物理设计过程中容易出现数模接口处连线过长,驱动不足的问题。
其具体的技术方案如下:
一种数模接口的驱动控制方法,所述方法包括:
获取电路中所有模拟模块的端口信息文件;
根据所述端口信息文件,确定连线上所连接的所有功能单元;
检测所有功能单元中是否存在数字单元;
若存在数字单元,则生成在数模接口插入驱动单元的脚本,并执行生成的脚本;
若不存在数字单元,则输出所述端口无需插入驱动单元的提示信息。
可选的,根据所述端口信息文件,确定连线上所连接的所有功能单元,包括:
根据所述端口信息文件,确定所述端口所连接的连线;
根据所述连线,确定所述连线上所连接的所有功能单元。
可选的,执行生成的脚本,包括:
检测是否完成所有模拟模块的端口检查;
若是,则执行生成的所有执行脚本;
若否,则继续根据端口信息文件获取端口所连接的连线。
一种数模接口的驱动控制系统,所述系统包括:
获取模块,用于获取电路中所有模拟模块的端口信息文件;
处理模块,用于根据所述端口信息文件,确定连线上所连接的所有功能单元;检测所有功能单元中是否存在数字单元;若存在数字单元,则生成在数模接口插入驱动单元的脚本,并执行生成的脚本;若不存在数字单元,则输出所述端口无需插入驱动单元的提示信息。
可选的,所述处理模块,具体用于根据所述端口信息文件,确定所述端口所连接的连线;根据所述连线,确定所述连线上所连接的所有功能单元。
可选的,所述处理模块,具体用于检测是否完成所有模拟模块的端口检查;若是,则执行生成的所有执行脚本;若否,则继续根据端口信息文件获取端口所连接的连线。
通过本发明所提供的方法及系统,从模拟模块的端口出发,根据端口信息文件得到连线,并根据连线得到直接相连的所有功能单元,再判断这些功能单元中是否存在数字单元,从而确定是否需要在这个端口插入驱动单元,这样就排除了非数模接口误插入驱动单元的问题,进而避免了插入驱动单元的误操作。
附图说明
图1为本发明实施例中一种数模接口的驱动控制方法的流程图;
图2为本发明实施例中一种数模接口的驱动控制系统的结构示意图。
具体实施方式
下面通过附图以及具体实施例对本发明技术方案做详细的说明,应当理解,本发明实施例以及实施例中的具体技术特征只是对本发明技术方案的说明,而不是限定,在不冲突的情况下,本发明实施例以及实施例中的具体技术特征可以相互组合。
如图1所示为本发明实施例中一种数模接口的驱动控制方法的流程图,该方法包括:
S10,获取电路中所有模拟模块的端口信息文件;
当前,芯片的规模越来越大,所以在芯片中数模接口也越来越复杂,在本发明中针对数模接口进行对应的处理,首先通过ICC得到所有模拟模块的端口信息文件。
S11,根据端口信息文件,确定连线上所连接的所有功能单元;
在本发明中,从端口出发,首先获取到端口信息文件,在获取到端口信息文件之后,进一步的确定端口所连接的连线,然后根据该连线就可以确定出连线上所连接的所有功能单元。
简单来讲,也通过端口信息文件确定连线,然后再确定与该连线直接连接的功能单元。
S12,检测所有功能单元中是否存在数字单元;
这里的检测是需要确定在确定出的功能单元中是否存在至少一个数字单元。如果存在至少一个数字单元,则说明该端口为数模接口,则执行S13;如果不存在任何一个数字单元,则说明该端口为非数模接口,并执行S17。
S13,生成在数模接口插入驱动单元的脚本;
在确定该端口为数模接口之后,系统将确定需要在该端口处插入驱动单元,从而生成插入驱动单元的脚本。
S14,检测是否完成所有模拟模块的端口检查;
由于在芯片中存在多个模拟模块,所以在执行上述的方法过程中并不单一的执行一个模拟模块的处理,而是可以处理多个模拟模块,在完成执行脚本的生成之后,还需要进一步的检测是否完成了芯片中所有模拟模块的端口检查,若是,所有模拟模块的端口都检查完成,则执行步骤S15。若是存在模拟模块的端口未检查,则返回执行S11。
S15,结束流程,并执行生成的脚本;
S16,在ICC中将新插入的驱动单元设置在对应的端口处;
S17,输出所述端口无需插入驱动单元的提示信息。
通过本发明所提供的方法,从模拟模块的端口出发,根据端口信息文件得到连线,并根据连线得到直接相连的所有功能单元,再判断这些功能单元中是否存在数字单元,从而确定是否需要在这个端口插入驱动单元,这样就排除了非数模接口误插入驱动单元的问题,进而避免了插入驱动单元的误操作。
对应本发明实施例中一种数模接口的驱动控制方法,本发明实施例中还提供了一种数模接口的驱动控制系统,如图2所示为本发明实施例中一种数模接口的驱动控制系统的结构示意图,该系统包括:
获取模块201,用于获取电路中所有模拟模块的端口信息文件;
处理模块202,用于根据所述端口信息文件,确定连线上所连接的所有功能单元;检测所有功能单元中是否存在数字单元;若存在数字单元,则生成在数模接口插入驱动单元的脚本,并执行生成的脚本;若不存在数字单元,则输出所述端口无需插入驱动单元的提示信息。
进一步,在本发明实施例中,所述处理模块,具体用于根据所述端口信息文件,确定所述端口所连接的连线;根据所述连线,确定所述连线上所连接的所有功能单元。
进一步,在本发明实施例中,所述处理模块,具体用于检测是否完成所有模拟模块的端口检查;若是,则执行生成的所有执行脚本;若否,则继续根据端口信息文件获取端口所连接的连线。
尽管已描述了本申请的优选实施例,但本领域内的普通技术人员一旦得知了基本概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本申请范围的所有变更和修改,包括采用特定符号、标记确定顶点等变更方式。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (2)

1.一种数模接口的驱动控制方法,其特征在于,所述方法包括:
获取电路中所有模拟模块的端口信息文件;
根据所述端口信息文件,确定所述端口所连接的连线;根据所述连线,确定所述连线上所连接的所有功能单元;
检测所有功能单元中是否存在数字单元;
若存在数字单元,则生成在数模接口插入驱动单元的脚本,并执行生成的脚本,其中执行生成的脚本,包括:检测是否完成所有模拟模 块的端口检查;若是,则执行生成的所有执行脚本;若否,则继续根据端口信息文件获取端口所连接的连线;
若不存在数字单元,则输出所述端口无需插入驱动单元的提示信息。
2.一种数模接口的驱动控制系统,其特征在于,所述系统包括:
获取模块,用于获取电路中所有模拟模块的端口信息文件;
处理模块,用于根据所述端口信息文件,确定所述端口所连接的连线;根据所述连线,确定所述连线上所连接的所有功能单元;检测所有功能单元中是否存在数字单元;若存在数字单元,则生成在数模接口插入驱动单元的脚本,并执行生成的脚本,其中执行生成的脚本,包括:检测是否完成所有模拟模 块的端口检查;若是,则执行生成的所有执行脚本;若否,则继续根据端口信息文件获取端口所连接的连线;若不存在数字单元,则输出所述端口无需插入驱动单元的提示信息。
CN201811026087.4A 2018-09-04 2018-09-04 一种数模接口的驱动控制方法及系统 Active CN109254939B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811026087.4A CN109254939B (zh) 2018-09-04 2018-09-04 一种数模接口的驱动控制方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811026087.4A CN109254939B (zh) 2018-09-04 2018-09-04 一种数模接口的驱动控制方法及系统

Publications (2)

Publication Number Publication Date
CN109254939A CN109254939A (zh) 2019-01-22
CN109254939B true CN109254939B (zh) 2020-08-04

Family

ID=65046705

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811026087.4A Active CN109254939B (zh) 2018-09-04 2018-09-04 一种数模接口的驱动控制方法及系统

Country Status (1)

Country Link
CN (1) CN109254939B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1996485A (zh) * 2005-12-28 2007-07-11 环达电脑(上海)有限公司 车载插卡式mp3播放机及其播放实现方法
US8145812B1 (en) * 2008-07-25 2012-03-27 Gaurang Kavaiya Line driving and receiving system
CN104469196A (zh) * 2014-11-26 2015-03-25 哈尔滨工程大学 一种针对行间转移ccd传感器的图像采集系统的驱动装置
US9438241B1 (en) * 2015-08-31 2016-09-06 Avago Technologies General Ip (Singapore) Pte. Ltd. Multipurpose pads used as digital serial and analog interface
CN106897114A (zh) * 2017-02-23 2017-06-27 南方电网科学研究院有限责任公司 一种基于fpga的实时仿真器的数模接口及其驱动方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2839580Y (zh) * 2005-08-31 2006-11-22 贵州红华科技开发有限公司 电子油门控制装置
US8643781B1 (en) * 2009-12-31 2014-02-04 Marvell Israel (M.I.S.L) Ltd. Display interface methods and systems
EP3300256B1 (en) * 2016-09-27 2021-06-02 Rohde & Schwarz GmbH & Co. KG Method for controlling digital-to-analogue converters and rf transmit circuit arrangement

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1996485A (zh) * 2005-12-28 2007-07-11 环达电脑(上海)有限公司 车载插卡式mp3播放机及其播放实现方法
US8145812B1 (en) * 2008-07-25 2012-03-27 Gaurang Kavaiya Line driving and receiving system
CN104469196A (zh) * 2014-11-26 2015-03-25 哈尔滨工程大学 一种针对行间转移ccd传感器的图像采集系统的驱动装置
US9438241B1 (en) * 2015-08-31 2016-09-06 Avago Technologies General Ip (Singapore) Pte. Ltd. Multipurpose pads used as digital serial and analog interface
CN106897114A (zh) * 2017-02-23 2017-06-27 南方电网科学研究院有限责任公司 一种基于fpga的实时仿真器的数模接口及其驱动方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
《基于IP核的SOC设计关键技术研究》;史江义;《中国博士学位论文全文数据库 信息科技辑》;20090731;全文 *

Also Published As

Publication number Publication date
CN109254939A (zh) 2019-01-22

Similar Documents

Publication Publication Date Title
CN103544122B (zh) 一种接口自适应匹配的协同系统及其协同方法
CN107766209B (zh) 中控自动化测试方法、装置、设备及计算机可读存储介质
CN105335264A (zh) 一种基于uefi的计算机pcie转接卡功能测试方法
US20130049801A1 (en) FPGA configuration equipment and configuration method
CN105161130A (zh) 汽车仪表的eeprom在线烧录及校验方法
CN113159212A (zh) Ocr识别模型训练方法、装置以及计算机可读存储介质
CN116542207A (zh) 电路版图的生成方法、装置、设备及存储介质
CN114818594A (zh) 一种自动布线及命名方法、装置、设备及介质
CN111381150B (zh) 芯片自动验证系统及其方法
CN102707710A (zh) 汽车电子控制单元诊断功能验证方法及系统
CN103019977A (zh) 嵌入式系统应用设备实现版本自动识别的方法及启动方法
CN110231537B (zh) 一种ecu针脚错误配置的检测方法及装置
CN109254939B (zh) 一种数模接口的驱动控制方法及系统
CN105158673A (zh) 一种ate机台文件的生成方法及装置
CN112346918B (zh) 芯片验证中辅助波形debug的方法及应用
CN105137218A (zh) 一种辨识被测产品的系统及其方法
CN114239477A (zh) 硬件连线检查方法、装置、存储介质及电子设备
CN103294837B (zh) 一种集成电路的验证调试方法及系统
CN111580885A (zh) 一种基于labview上位机的硬件快速集成方法及系统
CN109327354B (zh) 一种生成信号转发测试用例的方法、装置及测试系统
CN108062223B (zh) 一种Simulink模型之间建立连接关系的方法及装置
CN112000532B (zh) 一种磁盘乱序的检测方法、装置、设备及系统
JP2014120161A (ja) プログラミングプロセス検出システム及びその方法
CN104572317A (zh) 主板及利用主板的基板管理控制器获取时间信息的方法
CN108846202B (zh) 一种检查模拟地和数字地电气连接的方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant