CN109254462A - 阵列基板及液晶显示面板 - Google Patents
阵列基板及液晶显示面板 Download PDFInfo
- Publication number
- CN109254462A CN109254462A CN201811337263.6A CN201811337263A CN109254462A CN 109254462 A CN109254462 A CN 109254462A CN 201811337263 A CN201811337263 A CN 201811337263A CN 109254462 A CN109254462 A CN 109254462A
- Authority
- CN
- China
- Prior art keywords
- line
- connecting line
- vertical wiring
- power supply
- array substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 73
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 27
- 238000003860 storage Methods 0.000 claims abstract description 28
- 239000003990 capacitor Substances 0.000 claims abstract description 23
- 230000005611 electricity Effects 0.000 claims description 6
- 230000014759 maintenance of location Effects 0.000 claims 1
- 230000000694 effects Effects 0.000 abstract description 8
- 239000011799 hole material Substances 0.000 description 36
- 239000010408 film Substances 0.000 description 26
- 239000004020 conductor Substances 0.000 description 15
- 239000010409 thin film Substances 0.000 description 11
- 238000004519 manufacturing process Methods 0.000 description 7
- 238000005516 engineering process Methods 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- 229910052751 metal Inorganic materials 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 239000012528 membrane Substances 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- MRNHPUHPBOKKQT-UHFFFAOYSA-N indium;tin;hydrate Chemical compound O.[In].[Sn] MRNHPUHPBOKKQT-UHFFFAOYSA-N 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 206010015150 Erythema Diseases 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000033228 biological regulation Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 230000035772 mutation Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 230000002035 prolonged effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136213—Storage capacitors associated with the pixel electrode
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136227—Through-hole connection of the pixel electrode to the active element through an insulation layer
Abstract
本发明提供一种阵列基板及液晶显示面板,该阵列基板包括:连接线、第一电源线以及阵列设置的多个储存电容,每行储存电容均通过一个横向设置的连接线电连接,第一电源线沿纵向设置,且各连接线的一端均与第一电源线电连接;第一电源线的输入端与信号源电连接;相邻的两个连接线之间设置有纵接线,纵接线与相邻的两个连接线电连接;纵接线与相邻两连接线之间的第一电源线并联,以减小相邻两连接线之间的第一电源线的电阻,减小相邻两连接线之间的电压差,进而减小了靠近输入端的连接线与其他连接线之间的电压差,提高了显示效果。
Description
技术领域
本发明涉及显示设备技术领域,尤其涉及一种阵列基板及液晶显示面板。
背景技术
随着显示技术的逐渐发展,液晶显示面板逐渐应用在电视、电脑等显示设备上。
液晶显示面板包括背光源、阵列基板、液晶层以及彩膜基板;阵列基板上具有阵列设置的多个像素区,每一像素区内设置有像素电极、薄膜晶体管以及储存电容,薄膜晶体管与像素电极电连接,储存电容的一个极板与薄膜晶体管电连接,储存电容的另一极板与连接线连接;连接线沿阵列基板的横向设置,每一连接线用于连接一行储存电容,各连接线的一端均与一根纵向设置的电源线电连接,电源线的输入端与信号源电连接。工作时薄膜晶体管控制与其连接的像素电极带电,进而驱动该像素电极正对的液晶层内的液晶偏转,使背光源发出的光线射入到彩膜基板上,以实现液晶显示面板的显示。
然而,由于液晶显示面板的面积较大,用于连接各连接线的电源线较长,电源线一般由金属构成,金属的电阻较大使得靠近电源线输入端的连接线的电压与其他连接线的电压不等,导致液晶显示面板的亮度不均匀,显示效果差。
发明内容
有鉴于此,本发明实施例提供一种阵列基板及液晶显示面板,以解决用于连接各连接线的电源线较长,电源线一般由金属构成,金属的电阻较大使得靠近电源线输入端的连接线的电压与其他连接线的电压不等,导致液晶显示面板的亮度不均匀,显示效果差的技术问题。
本发明实施例提供了一种阵列基板,包括:连接线、第一电源线以及阵列设置的多个储存电容,每行所述储存电容均通过一个横向设置的所述连接线电连接,所述第一电源线沿纵向设置,且各所述连接线的一端均与所述第一电源线电连接;所述第一电源线的输入端与信号源电连接;相邻的两个所述连接线之间设置有纵接线,所述纵接线与相邻的两个所述连接线电连接。
如上所述的阵列基板,优选地,相邻的两个所述连接线之间间隔的设置有多个所述纵接线。
如上所述的阵列基板,优选地,一端与同一所述连接线连接且另一端与不同所述连接线连接的两个所述纵接线位于不同的直线上。
如上所述的阵列基板,优选地,所述纵接线位于蓝色像素区内。
如上所述的阵列基板,优选地,所述纵接线位于所述蓝色像素区内的暗线处。
如上所述的阵列基板,优选地,所述纵接线与所述连接线同层设置,且一体成型。
如上所述的阵列基板,优选地,所述纵接线与所述连接线异层设置,且所述纵接线与所述连接线之间通过第一过孔连接。
如上所述的阵列基板,优选地,所述阵列基板还包括沿纵向设置的第二电源线,所述第二电源线与各所述连接线的另一端电连接,且所述第二电源线的输入端与所述信号源电连接。
如上所述的阵列基板,优选地,所述第一电源线、第二电源线与所述连接线异层设置,且所述第一电源线、第二电源线与所述连接线通过第二过孔电连接。
本发明实施例还提供一种液晶显示面板,包括:如上所述的阵列基板。
本发明提供的阵列基板及液晶显示面板,每行储存电容均通过一个横向设置的连接线电连接,第一电源线沿纵向设置,且各连接线的一端均与第一电源线电连接,第一电源线的输入端与信号源电连接,相邻两个连接线之间设置有纵接线,纵接线与相邻两连接线之间的第一电源线并联,以减小相邻两连接线之间的第一电源线的电阻,减小相邻两连接线之间的电压差,进而减小了靠近输入端的连接线与其他连接线之间的电压差,提高了显示效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本实施例提供的阵列基板的结构示意图一;
图2为本实施例提供的阵列基板的结构示意图二。
附图标记说明:
10、阵列基板;
101、像素区;
102、连接线;
103、纵接线;
104、第一电源线;
105、第二电源线;
106、第一点;
107、第二点;
1021、第一连接线;
1022、第二连接线;
1023、第三连接线;
1024、第四连接线;
1025、第五连接线;
1031、第一纵接线;
1032、第二纵接线;
1041、第一导线。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1为本实施例提供的阵列基板的结构示意图;图2为本实施例提供的阵列基板的结构示意图二。
请参照图1和图2。本实施例提供一种阵列基板10,包括:连接线102、第一电源线104以及多个阵列设置的储存电容,每行储存电容均通过一个横向设置的连接线102电连接,第一电源线104沿纵向设置,且各连接线102的一端均与第一电源线104电连接;第一电源线104的输入端与信号源电连接;相邻的两个连接线102之间设置有纵接线103,纵接线103与相邻的两个连接线102电连接。
本实施例中,阵列基板10上具有阵列设置的多个像素区101,每个像素区101内设置一个储存电容以及一个薄膜晶体管,储存电容具有相对设置的第一极板以及第二极板,第一极板与该储存电容所在的像素区101内的薄膜晶体管电连接,第二极板与连接线102电连接。
具体地,液晶显示面板包括背光源、阵列基板10、液晶层以及彩膜基板,阵列基板10上每个像素区内还设置有一个第一电极,阵列基板10上的薄膜晶体管与该薄膜晶体管所在的像素区101内的第一电极电连接,彩膜基板上设置有第二电极。使用时,薄膜晶体管控制与该薄膜晶体管所在的像素区101内的第一电极带电,以使第一电极和第二电极之间形成电场,使得液晶层内的液晶分子发生偏转,由背光源发出的光线经阵列基板10以及液晶层射出,以显示图像。
本实施例中,每个连接线102横向设置,并且每行存储电容对应设置一个连接线102。参照附图1,连接线102横向设置,并且位于相邻两行像素区101之间,以免连接线102位于像素区101内,避免连接线102阻挡光线,以便于光线经像素区101内穿过。在一个可实现的方式中,像素区101上部的连接线102与该像素区101内的储存电容电连接;在其他的实现方式中,像素区101下部的连接线102与该像素区101内的存储电容电连接。
本实施例中,继续参照图1,第一电源线104沿纵向设置,第一电源线104位于阵列基板10的最左端,每个连接线102的最左端均与第一电源线104连接。以图1所述方位为例,第一电源线104的输入端可以位于第一电源线104的上端,当然第一电源线104的输入端也可以位于第一电源线104的下端。信号源通过第一电源线104以及连接线102将电流输送至储存电容,以为储存电容充电。
本实施例中连接线102可以为主要铜、银等金属材质构成的金属导线,当然连接线102还可以为主要由氧化铟锡等非金属导电材质构成的非金属导线,只要能够将信号源发出的电流输送至储存电容即可。
本实施例中相邻两个横向设置的连接线102之间设置有纵接线103,纵接线103可以将相邻的两个连接线102连接起来,纵接线103与将相邻两连接线之间的第一电源线104并联,以减小相邻两连接线102之间的第一电源线104的电阻,进而减小两相邻两连接线102之间的电压差。进一步地,各相邻的两个连接线102之间均设置纵接线103,所有的纵接线103与整个第一电源线104并联以减小整个第一电源线104的电阻,进而减小了任意两个连接线102之间的电压差。
另一方面,参照图2,由于每一行像素区101内均设置有纵接线103,此时任取一个连接线102上的第一点106以及其他连接线102上的第二点107,此时第一点106与第二点107之间通过由第一点106所在的连接线102上的第一连接线1021、第二点107所在的连接线102上的第二连接线1022以及两连接线102之间的第一电源线104上的第一导线1041构成的第一通路连接;第一点106和第二点107还通过由两连接线102之间的第一纵接线1031、第二纵接线1032、第一点106所在的连接线102上的第三连接线1023、第二点107所在的连接线102上的第四连接线1024以及第一纵接线1031和第二纵接线1032间的第五连接线1025构成的第二通路连接。即第一点106和第二点107在通过第一通路连接的同时还通过第二通路连接,并且第一通路和第二通路并联,可以减小第一点106与第二点107之间的电压差值;即设置在每一行像素区101内的纵接线103可以减小任意两个位于不同连接线102上的点的电压差值,以提高任意两个位于不同连接线102上的点之间的电压均匀性,提高显示效果。
具体地,纵接线103可以为主要由铜、银等金属材质构成的金属线,或者纵接线103为主要由氧化铟锡等非金属导电材质构成的非金属导线,只要能够实现相邻两连接线102之间的电连接即可。纵接线103可以呈弧线状;或者纵接线103呈折线状,即纵接线103由多个依次设置的呈直线状的导电线构成,相邻导电线之间呈一定的夹角;在一个较佳的实现方式中,纵接线103呈直线状,可以减小纵接线103的长度,以减小纵接线103的电阻,另外与呈弧线状和折线状的纵接线103相比,呈直线状的纵接线103还可以减小纵接线103的挡光面积,以使更多的光线穿过阵列基板10。
在一个可实现的方式中,纵接线103与连接线102异层设置,并且纵接线103与连接线102之间通过第一过孔电连接。纵接线103与连接线102位于不同的膜层之中,与纵接线103与连接线102同层设置相比,可以减小同一膜层内导线的数量,以免同一膜层内导线数量过多进而阻挡光线穿过。
具体地,阵列基板10包括衬底基板;制作时,在衬底基板上形成第一绝缘层,之后在第一绝缘层上形成第一导电层,对第一导电层进行图形化以形成多个横向设置的连接线102;之后在第一导电层上形成第二绝缘层,在第二绝缘层上形成第二导电层,对第二电层进行图案化以形成纵接线103;之后在纵接线103的一端开设第一孔洞,第一孔洞的底端延伸至连接线102,在纵接线103的另一端开设第二孔洞,第二孔洞的底端延伸至与第一孔洞正对的连接线102相邻的连接线102,之后在第一孔洞的侧壁形成导电材料以形成第一过孔,导电材料将连接线102和纵接线103的一端连接起来;或者在第一孔洞内填充导电材料,填充在第一孔洞内的导电材料将连接线102与纵接线103连接起来;在第二孔洞的侧壁上形成导电材料,或者在第二孔洞内填充导电材料,第二孔洞内的导电材料将纵接线103的另一端与第二孔洞正对的连接线102连接起来,使得相邻的两个连接线102通过纵接线103电连接。当然,第一导电层与第二绝缘层也可以间隔设置,即第一导电层与第二绝缘层之间可以具有其他的膜层。
或者,在衬底基板上形成第一绝缘层,之后在第一绝缘层上形成第一导电层,对第一导电层进行图形化以形成纵接线103;之后在第一导电层上形成第二绝缘层,在第二绝缘层上形成第二导电层,对第二导电层进行图案化以形成多个横向设置的连接线102;之后在各纵接线103的两端对应的连接线102上开设孔洞,孔洞的底端延伸至其正对的纵接线103;在孔洞的侧壁形成导电材料以形成第一过孔,导电材料将连接线102和纵接线103连接起来,或者在孔洞内填充导电材料,导电材料将连接线102与纵接线103连接起来。当然,第一导电层与第二绝缘层也可以间隔设置,即第一导电层与第二绝缘层之间可以具有其他的膜层。
在一个可实现的方式中,纵接线103还可以与连接线102同层设置,相应的,纵接线103与连接线102一体成型。纵接线103与连接线102一体成型,与纵接线103和连接线102分开加工相比,简化了纵接线103和连接线102的加工工艺,加快了阵列基板10的生产速度。
具体地,制作时可以在阵列基板10的衬底基板上形成绝缘层,之后在绝缘层上形成导电层,再对导电层进行图案化,以形成多个沿行设置的连接线102,以及相邻两个连接线102之间的纵接线103,并且纵接线103的一端与一个连接线102电连接,该连接线102相邻的连接线102与纵接线103的另一端电连接。通过一次图形化工艺即可形成连接线102和纵接线103,简化了纵接线103和连接线102的加工工艺,加快了阵列基板10的生产速度。
本实施例提供的阵列基板10的工作过程为:信号源通过第一电源线104和连接线102向像素区101内存储电容的第二极板供电,当该像素区101内的薄膜晶体管控制储存电容的第一极板带电时,薄膜晶体管和连接线102向储存电容内充电;当该像素区101内的薄膜晶体管停止向储存电容供电时,储存电容向外放电,以持续向薄膜晶体管供电。
本实施例提供的阵列基板10,通过使每行储存电容均通过一个横向设置的连接线102电连接,第一电源线104沿纵向设置,且各连接线102的一端均与第一电源线104电连接,第一电源线104的输入端与信号源电连接;相邻两个连接线102之间设置有纵接线103,纵接线103与将相邻两连接线之间的第一电源线104并联,以减小相邻两连接线102之间的第一电源线104的电阻,减小相邻两连接线102之间的电压差,进而减小了靠近输入端的连接线102与其他连接线102之间的电压差,提高了显示效果。
本实施例中,相邻的两个连接线102之间间隔的设置有多个纵接线103。相邻两个连接线102通过多个纵接线103连接,可以进一步减小两个连接线102之间的电压差。
相邻的两个连接线102之间的多个纵接线103同层设置,并且沿横向间隔的设置。继续参照图1,以8行24列共192个像素区101构成的阵列基板10为例,相邻的两个连接线102之间设置两个纵接线103;当然在其他的实现方式中,相邻两个连接线102之间纵接线103的数量还可以为三个、四个等。
本实施例中,一端与同一连接线102连接且另一端与不同连接线102连接的两个纵接线103位于不同的直线上。同一连接线102两侧的纵接线103位于不同的纵向直线上,使得各纵接线103在阵列基板10上杂乱的设置;以免纵接线103位于同一纵向直线上导致的,具有纵接线103的一列像素区101的亮度较暗。
参见图1,以8行24列共192个像素区101构成的阵列基板10为例,相邻的两行像素区101之间设置有一个连接线102,两个纵接线103设置在一行像素区101内,以连接像素区101上下两侧的两个连接线102;其中从上到下的第一行像素区101内的一个纵接线103位于从左到右的第三个像素区101内,第一行像素区101内的另一纵接线103位于从右到左的第七个像素内,第一行内两个纵接线103之间间隔十四个像素区101;第二行像素区101内的一个纵接线103位于从左到右的第九个像素区101内,第二行像素区101的另一纵接线103位于从右到左的第一个像素区101内,即第二行像素区101内的两个纵接线103间隔十四个像素区101;第三行像素区101内的一个纵接线103位于从左到右的第六个像素区101内,第三行像素区101的另一纵接线103向位于从右到左的第十个像素区101内,即第三行像素区101内的两个纵接线103间隔八个像素区101;第四行像素区101内的一个纵接线103位于从左到右的第十二个像素区101内,第四行像素区101的另一纵接线103位于从右到左的第四个像素区101内,即第四行像素区101内的两个纵接线103间隔八个像素区101;第五行像素区101内的一个纵接线103位于从左到右的第九个像素区101内,第五行像素区101的另一纵接线103位于从右到左的第一个像素区101内,即第五行像素区101内的两个纵接线103间隔十四个像素区101;第六行像素区101内的一个纵接线103位于从左到右的第三个像素区101内,第六行像素区101的另一纵接线103位于从右到左的第七个像素区101内,即第六行像素区101内的两个纵接线103间隔十四个像素区101;第七行像素区101内的一个纵接线103位于从左到右的第十二个像素区101内,第七行像素区101的另一纵接线103位于从右到左的第四个像素区101内,即第七行像素区101内的两个纵接线103间隔八个像素区101;第八行像素区101内的一个纵接线103位于从左到右的第六个像素区101内,第八行像素区101的另一纵接线103向位于从右到左的第十个像素区101内,即第八行像素区101内的两个纵接线103间隔八个像素区101。在其他实现方式中,每行像素区101内的纵接线103可以多于两个,并且各行像素区101内的纵接线103的排列方式可以有多种。
本实施例中,纵接线103位于蓝色像素区内。像素区101包括正对红色滤光片的红色像素区、正对绿色滤光片的绿色像素区以及正对蓝色滤光片的蓝色像素区,在每行像素区101内红色像素区、绿色像素区以及蓝色像素区依次交替设置,并且每列像素区101的颜色相同。连接线102设置在蓝色像素区内,与连接线102设置在红色像素区和绿色像素区相比,对显示效果的影响较小,以提高显示效果。
进一步地,纵接线103位于蓝色像素区内的暗线处。
在使用光配向的液晶显示器中,由于配向突变会在像素区101对应的液晶层上形成呈十字形的黑纹,暗线为阵列基板10上与黑纹对应的区域,纵接线103位于暗线处,与纵接线103位于像素区101的其他位置相比,纵接线103不会阻挡光线穿过阵列基板10,提高了开口率。
本实施例中,阵列基板10还包括沿纵向设置的第二电源线105,第二电源线105与各连接线102的另一端电连接,且第二电源线105的输入端与信号源电连接。
需要说明的是,第一电源线104的输入端与第二电源线105的输入端位于阵列基板10的同一侧。参照图1所示的方位,第一电源线104的输入端位于第一电源线104的上端,相应的第二电源线105的输入端位于第二电源线105的上端;或者,第一电源线104的输入端位于第一电源线104的下端,相应的第二电源线105的输入端位于第二电源线105的下端。两个电源线同时向连接线102供电,可以进一步减小各连接线102之间的电压差。
具体地,第一电源线104和第二电源线105可以同层设置,并且第一电源线104与第二电源线105一体成型;当然第一电源线104和第二电源线105还可以异层设置。第一电源线104和第二电源线105之间通过导线连接。
在一个可实现的方式中,当第一电源线104和第二电源线105同层设置时,第一电源线104、第二电源线105以及连接线102可以同层设置,即第一电源线104、第二电源线105以及连接线102一体成型,以进一步提高阵列基板10的生产速度。
在其他的可实现的方式中,当第一电源线104和第二电源线105同层设置时,第一电源线104、第二电源线105与连接线102异层设置,且第一电源线104、第二电源线105与连接线102通过第二过孔电连接。
进一步地,制作时,可以在阵列基板10的衬底基板上形成第一中间膜层,在第一中间膜层上形成第一导电膜层,之后对第一导电膜层进行图案化以形成第一电源线104和第二电源线105,之后在第一导电膜层上形成第二中间膜层,在第二中间膜层上形成第二导电膜层,对第二导电膜层进行图案化以形成连接线102,在连接线102的一端开设贯穿至第一电源线104的第三孔洞,并在连接线102的另一端开设贯穿至第二电源线105的第四孔洞,在第三孔洞和第四孔洞的侧壁上形成导电层,以形成第二过孔,第三孔洞内的导电层可以将连接线102的一端与第一电源线104连接起来,第二孔洞内的导电层可以将连接线102的另一端与第二电源线105连接起来。
当然,在其他实现方式中,制作时,可以在阵列基板10的衬底基板上形成第一中间膜层,在第一中间膜层上形成第一导电膜层,之后对第一导电膜层进行图案化以形成连接线102,之后在第一导电膜层上形成第二中间膜层,在第二中间膜层上形成第二导电膜层,对第二导电膜层进行图案化以形成第一电源线104和第二电源线105,在第一电源线104上开设贯穿至连接线102一端的第三孔洞,并在第二电源线105上开设贯穿至连接线102另一端的第四孔洞,在第三孔洞和第四孔洞的侧壁上形成导电层,以形成第二过孔,第三孔洞内的导电层可以将连接线102的一端与第一电源线104连接起来,第二孔洞内的导电层可以将连接线102的另一端与第二电源线105连接起来。
继续参照图1和图2。在其他实施例中,还提供一种液晶显示面板,包括:背光源、液晶层以及如上所述的阵列基板10;背光源、阵列基板10以及液晶层依次层叠设置。
在本发明中,除非另有明确的规定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸的连接,或一体成型,可以是机械连接,也可以是电连接或者彼此可通讯;可以是直接相连,也可以通过中间媒体间接连接,可以是两个元件内部的连通或者两个元件的互相作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
Claims (10)
1.一种阵列基板,其特征在于,包括:连接线、第一电源线以及阵列设置的多个储存电容,每行所述储存电容均通过一个横向设置的所述连接线电连接,所述第一电源线沿纵向设置,且各所述连接线的一端均与所述第一电源线电连接;所述第一电源线的输入端与信号源电连接;相邻的两个所述连接线之间设置有纵接线,所述纵接线与相邻的两个所述连接线电连接。
2.根据权利要求1所述的阵列基板,其特征在于,相邻的两个所述连接线之间间隔的设置有多个所述纵接线。
3.根据权利要求1所述的阵列基板,其特征在于,一端与同一所述连接线连接且另一端与不同所述连接线连接的两个所述纵接线位于不同的直线上。
4.根据权利要求1所述的阵列基板,其特征在于,所述纵接线位于蓝色像素区内。
5.根据权利要求4所述的阵列基板,其特征在于,所述纵接线位于所述蓝色像素区内的暗线处。
6.根据权利要求1-5任一项所述的阵列基板,其特征在于,所述纵接线与所述连接线同层设置,且一体成型。
7.根据权利要求1-5任一项所述的阵列基板,其特征在于,所述纵接线与所述连接线异层设置,且所述纵接线与所述连接线之间通过第一过孔连接。
8.根据权利要求1-5任一项所述的阵列基板,其特征在于,所述阵列基板还包括沿纵向设置的第二电源线,所述第二电源线与各所述连接线的另一端电连接,且所述第二电源线的输入端与所述信号源电连接。
9.根据权利要求8所述的阵列基板,其特征在于,所述第一电源线、第二电源线与所述连接线异层设置,且所述第一电源线、第二电源线与所述连接线通过第二过孔电连接。
10.一种液晶显示面板,其特征在于,包括:权利要求1-9任一项所述的阵列基板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811337263.6A CN109254462B (zh) | 2018-11-12 | 2018-11-12 | 阵列基板及液晶显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811337263.6A CN109254462B (zh) | 2018-11-12 | 2018-11-12 | 阵列基板及液晶显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109254462A true CN109254462A (zh) | 2019-01-22 |
CN109254462B CN109254462B (zh) | 2021-09-28 |
Family
ID=65044692
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811337263.6A Active CN109254462B (zh) | 2018-11-12 | 2018-11-12 | 阵列基板及液晶显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109254462B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110085190A (zh) * | 2019-06-10 | 2019-08-02 | 北海惠科光电技术有限公司 | 阵列基板以及显示面板 |
CN113228148A (zh) * | 2019-10-14 | 2021-08-06 | 京东方科技集团股份有限公司 | 显示基板及amoled显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005150338A (ja) * | 2003-11-14 | 2005-06-09 | Kawasaki Microelectronics Kk | 半導体装置およびその設計方法 |
CN101344657A (zh) * | 2007-07-13 | 2009-01-14 | 群康科技(深圳)有限公司 | 液晶显示器及其公共电压驱动方法 |
CN101777576A (zh) * | 2010-01-15 | 2010-07-14 | 友达光电股份有限公司 | 像素结构及电致发光装置 |
CN103268746A (zh) * | 2012-12-07 | 2013-08-28 | 上海天马微电子有限公司 | 一种像素驱动电路、发光二极管显示屏及显示设备 |
CN107910352A (zh) * | 2017-11-20 | 2018-04-13 | 武汉天马微电子有限公司 | 一种有机发光显示面板及显示装置 |
CN110148599A (zh) * | 2019-04-28 | 2019-08-20 | 武汉华星光电半导体显示技术有限公司 | 显示面板及其制作方法 |
-
2018
- 2018-11-12 CN CN201811337263.6A patent/CN109254462B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005150338A (ja) * | 2003-11-14 | 2005-06-09 | Kawasaki Microelectronics Kk | 半導体装置およびその設計方法 |
CN101344657A (zh) * | 2007-07-13 | 2009-01-14 | 群康科技(深圳)有限公司 | 液晶显示器及其公共电压驱动方法 |
CN101777576A (zh) * | 2010-01-15 | 2010-07-14 | 友达光电股份有限公司 | 像素结构及电致发光装置 |
CN103268746A (zh) * | 2012-12-07 | 2013-08-28 | 上海天马微电子有限公司 | 一种像素驱动电路、发光二极管显示屏及显示设备 |
CN107910352A (zh) * | 2017-11-20 | 2018-04-13 | 武汉天马微电子有限公司 | 一种有机发光显示面板及显示装置 |
CN110148599A (zh) * | 2019-04-28 | 2019-08-20 | 武汉华星光电半导体显示技术有限公司 | 显示面板及其制作方法 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110085190A (zh) * | 2019-06-10 | 2019-08-02 | 北海惠科光电技术有限公司 | 阵列基板以及显示面板 |
CN110085190B (zh) * | 2019-06-10 | 2021-08-24 | 北海惠科光电技术有限公司 | 阵列基板以及显示面板 |
CN113228148A (zh) * | 2019-10-14 | 2021-08-06 | 京东方科技集团股份有限公司 | 显示基板及amoled显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN109254462B (zh) | 2021-09-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103472647B (zh) | 一种阵列基板、液晶显示面板及显示装置 | |
CN107221536A (zh) | 阵列基板、异形显示器及显示装置 | |
CN104765205B (zh) | 一种阵列基板、显示面板和显示装置 | |
CN103353695B (zh) | 一种阵列基板及显示装置 | |
CN104865756B (zh) | 阵列基板、显示面板及显示装置 | |
CN101441380B (zh) | 多畴垂直取向模式的液晶显示装置 | |
CN109298574A (zh) | 一种阵列基板和显示面板 | |
CN105278190B (zh) | 液晶显示装置 | |
CN104699353A (zh) | 阵列基板、驱动方法、显示面板及显示装置 | |
CN103885257A (zh) | 主动元件基板与应用其的显示面板 | |
CN108878453A (zh) | 一种阵列基板、显示面板及显示装置 | |
CN102629059A (zh) | 阵列基板及制造方法、液晶面板和液晶显示器 | |
CN106886112A (zh) | 阵列基板、显示面板和显示装置 | |
CN106298809B (zh) | 薄膜晶体管阵列基板及其制作方法、液晶显示装置 | |
CN108108070A (zh) | Tft基板及应用其的触控显示面板 | |
CN206892518U (zh) | 视角可切换的液晶显示装置 | |
CN106019735B (zh) | 一种显示面板、显示装置及其控制方法 | |
CN107229163A (zh) | 宽窄视角可切换的液晶显示装置及驱动方法 | |
CN109254462A (zh) | 阵列基板及液晶显示面板 | |
CN103185997A (zh) | 像素结构及薄膜晶体管阵列基板 | |
CN103137617A (zh) | Tft-lcd阵列基板、制造方法及驱动方法 | |
CN110047895A (zh) | 有机发光显示面板和显示装置 | |
CN101382710B (zh) | 液晶显示面板及液晶显示装置 | |
CN106353936B (zh) | 宽窄视角可控的液晶显示装置及视角控制方法 | |
CN102629037A (zh) | 阵列基板、液晶面板及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address |
Address after: No. 1778, Qinglan Road, Huangjia Street, Shuangliu District, Chengdu, Sichuan 610200 Patentee after: Chengdu BOE Display Technology Co.,Ltd. Country or region after: China Address before: No. 1778, Qinglan Road, Gongxing street, Shuangliu District, Chengdu, Sichuan 610200 Patentee before: CHENGDU ZHONGDIAN PANDA DISPLAY TECHNOLOGY Co.,Ltd. Country or region before: China |