CN109003590A - 放电电路及显示装置 - Google Patents

放电电路及显示装置 Download PDF

Info

Publication number
CN109003590A
CN109003590A CN201811002369.0A CN201811002369A CN109003590A CN 109003590 A CN109003590 A CN 109003590A CN 201811002369 A CN201811002369 A CN 201811002369A CN 109003590 A CN109003590 A CN 109003590A
Authority
CN
China
Prior art keywords
pole
transistor
discharge
connects
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811002369.0A
Other languages
English (en)
Other versions
CN109003590B (zh
Inventor
沈灿
徐波
刘兴洪
高超
卢俊宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chongqing BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201811002369.0A priority Critical patent/CN109003590B/zh
Publication of CN109003590A publication Critical patent/CN109003590A/zh
Application granted granted Critical
Publication of CN109003590B publication Critical patent/CN109003590B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明提供一种放电电路及显示装置,属于显示技术领域。本发明的放电电路,包括:开关单元、关机放电控制单元,以及储能单元;其中,所述开关单元,用于在显示屏进行显示时开启,并通过栅极扫描信号给所述储能单元进行充电;所述关机放电控制单元,用于在显示屏被关机时,通过所述储能单元维持栅线所写入的所述栅极扫描信号的时间,以对显示屏进行放电。

Description

放电电路及显示装置
技术领域
本发明属于显示技术领域,具体涉及一种放电电路及显示装置。
背景技术
液晶显示器(Liquid Crystal Display,以下简称LCD)具有重量轻,厚度薄和功耗低等优点,广泛应用于电视、手机和显示器等电子产品中。在现有的LCD中,可以将为栅线提供栅极扫描信号的栅极驱动电路形成于显示面板的基底上,也即Gate drive On Array,以下简称GOA。其中,栅极驱动电路包括多个级联的移位寄存器,通常每个移位寄存器的信号输出端连接与之对应的栅线。
当关闭LCD时,通过移位寄存器将与之连接的栅线置于高电平,将与该栅线连接的薄膜晶体管(Thin Film Transistor,以下简称TFT)打开,以释放与TFT连接的像素电极上所积累的电荷。
但是,发明人发现在对LCD快速开关机时,导致无法快速释放每个像素所对应的像素电极上的电荷全部释放,这样一来,在关闭LCD时会产生较严重的残像问题。
发明内容
本发明旨在至少解决现有技术中存在的技术问题之一,提供一种避免显示装置出现开关机残像的问题的放电电路及显示装置。
解决本发明技术问题所采用的技术方案是一种放电电路,包括:开关单元、关机放电控制单元,以及储能单元;其中,
所述开关单元,用于在显示屏进行显示时开启,并通过栅极扫描信号给所述储能单元进行充电;
所述关机放电控制单元,用于在显示屏被关机时,通过所述储能单元维持栅线所写入的所述栅极扫描信号的时间,以对显示屏进行放电。
优选的是,所述放电电路还包括:开关控制单元,用于通过电源输入信号控制所述开关单元是否被开启。
优选的是,所述开关控制单元包括:第一晶体管、第一电阻和第二电阻;其中,
所述第一晶体管的第一极连接第二电阻的第二端,第二极连接低电源端,控制极连接电源输入信号端;
所述第一电阻的第一端连接所述开关单元的第一端和关机放电控制单元的第二端,第二端连接所述第二电阻的第一端和所述开关单元的控制端。
优选的是,所述放电电路还包括:开机放电单元,用于在显示屏被开机时,对所述储能单元进行放电,以及通过所述开关单元,对移位寄存器进行放电。
优选的是,所述开机放电单元包括:第一存储电容、第二晶体管、第三晶体管,以及电源模块;其中,
所述第一存储电容的第一端连接电源输入信号端,第二端连接所述第二晶体管的控制极和所述第三晶体管的第一极;
所述第二晶体管的第一极连接低电源端和所述储能单元,第二极也连接所述储能单元,控制极连接所述第一存储电容的第二端;
所述第三晶体管的第一极连接所述第一存储电容的第二端,第二极连接低电源端,控制极连接所述电源模块。
优选的是,所述开关单元包括开关晶体管;其中,
所述开关晶体管的第一极和第二极分别连接在所述关机放电控制单元的两端,控制极连接控制信号端。
优选的是,所述关机放电控制单元包括二极管;其中,
所述二极管的第一极和第二极分别连接在所述开关单元的两端。
优选的是,所述储能单元包括:第二存储电容;其中,
所述第二存储电容的第一端连接所述开关单元和所述关机放电控制单元,第二端连接低电源端。
解决本发明技术问题所采用的技术方案是一种放电电路,包括:开关单元、开关控制单元、关机放电控制单元、储能单元、开机放电单元;其中,所述开关单元包括:开关晶体管;所述开关控制单元包括:第一晶体管、第一电阻、第二电阻;所述开机放电单元包括:第二晶体管、第三晶体管、第一存储电容,以及电源模块;所述关机放电控制单元包括:二极管;所述储能单元包括:第二存储电容;其中,所述第一晶体管、第二晶体管、第三晶体管三者开关特性相同,且与所述开关晶体管的开关特性相反;
所述第一晶体管的第一极连接所述第二电阻的第二端,第二极连接低电源端,控制极连接电源输入信号端;
所述开关晶体管的第一极连接所述二极管的第二极和第一电阻的第一端,第二极连接二极管的第一极,控制极连接所述第一电阻的第二端和第二电阻的第一端;
所述第二晶体管的第一极连接所述第二存储电容的第二端和低电源端,第二极连接所述第二存储电容的第一端和所述二极管的第一极,控制极连接所述第一存储电容的第二端,所述第一存储电容的第一端连接电源输入信号端;
所述第三晶体管的第一极连接所述第一存储电容的第二端,第二极连接低电源端,控制极连接电源模块。
解决本发明技术问题所采用的技术方案是一种放电电路显示装置,包括上述的放电电路。
附图说明
图1为本发明的实施例1的放电电路的示意图;
图2为本发明的实施例2的放电电路的示意图;
图3为本发明的实施例3的放电电路的示意图。
其中附图标记为:1、开关单元;2、关机放电控制单元;3、储能单元;4、开关控制单元;5、开机放电单元;P1、开关晶体管;N1、第一晶体管;N2、第二晶体管;N3、第三晶体管;D1、二极管、R1、第一电阻;R2、第二电阻;C1、第一存储电容;C2、第二存储电容;PMIC、电源模块;VDDIN、电源信号输入端。
具体实施方式
为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式对本发明作进一步详细描述。
本发明实施例中的所采用的晶体管可以为薄膜晶体管或场效应管或其他特性的相同器件,由于采用的晶体管的源极和漏极在一定条件下是可以互换的,所以其源极、漏极从连接关系的描述上是没有区别的。在本发明实施例中,为区分晶体管的源极和漏极,将其中一极称为第一极,另一极称为第二极,栅极称为控制极。在本实施例的放电路中第一晶体管、第二晶体管、第三晶体管的开关特性相同,且这三者与开关晶体管的开关特性相反。
此外按照晶体管的特性区分可以将晶体管分为N型和P型,以下实施例中是以第一晶体管、第二晶体管、第三晶体管为N型晶体管;开关晶体管为P型晶体管进行说明的。当采用N型晶体管时,第一极为N型晶体管的源极,第二极为N型晶体管的漏极,栅极输入高电平时,源漏极导通,P型相反。可以想到的是采用晶体管为P型晶体管实现是本领域技术人员可以在没有付出创造性劳动前提下轻易想到的,因此也是在本发明实施例的保护范围内的。
实施例1:
如图1所示,本实施例提供一种放电电路,用于释放显示屏中的残余电荷。该放电电路包括:开关单元1、关机放电控制单元2,以及储能单元3;其中,开关单元1在显示屏进行显示时开启,并通过栅线连接的移位寄存器(图1中所示的GOA单元)所输出的栅极扫描信号给储能单元3进行充电,也就是说,储能单元3在显示屏进行显示时被充电,充电完成后相当于一个电源;在显示屏被关机后开关单元1被关断,此时储能单元3则开始放电,以维持栅线被写入栅极扫描信号的时间,也即控制栅线被选通的时间,以使与栅线连接的像素中的残余电荷被充分释放,也即完成显示屏的放电。
在本实施例的放电电路中,通过储能单元3在显示屏正常显示时所存储的电荷,以使显示屏在关机时延长栅线被选通的时间,从而使得与栅线连接的像素中的残余电荷被充分释放,进而可以有效的避免再次开机时出现显示残影的问题。
其中,在本实施例的放电电路中还包括:开关控制单元4,其用于通过电源输入信号控制开关单元1是被开启。
具体的,开关控制单元4可以包括第一晶体管N1、第一电阻R1和第二电阻R2;其中,第一晶体管N1的第一极连接第二电阻R2的第二端,第二极连接低电源端(例如接地端),控制极连接电源输入信号端VDDIN;第一电阻R1的第一端连接关机放电控制单元2和开关单元1的第一端,第二端与第二电阻R2的第一端连接,并且第一电阻R1的第二端和第二电阻R2同时连接在开关单元1的控制端上。
在显示屏进行显示时,通过电源输入信号端VDDIN写入的电源输入信号控制第一晶体管N1打开,将低电源端写入的低电平信号控制开关单元1被开启,而由于放电电路中的开关单元1的第一端是连接在移位寄存器的信号输出端的,此时移位寄存器信号输出端输出的栅极扫描信号则通过开关单元1写入储能单元3中,以为储能单元3进行充电。
在显示屏被关机时,切断电源输入信号端VDDIN所写入的电源输入信号,第一晶体管N1被关断,随即开关单元1则被关断,此时储能单元3则通过关机放电控制单元2,维持栅线被写入栅极扫描信号的时间,也即控制栅线被选通的时间,以使与栅线连接的像素中的残余电荷被充分释放,也即完成显示屏的放电。
其中,在本实施例的放电电路中,开关单元1可以包括开关晶体管P1;该开关晶体管P1的第一极用作开关单元1的第一端,第二极用作开关单元1的第二端,控制极用作开关单元1的控制端。关机放电控制单元2可以包括二极管;该二极管的第一极用作关机放电控制单元2的第一端第二极用作关机放电控制单元2的第二端。储能单元3可以包括第二存储电容C2。
具体的,开关晶体管P1的第一极连接在第一电阻R1的第一端和二极管的第二极,第二极连接二极管的第一极和第二存储电容C2的第一端;存储电容的第二端连接低电源端。
如图1所示,以放电电路中的开关控制单元4可以包括第一晶体管N1、第一电阻R1和第二电阻R2;开关单元1包括开关晶体管P1;关机放电控制单元2包括二极管,储能单元3包括第二存储电容C2为例,对本实施例中的放电电路的工作过程进行说明。其中,第一电阻R1的阻值可以等于第二电阻R2的阻值。
在显示屏进行显示时,通过电源输入信号端VDDIN写入的电源输入信号控制第一晶体管N1打开,将低电源端写入的低电平信号控制开关晶体管P1打开,而由于放电电路中的开关晶体管P1的第一极是连接在移位寄存器的信号输出端的,此时移位寄存器信号输出端输出的栅极扫描信号则通过开关晶体管P1写入第二存储电容C2中,以为储能单元3进行充电。
在显示屏被关机时,切断电源输入信号端VDDIN所写入的电源输入信号,第一晶体管N1被关断,随即开关晶体管P1则被关断,此时第二存储电容C2则通过二极管的单向导通特性,维持栅线被写入栅极扫描信号的时间,也即控制栅线被选通的时间,以使与栅线连接的像素中的残余电荷被充分释放,也即完成显示屏的放电。
实施例2:
如图2所示,本实施例提供一种放电电路,该放电电路不仅包括实施例1中的开关单元1、关机放电控制单元2、储能单元3、开关控制单元4,而且还包括开机放电单元5,其用于在显示屏被开机时,对储能单元3进行放电,以及通过开关单元1,对显示屏中的移位寄存器进行放电。
由于本实施例中的放电电路包括实施例1的放电电路中的开关单元1、关机放电控制单元2、储能单元3、开关控制单元4,因此可以通过储能单元3在显示屏正常显示时所存储的电荷,以使显示屏在关机时延长栅线被选通的时间,从而使得与栅线连接的像素中的残余电荷被充分释放,进而可以有效的避免再次开机时出现显示残影的问题。特别的是,在本实施例的放电电路中还包括开机放电单元5,用于在显示屏的被开机时,对储能单元3进行放电,以及通过开关单元1,对显示屏中的移位寄存器进行放电,因此,可以防止显示屏中的残余电荷影响显示。
其中,开机放电单元5包括:第一存储电容C1、第二晶体管N2、第三晶体管N3,以及电源模块PMIC;其中,第一存储电容C1的第一端连接电源输入信号端VDDIN,第二端连接第二晶体管N2的控制极和第三晶体管N3的第一极;第二晶体管N2的第一极连接低电源端和储能单元3,第二极也连接储能单元3,控制极连接第一存储电容C1的第二端;第三晶体管N3的第一极连接第一存储电容C1的第二端,第二极连接低电源端,控制极连接电源模块PMIC。
其中,储能单元3同实施例1可以为第二存储电容C2,相应的,开关控制单元4也可以包括第一晶体管N1、第一电阻R1和第二电阻R2;开关单元1可以包括开关晶体管P1;关机放电控制单元2可以包括二极管。
具体的,当显示屏被开机时,由于电源输入信号端VDDIN所写入电源输入信号先于电源模块PMIC输出的电源电压,也即第一晶体管N1和开关晶体管P1先被打开,第一存储电容C1两端的电压均为电源输入信号的电压值,此时第二晶体管N2也被打开,这样一来,第二存储电容C2中的残余电荷被释放,移位寄存器上的残余电荷也会通过开关晶体管P1释放。当显示屏正常显示时,也即电源模块PMIC输出的电源电压被施加至第三晶体管N3的控制极,以使第三晶体管N3被打开,第二晶体管N2关断,显示屏正常显示,通过移位寄存器输出的栅极扫描信号为第二存储电容C2进行充电,以便在显示屏被关机时,利用第二存储电容C2中存储的电荷通过二极管维持栅线被写入栅极扫描信号的时间,也即控制栅线被选通的时间,以使与栅线连接的像素中的残余电荷被充分释放,也即完成显示屏的放电。
在此需要说明的是,电源输入信号端VDDIN所写入电源输入信号先于电源模块PMIC输出的电源电压是因为,电源电压是电源输入信号经过电源模块PMIC转换得到。
实施例3:
如图3所示,本实施例提供了一种放电电路,其包括:开关单元1、关机放电控制单元2、储能单元3、开关控制单元4,以及开机放电单元5。其中,开关单元1包括:开关晶体管P1;开关控制单元4包括:第一晶体管N1、第一电阻R1、第二电阻R2;开机放电单元5包括:第二晶体管N2、第三晶体管N3、第一存储电容C1,以及电源模块PMIC;关机放电控制单元2包括:二极管;储能单元包括:第二存储电容C2;其中,第一晶体管N1、第二晶体管N2、第三晶体管N3三者开关特性相同,且与开关晶体管P1的开关特性相反。
具体的,第一晶体管N1的第一极连接第二电阻R2的第二端,第二极连接低电源端,控制极连接电源输入信号端VDDIN;开关晶体管P1的第一极连接二极管的第二极和第一电阻R1的第一端,第二极连接二极管的第一极,控制极连接第一电阻R1的第二端和第二电阻R2的第一端;第二晶体管N2的第一极连接第二存储电容C2的第二端和低电源端,第二极连接第二存储电容C2的第一端和二极管的第一极,控制极连接第一存储电容C1的第二端,第一存储电容C1的第一端连接电源输入信号端VDDIN;第三晶体管N3的第一极连接第一存储电容C1的第二端,第二极连接低电源端,控制极连接电源模块PMIC。
本实施例中的放电电路工作具体包括:
在显示屏被开机时,电源输入信号端VDDIN输入电源输入信号,第一晶体管N1打开,开关晶体管P1的控制极被加载低电平信号,故开关晶体管P1也被打开;与此同时,第一存储电容C1的两端的电压均为电源输入信号的电压值,这样一来,第二晶体管N2也被打开,则可以通过低电源端输入的低电平信号将第二存储电容C2中的残余电荷释放,同理,由于此时开关晶体管P1是被打开的,与该放电电路连接的移位寄存器中的电荷也被释放掉。在此需要说明的是,在开机瞬间由于电源模块PMIC输出的电源电压是由电源输入信号经过电源模块PMIC转换得到的,因此,加载在第一晶体管N1的控制极上的电源输入信号要先于加载在第三晶体管N3控制极上的电源电压,这样致使第一晶体管N1先于第三晶体管N3开启,也即在开机瞬间第一晶体管N1被打开,第三晶体管N3则处于关断。
在显示屏正常显示时,电源模块PMIC输出的电源电压加载第三晶体管N3的控制极,第三晶体管N3被打开,将第一存储电容C1的第二端的电压拉低,致使第二晶体管N2被关断;与此同时,第一晶体管N1持续被开启,低电源端输入的低电源电压经过第一电阻R1和第二电阻R2的分压,将开关晶体管P1开启,此时与该放电电路连接的移位寄存器的信号输出端输出的栅极扫描信号,通过开关晶体管P1对第二存储电容C2进行充电。
在显示屏被关机时,切断电源输入信号端VDDIN输入的电源输入信号,故第一晶体管N1、第二晶体管N2、第三晶体管N3、开关晶体管P1均被关断,此时第二存储电容C2则放电,并通过二极管的单向导通特性,维持移位寄存器输出的栅极扫描信号的时间,也即延长在关机时,移位寄存器的信号输出端输出的高电平信号的时间,以使显示屏中的各个像素单元能够充分放电,防止显示屏中存有残余电荷,导致下次开机出现显示残影的问题。
实施例4:
本实施例中提供了一种显示装置,其包括实施例1-3中的任意一种放电电路。
其中,显示装置可以为电致发光显示装置,例如手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。

Claims (10)

1.一种放电电路,其特征在于,包括:开关单元、关机放电控制单元,以及储能单元;其中,
所述开关单元,用于在显示屏进行显示时开启,并通过栅极扫描信号给所述储能单元进行充电;
所述关机放电控制单元,用于在显示屏被关机时,通过所述储能单元维持栅线所写入的所述栅极扫描信号的时间,以对显示屏进行放电。
2.根据权利要求1所述的放电电路,其特征在于,还包括:开关控制单元,用于通过电源输入信号控制所述开关单元是否被开启。
3.根据权利要求2所述的放电电路,其特征在于,所述开关控制单元包括:第一晶体管、第一电阻和第二电阻;其中,
所述第一晶体管的第一极连接第二电阻的第二端,第二极连接低电源端,控制极连接电源输入信号端;
所述第一电阻的第一端连接所述开关单元的第一端和关机放电控制单元的第二端,第二端连接所述第二电阻的第一端和所述开关单元的控制端。
4.根据权利要求1所述的放电电路,其特征在于,还包括:开机放电单元,用于在显示屏被开机时,对所述储能单元进行放电,以及通过所述开关单元,对移位寄存器进行放电。
5.根据权利要求4所述的放电电路,其特征在于,所述开机放电单元包括:第一存储电容、第二晶体管、第三晶体管,以及电源模块;其中,
所述第一存储电容的第一端连接电源输入信号端,第二端连接所述第二晶体管的控制极和所述第三晶体管的第一极;
所述第二晶体管的第一极连接低电源端和所述储能单元,第二极也连接所述储能单元,控制极连接所述第一存储电容的第二端;
所述第三晶体管的第一极连接所述第一存储电容的第二端,第二极连接低电源端,控制极连接所述电源模块。
6.根据权利要求1所述的放电电路,其特征在于,所述开关单元包括开关晶体管;其中,
所述开关晶体管的第一极和第二极分别连接在所述关机放电控制单元的两端,控制极连接控制信号端。
7.根据权利要求1所述的放电电路,其特征在于,所述关机放电控制单元包括二极管;其中,
所述二极管的第一极和第二极分别连接在所述开关单元的两端。
8.根据权利要求1所述的放电电路,其特征在于,所述储能单元包括:第二存储电容;其中,
所述第二存储电容的第一端连接所述开关单元和所述关机放电控制单元,第二端连接低电源端。
9.一种放电电路,其特征在于,包括:开关单元、开关控制单元、关机放电控制单元、储能单元、开机放电单元;其中,所述开关单元包括:开关晶体管;所述开关控制单元包括:第一晶体管、第一电阻、第二电阻;所述开机放电单元包括:第二晶体管、第三晶体管、第一存储电容,以及电源模块;所述关机放电控制单元包括:二极管;所述储能单元包括:第二存储电容;其中,所述第一晶体管、第二晶体管、第三晶体管三者开关特性相同,且与所述开关晶体管的开关特性相反;
所述第一晶体管的第一极连接所述第二电阻的第二端,第二极连接低电源端,控制极连接电源输入信号端;
所述开关晶体管的第一极连接所述二极管的第二极和第一电阻的第一端,第二极连接二极管的第一极,控制极连接所述第一电阻的第二端和第二电阻的第一端;
所述第二晶体管的第一极连接所述第二存储电容的第二端和低电源端,第二极连接所述第二存储电容的第一端和所述二极管的第一极,控制极连接所述第一存储电容的第二端,所述第一存储电容的第一端连接电源输入信号端;
所述第三晶体管的第一极连接所述第一存储电容的第二端,第二极连接低电源端,控制极连接电源模块。
10.一种显示装置,其特征在于,包括权利要求1-9中任一项所述的放电电路。
CN201811002369.0A 2018-08-30 2018-08-30 放电电路及显示装置 Active CN109003590B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811002369.0A CN109003590B (zh) 2018-08-30 2018-08-30 放电电路及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811002369.0A CN109003590B (zh) 2018-08-30 2018-08-30 放电电路及显示装置

Publications (2)

Publication Number Publication Date
CN109003590A true CN109003590A (zh) 2018-12-14
CN109003590B CN109003590B (zh) 2021-01-29

Family

ID=64594109

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811002369.0A Active CN109003590B (zh) 2018-08-30 2018-08-30 放电电路及显示装置

Country Status (1)

Country Link
CN (1) CN109003590B (zh)

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1601599A (zh) * 2003-09-28 2005-03-30 统宝光电股份有限公司 残留影像消除电路
US7221350B2 (en) * 2000-04-06 2007-05-22 Chi Mai Optoelectronics Corp. Method of reducing flickering and inhomogeneous brightness in LCD
CN101174038A (zh) * 2006-11-01 2008-05-07 群康科技(深圳)有限公司 液晶显示器
CN101192381A (zh) * 2006-11-29 2008-06-04 群康科技(深圳)有限公司 液晶显示器及其驱动电路和驱动方法
CN101546529A (zh) * 2008-03-28 2009-09-30 群康科技(深圳)有限公司 液晶显示装置
JP2009301030A (ja) * 2008-06-11 2009-12-24 Magnachip Semiconductor Ltd 放電回路及びこれを備えた表示装置
CN102023437A (zh) * 2009-09-14 2011-04-20 深圳华映显示科技有限公司 一种像素阵列
CN103280199A (zh) * 2013-04-19 2013-09-04 合肥京东方光电科技有限公司 一种消除关机残影的电路及阵列基板
CN105913828A (zh) * 2016-07-05 2016-08-31 京东方科技集团股份有限公司 残影消除电路、栅极驱动电路及显示装置
US9530377B2 (en) * 2014-09-05 2016-12-27 Novatek Microelectronics Corp. Discharging control method, related driving method and driving device
CN206058870U (zh) * 2016-09-13 2017-03-29 合肥京东方光电科技有限公司 关机残影消除电路、阵列基板
CN107564491A (zh) * 2017-10-27 2018-01-09 北京京东方显示技术有限公司 一种关机放电电路、驱动方法、驱动电路及显示装置
CN107799085A (zh) * 2017-11-21 2018-03-13 深圳市华星光电技术有限公司 液晶面板驱动电路、液晶面板及液晶面板驱动方法

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7221350B2 (en) * 2000-04-06 2007-05-22 Chi Mai Optoelectronics Corp. Method of reducing flickering and inhomogeneous brightness in LCD
CN1601599A (zh) * 2003-09-28 2005-03-30 统宝光电股份有限公司 残留影像消除电路
CN101174038A (zh) * 2006-11-01 2008-05-07 群康科技(深圳)有限公司 液晶显示器
CN101192381A (zh) * 2006-11-29 2008-06-04 群康科技(深圳)有限公司 液晶显示器及其驱动电路和驱动方法
CN101546529A (zh) * 2008-03-28 2009-09-30 群康科技(深圳)有限公司 液晶显示装置
JP2009301030A (ja) * 2008-06-11 2009-12-24 Magnachip Semiconductor Ltd 放電回路及びこれを備えた表示装置
CN102023437A (zh) * 2009-09-14 2011-04-20 深圳华映显示科技有限公司 一种像素阵列
CN103280199A (zh) * 2013-04-19 2013-09-04 合肥京东方光电科技有限公司 一种消除关机残影的电路及阵列基板
US9530377B2 (en) * 2014-09-05 2016-12-27 Novatek Microelectronics Corp. Discharging control method, related driving method and driving device
CN105913828A (zh) * 2016-07-05 2016-08-31 京东方科技集团股份有限公司 残影消除电路、栅极驱动电路及显示装置
CN206058870U (zh) * 2016-09-13 2017-03-29 合肥京东方光电科技有限公司 关机残影消除电路、阵列基板
CN107564491A (zh) * 2017-10-27 2018-01-09 北京京东方显示技术有限公司 一种关机放电电路、驱动方法、驱动电路及显示装置
CN107799085A (zh) * 2017-11-21 2018-03-13 深圳市华星光电技术有限公司 液晶面板驱动电路、液晶面板及液晶面板驱动方法

Also Published As

Publication number Publication date
CN109003590B (zh) 2021-01-29

Similar Documents

Publication Publication Date Title
CN103258495B (zh) 移位寄存单元、移位寄存器和显示装置
US9627089B2 (en) Shift register, gate driving circuit, and display device
CN103198783B (zh) 移位寄存器单元、移位寄存器和显示装置
US10121431B2 (en) Shift register, gate driving circuit, display screen and method for driving the display screen
CN101174038B (zh) 液晶显示器
CN104851392B (zh) 一种像素驱动电路及方法、阵列基板和显示装置
CN100492111C (zh) 放电电路及采用该放电电路的液晶显示装置
US8040309B2 (en) Display panel with image sticking elimination circuit and driving circuit with the same
CN108932933A (zh) 移位寄存器、栅极驱动电路、显示装置
US10930361B2 (en) Voltage control circuit, shift register unit and display device
US10957276B2 (en) Power-off discharge circuit and operation method of display panel, and display substrate
US20180122310A1 (en) Pixel circuit, driving method thereof and display device
CN107393491A (zh) 时钟信号输出电路及液晶显示装置
CN107154234A (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
US10629154B2 (en) Circuit for powering off a liquid crystal panel, peripheral drive device and liquid crystal panel
CN107331418A (zh) 移位寄存器及其驱动方法、栅极驱动电路及显示装置
CN102136257B (zh) 液晶显示面板及其电源关闭控制电路
CN103280199A (zh) 一种消除关机残影的电路及阵列基板
CN100538806C (zh) 栅极驱动电路、液晶显示装置以及电子装置
WO2017118215A1 (zh) 显示基板和显示装置
US11011247B2 (en) Source driving sub-circuit and driving method thereof, source driving circuit, and display device
CN103869516B (zh) 显示面板放电电路及显示装置
CN109147710A (zh) 显示面板的驱动电路及显示装置
US8144098B2 (en) Dot-matrix display refresh charging/discharging control method and system
CN107622759B (zh) 像素控制电路及其控制方法、显示器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant