CN108988810B - 用于放大器校准的方法和系统 - Google Patents

用于放大器校准的方法和系统 Download PDF

Info

Publication number
CN108988810B
CN108988810B CN201810562374.0A CN201810562374A CN108988810B CN 108988810 B CN108988810 B CN 108988810B CN 201810562374 A CN201810562374 A CN 201810562374A CN 108988810 B CN108988810 B CN 108988810B
Authority
CN
China
Prior art keywords
amplifier
output
offset
calibration
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810562374.0A
Other languages
English (en)
Other versions
CN108988810A (zh
Inventor
克拉斯·沃特尔
亨利·费尔赫芬
西奥·图尔铃斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP BV
Original Assignee
NXP BV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NXP BV filed Critical NXP BV
Publication of CN108988810A publication Critical patent/CN108988810A/zh
Application granted granted Critical
Publication of CN108988810B publication Critical patent/CN108988810B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45928Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
    • H03F3/45968Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction
    • H03F3/45991Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction by using balancing means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/42Amplifiers with two or more amplifying elements having their dc paths in series with the load, the control electrode of each element being excited by at least part of the input signal, e.g. so-called totem-pole amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/211Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/213Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/72Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/375Circuitry to compensate the offset being present in an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/447Indexing scheme relating to amplifiers the amplifier being protected to temperature influence
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45048Calibrating and standardising a dif amp

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Amplifiers (AREA)

Abstract

描述了用于放大器校准的方法和放大器系统的实施例。在一个实施例中,用于放大器校准的方法涉及使用连接在输入端和输出端之间的第一放大器将输入信号放大以产生输出信号,以及在使用该第一放大器将该输入信号放大的同时,对在该输入端和该输出端之间与该第一放大器并联连接的第二放大器以数字方式执行偏移校准。还描述了其它实施例。

Description

用于放大器校准的方法和系统
技术领域
本发明的实施例大体上涉及电子装置和操作电子装置的方法,并且更特定而言,涉及用于放大器校准的方法和放大器系统。
背景技术
在放大器中,由于在放大器内的组件不匹配可发生电压偏移,这可源自由于在放大器中的过程变化的固有偏移,或源自在放大器中的应力相关因素如在放大器中的封装应力。在放大器内固有参数偏移通常可通过在具体温度下在制造设施中校准(例如,修整)放大器来去除。封装应力相关偏移通常需要在整个温度范围中多次校准(例如,修整)或连续校准。然而,在制造设施内多种温度下放大器校准通常耗时并且因此相当昂贵。
发明内容
描述了用于放大器校准的方法和放大器系统的实施例。在一个实施例中,用于放大器校准的方法涉及使用连接在输入端和输出端之间的第一放大器将输入信号放大以产生输出信号,和在使用第一放大器将输入信号放大的同时,对在输入端和输出端之间与第一放大器并联连接的第二放大器以数字方式执行偏移校准。还描述了其它实施例。
在实施例中,对第二放大器以数字方式执行偏移校准涉及降低在第二放大器中的基于温度的偏移。
在实施例中,降低在第二放大器中的基于温度的偏移涉及调节第二放大器以降低在多个温度下在第二放大器中的基于温度的偏移。
在实施例中,对第二放大器以数字方式执行偏移校准涉及产生用于降低在特定温度下在第二放大器中的基于温度的偏移的校准码。
在实施例中,方法进一步涉及将第一放大器连接到输入端和输出端,和同时将第二放大器与输入端和输出端断开连接。
在实施例中,方法进一步涉及将第二放大器的两个输入端彼此连接。
在实施例中,对第二放大器以数字方式执行偏移校准涉及基于来自第二放大器的输出,产生用于降低在特定温度下在第二放大器中的基于温度的偏移的校准码。
在实施例中,对第二放大器以数字方式执行偏移校准进一步涉及响应于来自第二放大器的输出的正边沿,使用校准码调节第二放大器。
在实施例中,方法进一步涉及使用第二放大器将第二输入信号放大以产生第二输出信号,和在使用第二放大器将第二输入信号放大的同时,对第一放大器以数字方式执行偏移校准。
在实施例中,放大器系统包括连接在输入端和输出端之间的第一放大器、在输入端和输出端之间与第一放大器串联连接的第一开关装置、在输入端和输出端之间与第一放大器并联连接的第二放大器、在输入端和输出端之间与第二放大器串联连接的第二开关装置,和数字控制装置,该数字控制装置被配置成控制第一开关装置以致使使用第一放大器将输入信号放大以产生输出信号,和控制第二开关装置和第二放大器以在使用第一放大器将输入信号放大的同时,对第二放大器以数字方式执行偏移校准。
在实施例中,数字控制装置进一步被配置成降低在第二放大器中的基于温度的偏移。
在实施例中,数字控制装置进一步被配置成调节第二放大器以降低在多个温度下在第二放大器中的基于温度的偏移。
在实施例中,数字控制装置进一步被配置成产生用于降低在特定温度下在第二放大器中的基于温度的偏移的校准码。
在实施例中,数字控制装置进一步被配置成控制第一开关装置以将第一放大器连接到输入端和输出端,和控制第二开关装置以同时将第二放大器与输入端和输出端断开连接。
在实施例中,数字控制装置进一步被配置成控制第二开关装置以将第二放大器的两个输入端彼此连接。
在实施例中,数字控制装置进一步被配置成基于来自第二放大器的输出,产生用于降低在特定温度下在第二放大器中的基于温度的偏移的校准码。
在实施例中,数字控制装置进一步被配置成响应于来自第二放大器的输出的正边沿,使用校准码调节第二放大器。
在实施例中,数字控制装置进一步被配置成控制第二开关装置以使用第二放大器将第二输入信号放大以产生第二输出信号,和控制第一开关装置和第一放大器以在使用第二放大器将第二输入信号放大的同时,对第一放大器以数字方式执行偏移校准。
在实施例中,放大器系统包括连接在输入端和输出端之间的第一放大器、连接在输入端和第一放大器之间的第一开关、连接在第一放大器和输出端之间的第二开关、在输入端和输出端之间与第一放大器并联连接的第二放大器、连接在输入端和第二放大器之间的第三开关、连接在第二放大器和输出端之间的第四开关,和数字控制装置,该数字控制装置被配置成控制第一和第二开关以致使使用第一放大器将输入信号放大以产生输出信号,和控制第三和第四开关以及第二放大器以在使用第一放大器将输入信号放大的同时,对第二放大器以数字方式执行偏移校准。
在实施例中,数字控制装置进一步被配置成控制第三和第四开关以使用第二放大器将第二输入信号放大以产生第二输出信号,和控制第一和第二开关以及第一放大器以在使用第二放大器将第二输入信号放大的同时,对第一放大器以数字方式执行偏移校准。
本发明的实施例的其它方面和优点将通过借助于本发明原理的例子描绘的结合附图进行的以下详细描述变得显而易见。
附图说明
图1为根据本发明的实施例的放大器系统的示意框图。
图2描绘图1的放大器系统的实施例。
图3示出图2中所描绘的放大器系统的操作循环时序图。
图4描绘图2中所描绘的放大器系统的数字控制装置的实施例。
图5示出图4中所描绘的数字控制装置的信号时序图。
图6描绘图4中所描绘的数字控制装置的实施例。
图7为示出根据本发明的实施例的用于放大器校准的方法的过程流程图。
在整个描述中,类似的附图标记可用于标识类似的元件。
具体实施方式
将容易理解,如本文中一般描述并且在附图中示出的实施例的组件可以各种各样不同的配置来布置和设计。因此,以下如图中所表示的各种实施例的详细描述并非意图限制本公开的范围,而仅仅是表示各种实施例。虽然在图式中呈现实施例的各种方面,但除非特别地指示,否则图式未必按比例绘制。
所描述实施例应视为在所有方面均仅为说明性而非限制性的。因此,本发明的范围由所附权利要求书而不是由此详细描述来指示。在权利要求书的同等物的含义和范围内的所有改变均涵盖在权利要求书的范围内。
贯穿本说明书对特征、优点或类似语言的提及并不暗示可通过本发明实现的所有特征和优点应在或在任何单个实施例中。相反,提到特征和优点的语言应理解成意味着结合实施例所描述的具体特征、优点或特性包括于至少一个实施例中。因此,贯穿本说明书对特征和优点的论述以及类似语言可以(但未必)是指同一实施例。
此外,本发明的所描述特征、优点和特性可以任何合适方式在一个或多个实施例中组合。相关领域的技术人员将认识到,鉴于本文中的描述,本发明可在无特定实施例的具体特征或优点中的一个或多个特征或优点的情况下实践。在其它情况下,可在某些实施例中识别出可不存在于本发明的所有实施例中的额外特征和优点。
贯穿本说明书对“一个实施例”、“实施例”或类似语言的提及意味着结合所指示的实施例描述的特定特征、结构或特性包括于至少一个实施例中。因此,贯穿本说明书的短语“在一个实施例中”、“在实施例中”和类似语言可以(但未必)全部都是指同一实施例。
图1为根据本发明的实施例的放大器系统100的示意框图。放大器系统将输入信号放大以产生输出信号。放大器系统可用于各种应用中,如汽车应用、通信应用、工业应用、医疗应用、计算机应用和/或消费者或设备应用。在一些实施例中,放大器系统包括于计算装置如智能电话、平板计算机、膝上型计算机等中。在图1中所描绘的实施例中,放大器系统包括连接在输入端112和输出端114之间的第一放大器支路102-1、连接在输入端和输出端之间并且与第一放大器支路并联的第二放大器支路102-2,和连接到第一和第二放大器支路的数字控制装置108。尽管放大器系统在图1中示出为包括某些电路元件,但是在其它实施例中,放大器系统可包括一个或多个额外电路元件。举例来说,放大器系统可包括一条或多条放大器支路。在另一个例子中,放大器系统可包括连接到第一和第二放大器支路的一个或多个反馈网络。
在图1中所描绘的实施例中,第一放大器支路102-1包括第一放大器104-1和在输入端112和输出端114之间与第一放大器串联连接的第一开关装置106-1。第一放大器被配置成对输入信号执行信号放大或执行放大器校准操作。第一开关装置用于将第一放大器连接到输入端和/或输出端或者用于将第一放大器与输入端和/或输出端断开连接。举例来说,第一开关装置用于将第一放大器连接到输入端并且连接到输出端用于将输入信号放大成输出信号。第一开关装置还可用于将第一放大器与输入端或输出端断开连接用于对第一放大器执行放大器校准操作。
在图1中所描绘的实施例中,第二放大器支路102-2包括第二放大器104-2和在输入端112和输出端114之间与第二放大器串联连接的第二开关装置106-2。第二放大器被配置成对输入信号执行信号放大或执行放大器校准操作。第二开关装置用于将第二放大器连接到输入端和/或输出端或者用于将第二放大器与输入端和/或输出端断开连接。举例来说,第二开关装置用于将第二放大器连接到输入端和输出端,用于将输入信号放大成输出信号。第二开关装置还可用于将第二放大器与输入端或输出端断开连接,用于对第二放大器执行放大器校准操作。
在一些实施例中,输入端112和输出端114为放大器系统100的电气端,例如放大器系统的电接触垫或电接片。举例来说,放大器系统封装为IC芯片并且输入端和输出端为IC芯片上的接片。
数字控制装置108被配置成控制放大器系统100的第一放大器支路102-1和第二放大器支路102-2。数字控制装置可实施于基板,例如半导体晶片上。在实施例中,数字控制装置封装为半导体IC芯片。数字控制装置可在合适的逻辑电路中实施。在一些实施例中,数字控制装置被实施为微控制器。数字控制装置可被配置成致使放大器系统的第一和第二放大器支路中的一条支路将输入信号放大成输出信号并且同时对放大器系统的第一和第二放大器支路中的另一条支路以数字方式执行偏移校准。在一些实施例中,数字控制装置被配置成控制第一开关装置106-1和第二开关装置106-2中的一个,以致使使用放大器104-1、104-2中的对应一个将输入信号放大以产生输出信号,以及控制第一开关装置106-1和第二开关装置106-2中的另一个以及放大器104-1、104-2中的另一个,以在使用放大器104-1、104-2中的对应一个将输入信号放大的同时,对放大器104-1、104-2中的另一个以数字方式执行偏移校准。在这些实施例中,放大器104-1、104-2是可修整的并且数字控制装置对可修整放大器104-1、104-2实施修整算法以校准可修整放大器104-1、104-2。具体地说,当第一放大器104-1和第二放大器104-2中的一个在使用中时,第一放大器104-1和第二放大器104-2中的另一个自动校准。在任何给定时间,在输入端112处所接收的输入信号通过在放大器系统内的放大器来放大。因此,图1中所描绘的放大器系统可用于不允许(一个或多个)放大器甚至暂时断开连接用于校准的应用中。
在一些实施例中,数字控制装置108控制第一放大器104-1和第二放大器104-2中的一个以将输入信号放大成输出信号并且同时在分立步骤中对第一放大器104-1和第二放大器104-2中的另一个以数字方式执行偏移校准。数字控制装置可被配置成控制第一开关装置106-1以致使使用第一放大器104-1将第一输入信号放大以产生第一输出信号,和控制第二开关装置106-2和第二放大器104-2以在使用第一放大器将输入信号放大的同时,对第二放大器以数字方式执行偏移校准。数字控制装置也可被配置成控制第二开关装置以使用第二放大器将第二输入信号放大以产生第二输出信号,和控制第一开关装置和第一放大器以在使用第二放大器将第二输入信号放大的同时,对第一放大器以数字方式执行偏移校准。数字控制装置可被配置成降低在校准下的放大器中的基于温度的偏移。数字控制装置可在整个温度范围中对第一放大器104-1和第二放大器104-2执行多次校准(例如,修整)或连续校准。举例来说,数字控制装置可被配置成调节在校准下的放大器以降低在不同温度下在校准下的放大器中的基于温度的偏移。数字控制装置可被配置成产生用于降低在特定温度下在校准下的放大器中的基于温度的偏移的校准码。校准码可为特定长度的位序列(例如,5位或其它合适的位数)。数字控制装置可被配置成控制第一开关装置106-1和第二开关装置106-2中的一个以将在校准下的放大器连接到输入端112和输出端114,和控制第一和第二开关中的另一个以同时将另一个放大器与输入端和输出端断开连接。数字控制装置可被配置成控制第一开关装置106-1和第二开关装置106-2中的一个以将在校准下的放大器的两个输入端彼此连接。数字控制装置可被配置成基于来自在校准下的放大器的输出,产生用于降低在特定温度下在校准下的放大器中的基于温度的偏移的校准码。数字控制装置可被配置成响应于来自在校准下的放大器的输出的正边沿,使用校准码调节在校准下的放大器。数字控制装置可在将输入信号放大成输出信号的同时,降低或消除在第一放大器104-1和第二放大器104-2中的每个放大器内的固有参数偏移以及封装应力相关偏移。与在制造设施内需要温度依赖性放大器校准(这通常耗时且昂贵)的放大器相比,图1中所描绘的放大器系统100使用内置式组件份,即数字控制装置108,以在执行信号放大的同时,执行放大器校准。因此,与在制造设施内需要放大器校准的放大器相比,图1中所描绘的放大器系统100可使用具有降低的偏移要求的放大器,其占据较少电路面积。
图2描绘图1的放大器系统100的实施例。在图2中所描绘的实施例中,放大器系统200包括连接在输入端212和输出端214之间的第一放大器支路202-1、连接在输入端和输出端之间并且与第一放大器支路并联的第二放大器支路202-2,和连接到第一和第二放大器支路的数字控制装置208。第一放大器支路202-1包括具有反馈网络“fba”的第一放大器“ampa”和具有两个开关“S1”、“S2”的第一开关装置206-1。第二放大器支路202-2包括具有反馈网络“fbb”的第二放大器“ampb”和具有两个开关“S3”、“S4”的第二开关装置206-2。图2中的放大器系统200为图1中所描绘的放大器系统100的可能实施方案。举例来说,图2中所描绘的第一放大器支路202-1和第二放大器支路202-2、输入端212、输出端214、数字控制装置208、放大器ampa、ampb和开关装置206-1、206-2分别为图1中所描绘的第一放大器支路102-1和第二放大器支路102-2、输入端112、输出端114、数字控制装置108、放大器104-1、104-2和开关装置106-1、106-2的实施例。然而,图1中所描绘的放大器系统100可以与图2中所描绘的放大器系统200不同的方式实施。
在图2中所描绘的实施例中,放大器ampa通过开关S1连接到输入端212并且通过开关S2连接到输出端214。放大器ampb通过开关S3连接到输入端并且通过开关S4连接到输出端。数字控制装置产生分别用于开关S1、S2、S3、S4和放大器ampa、ampb的数字控制信号“ina”、“outa”、“inb”、“outb”、“Trima<N:0>”(N为正整数)和“Trimb<N:0>”。使用N+1修整位Trima<N:0>和Trimb<N:0>,放大器ampa、ampb可分别针对零偏移进行修整。
在图2中所描绘的实施例中,数字控制装置208控制放大器ampa、ampb中的一个以将输入信号放大成输出信号并且同时在分立步骤中校准放大器中的另一个。数字控制装置可在整个温度范围中对放大器ampa、ampb执行多次校准(例如,修整)或连续校准。在一些实施例中,数字控制装置交替地在功能周期和校准周期中操作放大器ampa、ampb。在功能周期中,放大器ampa或ampb通过将在输入端212处所接收的输入信号放大成在输出端214处待输出的输出信号来执行信号放大。在校准周期中,对放大器ampa或ampb执行基于温度的校准。图3示出图2中所描绘的放大器系统200的操作循环时序图。如图3所示,在每个操作循环中,放大器ampa的功能周期与放大器ampb的校准周期和放大器ampb的空闲周期“x”、“y”重叠,同时放大器ampb的功能周期与放大器ampa的校准周期和放大器ampa的空闲周期x、y重叠。
在一些实施例中,在特定温度下校准放大器ampa或ampb期间,数字控制装置208搜索在修整下的放大器的最佳修整码用于最小偏移。使用修整码,正和负偏移两者均可强加于在修整下的放大器。此强制偏移增加到已经存在于在修整下的放大器中的固有偏移上。通过将偏移从负斜变到正,在修整下的放大器的放大器输出在其中发生零偏移的位置周围从低到高翻转并且对应偏移码存储或锁存用于在修整下的放大器。
在放大器系统200的例子操作中,数字控制装置208通过控制或切换对应开关S1、S2、S3、S4来控制放大器ampa、ampb的操作。首先,数字控制装置在控制放大器ampb的同时,校准放大器ampa以执行信号放大。具体地说,数字控制装置控制开关S1将放大器ampa的输入端短接在一起,这在反馈网络fba显现失效时将放大器ampa有效地变成比较器,并且控制开关S2将比较结果“comp”输出到数字控制装置。同时,数字控制装置控制开关S3将在输入端212处的输入信号连接到放大器ampb的输入端,并且控制开关S4将放大器ampb的输出端连接到输出端214。放大器ampb的增益取决于反馈网络fbb。随后,数字控制装置在控制放大器ampa的同时校准放大器ampb以执行信号放大。具体地说,数字控制装置控制开关S3将放大器ampb的输入端短接在一起,这在反馈网络fbb显现失效时将放大器ampb有效地变成比较器,并且控制开关S4将比较结果comp输出到数字控制装置。同时,数字控制装置控制开关S3将在输入端处的输入信号连接到放大器ampa的输入端,并且控制开关S2将放大器ampa的输出端连接到输出端。放大器ampa的增益取决于反馈网络fba。
图4描绘图2中所描绘的放大器系统200的数字控制装置208的实施例。在图4中所描绘的实施例中,数字控制装置408包括时间线发生器422、解码器424、第一数字处理器426和第二数字处理器428。时间线发生器、解码器、第一数字处理器和/或第二数字处理器可在存储在计算机可读媒体(例如,存储器、高速缓存器或硬盘)中的硬件(例如,逻辑电路)、软件(例如,软件指令)和/或硬件与软件的组合中实施。图4中所描绘的数字控制装置408为图2中所描绘的数字控制装置208的可能实施方案。然而,图2中所描绘的数字控制装置可以与图4中所描绘的数字控制装置不同的方式实施。
在一些实施例中,时间线发生器422可被配置成基于时钟信号“clk”和复位信号“rst”,产生用于解码器的时序数据(例如,cnt[8:0])。解码器424可被配置成基于时序数据(例如,cnt[8:0]),产生分别用于开关S1、S2、S3、S4的控制信号ina、outa、inb、outb,和用于第一数字处理器426和第二数字处理器428的时序信号“trim_ramp”。第一数字处理器可被配置成基于来自第一放大器ampa的比较结果数据comp、用于开关S1的控制信号ina和来自解码器的时序信号trim_ramp,产生用于第一放大器ampa的修整码(例如,trima[4∶0])。在第一数字处理器的例子操作中,如果用于开关S1的控制信号ina处于逻辑低以使得到第一放大器ampa的输入端连接在一起,并且如果存在来自第一放大器ampa的比较结果数据comp的上升边沿,那么第一数字处理器将修整码(例如,trima[4:0])设定成等效于时序数据的一部分(例如,cnt[6:2])。第二数字处理器可被配置成基于来自第二放大器ampb的比较结果数据comp、用于开关S3的控制信号inb和来自解码器的时序信号trim_ramp,产生用于第二放大器ampb的修整码(例如,trimb[4:0])。在第二数字处理器的例子操作中,如果用于开关S3的控制信号inb处于逻辑低以使得到第二放大器ampb的输入端连接在一起,并且如果存在来自第二放大器ampb的比较结果数据comp的上升边沿,那么第二数字处理器将修整码(例如,trimb[4:0])设定成等效于时序数据的一部分(例如,cnt[6:2])。
图5示出图4中所描绘的数字控制装置408的信号时序图。在图5中所示出的信号时序图中,用于开关S1、S2、S3、S4的控制信号ina、outa、inb、outb,用于放大器ampa的修整码trima,用于放大器ampb的修整码trimb,来自在修整下的放大器(ampa或ampb)的比较结果comp和时序信号trim_ramp根据相同时间线放置。在时间点“t0”处,放大器ampa的校准周期开始,并且将控制信号ina、outa设定成逻辑低,以控制开关S1、S2以将放大器ampa的输入端短接在一起,并且将放大器ampa的输出(例如,比较结果comp)连接到数字控制装置408(例如,连接到第一数字处理器426)。在图5中所示出的信号时序图中,时序信号trim_ramp从对应于修整码trima或trimb的最小值(例如,00000或其它合适的值)的最小值上升到对应于修整码trima或trimb的最大值(例如,11111或其它合适的值)的最大值。在时间点“t1”处,在比较结果comp的上升边沿,数字控制装置(例如,第一数字处理器426)设定修整码trima(例如,设定成在00000和11111之间的范围内的01000)用于放大器ampa的基于温度的偏移补偿,并且基于修整码trima调节放大器ampa以降低或消除在放大器ampa内的偏移(例如,固有参数偏移或封装应力相关偏移)。在时间点“t2”处,放大器ampa的校准周期结束,将控制信号ina设定成逻辑高,以控制开关S1以将在输入端212处的输入信号连接到放大器ampa的输入端,并且将来自放大器ampa的比较结果comp设定成逻辑低。在时间点“t3”处,放大器ampa的功能周期开始,并且将控制信号outa设定成逻辑高,以控制开关S2以将放大器ampa的输出端连接到输出端214。
在时间点“t4”处,放大器ampb的校准周期开始,并且将控制信号inb、outb设定成逻辑低,以控制开关S3、S4以将放大器ampb的输入端短接在一起,并且将放大器ampb的输出(例如,比较结果comp)连接到数字控制装置408(例如,连接到第二数字处理器428)。在时间点“t5”处,在比较结果comp的上升边沿,数字控制装置(例如,第二数字处理器428)设定修整码trimb(例如,设定成在00000和11111之间的范围内的10011)用于放大器ampb的基于温度的偏移补偿,并且基于修整码trimb调节放大器ampb以降低或消除在放大器ampb内的偏移(例如,固有参数偏移或封装应力相关偏移)。在时间点“t6”处,放大器ampb的校准周期结束,将控制信号inb设定成逻辑高,以控制开关S3以将在输入端212处的输入信号连接到放大器ampb的输入端,并且将来自放大器ampb的比较结果comp设定成逻辑低。在时间点“t7”处,放大器ampa的功能周期结束,放大器ampb的功能周期开始,并且将控制信号outb设定成逻辑高以控制开关S4,以将放大器ampb的输出端连接到输出端214。
在时间点“t8”处,在来自放大器ampa的比较结果comp的上升边沿,数字控制装置(例如,第一数字处理器426)设定修整码trima(例如,设定成在00000和11111之间的范围内的00101)用于放大器ampa的基于温度的偏移补偿,并且基于修整码trima调节放大器ampa以降低或消除在放大器ampa内的偏移(例如,固有参数偏移或封装应力相关偏移)。在时间点“t9”处,放大器ampb的功能周期结束,放大器ampa的功能周期开始,并且将控制信号outa设定成逻辑高以控制开关S2,以将放大器ampa的输出端连接到输出端214。
在时间点“t10”处,在来自放大器ampb的比较结果comp的上升边沿,数字控制装置(例如,第二数字处理器428)设定修整码trimb(例如,设定成在00000和11111之间的范围内的10101)用于放大器ampb的基于温度的偏移补偿,并且基于修整码trimb调节放大器ampb以降低或消除在放大器ampb内的偏移(例如,固有参数偏移或封装应力相关偏移)。
在时间点“t11”处,在来自放大器ampa的比较结果comp的上升边沿,数字控制装置(例如,第一数字处理器426)设定修整码trima(例如,设定成在00000和11111之间的范围内的00100)用于放大器ampa的基于温度的偏移补偿,并且基于修整码trima调节放大器ampa以降低或消除在放大器ampa内的偏移(例如,固有参数偏移或封装应力相关偏移)。
在时间点“t12”处,在来自放大器ampb的比较结果comp的上升边沿,数字控制装置(例如,第二数字处理器428)设定修整码trimb(例如,设定成在00000和11111之间的范围内的11000)用于放大器ampb的基于温度的偏移补偿,并且基于修整码trimb调节放大器ampb以降低或消除在放大器ampb内的偏移(例如,固有参数偏移或封装应力相关偏移)。
尽管在图5中所示出的信号时序图中,可将用于放大器ampa的修整码trima和用于放大器ampb的修整码trimb设定成某些值,但在其它实施例中,可将用于放大器ampa的修整码trima和用于放大器ampb的修整码trimb设定成其它值。在一些实施例中,用于放大器ampa的修整码trima和用于放大器ampb的修整码trimb中的每个逐步进行调节(例如,将修整码从M(M为正整数)调节到M-1或从M-1调节到M)。在一些其它实施例中,用于放大器ampa的修整码trima和用于放大器ampb的修整码trimb中的每个首先在较大步骤中并且随后在较小步骤中进行调节,直到达到期望校准水平为止(例如,当来自在修整下的放大器(ampa或ampb)的比较结果comp达到预定模式(例如,0101)时)。另外,尽管在图5中所示出的信号时序图中,时序信号trim_ramp从较低值上升到较高值,但在其它实施例中,时序信号trim_ramp从对应于修整码trima或trimb的最大值(例如,11111或其它合适的值)的最大值减小到对应于修整码trima或trimb的最小值(例如,00000或其它合适的值)的最小值。在这些实施例中,修整码trima或trimb可响应于从在修整的放大器(ampa或ampb)产生的比较结果comp的下降边沿进行调节。
图6描绘图4中所描绘的数字控制装置408的实施例。在图6中所描绘的实施例中,数字控制装置608包括时间线发生器622、解码器624,该解码器624包括比较器632-1、632-2、632-3、632-4、632-5、632-6、632-7、632-8和置位复位(S/R)触发器(FF)/锁存电路634-1、634-2、634-3、634-4、同步器636、正边沿检测单元638、具有反向输入端640、642和触发器电路644、646的与门。时间线发生器、解码器、同步器和/或正边沿检测单元可在存储在计算机可读媒体(例如,存储器、高速缓存器或硬盘)中的硬件(例如,逻辑电路)、软件(例如,软件指令)和/或硬件与软件的组合中实施。图6中所描绘的数字控制装置608为图4中所描绘的数字控制装置408的可能实施方案。举例来说,图6中所描绘的时间线发生器622、解码器624、同步器、正边沿检测单元、具有反向输入端和触发器电路644、646的与门分别为图4中所描绘的时间线发生器422、解码器424和/或第一数字处理器426和第二数字处理器428的实施例。然而,图4中所描绘的数字控制装置可以与图6中所描绘的数字控制装置以不同方式实施。
在一些实施例中,时间线发生器622可被配置成基于时钟信号“clk”和复位信号“rst”,产生用于解码器的时序数据(例如,cnt[8:0])。S/R FF电路634-1、634-2、634-3、634-4中的每个可被配置成基于来自对应比较器对632-1和632-2、632-3和632-4、632-5和632-6,或632-7和632-8的比较结果,产生分别用于开关S1、S2、S3、S4的控制信号ina、outa、inb、outb。同步器636被配置成对来自在修整的放大器ampa或ampb的比较结果信号comp执行同步。正边沿检测单元638被配置成检测比较结果信号comp的正边沿。具有反向输入端640和触发器电路644的与门可被配置成基于来自第一放大器ampa的比较结果数据comp和用于开关S1的控制信号ina,产生用于第一放大器ampa的修整码(例如,trima[4:0])。如果用于开关S1的控制信号ina处于逻辑低以使得到第一放大器ampa的输入端连接在一起,并且如果存在来自第一放大器ampa的比较结果数据comp的上升边沿,那么触发器电路644可将修整码(例如,trima[4:0])设定成等效于时序数据的一部分(例如,cnt[6:2])。具有反向输入端642和触发器电路645的与门可被配置成基于来自第二放大器ampb的比较结果数据comp和用于开关S3的控制信号inb,产生用于第二放大器ampb的修整码(例如,trimb[4:0])。如果用于开关S3的控制信号inb处于逻辑低以使得到第二放大器ampb的输入端连接在一起,并且如果存在来自第二放大器ampb的比较结果数据comp的上升边沿,那么触发器电路646可将修整码(例如,trimb[4:0])设定成等效于时序数据的一部分(例如,cnt[6:2])。
图7为示出根据本发明的实施例的用于放大器校准的方法的过程流程图。在框702,使用连接在输入端和输出端之间的第一放大器将输入信号放大以产生输出信号。在框704,在使用第一放大器将输入信号放大的同时,对在输入端和输出端之间与第一放大器并联连接的第二放大器以数字方式执行偏移校准。第一和第二放大器可与图1中所描绘的放大器104-1、104-2和/或图2中所描绘的放大器ampa、ampb相同或类似。输入端可与图1中所描绘的输入端112和/或图2中所描绘的输入端212相同或类似。输出端可与图1中所描绘的输出端114和/或图2中所描绘的输出端214相同或类似。
尽管以特定次序示出和描述本文中的方法的操作,但是可更改所述方法的操作次序,使得可以逆序执行某些操作,或使得可至少部分地与其它操作同时执行某些操作。在另一个实施例中,可以间断的和/或交替的方式实施不同操作的指令或子操作。
另外,尽管已经描述或描绘的本发明的具体实施例包括本文中描述或描绘的若干组件,但是本发明的其它实施例可包括更少或更多组件以实施更少或更多特征。
此外,尽管已经描述和描绘本发明的具体实施例,但是本发明不限于如此描述和描绘的部分的具体形式或布置。本发明的范围将由在此所附的权利要求书及其等效物所限定。

Claims (8)

1.一种用于放大器校准的方法,其特征在于,所述方法包括:
使用连接在输入端和输出端之间的第一放大器将输入信号放大以产生输出信号;和
在使用所述第一放大器将所述输入信号放大的同时,对在所述输入端和所述输出端之间与所述第一放大器并联连接的第二放大器以数字方式执行偏移校准;
对所述第二放大器以数字方式执行偏移校准包括基于来自所述第二放大器的输出,产生用于降低在特定温度下在所述第二放大器中的基于温度的偏移的校准码;
对所述第二放大器以数字方式执行偏移校准进一步包括响应于来自所述第二放大器的所述输出的正边沿,使用所述校准码调节所述第二放大器;对所述第二放大器以数字方式执行偏移校准包括降低在所述第二放大器中的基于温度的偏移;降低在所述第二放大器中的所述基于温度的偏移包括调节所述第二放大器以降低在多个温度下在所述第二放大器中的基于温度的偏移。
2.根据权利要求1所述的方法,其特征在于,对所述第二放大器以数字方式执行偏移校准包括产生用于降低在特定温度下在所述第二放大器中的基于温度的偏移的校准码。
3.根据权利要求1所述的方法,其特征在于,进一步包括:
将所述第一放大器连接到所述输入端和所述输出端;和
同时将所述第二放大器与所述输入端和所述输出端断开连接。
4.根据权利要求3所述的方法,其特征在于,进一步包括将所述第二放大器的两个输入端彼此连接。
5.根据权利要求4所述的方法,其特征在于,对所述第二放大器以数字方式执行偏移校准包括基于来自所述第二放大器的输出,产生用于降低在特定温度下在所述第二放大器中的基于温度的偏移的校准码。
6.根据权利要求1所述的方法,其特征在于,进一步包括:
使用所述第二放大器将第二输入信号放大以产生第二输出信号;和
在使用所述第二放大器将所述第二输入信号放大的同时,对所述第一放大器以数字方式执行偏移校准。
7.一种放大器系统,其特征在于,所述放大器系统包括:
连接在输入端和输出端之间的第一放大器;
在所述输入端和所述输出端之间与所述第一放大器串联连接的第一开关装置;
在所述输入端和所述输出端之间与所述第一放大器并联连接的第二放大器;
在所述输入端和所述输出端之间与所述第二放大器串联连接的第二开关装置;和
数字控制装置,所述数字控制装置被配置成:
控制所述第一开关装置以致使使用所述第一放大器将输入信号放大以产生输出信号;
控制所述第二开关装置和所述第二放大器以在使用所述第一放大器将所述输入信号放大的同时,对所述第二放大器以数字方式执行偏移校准;
基于来自所述第二放大器的输出,产生用于降低在特定温度下在所述第二放大器中的基于温度的偏移的校准码;和
响应于来自所述第二放大器的所述输出的正边沿,使用所述校准码调节所述第二放大器;
对所述第二放大器以数字方式执行偏移校准包括降低在所述第二放大器中的基于温度的偏移;降低在所述第二放大器中的所述基于温度的偏移包括调节所述第二放大器以降低在多个温度下在所述第二放大器中的基于温度的偏移。
8.一种放大器系统,其特征在于,所述放大器系统包括:
连接在输入端和输出端之间的第一放大器;
连接在所述输入端和所述第一放大器之间的第一开关;
连接在所述第一放大器和所述输出端之间的第二开关;
在所述输入端和所述输出端之间与所述第一放大器并联连接的第二放大器;
连接在所述输入端和所述第二放大器之间的第三开关;
连接在所述第二放大器和所述输出端之间的第四开关;和
数字控制装置,所述数字控制装置被配置成:
控制第一和第二开关以致使使用所述第一放大器将输入信号放大以产生输出信号;
控制第三和第四开关以及所述第二放大器以在使用所述第一放大器将所述输入信号放大的同时,对所述第二放大器以数字方式执行偏移校准;
基于来自所述第二放大器的输出,产生用于降低在特定温度下在所述第二放大器中的基于温度的偏移的校准码;和
响应于来自所述第二放大器的所述输出的正边沿,使用所述校准码调节所述第二放大器;
对所述第二放大器以数字方式执行偏移校准包括降低在所述第二放大器中的基于温度的偏移;降低在所述第二放大器中的所述基于温度的偏移包括调节所述第二放大器以降低在多个温度下在所述第二放大器中的基于温度的偏移。
CN201810562374.0A 2017-06-02 2018-06-01 用于放大器校准的方法和系统 Active CN108988810B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/612,871 US10097140B1 (en) 2017-06-02 2017-06-02 Method and system for amplifier calibration
US15/612,871 2017-06-02

Publications (2)

Publication Number Publication Date
CN108988810A CN108988810A (zh) 2018-12-11
CN108988810B true CN108988810B (zh) 2024-05-24

Family

ID=62386022

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810562374.0A Active CN108988810B (zh) 2017-06-02 2018-06-01 用于放大器校准的方法和系统

Country Status (3)

Country Link
US (1) US10097140B1 (zh)
EP (1) EP3410599A1 (zh)
CN (1) CN108988810B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60145710A (ja) * 1984-01-10 1985-08-01 Matsushita Electric Ind Co Ltd ドリフト補正増幅装置
JPS63209311A (ja) * 1987-02-26 1988-08-30 Yokogawa Electric Corp 増幅装置
WO2002027942A2 (en) * 2000-09-29 2002-04-04 Microchip Technology Incorporated Input voltage offset calibration of an analog device using a microcontroller
CN102136827A (zh) * 2011-05-10 2011-07-27 覃超 可补偿输入失调电压的差分放大器及补偿方法
CN102299706A (zh) * 2010-06-28 2011-12-28 开曼晨星半导体公司 压控振荡器频率温度补偿系统及锁定锁相回路频率的方法
CN102577102A (zh) * 2009-12-10 2012-07-11 马维尔国际贸易有限公司 用于校准放大器中的偏移的电路和方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6657487B2 (en) * 2001-02-05 2003-12-02 Em(Us) Design, Inc Photodetector preamplifier circuit having a rotating input stage
US8653886B2 (en) * 2009-09-15 2014-02-18 Telefonaktiebolaget L M Ericsson (Publ) Method and arrangement in a mobile communications system
US8253470B2 (en) * 2010-08-04 2012-08-28 Broadcom Corporation Offset calibration for amplifiers
WO2012098863A1 (ja) * 2011-01-20 2012-07-26 パナソニック株式会社 高周波電力増幅器
US8324964B2 (en) * 2011-01-25 2012-12-04 Rf Micro Devices, Inc. High efficiency multiple power mode linear radio frequency power amplifier
US9787263B2 (en) * 2015-11-23 2017-10-10 Texas Instruments Incorporated Mismatch correction in differential amplifiers using analog floating gate transistors

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60145710A (ja) * 1984-01-10 1985-08-01 Matsushita Electric Ind Co Ltd ドリフト補正増幅装置
JPS63209311A (ja) * 1987-02-26 1988-08-30 Yokogawa Electric Corp 増幅装置
WO2002027942A2 (en) * 2000-09-29 2002-04-04 Microchip Technology Incorporated Input voltage offset calibration of an analog device using a microcontroller
CN102577102A (zh) * 2009-12-10 2012-07-11 马维尔国际贸易有限公司 用于校准放大器中的偏移的电路和方法
CN102299706A (zh) * 2010-06-28 2011-12-28 开曼晨星半导体公司 压控振荡器频率温度补偿系统及锁定锁相回路频率的方法
CN102136827A (zh) * 2011-05-10 2011-07-27 覃超 可补偿输入失调电压的差分放大器及补偿方法

Also Published As

Publication number Publication date
EP3410599A1 (en) 2018-12-05
CN108988810A (zh) 2018-12-11
US10097140B1 (en) 2018-10-09

Similar Documents

Publication Publication Date Title
EP3703254A1 (en) Audio amplifier system
EP3599719B1 (en) A broadband high power amplifier
US9087567B2 (en) Method and apparatus for amplifier offset calibration
WO2012009586A2 (en) Squelch detection circuit and method
US9496012B2 (en) Method and apparatus for reference voltage calibration in a single-ended receiver
US11962318B2 (en) Calibration scheme for a non-linear ADC
US9294037B2 (en) Apparatus and methods for autozero amplifiers
US10742175B2 (en) Amplifier circuit, reception circuit, and semiconductor integrated circuit
JP2019523616A (ja) クロック補償回路、クロック回路及びマイクロコントローラ
CN108988810B (zh) 用于放大器校准的方法和系统
CN115412064A (zh) 延时调制电路、方法、芯片及服务器
CN110830009B (zh) 多路dc/dc转换器的控制装置和方法
JP5688586B2 (ja) コンパレータシステム、アナログデジタルコンバータおよびコンパレータの閾値補正方法。
US9083377B2 (en) Analog-to-digital converter
US7889810B2 (en) Method and apparatus for a nonlinear feedback control system
JP6865034B2 (ja) 半導体装置及び振幅検出方法
EP2403146A1 (en) Low power analog to digital converter
US11632124B2 (en) Device and method for processing digital signals
CN110061704B (zh) 用于减少输出谐波的系统和方法
US11777538B2 (en) Differential output circuits with configurable harmonic reduction circuits and methods of operation thereof
US11476861B2 (en) Error correction method and time-interleaved analog-to-digital converter
US10680634B1 (en) Dynamic integration time adjustment of a clocked data sampler using a static analog calibration circuit
CN118264214A (zh) 多增益级电路及相关的校正方法
WO2021030975A1 (en) Nr v2x sl synchronization signals
CN117559929A (zh) 信号增益控制电路及信号处理装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant