CN108959010A - 板卡以及电子设备 - Google Patents

板卡以及电子设备 Download PDF

Info

Publication number
CN108959010A
CN108959010A CN201810693462.4A CN201810693462A CN108959010A CN 108959010 A CN108959010 A CN 108959010A CN 201810693462 A CN201810693462 A CN 201810693462A CN 108959010 A CN108959010 A CN 108959010A
Authority
CN
China
Prior art keywords
board
pulse train
logic device
field
pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810693462.4A
Other languages
English (en)
Inventor
王举
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New H3C Technologies Co Ltd
Original Assignee
New H3C Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New H3C Technologies Co Ltd filed Critical New H3C Technologies Co Ltd
Priority to CN201810693462.4A priority Critical patent/CN108959010A/zh
Publication of CN108959010A publication Critical patent/CN108959010A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/25Testing of logic operation, e.g. by logic analysers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R13/00Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00
    • H01R13/02Contact members
    • H01R13/20Pins, blades, or sockets shaped, or provided with separate member, to retain co-operating parts together
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits

Abstract

本发明提供了一种板卡以及电子设备,涉及电子设备技术领域,板卡包括逻辑装置,所述逻辑装置设置有第一引脚,所述第一引脚用于与对端板卡连接;所述逻辑装置通过所述第一引脚接收脉冲序列;当所述逻辑装置确定所述脉冲序列中包含所述连接字段时,确定对端板卡连接在位,其中,所述脉冲序列包括连接字段,所述连接字段用于指示所述板卡与对端板卡之间的连接在位状态,解决了现有技术中在子卡未完全插入的情况下,会造成一些控制信号的读写操作出现错误的技术问题。

Description

板卡以及电子设备
技术领域
本发明涉及电子设备技术领域,尤其是涉及一种板卡以及电子设备。
背景技术
电子设备的连接方式中最常见的便是插拔连接,例如,插拔连接的传统子母卡。目前,母卡的主机框检测子卡是否在位的方法通常都是通过母卡系统感应电平。由于子卡将某一个连接器管脚固定接地线,在母卡侧通过一个上拉电阻与电容滤波连接输入输出模块,子卡没有插入时输入输出模块读到的是高电平“1”,子卡插入后,输入输出模块被地线拉成低电平“0”,母卡系统软件通过这种方式感应到子卡的在位信号,然后才能进行后续的子卡读写操作。
但在实际的子卡插入过程中,子卡插入母卡通常需要一定的插入时间,在这个过程中,在位信号到的波形通常是不稳定的,会有一系列不规则的随机脉冲和毛刺。因此,在子卡未完全插入的情况下,会造成一些控制信号的获取或输出出现错误。
发明内容
有鉴于此,本发明的目的在于提供一种板卡以及电子设备,以解决现有技术中在子卡未完全插入的情况下,会造成一些控制信号的读写操作出现错误的技术问题。
第一方面,本发明实施例提供了一种板卡,所述板卡包括逻辑装置,所述逻辑装置设置有第一引脚,所述第一引脚用于与对端板卡连接;
所述逻辑装置通过所述第一引脚接收脉冲序列;
当所述逻辑装置确定所述脉冲序列中包含所述连接字段时,确定对端板卡连接在位,其中,所述脉冲序列包括连接字段,所述连接字段用于指示所述板卡与对端板卡之间的连接在位状态。
结合第一方面,本发明实施例提供了第一方面的第一种可能的实施方式,其中,所述连接字段包括多个特征位;
所述逻辑装置通过所述第一引脚接收脉冲序列,包括:
所述逻辑装置逐个获取所述脉冲序列中所携带的字段的特征位,并依次与本地预存的连接字段的特征位进行比较;
当任意一个接收到的特征位与预存的连接字段的特征位不同时,停止接收本次的脉冲序列,并在下一个周期起始时重新接收脉冲序列。
结合第一方面,本发明实施例提供了第一方面的第二种可能的实施方式,其中,所述脉冲序列包括扩展字段,所述扩展字段用于传输对端板卡的板卡信息,所述板卡信息包括状态信息、类型信息和控制信息中的至少一种;
所述逻辑装置接收到一个完整的连接字段后,则继续接收扩展字段,所述逻辑装置基于所述扩展字段与本地预存的信息字段进行匹配,并根据所述信息字段获取对端板卡的板卡信息。
结合第一方面,本发明实施例提供了第一方面的第三种可能的实施方式,其中,所述逻辑装置通过所述第一引脚接收脉冲序列,包括:
所述逻辑装置在预设时间段内,通过所述第一引脚接收至少两段脉冲序列;
当所述逻辑装置确定所述至少两段脉冲序列中分别包含所述连接字段时,确定对端板卡连接在位。
结合第一方面,本发明实施例提供了第一方面的第四种可能的实施方式,其中,还包括第二引脚;
所述逻辑装置通过所述第二引脚向对端板卡发送脉冲序列;
所述脉冲序列还包括控制字段,所述控制字段用于向对端板卡传输控制信息。
第二方面,本发明实施例还提供一种电子设备,包括互相连接的第一板卡和第二板卡;
所述第一板卡包括逻辑装置;
所述逻辑装置设置有第一引脚,所述第一引脚用于与所述第二板卡连接;
所述逻辑装置生成脉冲序列,并通过所述第一引脚发送脉冲序列,其中,所述脉冲序列包括连接字段,所述连接字段用于指示所述第一板卡与所述第二板卡之间的连接在位状态。
结合第二方面,本发明实施例提供了第二方面的第一种可能的实施方式,其中,所述第二板卡包括环回模块;
所述环回模块用于接收所述脉冲序列,并将所述脉冲序列发送至所述第一板卡。
结合第二方面,本发明实施例提供了第二方面的第二种可能的实施方式,其中,所述第一板卡通过背板与所述第二板卡连接。
第三方面,本发明实施例还提供一种电子设备,包括互相连接的两端板卡,其中一端板卡为第一方面所述的板卡。
结合第三方面,本发明实施例提供了第三方面的第一种可能的实施方式,其中,所述两端板卡通过背板连接。
本发明实施例提供的技术方案带来了以下有益效果:本发明实施例提供的板卡以及电子设备中,板卡包括逻辑装置,逻辑装置设置有第一引脚,第一引脚用于与对端板卡连接,并且,逻辑装置通过第一引脚接收脉冲序列,其中,脉冲序列包括连接字段,连接字段用于指示板卡与对端板卡之间的连接在位状态,再者,当逻辑装置确定脉冲序列中包含连接字段时,确定对端板卡连接在位,通过板卡上的逻辑装置接收包括连接字段的脉冲序列,使逻辑装置能够根据连接字段表示的板卡与对端板卡之间连接在位状态,判断出对端板卡的在位状态,从而确定对端板卡是否已经可靠连接,以此避免了在对端板卡未完全插入的情况下,控制信号的获取或输出出现错误的情况,提高了对板卡进行操作的可靠性。
本发明的其他特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点在说明书以及附图中所特别指出的结构来实现和获得。
为使本发明的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例一提供的板卡和对端板卡的连接的结构示意图;
图2为本发明实施例二提供的母卡和子卡的连接结构示意图;
图3a和图3b为本发明实施例二中的脉冲序列的示意图;
图4为本发明实施例三提供的母卡和子卡的另一连接结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供的一种板卡以及电子设备,可以解决现有技术中在板卡未完全插入的情况下,造成一些控制信号的获取或输出出现错误的技术问题。比如说,当子卡未能完全插入母卡时,子卡无法正确获取到母卡的解复位信号。
为便于对本实施例进行理解,首先对本发明实施例所公开的一种板卡以及电子设备进行详细介绍。
实施例一:
本发明实施例提供的一种板卡,如图1所示,板卡1包括逻辑装置11,该逻辑装置11上设置有第一引脚12,该第一引脚12可以与对端板卡13连接。
逻辑装置11通过第一引脚12接收脉冲序列,其中,脉冲序列包括连接字段,连接字段用于指示板卡1与对端板卡13之间的连接在位状态。当逻辑装置11确定脉冲序列中包含连接字段时,确定对端板卡13连接在位。
在板卡之间或者板卡与背板10之间,一般通过连接器14、15进行连接。常用的包括公连接器141、151与母连接器142、152,公连接器141、151上包括针脚,母连接器142、152上设置有与针脚对应的针槽。其中,公连接器141的各个针脚长度不同,比如电源针最长,接地针次之,数据针最短。这样的设置,可以保证板卡在插接的过程中,先完成上电和接地,在上电和接地可靠的情况下,再进行数据针上的传输。
举例来说,在两张板卡都需要插接到背板10实现连接的情况下,位于背板10一侧的板卡1已经稳定地连接到了背板10,即板卡1上的公连接器141可靠地连接到了背板10上的母连接器142,此时,位于背板10另一侧的对端板卡13需要插接到背板10上以实现两侧板卡的连接。在对端板卡13的插接过程中,位于对端板卡13的公连接器151上的电源针和接地针先完成与背板10上的母连接器152插接,对端板卡13上电;对端板卡13开始向板卡1发送预设的脉冲序列,该脉冲序列中可以包含多个字段,例如用于指示发送该脉冲序列的板卡处于在位状态的连接字段,该脉冲序列经由对端板卡13上的数据针向外发送,并通过对端的母连接器152、背板10上的走线,将该脉冲序列传输到板卡1上;板卡1接收到脉冲序列,对脉冲序列进行解析获取到所携带的字段,并将该字段与自身存储的连接字段进行比较;在对端板卡13插接的过程中,由于不稳定的连接,会出现抖动,使该脉冲序列失真,此时,板卡1接收到的脉冲序列中所携带的字段与自身存储的连接字段不一致,则板卡1确定对端板卡13未能稳定连接,确定对端板卡13未在位;当对端板卡13接收到的脉冲序列中所携带的字段与自身存储的连接字段一致时,确定对端板卡13稳定插接到了背板10上,则确定板卡1在位。此后,板卡1可以对对端板卡13进行操作。
其中,在对端板卡13上,可以设置一个寄存器用于存储预设的连接字段,在对端板卡13被供电的情况下,可以从该寄存器中获取到连接字段,并向板卡1发送携带有该连接字段的脉冲序列。该寄存器的设置形式不做限制。
本发明实施例提供的板卡1中,逻辑装置11接收脉冲序列,根据自身所存储的连接字段来判断对端板卡13的在位状态,从而确定对端板卡13是否已经可靠连接,以此避免了在对端板卡13未完全插入的情况下,控制信号的获取或输出出现错误的情况,提高了输出结果的可靠性。
需要说明的是,板卡1可以为网板,对端板卡13可以对应为线卡板,板卡1也可以为主控板,对应的,对端板卡13可以为网板或线卡板,或者,板卡1可以为母卡,而对端板卡13可以为连接到母卡上的子卡。对于板卡的形式并不具体限制,在一张板卡需要对另一张板卡进行在位检测时既可以应用,在此不再赘述。
逻辑装置11可以为板卡1上设置的处理器,也可以是FPGA(Field-ProgrammableGate Array,现场可编程逻辑阵列)、CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)等器件,仅需要逻辑装置11可以进行脉冲序列的解析和与预存的字段进行比对即可,在此不做限制。
在连接字段中可以包含多个特征位,在板卡1的逻辑装置11接收脉冲序列的过程中,可以实时地对脉冲序列进行解析,即逐个地获取各个特征位,并依次与本地预存的连接字段的特征位进行比较。当任意一个接收到的特征位与预存的连接字段的特征位不同时,则停止接收本次的脉冲序列,直至下一个周期开始重新接收对端板卡13发送的脉冲序列。由于板卡1一旦检测出存在不一致的特征位就可以确定接收的脉冲序列存在失真的情况,继而便可以确定对端板卡13与板卡1的连接不稳定,对端板卡13未处于在位状态,无需对继续了解后续的特征位情况,因此,停止对于本次的脉冲序列的解析和比较,可以节省板卡上逻辑装置的处理资源。
另外,为了能够进一步提升在位检测的可靠性,板卡1的逻辑装置11可以在预设时间段内,连续地接收多段脉冲序列,并且在确定多段脉冲序列中都携带有连接字段时确定对端板卡13连接在位。当逻辑装置11接收到了一个脉冲序列中所携带的字段与自身存储的连接字段不一致时,则停止接收该脉冲序列直至下一个周期,确定对端板卡13未在位。
进一步地,在脉冲序列中,还可以包括扩展字段,该扩展字段用于传输对端板卡13的板卡信息。一般来说,板卡信息可以包括发送该脉冲序列的板卡的状态信息、类型信息以及控制信息中的至少一种,其中,扩展字段设置于连接字段之后。
在板卡1的逻辑装置11在接收到脉冲序列的过程中,对该脉冲序列进行解析。当逻辑装置11确定接收到了一个完整的连接字段后,确定脉冲序列的传输是可靠的,进而继续解析该脉冲序列,获取到其中的扩展字段。逻辑装置11基于扩展字段与本地预存的信息字段进行匹配,并根据信息字段获取对端板卡13的板卡信息。
由于扩展字段中可能包含多组信息,比如,可以依次包含类型信息,那么就需要两侧的板卡预先约定各组信息所占用的脉冲序列长度。在连接字段之后,当解析到预定长度的脉冲序列后,即可以获取到设置于连接字段之后的用于表示类型信息的字段。相对应的,在板卡1中预存的用于表示不同类型的字段,以对应不同的类型信息,板卡1在获取到脉冲序列中所携带的表示类型的字段后,根据预先存储的字段确定对端板卡13的板卡类型。另外,脉冲序列中还可以携带对端板卡13的状态信息和控制信息,但获取和处理的方式与类型信息相类似,在此不再展开描述。
进一步地,对于板卡1和对端板卡13而言,除了能够使板卡1接收到对端板卡13的相关信息之外,还可以通过脉冲序列对对端板卡13进行操作。但是,由于板卡1和对端板卡13之间是通过发送脉冲序列进行信息的传递,那么为了实现双向的传输,则需要再设置一个引脚用于传输板卡1到对端板卡13的脉冲序列,以避免两侧板卡的脉冲序列的传输导致冲突。
即,板卡1的逻辑装置11上还可以设置第二引脚16,该第二引脚16可以与对端板卡13连接。该逻辑装置11可以通过该第二引脚16向对端板卡13发送一脉冲序列,该脉冲序列中包括控制字段,该控制字段用于向对端板卡13传输控制信息。
也就是说,可以在板卡1的逻辑装置11上预留另一个引脚(即第二引脚16),该引脚与第一引脚12相同用于传输脉冲序列,所不同的是,该脉冲序列是由板卡1发向对端板卡13。在该脉冲序列中,携带有连接字段和控制字段,其中,控制字段设置于连接字段之后,即对端板卡13会先获取到脉冲序列中的连接字段,再获取到脉冲序列中的控制字段。该连接字段的作用在于与上面板卡1向对端板卡13的作用类似,能够使对端板卡13能够确定板卡1传输的脉冲序列是稳定可靠的,而控制字段则用于板卡1对对端板卡13进行操作,例如使对端板卡13解复位等,板卡1对于控制字段的存储形式,以及获取方式,与对端板卡13对于连接字段的存储形式和获取方式相类似,在此不再赘述。
实施例二:
本实施例以图2所示场景为例进行描述,其中,母卡2和子卡3之间通过连接器4进行连接,连接器4可以包含两部分,即,设置于母卡2上的母连接器41以及设置于子卡3上的公连接器42,公连接器42上的针脚插入到母连接器41上的针槽以实现母卡2和子卡3的连接。
母卡2可以包括:设置有第一引脚21和第二引脚24的逻辑装置22以及连接电源的供电引脚23,第一引脚21、供电引脚23和第二引脚24连接到母连接器41上。
子卡3可以包括:设置有第一引脚31和第二引脚34的逻辑装置32以及作为电源输入的受电引脚33,第一引脚31、第二引脚34和受电引脚33连接到公连接器42上。
在公连接器42向母连接器41插接的过程中,母卡2上的供电引脚23先于子卡3上的受电引脚33连接,母卡2上的电源被供给到子卡3上。子卡3上电后,逻辑装置32开始工作,获取预先存储的连接字段生成脉冲序列,连接字段用于指示子卡3与母卡2之间的连接在位状态,如图3(a)所示,即AA-BB-CC-DD为一个连接字段,本实施例以需要确定两段脉冲序列中都包含有连接字段为例进行描述。逻辑装置32通过第一引脚31向母卡2发送携带有连接字段的脉冲序列。
母卡2在第一引脚21上接收到子卡3发送的脉冲序列,并进行解析,此时,由于子卡3并未稳定地连接到母卡2上,导致脉冲序列失真。该脉冲序列的失真导致所携带的连接字段变形为第一字段(00-BX-CY-DZ),如图3(b)所示,即,母卡2的逻辑装置22对接收到的脉冲序列进行解析后获取到的字段为第一字段。母卡2根据自身预先存储的连接字段与第一字段进行比较,第一字段第一部分的特征位为00,而连接字段第一部分的特征位为AA,第一字段与连接字段不一致,子卡3并未稳定地连接,则认为该子卡3不在位,不对该子卡3进行后续的操作,并停止接收和解析本次的脉冲序列,此后,经过一个周期,再次接收脉冲序列,但获取到的第一字段(AX-BB-CY-DD)仍与连接字段(AA-BB-CC-DD)不同,再次停止接收和解析脉冲序列。子卡3继续插向母卡2并插接牢固,此时子卡3向母卡2发送的脉冲序列不再失真,母卡2解析连续的两段脉冲序列获取到的两个字段皆与自身所存储的连接字段一致,确定子卡3稳定连接,确定该子卡3处于在位状态。
母卡2在确定子卡3处于在位状态之后,需要母卡2对子卡3进行操作,即母卡2的逻辑装置22通过第二引脚24向子卡3发送脉冲序列,该脉冲序列中除包含连接字段之外,还需要包含控制字段。在本实施例中,该控制字段用于指示子卡3解复位。
子卡3在接收到母卡2发送的脉冲序列过程中进行解析,在确定完整地接收到连接字段后,继续解析该脉冲序列获取控制字段。在子卡3确定与自身所存储的控制字段一致时,确定该控制字段为解复位的指令,则子卡3进行解复位操作。
作为本实施例的另一种实施方式,母卡2与子卡3之间还可以通过编码的方式进行通讯,不仅可以传递在位信号,而且同时还可以传递其它状态以及控制信号。例如,子卡3周期性发送AA->BB->CC->DD后面接三个字节或更多字节的数据位,只要与母卡2侧约定好每一帧的字节长度,便可以顺利的解析出报文内容,在每一帧的报文里,AA->BB->CC->DD字符除作为在位判定的作用,还可以作为帧与帧之间的同步信号,便于准确解析出后面具体的数据,校验和可以采用按位异或运算或者其它类似的校验算法。
例如,帧1为:AA->BB->CC->DD->8bitDATA1->8bitDATA2->8bit校验和->……;帧2为:AA->BB->CC->DD->8bitDATA1->8bitDATA2->8bit校验和->……;帧3为:AA->BB->CC->DD->8bitDATA1->8bitDATA2->8bit校验和->……。通过数据位定义,便可以实现子卡到母卡间的状态的传递。其中,数据位定义可以由用户设置,例如,数据位定义如下:
同样的,还可以由母卡2向子卡3传输数据。按照子卡3传输至母卡2的相同数据帧格式,还可以将母卡2主板的控制信号以及状态信号等传递给子卡,完成双向协商通讯,因此便降低了系统的复杂度以及主机系统设计成本。
例如,母卡2向子卡3传输的控制信号的数据位定义如下:
此外,脉冲序列通过码形优化,不需要增加滤波电容电路等硬件,也可以达到数字滤波的效果,从而降低设备成本与复杂程度。再者,该方案不但可以适用于母卡2与子卡3,还可以适用于板卡、线缆等涉及插拔的设备,作为判断对端在位的一种判定方式,通过编码形成脉冲序列的方式,能够快速、精准且可靠的判定两个电路系统连通与否。而且,通过该方式,还能够以最少的引脚数量,即仅两个引脚,实现状态信号、控制信号等的双向通讯,进而减小设备的复杂程度,同时也能够以最少的部件实现传统的母卡2子卡3间的控制信号传递,如在位信号、电源信号、复位信号、热插拔状态信号等控制平面的状态信号,因此,通过编码形成脉冲序列的方式使用两根引脚便可实现母卡2与子卡3的双向通讯控制。
实施例三:
对于相互连接的第一板卡和第二板卡而言,一般由第二板卡主动发送脉冲序列到第一板卡,以使第一板卡确定第二板卡可靠连接,但由于有些板卡的设置使其无法生成该脉冲序列。此时,可以仅在该板卡上设置环回模块,该环回模块用于接收另一板卡发送过来的脉冲序列,并将接收到的脉冲序列发送回该板卡,以使该板卡基于发回的脉冲序列检测所连接的板卡的在位状态。
具体的,如图4所示,本实施例与实施例二基本相同,本实施例的第一板卡相当于施例二中的母卡2,本实施例的第二板卡相当于施例二中的子卡3。本实施例与实施例二不同的是,本实施例中的子卡3上还设置有环回模块35,环回模块35用于接收母卡2发送的脉冲序列,并将该脉冲序列发送回母卡2。母卡2发送的脉冲序列通过第一引脚21、母连接器41、公连接器42、第一引脚31传输至子卡3的环回模块35,再由环回模块35将该脉冲序列通过第二引脚34、公连接器42、母连接器41、第二引脚24传输回母卡2。
例如,在实际应用中,对于子卡3成本控制极其严格的场合,脉冲序列的编码信号可以通过母卡2主机提供,然后通过引脚将该脉冲序列传输至子卡3,由子卡3的环回模块35进行环回处理,最后还会通过引脚返回至母卡2上,从而实现母卡2发送的编码,最后母卡2可以自行进行检测,因此,通过该方式可以快速检测子卡3的在位以及其它状态,并且能够显著降低子卡3的成本。
进一步的,通过引脚的漏极开路门(Open Drain,简称OD门)设置等处理方式,还可以在子卡3与母卡2之间传递按键等控制信号。利用电子设备的子卡,可以实现一种快速判定热插拔对端可靠在位检测的方法,通过在位信号、状态信号、控制信号等脉冲编码的数字化,不但实现了子卡3与母卡2之间各种信息的传递以及子卡在位状态的检测,而且还使在位检测更加快速、可靠、精准,在检测到子卡3与母卡2之间连接稳定后,才开始进行控制信号的获取或输出,提高了输出结果的可靠性。
在这里示出和描述的所有示例中,任何具体值应被解释为仅仅是示例性的,而不是作为限制,因此,示例性实施例的其他示例可以具有不同的值。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
另外,在本发明实施例的描述中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
在本发明的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,又例如,多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些通信接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上所述实施例,仅为本发明的具体实施方式,用以说明本发明的技术方案,而非对其限制,本发明的保护范围并不局限于此,尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本发明实施例技术方案的精神和范围,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (10)

1.一种板卡,其特征在于,所述板卡包括逻辑装置,所述逻辑装置设置有第一引脚,所述第一引脚用于与对端板卡连接;
所述逻辑装置通过所述第一引脚接收脉冲序列;
当所述逻辑装置确定所述脉冲序列中包含所述连接字段时,确定对端板卡连接在位,其中,所述脉冲序列包括连接字段,所述连接字段用于指示所述板卡与对端板卡之间的连接在位状态。
2.根据权利要求1所述的板卡,其特征在于,所述连接字段包括多个特征位;
所述逻辑装置通过所述第一引脚接收脉冲序列,包括:
所述逻辑装置逐个获取所述脉冲序列中所携带的字段的特征位,并依次与本地预存的连接字段的特征位进行比较;
当任意一个接收到的特征位与预存的连接字段的特征位不同时,停止接收本次的脉冲序列,并在下一个周期起始时重新接收脉冲序列。
3.根据权利要求2所述的板卡,其特征在于,所述脉冲序列包括扩展字段,所述扩展字段用于传输对端板卡的板卡信息,所述板卡信息包括状态信息、类型信息和控制信息中的至少一种;
所述逻辑装置接收到一个完整的连接字段后,则继续接收扩展字段,所述逻辑装置基于所述扩展字段与本地预存的信息字段进行匹配,并根据所述信息字段获取对端板卡的板卡信息。
4.根据权利要求1所述的板卡,其特征在于,所述逻辑装置通过所述第一引脚接收脉冲序列,包括:
所述逻辑装置在预设时间段内,通过所述第一引脚接收至少两段脉冲序列;
当所述逻辑装置确定所述至少两段脉冲序列中分别包含所述连接字段时,确定对端板卡连接在位。
5.根据权利要求1至4任一项所述的板卡,其特征在于,还包括第二引脚;
所述逻辑装置通过所述第二引脚向对端板卡发送脉冲序列;
所述脉冲序列还包括控制字段,所述控制字段用于向对端板卡传输控制信息。
6.一种电子设备,其特征在于,包括互相连接的第一板卡和第二板卡;
所述第一板卡包括逻辑装置;
所述逻辑装置设置有第一引脚,所述第一引脚用于与所述第二板卡连接;
所述逻辑装置生成脉冲序列,并通过所述第一引脚发送脉冲序列,其中,所述脉冲序列包括连接字段,所述连接字段用于指示所述第一板卡与所述第二板卡之间的连接在位状态。
7.根据权利要求6所述的电子设备,其特征在于,所述第二板卡包括环回模块;
所述环回模块用于接收所述脉冲序列,并将所述脉冲序列发送至所述第一板卡。
8.根据权利要求7所述的电子设备,其特征在于,所述第一板卡通过背板与所述第二板卡连接。
9.一种电子设备,其特征在于,包括互相连接的两端板卡,其中一端板卡为权利要求1至5任一项所述的板卡。
10.根据权利要求9所述的电子设备,其特征在于,所述两端板卡通过背板连接。
CN201810693462.4A 2018-06-28 2018-06-28 板卡以及电子设备 Pending CN108959010A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810693462.4A CN108959010A (zh) 2018-06-28 2018-06-28 板卡以及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810693462.4A CN108959010A (zh) 2018-06-28 2018-06-28 板卡以及电子设备

Publications (1)

Publication Number Publication Date
CN108959010A true CN108959010A (zh) 2018-12-07

Family

ID=64487836

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810693462.4A Pending CN108959010A (zh) 2018-06-28 2018-06-28 板卡以及电子设备

Country Status (1)

Country Link
CN (1) CN108959010A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111078610A (zh) * 2019-11-23 2020-04-28 中国科学院长春光学精密机械与物理研究所 可插拔式存储装置和具有该装置的硬件平台

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1379330A (zh) * 2001-04-06 2002-11-13 华为技术有限公司 一种检测单板在位的方法
CN1457118A (zh) * 2002-05-09 2003-11-19 华为技术有限公司 板卡在位检测方法
CN1779475A (zh) * 2004-11-22 2006-05-31 华为技术有限公司 板间连接故障检测方法及单板与背板的插座结构
CN101655533A (zh) * 2009-08-04 2010-02-24 中兴通讯股份有限公司 一种检测单板之间连接状态的装置和方法
CN101661417A (zh) * 2009-09-17 2010-03-03 中兴通讯股份有限公司 保证子卡与背板连接可靠性的接口系统、背板和方法
CN101795421A (zh) * 2010-02-05 2010-08-04 中兴通讯股份有限公司 一种单板可靠在位的方法和装置
CN101887402A (zh) * 2009-05-14 2010-11-17 华为技术有限公司 一种微型电信计算架构热插拔控制系统及方法
CN102955733A (zh) * 2012-11-12 2013-03-06 中兴通讯股份有限公司 一种单板热插拔检测方法及装置
CN105260144A (zh) * 2015-11-09 2016-01-20 浪潮电子信息产业股份有限公司 一种优化硬盘管理的设计方法
WO2016072967A1 (en) * 2014-11-03 2016-05-12 Hewlett Packard Enterprise Development Lp Determining reliability of a computer card
CN105656710A (zh) * 2014-11-25 2016-06-08 中兴通讯股份有限公司 检测单板的方法、硬件设备及系统

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1379330A (zh) * 2001-04-06 2002-11-13 华为技术有限公司 一种检测单板在位的方法
CN1457118A (zh) * 2002-05-09 2003-11-19 华为技术有限公司 板卡在位检测方法
CN1779475A (zh) * 2004-11-22 2006-05-31 华为技术有限公司 板间连接故障检测方法及单板与背板的插座结构
CN101887402A (zh) * 2009-05-14 2010-11-17 华为技术有限公司 一种微型电信计算架构热插拔控制系统及方法
CN101655533A (zh) * 2009-08-04 2010-02-24 中兴通讯股份有限公司 一种检测单板之间连接状态的装置和方法
CN101661417A (zh) * 2009-09-17 2010-03-03 中兴通讯股份有限公司 保证子卡与背板连接可靠性的接口系统、背板和方法
CN101795421A (zh) * 2010-02-05 2010-08-04 中兴通讯股份有限公司 一种单板可靠在位的方法和装置
CN102955733A (zh) * 2012-11-12 2013-03-06 中兴通讯股份有限公司 一种单板热插拔检测方法及装置
WO2016072967A1 (en) * 2014-11-03 2016-05-12 Hewlett Packard Enterprise Development Lp Determining reliability of a computer card
CN105656710A (zh) * 2014-11-25 2016-06-08 中兴通讯股份有限公司 检测单板的方法、硬件设备及系统
CN105260144A (zh) * 2015-11-09 2016-01-20 浪潮电子信息产业股份有限公司 一种优化硬盘管理的设计方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111078610A (zh) * 2019-11-23 2020-04-28 中国科学院长春光学精密机械与物理研究所 可插拔式存储装置和具有该装置的硬件平台

Similar Documents

Publication Publication Date Title
CN101399654B (zh) 一种串行通信方法和装置
CN106453383A (zh) 一种基于uart的主从多机通讯系统及方法
CN107111588A (zh) 经由USB端口使用PCIe协议的数据传输
US20060129731A1 (en) Methods and systems for providing management in a telecommunications equipment shelf assembly using a shared serial bus
CN107209739A (zh) 电压模式和电流模式设备枚举
US11175928B2 (en) Master-slave configuration communication protocol, method for improving compatibility, and electronic device
CN102004708A (zh) 管理装置及其操作方法
EP2227072A2 (en) Printed circuit board with an adaptable connector module
CN115904835A (zh) 一种线缆检测方法及服务器
CN100531091C (zh) 点对点通信的i2c总线实现方法
CN108959010A (zh) 板卡以及电子设备
US8391321B2 (en) Method and system for patch panel port identification and verification
CN211239961U (zh) 插卡式视频处理设备和显示系统
CN102385566B (zh) 一种基于mtca平台的热插拔方法及mtca平台
CN116627729A (zh) 外接线缆、外接线缆在位检测装置、开机自检方法及系统
CN115729872A (zh) 一种计算设备及pcie线缆连接的检测方法
CN116048889A (zh) 一种机柜服务器线缆连接的检测方法及相关装置
CN108021402A (zh) 开机控制方法及处理设备
CN214544347U (zh) 级联通信电路及系统
CN108415866A (zh) 智能平台管理控制器
CN1889401B (zh) 一种在线识别小封装可热插拔电模块的方法
CN114296976A (zh) 一种i2c通信故障恢复方法及系统
Cisco Connecting Temporary Terminal and Attaching Peripherals
CN114500875A (zh) 插卡式视频处理设备
CN109684216A (zh) 一种调试设备和电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20181207

RJ01 Rejection of invention patent application after publication