CN108021402A - 开机控制方法及处理设备 - Google Patents

开机控制方法及处理设备 Download PDF

Info

Publication number
CN108021402A
CN108021402A CN201711396466.8A CN201711396466A CN108021402A CN 108021402 A CN108021402 A CN 108021402A CN 201711396466 A CN201711396466 A CN 201711396466A CN 108021402 A CN108021402 A CN 108021402A
Authority
CN
China
Prior art keywords
port
output board
output
master control
control borad
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201711396466.8A
Other languages
English (en)
Other versions
CN108021402B (zh
Inventor
朱彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vtron Group Co Ltd
Original Assignee
Vtron Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vtron Group Co Ltd filed Critical Vtron Group Co Ltd
Priority to CN201711396466.8A priority Critical patent/CN108021402B/zh
Publication of CN108021402A publication Critical patent/CN108021402A/zh
Application granted granted Critical
Publication of CN108021402B publication Critical patent/CN108021402B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44505Configuring for program initiating, e.g. using registry, configuration files

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Control By Computers (AREA)
  • Power Sources (AREA)

Abstract

本发明提供一种开机控制方法及处理设备,处理设备的每个板卡在上电时,将各自的第一IO口及第二IO口设为开漏模式,分别对自身参数信息进行配置,并在配置完时通过第一信号线或第二信号线通知其他板卡。输出板在配置完自身参数信息时将本板的第一IO口及第二IO口设置为I2C从机模式,主控板在配置完自身参数信息时将本板的第一IO口及第二IO口设置为I2C主机模式。主控板通过第一信号线及第二信号线对输出板进行配置,并在配置完时控制输出板进入等待输出状态,当各输出板都处于等待输出状态时,控制各输出板使能输出。如此,可以使处理设备的各个输出板在开机后同步输出。

Description

开机控制方法及处理设备
技术领域
本发明涉及控制技术领域,具体而言,涉及一种开机控制方法及处理设备。
背景技术
在现有含多板卡的处理设备中,多个板卡之间大多采用RS485或RS422通信。而开机时,由于各个板卡需要配置的参数不同,配置参数的时间也不同,导致各个板卡在不同的时间使能输出,从而导致输出显示不同步。
现有的解决方法是通过轮询指令来判断各个板卡是否开机完毕,并在各个板卡开机完毕时使能输出,但由于该轮询指令时分时复用的,因而还是会存在时间差异,依旧存在开机时各板卡输出不同步的问题。
发明内容
有鉴于此,本发明的目的在于提供一种开机控制方法及处理设备,以改善上述问题。
为了达到上述目的,本发明实施例提供一种开机控制方法,应用于包括多个板卡的处理设备,每个所述板卡包括与第一信号线连接的第一IO口及与第二信号线连接的第二IO,该多个板卡包括主控板及至少两个输出板;所述方法包括:
每个所述板卡在上电时,分别将各自的第一IO口及第二IO口设置为开漏模式,分别对自身参数信息进行配置,并在配置完自身参数信息时通过所述第一信号线或所述第二信号线通知其他板卡;
所述输出板在配置完自身参数信息时将本板的第一IO口及第二IO口设置为I2C从机模式,所述主控板在各所述输出板配置完自身参数信息时将本板的第一IO口及第二IO口设置为I2C主机模式,以使所述主控板与所述输出板在所述第一信号线及所述第二信号线上基于I2C协议通信;
所述主控板基于I2C协议通过所述第一信号线及所述第二信号线对所述输出板进行配置,并在配置完成时控制所述输出板进入等待输出状态;
所述主控板在各所述输出板都处于所述等待输出状态时,控制各所述输出板使能输出。
可选地,所述方法还包括:
所述输出板在上电时,将本板的第二IO口设置为低电平;
每个所述板卡在配置完自身参数信息时通过所述第一信号线或所述第二信号线通知其他板卡,包括:
所述主控板在配置完自身参数信息时,将本板的第一IO口设置为低电平,并检测所述第二信号线的电平是否为高电平,若是高电平,则确定各所述输出板配置完自身参数信息;
所述输出板在配置完自身参数信息时,判断所述第一信号线的电平是否为低电平,若是低电平,则将本板的第二IO口设置为高电平。
可选地,所述主控板基于I2C协议通过所述第一信号线及所述第二信号线对所述输出板进行配置,并在配置完成时控制所述输出板进入等待输出状态,包括:
所述主控板通过所述第一信号线及所述第二信号线将所述输出板上一次关机前的状态信息恢复到该输出板的寄存器中,并将所述输出板的寄存器的预设位设置为预设值,以使所述输出板在检测到本板的寄存器所述预设位为所述预设值时,将本板的所述第二IO口设置为低电平,从而进入所述等待输出状态。
可选地,所述方法还包括:
所述主控板在对各所述输出板进行配置后,检测所述第二信号线是否为低电平;
所述主控板以检测到所述第二信号线的电平为低电平的时刻为计时起点,当计时满预设时长时,确定各所述输出板都处于所述等待输出状态。
可选地,所述主控板控制各所述输出板使能输出,包括:
所述主控板将本板的第一IO口设置为低电平,以使所述输出板在检测到所述第一信号线的电平为低电平时使能输出。
可选地,所述方法还包括:
所述输出板在使能输出后,将本板的第二IO口设置为高电平,并将本板的第一IO口及第二IO口设置为I2C从机模式;
所述主控板在检测到所述第二信号线的电平为高电平时,将本板的第一IO口及第二IO口设置I2C主机模式。
本发明实施例还提供一种处理设备,包括多个板卡,每个所述板卡包括与第一信号线连接的第一IO口及与第二信号线连接的第二IO口,所述多个板卡包括主控板及至少两个输出板;
其中,每个所述板卡在上电时,分别将各自的第一IO口及第二IO口设置为开漏模式,分别对自身参数信息进行配置,并在配置完自身参数信息时通过所述第一信号线或所述第二信号线通知其他板卡;
所述输出板在配置完自身参数信息时将本板的第一IO口及第二IO口设置为I2C从机模式,所述主控板在各所述输出板配置完自身参数信息时将本板的第一IO口及第二IO口设置为I2C主机模式,以使所述主控板与所述输出板在所述第一信号线及所述第二信号线上基于I2C协议通信;
所述主控板基于I2C协议通过所述第一信号线及所述第二信号线对所述输出板进行配置,并在配置完成时控制所述输出板进入等待输出状态;
所述主控板在各所述输出板都处于所述等待输出状态时,控制各所述输出板使能输出。
可选地,所述输出板在上电时,将本板的第二IO口设置为低电平;所述主控板在配置完自身参数信息时,将本板的第一IO口设置为低电平以通知其他板卡,并检测所述第二信号线的电平是否为高电平,若是高电平,则确定各所述输出板配置完自身参数信息;所述输出板在配置完自身参数信息时,判断所述第一信号线的电平是否为低电平,若是低电平,则将本板的第二IO口设置为高电平以通知其他板卡。
可选地,所述主控板在对各所述输出板进行配置后,检测所述第二信号线是否为低电平;
所述主控板以检测到所述第二信号线的电平为低电平的时刻为计时起点,当计时满预设时长时,确定各所述输出板都处于所述等待输出状态。
可选地,所述主控板在各所述输出板都处于所述等待输出状态时,将本板的第一IO口设置为低电平,以使所述输出板在检测到所述第一信号线的电平为低电平时使能输出。
相较于现有技术,本发明实施例具有如下有益效果:
本发明实施例提供一种开机控制方法及处理设备,处理设备包括多个板卡,每个板卡包括与第一信号线连接的第一IO口及与第二信号线连接的第二IO口,该多个板卡包括主控板及至少两个输出板。每个板卡在上电时将各自的第一IO口及第二IO口设置为开漏模式,分别对自身参数信息进行配置,并在配置完时通过第一信号线或第二信号线通知其他板卡。输出板在配置完自身参数信息时将本板的第一IO口及第二IO口设置为I2C从机模式,主控板在配置完自身参数信息时将本板的第一IO口及第二IO口设置为I2C主机模式,从而在第一信号线及第二信号线上基于I2C协议通信。主控板通过第一信号线及第二信号线对输出板进行配置,并在配置完时控制输出板进入等待输出状态,当各输出板都处于等待输出状态时,控制各输出板使能输出。如此,可以使处理设备的各个输出板在开机后同步输出。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本发明的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本发明实施例提供的一种处理设备的方框示意图;
图2为本发明实施例提供的一种开机控制方法的流程示意图;
图3为图2所示步骤S110的子步骤示意图;
图4为本发明实施例提供的开机控制方法的一种时序示意图。
图标:100-处理设备;110-主控板;120-输出板;130-第一信号线;131-第一IO口;140-第二信号线;141-第二IO口。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
如图1所示,是本发明实施例提供的一种处理设备100的方框示意图。该处理设备100包括多个板卡,每个板卡包括与第一信号线130连接的第一IO口131及与第二信号线140连接的第二IO口141。其中,该多个板卡包括主控板110及至少两个输出板120。其中,所述处理设备100中的各个输出板120在启动时需要配置各自的参数信息,且所需花费的配置时间通常不同。
在本实施例中,所述第一信号线130可以通过第一上拉电阻R1与电源VCC相连,所述第二信号线140可以通过第二上拉电阻R2与所述电源VCC相连。
主控板110用于通过所述第一信号线130及第二信号线140控制所述至少两个输出板120,输出板120用于在启动后输出相应信息。在一种具体实施方式中,所述处理设备100可以是投影机接口板的处理设备,此时,所述处理设备100中可以包括DVI(Digital VisualInterface,数字视频接口)输出板、VGA(Video Graphics Array,视频图形阵列)输出板及HDMI(High Definition Multimedia Interface,高清晰度多媒体接口)输出板等。
如图2所示,是本发明实施例提供的一种应用于图1所示处理设备100的开机控制方法的流程示意图。下面结合图2对该方法的具体步骤做详细阐述。
步骤S110,每个所述板卡在上电时,分别将各自的第一IO口131及第二IO口141设置为开漏模式,分别对自身参数信息进行配置,并在配置完自身参数信息时通过所述第一信号线130或所述第二信号线140通知其他板卡。
其中,处理设备100中的主控板110及各输出板120同时被上电,在各自上电时,均会将各自的第一IO口131及第二IO口141设置为开漏模式,当IO口处于开漏模式时,其只提供高电平与低电平的变化,而非输出连续的电平信号。
每个所述板卡在将本板的第一IO口131及第二IO口141设置为开漏模式后,开始配置自身参数信息。如此,在配置完自身参数信息后,可以通过改变第一IO口131或第二IO口141的电平来通知其他板卡。
例如,当主控板110配置完自身参数信息时,可以通过改变第一IO口131或第二IO口141的电平来通知各输出板120;当任意一个输出板120配置完自身参数信息时,可以通过改变第一IO口或第二IO口141的电平来通知主控板110及其他输出板120。
由于开机后主控板110及各输出板120均在对自身参数信息进行配置,因而可以通过第一信号线130及第二信号线140的相互配合,以在各个板卡配置完自身参数信息通知其他板卡。
可选地,所述开机控制方法还可以包括如下步骤:
所述输出板120在上电时,将本板的第二IO口141设置为低电平。
当所述处理设备100上电时,处理设备100中每个板卡的第一IO口131及第二IO口141均处在空闲状态,也即,均为高电平。因而每个输出板120在上电时,可以先将本板的第二IO口141的电平拉低,当配置完自身参数时,再将本板的第二IO口141设置为高电平,由于所述至少两个输出板120是“线与”的连接关系,只有当每个输出板120的第二IO口141都输出高电平时,第二信号线140的电平才会是高电平。如此,当所述主控板110检测到第二信号线140上的电平由低电平变成高电平时,可以确认所有的输出板120已经配置完自身参数。
在此情形下,如图3所示,所述步骤S110中,每个所述板卡在配置完自身参数信息时通过所述第一信号线130或所述第二信号线140通知其他板卡的步骤,可以包括如下子步骤:
步骤S111,所述主控板110在配置完自身参数信息时,将本板的第一IO口131设置为低电平,并检测所述第二信号线140的电平是否为高电平,若是高电平,则确定各所述输出板120配置完自身参数信息。
步骤S112,所述输出板120在配置完自身参数信息时,判断所述第一信号线130的电平是否为低电平,若是低电平,则将本板的第二IO口141设置为高电平。
请参阅图4,是主控板110及各输出板120从上电到完成自身参数信息配置的时序图。
其中,主控板110和输出板120同时被上电,上电后,输出板120会立即将本板的第二IO口141设置为低电平,并开始配置自身参数信息。上电后,主控板110会立即配置自身参数信息,并在配置完成时将第一IO口131设置为低电平,此后主控板110将对第二信号线140的电平进行采样,以判断是否所有输出板120都完成了自身参数信息的配置。当输出板120配置完自身参数信息时,会先通过判断第一信号线130的电平是否为低电平,来确定主控板110是否已经完成自身参数信息的配置,当所述第一信号线130的电平是低电平时,确定主控板110已经完成自身参数信息的配置,则将本板的第二IO口141设置为高电平。此时,主控板110采样到的第二信号线140的电平是高电平,如此即可判定所有输出板120都已完成自身参数信息的配置。
步骤S120,所述输出板120在配置完自身参数信息时将本板的第一IO口131及第二IO口141设置为I2C从机模式,所述主控板110在各所述输出板120配置完自身参数信息时将本板的第一IO口131及第二IO口141设置为I2C主机模式,以使所述主控板110与所述输出板120在所述第一信号线130及所述第二信号线140上基于I2C协议通信。
当主控板110及各个输出板120均完成自身参数信息的配置后,主控板110需要进一步对各个输出板120进行配置,以将上一次关机时的状态信息恢复到各个输出板120的寄存器中。其中,关机时各个输出板120会将当前的状态信息存储到所述主控板110中。
由于状态信息的恢复过程涉及到信号的传递,因而,在主控板110对各个输出板120进行配置的阶段,可以将各个板卡的第一IO口131及第二IO口141设置为I2C通信模式,以使各所述板卡在第一信号线130及第二信号线140上基于I2C协议通信。
其中,所述第一信号线130可以作为I2C总线的时钟(SCL)线,所述第二信号线140可以作为I2C总线的数据(SDA)线,相应地,每个板卡的第一IO口131作为SCL接口使用,每个板卡的第二IO口141作为SDA接口使用。
实施时,主控板110在各所述输出板120配置完自身参数信息时将本板的第一IO口131及第二IO口141设置为I2C主机模式,输出板120在配置完自身参数信息时立即将本板的第一IO口131及第二IO口141设置为I2C从机模式。如此,当各个板卡均配置完自身参数信息后,主控板110即可基于I2C协议通过第一信号线130及第二信号线140对各个输出板120进行配置。
步骤S130,所述主控板110基于I2C协议通过所述第一信号线130及所述第二信号线140对所述输出板120进行配置,并在配置完成时控制所述输出板120进入等待输出状态。
在本实施例中,所述主控板110及所述输出板120是安装在背板的插槽上,通过背板上的连线相连。也即,所述第一信号线130及所述第二信号线140可以是背板上的信号线。实施时,所述主控板110可以遍历所有插槽的I2C地址,并判断该插槽上的输出板120是否在线,若在线,则获取该输出板120的类型,并将该输出板120上一次关机前的状态信息恢复到该输出板120的寄存器中。
可选地,在本实施例中,所述步骤S130可以通过如下子步骤实现:
所述主控板110通过所述第一信号线130及所述第二信号线140将所述输出板120上一次关机前的状态信息恢复到该输出板120的寄存器中,并将所述输出板120的寄存器的预设位设置为预设值,以使所述输出板120在检测到本板的寄存器所述预设位为所述预设值时,将本板的所述第二IO口141设置为低电平,从而进入所述等待输出状态。
在本实施例中,针对每个输出板120,当所述主控板110将该输出板120上一次关机前的状态信息恢复到该寄存器中时,可以将该寄存器中的预设位修改为预设值,所述预设位可以根据实际情况进行确定,所述预设值可以是0或1。
如此,当任意一个输出板120检测到本板的寄存器的所述预设位为该预设值时,即可确定主控板110已经将上一次关机前的状态信息恢复到自己的寄存器中,则可以将本板的第二IO口141设置为低电平。其中,当输出板120将本板的第二IO口141设置为低电平时,即可认为该输出板120进入了等待输出状态。
可选地,所述方法还可以包括如下步骤:
所述主控板110在对各所述输出板120进行配置后,检测所述第二信号线140是否为低电平;
所述主控板110以检测到所述第二信号线140的电平为低电平的时刻为计时起点,当计时满预设时长时,确定各所述输出板120都处于所述等待输出状态。
在本实施例中,由于每个输出板120通过将本板的第二IO口141设置为低电平来表示自己进入了等待输出状态,因而,主控板110可以通过检测第二信号线140的电平是否为低电平,来判断是否有输出板120进入了等待输出状态。
鉴于各个输出板120之间时线与关系,当主控板110检测到所述第二信号线140的电平是低电平时,即可确定至少有一个输出板120已经进入等待输出状态。考虑到各个输出板120完成配置的时间差通常会控制在一定时长内,因此,从主控板110检测到第二信号线140的电平是低电平时开始,计时满预设时长(大于该一定时长)后,即可认为每个输出板120上一次关机前的状态信息都已经恢复到该输出板120的寄存器中。
步骤S140,所述主控板110在各所述输出板120都处于所述等待输出状态时,控制各所述输出板120使能输出。
当各个输出板120都处于等待状态的情况下,再控制各个输出板120使能输出,可以确保各个输出板120输出同步。
可选地,在本实施例中,步骤S140中,所述主控板110控制各所述输出板120使能输出的步骤可以通过如下子步骤实现:
所述主控板110将本板的第一IO口131设置为低电平,以使所述输出板120在检测到所述第一信号线130的电平为低电平时使能输出。
如此,所述主控板110可以通过与本板的第一IO口131相连的第一信号线130同步地控制各个输出板120使能输出。
由于,主控板110与各输出板120之间在使能输出后还需要进一步通信,因而,所述方法还可以包括如下步骤:
所述输出板120在使能输出后,将本板的第二IO口141设置为高电平,并将本板的第一IO口131及第二IO口141设置为I2C从机模式;
所述主控板110在检测到所述第二信号线140的电平为高电平时,将本板的第一IO口131及第二IO口141设置I2C主机模式。
如此,在所述处理设备100开机后,所述主控板110及各所述输出板120可以在所述第一信号线130及所述第二信号线140上基于I2C协议通信,即实现了I2C总线的复用,减少了占用的背板引脚。
综上所述,本发明实施例提供一种开机控制方法及处理设备100,处理设备100包括多个板卡,每个板卡包括与第一信号线130连接的第一IO口131及与第二信号线140连接的第二IO口141,该多个板卡包括主控板110及至少两个输出板120。每个板卡在上电时将各自的第一IO口131及第二IO口141设置为开漏模式,分别对自身参数信息进行配置,并在配置完时通过第一信号线130或第二信号线140通知其他板卡。输出板120在配置完自身参数信息时将本板的第一IO口131及第二IO口141设置为I2C从机模式,主控板110在配置完自身参数信息时将本板的第一IO口131及第二IO口141设置为I2C主机模式,从而在第一信号线130及第二信号线140上基于I2C协议通信。主控板110通过第一信号线130及第二信号线140对输出板120进行配置,并在配置完时控制输出板120进入等待输出状态,当各输出板120都处于等待输出状态时,控制各输出板120使能输出。如此,可以使处理设备100的各个输出板120在开机后同步输出。
在本发明实施例所提供的几个实施例中,应该理解到,所揭露的系统和方法,也可以通过其它的方式实现。以上所描述的系统和方法实施例仅仅是示意性的,例如,附图中的流程图和框图显示了根据本发明的多个实施例的系统、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现方式中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
另外,在本发明各个实施例中的各功能模块可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或两个以上模块集成形成一个独立的部分。
所述功能如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,电子设备,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种开机控制方法,其特征在于,应用于包括多个板卡的处理设备,每个所述板卡包括与第一信号线连接的第一IO口及与第二信号线连接的第二IO,所述多个板卡包括主控板及至少两个输出板;所述方法包括:
每个所述板卡在上电时,分别将各自的第一IO口及第二IO口设置为开漏模式,分别对自身参数信息进行配置,并在配置完自身参数信息时通过所述第一信号线或所述第二信号线通知其他板卡;
所述输出板在配置完自身参数信息时将本板的第一IO口及第二IO口设置为I2C从机模式,所述主控板在各所述输出板配置完自身参数信息时将本板的第一IO口及第二IO口设置为I2C主机模式,以使所述主控板与所述输出板在所述第一信号线及所述第二信号线上基于I2C协议通信;
所述主控板基于I2C协议通过所述第一信号线及所述第二信号线对所述输出板进行配置,并在配置完成时控制所述输出板进入等待输出状态;
所述主控板在各所述输出板都处于所述等待输出状态时,控制各所述输出板使能输出。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
所述输出板在上电时,将本板的第二IO口设置为低电平;
每个所述板卡在配置完自身参数信息时通过所述第一信号线或所述第二信号线通知其他板卡,包括:
所述主控板在配置完自身参数信息时,将本板的第一IO口设置为低电平,并检测所述第二信号线的电平是否为高电平,若是高电平,则确定各所述输出板配置完自身参数信息;
所述输出板在配置完自身参数信息时,判断所述第一信号线的电平是否为低电平,若是低电平,则将本板的第二IO口设置为高电平。
3.根据权利要求1或2所述的方法,其特征在于,所述主控板基于I2C协议通过所述第一信号线及所述第二信号线对所述输出板进行配置,并在配置完成时控制所述输出板进入等待输出状态,包括:
所述主控板通过所述第一信号线及所述第二信号线将所述输出板上一次关机前的状态信息恢复到该输出板的寄存器中,并将所述输出板的寄存器的预设位设置为预设值,以使所述输出板在检测到本板的寄存器所述预设位为所述预设值时,将本板的所述第二IO口设置为低电平,从而进入所述等待输出状态。
4.根据权利要求3所述的方法,其特征在于,所述方法还包括:
所述主控板在对各所述输出板进行配置后,检测所述第二信号线是否为低电平;
所述主控板以检测到所述第二信号线的电平为低电平的时刻为计时起点,当计时满预设时长时,确定各所述输出板都处于所述等待输出状态。
5.根据权利要求1或2所述的方法,其特征在于,所述主控板控制各所述输出板使能输出,包括:
所述主控板将本板的第一IO口设置为低电平,以使所述输出板在检测到所述第一信号线的电平为低电平时使能输出。
6.根据权利要求5所述的方法,其特征在于,所述方法还包括:
所述输出板在使能输出后,将本板的第二IO口设置为高电平,并将本板的第一IO口及第二IO口设置为I2C从机模式;
所述主控板在检测到所述第二信号线的电平为高电平时,将本板的第一IO口及第二IO口设置I2C主机模式。
7.一种处理设备,其特征在于,包括多个板卡,每个所述板卡包括与第一信号线连接的第一IO口及与第二信号线连接的第二IO口,所述多个板卡包括主控板及至少两个输出板;
其中,每个所述板卡在上电时,分别将各自的第一IO口及第二IO口设置为开漏模式,分别对自身参数信息进行配置,并在配置完自身参数信息时通过所述第一信号线或所述第二信号线通知其他板卡;
所述输出板在配置完自身参数信息时将本板的第一IO口及第二IO口设置为I2C从机模式,所述主控板在各所述输出板配置完自身参数信息时将本板的第一IO口及第二IO口设置为I2C主机模式,以使所述主控板与所述输出板在所述第一信号线及所述第二信号线上基于I2C协议通信;
所述主控板基于I2C协议通过所述第一信号线及所述第二信号线对所述输出板进行配置,并在配置完成时控制所述输出板进入等待输出状态;
所述主控板在各所述输出板都处于所述等待输出状态时,控制各所述输出板使能输出。
8.根据权利要求7所述的处理设备,其特征在于,所述输出板在上电时,将本板的第二IO口设置为低电平;所述主控板在配置完自身参数信息时,将本板的第一IO口设置为低电平以通知其他板卡,并检测所述第二信号线的电平是否为高电平,若是高电平,则确定各所述输出板配置完自身参数信息;所述输出板在配置完自身参数信息时,判断所述第一信号线的电平是否为低电平,若是低电平,则将本板的第二IO口设置为高电平以通知其他板卡。
9.根据权利要求7或8所述的处理设备,其特征在于,
所述主控板在对各所述输出板进行配置后,检测所述第二信号线是否为低电平;
所述主控板以检测到所述第二信号线的电平为低电平的时刻为计时起点,当计时满预设时长时,确定各所述输出板都处于所述等待输出状态。
10.根据权利要求7或8所述的处理设备,其特征在于,所述主控板在各所述输出板都处于所述等待输出状态时,将本板的第一IO口设置为低电平,以使所述输出板在检测到所述第一信号线的电平为低电平时使能输出。
CN201711396466.8A 2017-12-21 2017-12-21 开机控制方法及处理设备 Active CN108021402B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711396466.8A CN108021402B (zh) 2017-12-21 2017-12-21 开机控制方法及处理设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711396466.8A CN108021402B (zh) 2017-12-21 2017-12-21 开机控制方法及处理设备

Publications (2)

Publication Number Publication Date
CN108021402A true CN108021402A (zh) 2018-05-11
CN108021402B CN108021402B (zh) 2020-06-23

Family

ID=62074356

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711396466.8A Active CN108021402B (zh) 2017-12-21 2017-12-21 开机控制方法及处理设备

Country Status (1)

Country Link
CN (1) CN108021402B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112599108A (zh) * 2020-12-18 2021-04-02 四川长虹电器股份有限公司 一种双屏广告机同步开关机的装置及方法
CN113053273A (zh) * 2020-12-15 2021-06-29 四川长虹电器股份有限公司 一种通过iic通讯判断并控制dlp微投产品光机点灯的方法

Citations (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5894232A (en) * 1997-02-26 1999-04-13 Advanced Micro Devices, Inc. Processor local bus frequency detection circuit
TW200601053A (en) * 2004-06-30 2006-01-01 Inventec Corp Structure of directly burning program on the motherboard
US20060023560A1 (en) * 2004-07-28 2006-02-02 Inventec Coporation Structure for directly burning program into motherboard
US20060282599A1 (en) * 2005-06-10 2006-12-14 Yung-Cheng Chiu SLI adaptor card and method for mounting the same to motherboard
JP2007067180A (ja) * 2005-08-31 2007-03-15 Seiko Instruments Inc 半導体集積回路
CN101051524A (zh) * 2006-04-05 2007-10-10 海力士半导体有限公司 半导体存储器装置的数据输出电路及其控制方法
US20090119449A1 (en) * 2007-11-01 2009-05-07 Pubali Ray Chaudhari, Akila Baskaran, Kawaldeep Kaur Sodhi Apparatus and method for use of redundant array of independent disks on a muticore central processing unit
CN101561787A (zh) * 2008-04-18 2009-10-21 索尼株式会社 信号处理设备和控制方法,信号处理方法和信号处理系统
US20100020584A1 (en) * 2008-07-28 2010-01-28 Chao Xu High Speed Memory Module
CN201540532U (zh) * 2009-11-27 2010-08-04 英业达股份有限公司 服务器系统
US20100265850A1 (en) * 2009-04-21 2010-10-21 Sheng-Jung Chiang Multipurpose dual-network router
CN102006156A (zh) * 2009-09-02 2011-04-06 中兴通讯股份有限公司 配置数据的板间同步方法及系统
CN102510322A (zh) * 2011-09-20 2012-06-20 北京雷久科技有限责任公司 Io接口板卡和利用io接口板卡进行数据传输的方法
CN103853572A (zh) * 2012-12-04 2014-06-11 联想(北京)有限公司 一种开机的方法及电子设备
CN104298583A (zh) * 2013-07-15 2015-01-21 鸿富锦精密工业(深圳)有限公司 基于基板管理控制器的主板管理系统及方法
CN104424138A (zh) * 2013-08-30 2015-03-18 爱思开海力士有限公司 存储装置及包括存储装置的计算机系统
CN106445576A (zh) * 2015-08-11 2017-02-22 广达电脑股份有限公司 主机板及其计算机实现方法及非暂态计算机可读储存装置
CN107239418A (zh) * 2017-06-02 2017-10-10 中国航发南方工业有限公司 数据存储模块读写装置及i2c通讯方法

Patent Citations (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5894232A (en) * 1997-02-26 1999-04-13 Advanced Micro Devices, Inc. Processor local bus frequency detection circuit
TW200601053A (en) * 2004-06-30 2006-01-01 Inventec Corp Structure of directly burning program on the motherboard
US20060023560A1 (en) * 2004-07-28 2006-02-02 Inventec Coporation Structure for directly burning program into motherboard
US20060282599A1 (en) * 2005-06-10 2006-12-14 Yung-Cheng Chiu SLI adaptor card and method for mounting the same to motherboard
JP2007067180A (ja) * 2005-08-31 2007-03-15 Seiko Instruments Inc 半導体集積回路
CN101051524A (zh) * 2006-04-05 2007-10-10 海力士半导体有限公司 半导体存储器装置的数据输出电路及其控制方法
US20090119449A1 (en) * 2007-11-01 2009-05-07 Pubali Ray Chaudhari, Akila Baskaran, Kawaldeep Kaur Sodhi Apparatus and method for use of redundant array of independent disks on a muticore central processing unit
CN101561787A (zh) * 2008-04-18 2009-10-21 索尼株式会社 信号处理设备和控制方法,信号处理方法和信号处理系统
US20100020584A1 (en) * 2008-07-28 2010-01-28 Chao Xu High Speed Memory Module
US20100265850A1 (en) * 2009-04-21 2010-10-21 Sheng-Jung Chiang Multipurpose dual-network router
CN102006156A (zh) * 2009-09-02 2011-04-06 中兴通讯股份有限公司 配置数据的板间同步方法及系统
CN201540532U (zh) * 2009-11-27 2010-08-04 英业达股份有限公司 服务器系统
CN102510322A (zh) * 2011-09-20 2012-06-20 北京雷久科技有限责任公司 Io接口板卡和利用io接口板卡进行数据传输的方法
CN103853572A (zh) * 2012-12-04 2014-06-11 联想(北京)有限公司 一种开机的方法及电子设备
CN104298583A (zh) * 2013-07-15 2015-01-21 鸿富锦精密工业(深圳)有限公司 基于基板管理控制器的主板管理系统及方法
CN104424138A (zh) * 2013-08-30 2015-03-18 爱思开海力士有限公司 存储装置及包括存储装置的计算机系统
CN106445576A (zh) * 2015-08-11 2017-02-22 广达电脑股份有限公司 主机板及其计算机实现方法及非暂态计算机可读储存装置
CN107239418A (zh) * 2017-06-02 2017-10-10 中国航发南方工业有限公司 数据存储模块读写装置及i2c通讯方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
朱彦: ""基于ARM的远程控制九画面分割系统设计"", 《中国优秀硕士学位论文全文数据库 信息科技辑》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113053273A (zh) * 2020-12-15 2021-06-29 四川长虹电器股份有限公司 一种通过iic通讯判断并控制dlp微投产品光机点灯的方法
CN112599108A (zh) * 2020-12-18 2021-04-02 四川长虹电器股份有限公司 一种双屏广告机同步开关机的装置及方法

Also Published As

Publication number Publication date
CN108021402B (zh) 2020-06-23

Similar Documents

Publication Publication Date Title
CN106739533B (zh) 一种软件复位耗材芯片、系统及其使用方法
CN101308484A (zh) 串行总线装置、传输方法以及通用串行总线(usb)装置
CN103138971A (zh) 服务器机柜系统
CN105204600B (zh) 一种i2c总线复用实现集成芯片复位方法、系统及电子设备
CN104054064B (zh) 基于接口耦合的灵活的端口配置
CN102073602B (zh) 计算机系统、连接控制装置及连接与断开方法
CN108021402A (zh) 开机控制方法及处理设备
CN106649021A (zh) PCIe从设备测试装置
CN107621961A (zh) 信息处理方法及电子设备
CN105955911A (zh) 一种热插拔控制电路及其控制方法
CN103309834A (zh) 一种控制方法、控制装置和电子设备
CN108278745A (zh) 空调及其机组参数多方备份方法和装置
CN106851183A (zh) 基于fpga的多路视频处理系统及其方法
CN109144582A (zh) 唤醒电路及电子设备
CN106547655A (zh) 侦测电路板上的内存条数量的方法及系统
CN105809233A (zh) 一种智能型模块卡及其使用方法
CN104850417B (zh) 一种信息处理的方法及电子设备
CN107544634A (zh) 一种计算机教学专用的便于拆卸的计算机结构
CN101599261A (zh) 实现设备即插即用的方法和设备
CN104518785B (zh) 跨域启动方法及电子装置
US10763829B2 (en) Counter circuitry and method
CN100371917C (zh) 内建于硬件装置的驱动程序的安装方法
CN107077343A (zh) 忽略局域网唤醒引导中的输入
CN106815160A (zh) 布告板实现方法及布告板实现装置
CN114296976A (zh) 一种i2c通信故障恢复方法及系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant