CN108811077B - 一种辅同步序列的生成方法、检测方法、基站及用户设备 - Google Patents

一种辅同步序列的生成方法、检测方法、基站及用户设备 Download PDF

Info

Publication number
CN108811077B
CN108811077B CN201710531829.8A CN201710531829A CN108811077B CN 108811077 B CN108811077 B CN 108811077B CN 201710531829 A CN201710531829 A CN 201710531829A CN 108811077 B CN108811077 B CN 108811077B
Authority
CN
China
Prior art keywords
sequence
scrambling
sequences
generating
values
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710531829.8A
Other languages
English (en)
Other versions
CN108811077A (zh
Inventor
赵铮
达人
任斌
郑方政
潘学明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
China Academy of Telecommunications Technology CATT
Datang Mobile Communications Equipment Co Ltd
Original Assignee
China Academy of Telecommunications Technology CATT
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by China Academy of Telecommunications Technology CATT filed Critical China Academy of Telecommunications Technology CATT
Priority to PCT/CN2018/083547 priority Critical patent/WO2018201894A1/zh
Priority to TW107114404A priority patent/TWI672967B/zh
Publication of CN108811077A publication Critical patent/CN108811077A/zh
Application granted granted Critical
Publication of CN108811077B publication Critical patent/CN108811077B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0602Systems characterised by the synchronising information used
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0602Systems characterised by the synchronising information used
    • H04J3/0605Special codes used as synchronising signal
    • H04J3/0608Detectors therefor, e.g. correlators, state machines

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明提供了一种辅同步序列的生成方法、检测方法、基站及用户设备,该辅同步序列的生成方法包括:生成主同步信号的扰码序列;根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。用户设备接收到基站发送的同步信号,对信号进行解扰、相关检测,从而实现时频同步,以及小区标识信息。因此,本发明的方案,能够生成互相关较低的辅同步序列,从而避免在同步检测过程中对序列检测的误判,提高了检测精度。

Description

一种辅同步序列的生成方法、检测方法、基站及用户设备
技术领域
本发明涉及通信技术领域,尤其涉及一种辅同步序列的生成方法、检测方法、基站及用户设备。
背景技术
在LTE中,辅同步序列通过由两个31长的m序列生成,可以生成168个序列,结合3个主同步序列,可以对应区分504个不同的物理层小区标识。采用两个短序列的好处是通过两个序列的联合检测可以表示更多的ID,另外检测复杂度低。但是,联合检测的检测精度较低。
此外,在NR系统中,主辅同步序列都是127长。相对LTE的63点长的同步序列,NR的同步序列增加了一倍,此外,在NR系统中,同步序列具有较长的周期。所以,如果在NR系统中也像LTE系统中联合若干周期的同步信号进行检测,会使得延迟更长。因此,为了降低同步检测的延迟,需要同步检测尽可能提高一次检测的精度。
发明内容
本发明的实施例提供了一种辅同步序列的生成方法、检测方法、基站及用户设备,能够生成互相关较低的辅同步序列,从而提高一次检测的精度。
本发明的实施例提供了一种辅同步序列的生成方法,包括:
生成主同步信号的扰码序列;
根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
其中,所述生成主同步信号的扰码序列的步骤,包括:
按照第一预设公式
Figure BDA0001334730230000021
计算第一参考序列x(h),其中,x(h)表示所述第一参考序列中第h个元素,h的取值依次为0~N-1的整数,
Figure BDA0001334730230000022
的取值依次为0~N-8的整数,x(0)、x(1)、x(2)、x(3)、x(4)、x(5)、x(6)组成的二进制序列为非零的序列常量;
根据所述第一参考序列x(h),按照第二预设公式
Figure BDA0001334730230000023
计算第二参考序列
Figure BDA0001334730230000024
其中,
Figure BDA0001334730230000025
表示所述第二参考序列中第h个元素;
按照第三预设公式
Figure BDA0001334730230000026
生成三个长度均为预设长度的主同步信号的扰码序列,其中,si(k)表示第i个主同步信号的扰码序列中第k个元素,i的取值依次为0~2的整数,k的取值依次为0~N-1的整数,N表示所述预设长度,ci为预设的常量。
其中,所述根据预先确定的本原多项式生成m序列的步骤,包括:
根据每一个预先确定的所述本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第三参考序列y(w)的公式:
Figure BDA0001334730230000027
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第三参考序列中第w个元素;
根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000028
Figure BDA0001334730230000029
计算与每一个所述本原多项式对应的所述第三参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA00013347302300000210
的取值依次为0~N-n-1的整数,N=2n-1;
根据与每一个所述本原多项式对应的所述第三参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
其中,当所述主同步信号的扰码序列为三个,所述m序列为三个时,所述根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列的步骤,包括:
根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第五预设公式
Figure BDA00013347302300000211
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,j的取值依次为0~2的整数,c的取值依次为0~111的整数,L=112*(3*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
其中,当所述主同步信号的扰码序列为三个,所述m序列为六个时,所述根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列的步骤,包括:
根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第六预设公式
Figure BDA0001334730230000031
进行加扰和循环移位,生成辅同步序列SL(r)
其中,i的取值依次为0~2的整数,j的取值依次为0~5的整数,c的取值依次为0~55的整数,L=56*(6*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
其中,当所述主同步信号的扰码序列为三个,所述m序列为两个时,所述根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列的步骤,包括:
根据所述主同步信号的扰码序列si(k)和所述m序列m0(w)和m1(w),按照第七预设公式
Figure BDA0001334730230000032
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,v的取值依次为0~2的整数,c的取值依次为0~55的整数,L=112*(3*i+v)+c;
bv为预设的常量,且0≤bv<N,且b0≠b1≠b2
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
本发明的实施例还提供了一种基站,包括:
扰码序列生成模块,用于生成主同步信号的扰码序列;
第一m序列生成模块,用于根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
辅同步序列生成模块,用于根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
其中,所述扰码序列生成模块包括:
第一计算单元,用于按照第一预设公式
Figure BDA0001334730230000041
Figure BDA0001334730230000042
计算第一参考序列xh,其中,xh表示所述第一参考序列中第h个元素,h的取值依次为0~N-1的整数,
Figure BDA0001334730230000043
的取值依次为0~N-8的整数,x(0)、x(1)、x(2)、x(3)、x(4)、x(5)、x(6)组成的二进制序列为非零的序列常量;
第二计算单元,用于根据所述第一参考序列x(h),按照第二预设公式
Figure BDA0001334730230000044
计算第二参考序列
Figure BDA0001334730230000045
其中,
Figure BDA0001334730230000046
表示所述第二参考序列中第h个元素;
第三计算单元,用于按照第三预设公式
Figure BDA0001334730230000047
生成三个长度均为预设长度的主同步信号的扰码序列,其中,si(k)表示第i个主同步信号的扰码序列中第k个元素,i的取值依次为0~2的整数,k的取值依次为0~N-1的整数,N表示所述预设长度,ci为预设的常量。
其中,所述第一m序列生成模块包括:
第四计算单元,用于根据每一个预先确定的所述本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第三参考序列y(w)的公式:
Figure BDA0001334730230000048
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第三参考序列中第w个元素;
第五计算单元,用于根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000051
计算与每一个所述本原多项式对应的所述第三参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA0001334730230000052
的取值依次为0~N-n-1的整数,N=2n-1;
第六计算单元,用于根据与每一个所述本原多项式对应的所述第三参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
其中,当所述主同步信号的扰码序列为三个,所述m序列为三个时,所述辅同步序列生成模块包括:
第一处理单元,用于根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第五预设公式
Figure BDA0001334730230000053
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,j的取值依次为0~2的整数,c的取值依次为0~111的整数,L=112*(3*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
其中,当所述主同步信号的扰码序列为三个,所述m序列为六个时,所述辅同步序列生成模块包括:
第二处理单元,用于根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第六预设公式
Figure BDA0001334730230000054
进行加扰和循环移位,生成辅同步序列SL(r)
其中,i的取值依次为0~2的整数,j的取值依次为0~5的整数,c的取值依次为0~55的整数,L=56*(6*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
其中,当所述主同步信号的扰码序列为三个,所述m序列为两个时,所述辅同步序列生成模块包括:
第三处理单元,用于根据所述主同步信号的扰码序列si(k)和所述m序列m0(w)和m1(w),按照第七预设公式
Figure BDA0001334730230000061
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,v的取值依次为0~2的整数,c的取值依次为0~55的整数,L=112*(3*i+v)+c;
bv为预设的常量,且0≤bv<N,且b0≠b1≠b2
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
本发明的实施例还提供了一种基站,包括第一存储器、第一处理器及存储在所述第一存储器上并可在所述第一处理器上运行的计算机程序;所述第一处理器执行所述程序时实现以下步骤:
生成主同步信号的扰码序列;
根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
本发明的实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现以下步骤:
生成主同步信号的扰码序列;
根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
本发明的实施例还提供了一种辅同步序列的检测方法,包括:
利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号,其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列;
对所述m序列进行循环移位,生成待检测m序列;
利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息;
根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
本发明的实施例还提供了一种用户设备,包括:
解扰模块,用于利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号,其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
第二m序列生成模块,用于根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列;
循环移位模块,用于对所述m序列进行循环移位,生成待检测m序列;
相关检测模块,用于利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息;
信息获取模块,用于根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
本发明的实施例还提供了一种用户设备,包括第二存储器、第二处理器及存储在所述第二存储器上并可在所述第二处理器上运行的计算机程序;所述第二处理器执行所述程序时实现以下步骤:
利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号,其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列;
对所述m序列进行循环移位,生成待检测m序列;
利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息;
根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
本发明的实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现以下步骤:
利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号,其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列;
对所述m序列进行循环移位,生成待检测m序列;
利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息;
根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
用户设备接收到基站发送的同步信号,用主同步序列对信号进行解扰、然后对解扰后的信号进行相关检测,从而获得时频同步,以及小区标识信息。
本发明的上述技术方案的有益效果是:根据主同步信号的扰码序列和m序列生成辅同步序列,使得生成的辅同步序列中包含主同步序列的扰码序列,从而在同步检测过程中可以根据该扰码序列对主同步信号进行检错,避免对主同步信号的误判,提高了检测精度。此外,由于生成辅同步序列所采用的m序列是由具有优选对特性的本原多项式生成的,所以,最终生成的辅同步序列的互相关性较低,从而避免在同步检测过程中对序列检测的误判,进一步提高了检测精度。
附图说明
图1表示本发明第一实施例的辅同步序列的生成方法的流程图;
图2表示本发明第二实施例的辅同步序列的生成方法的流程图;
图3表示本发明第三实施例的辅同步序列的生成方法的流程图;
图4表示本发明第四实施例的辅同步序列的生成方法的流程图;
图5表示本发明第五实施例的基站的结构框图之一;
图6表示本发明第五实施例的基站的结构框图之二;
图7表示本发明第六实施例的基站的结构框图;
图8表示本发明第八实施例的辅同步序列的检测方法的流程图;
图9表示本发明第九实施例的辅同步序列的检测方法的流程图;
图10表示本发明第十实施例的辅同步序列的检测方法的流程图;
图11表示本发明第十一实施例的辅同步序列的检测方法的流程图;
图12表示本发明第十二实施例的用户设备的结构框图之一;
图13表示本发明第十二实施例的用户设备的结构框图之二;
图14表示本发明第十三实施例的用户设备的结构框图。
具体实施方式
为使本发明要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。在下面的描述中,提供诸如具体的配置和组件的特定细节仅仅是为了帮助全面理解本发明的实施例。因此,本领域技术人员应该清楚,可以对这里描述的实施例进行各种改变和修改而不脱离本发明的范围和精神。另外,为了清楚和简洁,省略了对已知功能和构造的描述。
应理解,说明书通篇中提到的“一个实施例”或“一实施例”意味着与实施例有关的特定特征、结构或特性包括在本发明的至少一个实施例中。因此,在整个说明书各处出现的“在一个实施例中”或“在一实施例中”未必一定指相同的实施例。此外,这些特定的特征、结构或特性可以任意适合的方式结合在一个或多个实施例中。
在本发明的各种实施例中,应理解,下述各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本发明实施例的实施过程构成任何限定。
在本申请所提供的实施例中,应理解,“与A相应的B”表示B与A相关联,根据A可以确定B。但还应理解,根据A确定B并不意味着仅仅根据A确定B,还可以根据A和/或其它信息确定B。
具体地,本发明的实施例提供了一种辅同步序列的生成方法,解决了现有技术中的同步检测的检测精度较低的问题。
第一实施例
如图1所示,本发明的实施例提供了一种辅同步序列的生成方法,具体包括以下步骤:
步骤11:生成主同步信号的扰码序列。
其中,辅同步序列的生成由基站来完成。具体地,基站可以每隔预设时间间隔生成一次辅同步序列并发送出去,或者基站通过配置生成一次辅同步序列并发送出去。当用户设备开机启动需要与系统网络同步时,或者用户设备在使用过程中下行掉线(即下行失步)时,用户设备则可以接收基站发送的辅同步序列,从而执行后续的同步过程。
而本发明的实施例中,对于基站生成辅同步序列的过程中,需要应用主同步信号的扰码序列。因而,在生成辅同步序列之前,需要生成主同步信号的扰码序列。
其中,由于本发明实施例中,生成辅同步序列的过程中应用了主同步信号的扰码序列,所以,最终生成的辅同步序列中包含主同步序列的扰码序列,从而在同步检测过程中可以根据该扰码序列对主同步信号进行检错,避免对主同步信号的误判,提高了检测精度。
步骤12:根据预先确定的本原多项式生成m序列。
其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对。
另外,周期为N=2n-1的m序列可由自由度为n的本原多项式g(x)=a0xn+a1xn-1+…+an-1x1+an生成,其中,a0=an=1,其他的ai(i=1、2…n-1)在0和1间取值。其中,通常将该多项式表示为二进制向量{a0,a1,…,an}的形式,并将该向量表示八进制或十进制数。
对于生成长度为2n-1的m序列,有不同的自由度为n的本原多项式可以选择。这些本原多项式具有不同的互相关特性。m序列的互相关的结果最少会呈现出三个不同的值。为了保证NR辅同步信号(SSS)的检测特性,应选择互相关值较小的本原多项式。
其中,对于两个m序列,如果他们的互相关呈现出最小的三个值[-1,-t(n),t(n)-2],其中
Figure BDA0001334730230000111
相应的m序列对被称为m序列(或多项式)优选对。其中,在NR系统中,m序列的长度为127,则对于长度为127的m序列,共有18个本原多项式可以用来生成m序列。而且每个优选对的互相关值都为[-1,-17,15]。此外,对于自由度为n的m序列构成的集合,如果每对m序列都是优选对,那么这个m序列构成的集合则被称为连通集。
另外,对于长度为127的m序列,18个本原多项式可以有多个连通集,这些连通集的最大元素个数为6。比如,本原多项式{137,143,191,211,131,171}(十进制)形成了长度为127的m序列最大的连通集。而本原多项式{145,131,171,185,247,229}构成另一个最大连通集。对于本发明的实施例中,采用本原多项式的优选对来生成SSS序列。如果需要多于两个的本原多项式来生成NR SSS,那么本原多项式则应从同一个连通集中选取。
由上述可知,本发明的实施例中,生成辅同步序列所应用的m序列是从同一个连通集中选取的至少两个本原多项式生成的,因此,本发明的实施例中所应用的m序列中任意两个m序列构成的m序列对为m序列优选对,即本发明的实施例中所应用的m序列中任意两个m序列的互相关呈现出最小值。因此,本发明的实施例中,最后生成的辅同步序列具有较低的互相关性,从而避免在同步检测过程中对序列检测的误判,提高了检测精度。
步骤13:根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
在用户侧,用户设备接收到基站发送的信号,利用主同步信号对信号进行解扰,然后对解扰后信号,利用所有本地序列进行相关,相关值最大的本地序列序号即为检测到部分小区ID信息。这里的本地序列就是利用主同步序列,对步骤13生成序列解扰后的所有序列。利用生成辅同步序列可以进一步进行精时偏和精频偏估计。
由上述可知,本发明的实施例,根据主同步信号的扰码序列和m序列生成辅同步序列,使得生成的辅同步序列中包含主同步序列的扰码序列,从而在同步检测过程中可以根据该扰码序列对主同步信号进行检错,避免对主同步信号的误判,提高了检测精度。此外,由于生成辅同步序列所采用的m序列是由具有优选对特性的本原多项式生成的,所以,最终生成的辅同步序列的互相关性较低,从而避免在同步检测过程中对序列检测的误判,进一步提高了检测精度。
第二实施例
如图2所示,本发明的第二实施例提供了一种辅同步序列的生成方法,当所述主同步信号的扰码序列为三个,所述m序列为三个时,本发明实施例的辅同步序列的生成方法具体包括:
步骤21:生成主同步信号的扰码序列。
优选地,步骤21包括:
按照第一预设公式
Figure BDA0001334730230000121
计算第一参考序列x(h),其中,x(h)表示所述第一参考序列中第h个元素,h的取值依次为0~N-1的整数,
Figure BDA0001334730230000122
的取值依次为0~N-8的整数,x(0)、x(1)、x(2)、x(3)、x(4)、x(5)、x(6)组成的二进制序列为非零的序列常量;
根据所述第一参考序列x(h),按照第二预设公式
Figure BDA0001334730230000123
计算第二参考序列
Figure BDA0001334730230000124
其中,
Figure BDA0001334730230000125
表示所述第二参考序列中第h个元素;
按照第三预设公式
Figure BDA0001334730230000126
生成三个长度均为预设长度的主同步信号的扰码序列,其中,si(k)表示第i个主同步信号的扰码序列中第k个元素,i的取值依次为0~2的整数,k的取值依次为0~N-1的整数,N表示所述预设长度,ci为预设的常量。
其中,在NR系统中,主辅同步序列都是127长,因此,步骤21中生成的主同步信号的扰码序列的长度为127,即N=127。
具体地,举例来说,令3个长度为127的m序列si(k)(k=0,1,…,N-1;i=0,1,2;N=127)表示3个主同步(PSS)序列,被用作扰码序列,则这三个扰码序列按照如下方式生成:
Figure BDA0001334730230000131
其中,i=0,1,2;k=0,1,…,126,其中ci(i=0,1,2;c0≠c1≠c2)为用于生成PSS的m序列的循环移位值。例如,ci(i=0,1,2)可选为使NR PSS的峰值功率与平均功率比(PAPR)最小的值,也可选为ci={0,43,86}。
另外,
Figure BDA0001334730230000132
其中x(h)按照如下方式生成:
Figure BDA0001334730230000133
其中,
Figure BDA0001334730230000134
优选地,初始值为x(0)=0,x(1)=1,x(2)=1,x(3)=0,x(4)=1,x(5)=1,x(6)=1。
即将初始值代入公式
Figure BDA0001334730230000135
得到x(0)~x(126),从而将x(0)~x(126)依次代入公式
Figure BDA0001334730230000136
中,得到
Figure BDA0001334730230000137
进而将在i=0时,将c0
Figure BDA0001334730230000138
代入公式
Figure BDA0001334730230000139
得到第一个扰码序列;在i=1时,将c1
Figure BDA00013347302300001310
代入公式
Figure BDA00013347302300001311
Figure BDA00013347302300001312
得到第二个扰码序列;在i=2时,将c2和s0~s126代入公式
Figure BDA00013347302300001313
得到第三个扰码序列。
其中,需要注意的是,对于主同步信号的扰码的生成方式并不局限于此。
步骤22:根据预先确定的本原多项式生成m序列。
其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对。
另外,周期为N=2n-1的m序列可由自由度为n的本原多项式g(x)=a0xn+a1xn-1+…+an-1x1+an生成,其中,a0=an=1,其他的ai(i=1、2…n-1)在0和1间取值。其中,通常将该多项式表示为二进制向量{a0,a1,…,an}的形式,并将该向量表示八进制或十进制数。
对于生成长度为2n-1的m序列,有不同的自由度为n的本原多项式可以选择。这些本原多项式具有不同的互相关特性。m序列的互相关的结果最少会呈现出三个不同的值。为了保证NR辅同步信号(SSS)的检测特性,应选择互相关值较小的本原多项式。
其中,对于两个m序列,如果他们的互相关呈现出最小的三个值[-1,-t(n),t(n)-2],其中
Figure BDA0001334730230000141
相应的m序列对被称为m序列(或多项式)优选对。其中,在NR系统中,m序列的长度为127,则对于长度为127的m序列,共有18个本原多项式可以用来生成m序列。而且每个优选对的互相关值都为[-1,-17,15]。此外,对于自由度为n的m序列构成的集合,如果每对m序列都是优选对,那么这个m序列构成的集合则被称为连通集。
另外,对于长度为127的m序列,18个本原多项式可以有多个连通集,这些连通集的最大元素个数为6。比如,本原多项式{137,143,191,211,131,171}(十进制)形成了长度为127的m序列最大的连通集。而本原多项式{145,131,171,185,247,229}构成另一个最大连通集。对于本发明的实施例中,采用本原多项式的优选对来生成SSS序列。如果需要多于两个的本原多项式来生成NR SSS,那么本原多项式则应从同一个连通集中选取。
优选地,步骤22包括:
根据每一个预先确定的所述本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第三参考序列y(w)的公式:
Figure BDA0001334730230000142
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第三参考序列中第w个元素;
根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000143
Figure BDA0001334730230000144
计算与每一个所述本原多项式对应的所述第三参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA0001334730230000145
的取值依次为0~N-n-1的整数,N=2n-1;
根据与每一个所述本原多项式对应的所述第三参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
具体地,举例而言,预先从连通集中选择任意3个自由度为7的本原多项式。比如预先选择本原多项式{137,143,191}(十进制)来生成3个长度为127的m序列mj(w),(j=0,1,2;w=0,1,…,126)。具体生成方式为:
mj(w)=1-2yj(w),其中,w=0,1,…,126。
其中,由于预先选择的本原多项式137=27+23+20、143=27+23+22++21+20、191=27+25+24+23+22+21+20,所以,分别可以得到如下三个公式:
Figure BDA0001334730230000151
Figure BDA0001334730230000152
Figure BDA0001334730230000153
其中,初始值{yj(0),yj(1),yj(2),yj(3),yj(4),yj(5),yj(6)}(j=0,1,2)为非零序列。例如,可采用如下初始值:
y0(0)=y0(1)=y0(2)=y0(3)=y0(4)=y0(5)=0,y0(6)=1;
y1(0)=y1(1)=y1(2)=y1(3)=y1(4)=y1(5)=0,y1(6)=1;
y2(0)=y2(1)=y2(2)=y2(3)=y2(4)=y2(5)=0,y2(6)=1。
即根据预先确定的本原多项式{137,143,191}(十进制),生成了3个长度为127的m序列m0(0)~m0(126)、m1(0)~m1(126)、m2(0)~m2(126)。
步骤23:根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第五预设公式
Figure BDA0001334730230000154
进行加扰和循环移位,生成辅同步序列SL(r)。
其中,i的取值依次为0~2的整数,j的取值依次为0~2的整数,c的取值依次为0~111的整数,L=112*(3*i+j)+c;k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
其中,一个m序列可以通过n级二进制线性反馈移位寄存器实现,该寄存器的初始值为长度为n的二进制非零序列。一个长度为2n-1的m序列经过c(1≤c<2n-1)位的循环移位将构成了另一个长度为2n-1的m序列。因此一个自由度为n的本原多项式可以生成2n-1个不同的m序列。
对于NR辅同步序列,m序列的长度为127。因此,产生辅同步序列的m序列的本原多项式自由度应为7(27-1=127)。对于m序列的循环移位c(1≤c<2n-1),本原多项式自由度为7的本原多项式可以产生127个不同的m序列用作辅同步序列。考虑到NR应该至少支持1000个经过PSS扰码后的辅同步序列,所以至少需要334个SSS m序列。
其中,当预先确定的本原多项式中包括三个本原多项式时,每一个本原多项式按照对应的初始值生成一个对应的m序列时,当采用主同步信号的3个序列进行扰码时,根据这三个m序列生成辅同步序列时,每一个m序列需要进行至少112次循环移位,才能生成至少1000个辅同步序列。
因此,当所述主同步信号的扰码序列为三个,所述m序列为三个时,每一个m序列需要进行112次移位,即循环移位c需要有112个取值。
即在i=0,j=0,c分别取0~111时,分别将前面生成的三个扰码序列si(k)和m序列mj(w),代入公式
Figure BDA0001334730230000161
中,生成112个辅同步序列;同理,在i=0,j=1,c分别取0~111时、i=0,j=2,c分别取0~111时、i=1,j=0,c分别取0~111时、i=1,j=1,c分别取0~111时、i=1,j=2,c分别取0~111时、i=2,j=0,c分别取0~111时、i=2,j=1,c分别取0~111时、i=2,j=2,c分别取0~111时、分别将前面生成的三个扰码序列si(k)和所述m序列mj(w),代入公式
Figure BDA0001334730230000162
Figure BDA0001334730230000163
中,在每种情况下分别生成112个辅同步序列,因此,最终生成了9×112=1008个辅同步序列。
由上述可知,本发明的实施例中,加扰后的辅同步序列的总数为1008。因此,本发明的实施例中生成的辅同步序列可支持1008个物理层小区标识。相对与LTE系统中只能区分504个不同的物理层小区标识,本发明的实施例,增加了对物理层小区标识的识别数量,从而提升了检测精度。
综上所述,本发明的实施例,根据主同步信号的扰码序列和m序列生成辅同步序列,使得生成的辅同步序列中包含主同步序列的扰码序列,从而在同步检测过程中可以根据该扰码序列对主同步信号进行检错,避免对主同步信号的误判,提高了检测精度。此外,由于生成辅同步序列所采用的m序列是由具有优选对特性的本原多项式生成的,所以,最终生成的辅同步序列的互相关性较低,从而避免在同步检测过程中对序列检测的误判,进一步提高了检测精度。
第三实施例
如图3所示,本发明的第三实施例提供了一种辅同步序列的生成方法,当所述主同步信号的扰码序列为三个,所述m序列为六个时,本发明实施例的辅同步序列的生成方法具体包括:
步骤31:生成主同步信号的扰码序列。
优选地,步骤31包括:
按照第一预设公式
Figure BDA0001334730230000171
计算第一参考序列x(h),其中,x(h)表示所述第一参考序列中第h个元素,h的取值依次为0~N-1的整数,
Figure BDA0001334730230000172
的取值依次为0~N-8的整数,x(0)、x(1)、x(2)、x(3)、x(4)、x(5)、x(6)组成的二进制序列为非零的序列常量;
根据所述第一参考序列x(h),按照第二预设公式
Figure BDA0001334730230000173
计算第二参考序列
Figure BDA0001334730230000174
其中,
Figure BDA0001334730230000175
表示所述第二参考序列中第h个元素;
按照第三预设公式
Figure BDA0001334730230000176
生成三个长度均为预设长度的主同步信号的扰码序列,其中,si(k)表示第i个主同步信号的扰码序列中第k个元素,i的取值依次为0~2的整数,k的取值依次为0~N-1的整数,N表示所述预设长度,ci为预设的常量。
其中,在NR系统中,主辅同步序列都是127长,因此,步骤21中生成的主同步信号的扰码序列的长度为127,即N=127。
具体地,举例来说,令3个长度为127的m序列si(k)(k=0,1,…,N-1;i=0,1,2;N=127)表示3个PSS序列,被用作扰码序列,则这三个扰码序列按照如下方式生成:
Figure BDA0001334730230000177
其中,i=0,1,2;k=0,1,…,126,其中ci(i=0,1,2;c0≠c1≠c2)为用于生成PSS的m序列的循环移位值。例如,ci(i=0,1,2)可选为使NR PSS的峰值功率与平均功率比(PAPR)最小的值,也可选为ci={0,43,86}。
另外,
Figure BDA0001334730230000181
其中x(h)按照如下方式生成:
Figure BDA0001334730230000182
其中,
Figure BDA0001334730230000183
优选地,初始值为x(0)=0,x(1)=1,x(2)=1,x(3)=0,x(4)=1,x(5)=1,x(6)=1。
即将初始值代入公式
Figure BDA0001334730230000184
得到x(0)~x(126),从而将x(0)~x(126)依次代入公式
Figure BDA0001334730230000185
中,得到
Figure BDA0001334730230000186
进而将在i=0时,将c0
Figure BDA0001334730230000187
代入公式
Figure BDA0001334730230000188
得到第一个扰码序列;在i=1时,将c1
Figure BDA0001334730230000189
代入公式
Figure BDA00013347302300001810
Figure BDA00013347302300001811
得到第二个扰码序列;在i=2时,将c2和s0~s126代入公式
Figure BDA00013347302300001812
得到第三个扰码序列。
步骤32:根据预先确定的本原多项式生成m序列。
其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对。
另外,周期为N=2n-1的m序列可由自由度为n的本原多项式g(x)=a0xn+a1xn-1+…+an-1x1+an生成,其中,a0=an=1,其他的ai(i=1、2…n-1)在0和1间取值。其中,通常将该多项式表示为二进制向量{a0,a1,…,an}的形式,并将该向量表示八进制或十进制数。
对于生成长度为2n-1的m序列,有不同的自由度为n的本原多项式可以选择。这些本原多项式具有不同的互相关特性。m序列的互相关的结果最少会呈现出三个不同的值。为了保证NR辅同步信号(SSS)的检测特性,应选择互相关值较小的本原多项式。
其中,对于两个m序列,如果他们的互相关呈现出最小的三个值[-1,-t(n),t(n)-2],其中
Figure BDA00013347302300001813
相应的m序列对被称为m序列(或多项式)优选对。其中,在NR系统中,m序列的长度为127,则对于长度为127的m序列,共有18个本原多项式可以用来生成m序列。而且每个优选对的互相关值都为[-1,-17,15]。此外,对于自由度为n的m序列构成的集合,如果每对m序列都是优选对,那么这个m序列构成的集合则被称为连通集。
另外,对于长度为127的m序列,18个本原多项式可以有多个连通集,这些连通集的最大元素个数为6。比如,本原多项式{137,143,191,211,131,171}(十进制)形成了长度为127的m序列最大的连通集。而本原多项式{145,131,171,185,247,229}构成另一个最大连通集。对于本发明的实施例中,采用本原多项式的优选对来生成SSS序列。如果需要多于两个的本原多项式来生成NR SSS,那么本原多项式则应从同一个连通集中选取。
优选地,步骤32包括:
根据每一个预先确定的所述本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第三参考序列y(w)的公式:
Figure BDA0001334730230000191
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第三参考序列中第w个元素;
根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000192
Figure BDA0001334730230000193
计算与每一个所述本原多项式对应的所述第三参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA0001334730230000194
的取值依次为0~N-n-1的整数,N=2n-1;
根据与每一个所述本原多项式对应的所述第三参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
具体地,举例而言,预先从连通集中选择任意六个自由度为7的本原多项式,例如预先确定的六个本原多项式为{137,143,191,211,131,171}(十进制)。其中,根据每一个本原多项式生成一个对应的m序列的过程均相同。例如,根据本原多项式:137(十进制),生成一个长度为127的m序列m(w),(w=0,1,…,126),其具体生成方式为:
m(w)=1-2y(w)。
其中,由于预先选择的本原多项式137=27+23+20,所以,可以得到如下公式:
Figure BDA0001334730230000195
其中,可采用如下初始值:
y(0)=y(1)=y(2)=y(3)=y(4)=y(5)=0,y(6)=1。
因此,按照上述方法,可以根据预先确定的六个本原多项式生成六个长度为127的m序列,即m0(0)~m0(126)、m1(0)~m1(126)、m2(0)~m2(126)、m3(0)~m3(126)、m4(0)~m4(126)、m5(0)~m5(126)。
步骤33:根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第六预设公式
Figure BDA0001334730230000201
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,j的取值依次为0~5的整数,c的取值依次为0~55的整数,L=56*(6*i+j)+c;k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
其中,一个m序列可以通过n级二进制线性反馈移位寄存器实现,该寄存器的初始值为长度为n的二进制非零序列。一个长度为2n-1的m序列经过c(1≤c<2n-1)位的循环移位将构成了另一个长度为2n-1的m序列。因此一个自由度为n的本原多项式可以生成2n-1个不同的m序列。
对于NR辅同步序列,m序列的长度为127。因此,产生辅同步序列的m序列的本原多项式自由度应为7(27-1=127)。对于m序列的循环移位c(1≤c<2n-1),本原多项式自由度为7的本原多项式可以产生127个不同的m序列用作辅同步序列。考虑到NR应该至少支持1000个经过PSS扰码后的辅同步序列,所以至少需要334个SSS m序列。
其中,当预先确定的本原多项式中包括六个本原多项式时,每一个本原多项式按照对应的初始值生成一个对应的m序列时,根据这六个m序列生成辅同步序列时,并且当采用主同步信号的3个序列进行扰码时,每一个m序列需要进行至少56次循环移位,才能生成至少1000个辅同步序列。
因此,当所述主同步信号的扰码序列为三个,所述m序列为六个时,每一个m序列需要进行56次移位,即循环移位c需要有56个取值。
即在i=0,j=0,c分别取0~55时,分别将前面生成的三个扰码序列si(k)和所述m序列mj(w),代入公式
Figure BDA0001334730230000211
中,生成56个辅同步序列。其中,由于i和j的组合方式共有3×6=18种,所以,在每种情况下分别生成56个辅同步序列,因此,最终生成了18×56=1008个辅同步序列。
由上述可知,本发明的实施例中,加扰后的辅同步序列的总数为1008。因此,本发明的实施例中生成的辅同步序列可支持1008个物理层小区标识。相对与LTE系统中只能区分504个不同的物理层小区标识,本发明的实施例,增加了对物理层小区标识的识别数量,从而提升了检测精度。
综上所述,本发明的实施例,根据主同步信号的扰码序列和m序列生成辅同步序列,使得生成的辅同步序列中包含主同步序列的扰码序列,从而在同步检测过程中可以根据该扰码序列对主同步信号进行检错,避免对主同步信号的误判,提高了检测精度。此外,由于生成辅同步序列所采用的m序列是由具有优选对特性的本原多项式生成的,所以,最终生成的辅同步序列的互相关性较低,从而避免在同步检测过程中对序列检测的误判,进一步提高了检测精度。
第四实施例
如图4所示,本发明的第四实施例提供了一种辅同步序列的生成方法,当所述主同步信号的扰码序列为三个,所述m序列为两个时,本发明实施例的辅同步序列的生成方法具体包括:
步骤41:生成主同步信号的扰码序列。
优选地,步骤41包括:
按照第一预设公式
Figure BDA0001334730230000212
计算第一参考序列x(h),其中,x(h)表示所述第一参考序列中第h个元素,h的取值依次为0~N-1的整数,
Figure BDA0001334730230000213
的取值依次为0~N-8的整数,x(0)、x(1)、x(2)、x(3)、x(4)、x(5)、x(6)组成的二进制序列为非零的序列常量;
根据所述第一参考序列x(h),按照第二预设公式
Figure BDA0001334730230000214
计算第二参考序列
Figure BDA0001334730230000215
其中,
Figure BDA0001334730230000216
表示所述第二参考序列中第h个元素;
按照第三预设公式
Figure BDA0001334730230000217
生成三个长度均为预设长度的主同步信号的扰码序列,其中,si(k)表示第i个主同步信号的扰码序列中第k个元素,i的取值依次为0~2的整数,k的取值依次为0~N-1的整数,N表示所述预设长度,ci为预设的常量。
其中,在NR系统中,主辅同步序列都是127长,因此,步骤21中生成的主同步信号的扰码序列的长度为127,即N=127。
具体地,举例来说,令3个长度为127的m序列si(k)(k=0,1,…,N-1;i=0,1,2;N=127)表示3个PSS序列,被用作扰码序列,则这三个扰码序列按照如下方式生成:
Figure BDA0001334730230000221
其中,i=0,1,2;k=0,1,…,126,其中ci(i=0,1,2;c0≠c1≠c2)为用于生成PSS的m序列的循环移位值。例如,ci(i=0,1,2)可选为使NR PSS的峰值功率与平均功率比(PAPR)最小的值,也可选为ci={0,43,86}。
另外,
Figure BDA0001334730230000222
其中x(h)按照如下方式生成:
Figure BDA0001334730230000223
其中,
Figure BDA0001334730230000224
优选地,初始值为x(0)=0,x(1)=1,x(2)=1,x(3)=0,x(4)=1,x(5)=1,x(6)=1。
即将初始值代入公式
Figure BDA0001334730230000225
得到x(0)~x(126),从而将x(0)~x(126)依次代入公式
Figure BDA0001334730230000226
中,得到
Figure BDA0001334730230000227
进而将在i=0时,将c0
Figure BDA0001334730230000228
代入公式
Figure BDA0001334730230000229
得到第一个扰码序列;在i=1时,将c1
Figure BDA00013347302300002210
代入公式
Figure BDA00013347302300002211
Figure BDA00013347302300002212
得到第二个扰码序列;在i=2时,将c2和s0~s126代入公式
Figure BDA00013347302300002213
得到第三个扰码序列。
步骤42:根据预先确定的本原多项式生成m序列。
其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对。
另外,周期为N=2n-1的m序列可由自由度为n的本原多项式g(x)=a0xn+a1xn-1+…+an-1x1+an生成,其中,a0=an=1,其他的ai(i=1、2…n-1)在0和1间取值。其中,通常将该多项式表示为二进制向量{a0,a1,…,an}的形式,并将该向量表示八进制或十进制数。
对于生成长度为2n-1的m序列,有不同的自由度为n的本原多项式可以选择。这些本原多项式具有不同的互相关特性。m序列的互相关的结果最少会呈现出三个不同的值。为了保证NR辅同步信号(SSS)的检测特性,应选择互相关值较小的本原多项式。
其中,对于两个m序列,如果他们的互相关呈现出最小的三个值[-1,-t(n),t(n)-2],其中
Figure BDA0001334730230000231
相应的m序列对被称为m序列(或多项式)优选对。其中,在NR系统中,m序列的长度为127,则对于长度为127的m序列,共有18个本原多项式可以用来生成m序列。而且每个优选对的互相关值都为[-1,-17,15]。此外,对于自由度为n的m序列构成的集合,如果每对m序列都是优选对,那么这个m序列构成的集合则被称为连通集。
另外,对于长度为127的m序列,18个本原多项式可以有多个连通集,这些连通集的最大元素个数为6。比如,本原多项式{137,143,191,211,131,171}(十进制)形成了长度为127的m序列最大的连通集。而本原多项式{145,131,171,185,247,229}构成另一个最大连通集。对于本发明的实施例中,采用本原多项式的优选对来生成SSS序列。如果需要多于两个的本原多项式来生成NR SSS,那么本原多项式则应从同一个连通集中选取。
优选地,步骤42包括:
根据每一个预先确定的所述本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第三参考序列y(w)的公式:
Figure BDA0001334730230000232
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第三参考序列中第w个元素;
根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000233
Figure BDA0001334730230000234
计算与每一个所述本原多项式对应的所述第三参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA0001334730230000235
的取值依次为0~N-n-1的整数,N=2n-1;
根据与每一个所述本原多项式对应的所述第三参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
具体地,举例而言,预先从连通集中选择任意两个个自由度为7的本原多项式。比如预先选择本原多项式{137,143}(十进制)来生成两个个长度为127的m序列mj(w),(j=0,1;w=0,1,…,126)。具体生成方式为:
mj(w)=1-2yj(w),其中,w=0,1,…,126。
其中,由于预先选择的本原多项式137=27+23+20、143=27+23+22++21+20,所以,分别可以得到如下两个公式:
Figure BDA0001334730230000241
Figure BDA0001334730230000242
其中,初始值{yj(0),yj(1),yj(2),yj(3),yj(4),yj(5),yj(6)}(j=0,1)为非零序列。例如,可采用如下初始值:
y0(0)=y0(1)=y0(2)=y0(3)=y0(4)=y0(5)=0,y0(6)=1;
y1(0)=y1(1)=y1(2)=y1(3)=y1(4)=y1(5)=0,y1(6)=1。
即根据预先确定的本原多项式{137,143}(十进制),生成了两个长度为127的m序列m0(0)~m0(126)、m1(0)~m1(126)。
步骤43:根据所述主同步信号的扰码序列si(k)和所述m序列m0(w)和m1(w),按照第七预设公式
Figure BDA0001334730230000243
Figure BDA0001334730230000244
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,v的取值依次为0~2的整数,c的取值依次为0~55的整数,L=112*(3*i+v)+c;bv为预设的常量,且0≤bv<N,且b0≠b1≠b2;k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
其中,在公式
Figure BDA0001334730230000245
中,i的取值为0~2的整数,v的取值为0~2的整数,c的取值为0~111的整数,则i存在3种取值情况,v存在3种取值情况,c存在112中取值情况,因此本发明的实施例中,最终可以生成3×3×112=1008个辅同步序列。
由上述可知,本发明的实施例中,加扰后的辅同步序列的总数为1008。因此,本发明的实施例中生成的辅同步序列可支持1008个物理层小区标识。相对与LTE系统中只能区分504个不同的物理层小区标识,本发明的实施例,增加了对物理层小区标识的识别数量,从而提升了检测精度。
综上所述,本发明的实施例,根据主同步信号的扰码序列和m序列生成辅同步序列,使得生成的辅同步序列中包含主同步序列的扰码序列,从而在同步检测过程中可以根据该扰码序列对主同步信号进行检错,避免对主同步信号的误判,提高了检测精度。此外,由于生成辅同步序列所采用的m序列是由具有优选对特性的本原多项式生成的,所以,最终生成的辅同步序列的互相关性较低,从而避免在同步检测过程中对序列检测的误判,进一步提高了检测精度。
第五实施例
以上第一实施例~第四实施例分别就本发明的辅同步序列的生成方法做出介绍,下面本实施例将结合附图对其对应的基站做进一步说明。
具体地,如图5所示,本发明实施例还提供了一种基站500,包括:
扰码序列生成模块501,用于生成主同步信号的扰码序列;
第一m序列生成模块502,用于根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
辅同步序列生成模块503,用于根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
优选地,如图6所示,所述扰码序列生成模块501包括:
第一计算单元5011,用于按照第一预设公式
Figure BDA0001334730230000251
Figure BDA0001334730230000252
计算第一参考序列xh,其中,xh表示所述第一参考序列中第h个元素,h的取值依次为0~N-1的整数,
Figure BDA0001334730230000253
的取值依次为0~N-8的整数,x(0)、x(1)、x(2)、x(3)、x(4)、x(5)、x(6)组成的二进制序列为非零的序列常量;
第二计算单元5012,用于根据所述第一参考序列x(h),按照第二预设公式
Figure BDA0001334730230000254
计算第二参考序列
Figure BDA0001334730230000255
其中,
Figure BDA0001334730230000256
表示所述第二参考序列中第h个元素;
第三计算单元5013,用于按照第三预设公式
Figure BDA0001334730230000261
生成三个长度均为预设长度的主同步信号的扰码序列,其中,si(k)表示第i个主同步信号的扰码序列中第k个元素,i的取值依次为0~2的整数,k的取值依次为0~N-1的整数,N表示所述预设长度,ci为预设的常量。
优选地,如图6所示,所述第一m序列生成模块502包括:
第四计算单元5021,用于根据每一个预先确定的所述本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第三参考序列y(w)的公式:
Figure BDA0001334730230000262
Figure BDA0001334730230000263
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第三参考序列中第w个元素;
第五计算单元5022,用于根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000264
计算与每一个所述本原多项式对应的所述第三参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA0001334730230000265
的取值依次为0~N-n-1的整数,N=2n-1;
第六计算单元5023,用于根据与每一个所述本原多项式对应的所述第三参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
优选地,当所述主同步信号的扰码序列为三个,所述m序列为三个时,如图6所示,所述辅同步序列生成模块503包括:
第一处理单元5031,用于根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第五预设公式
Figure BDA0001334730230000266
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,j的取值依次为0~2的整数,c的取值依次为0~111的整数,L=112*(3*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
优选地,当所述主同步信号的扰码序列为三个,所述m序列为六个时,如图6所示,所述辅同步序列生成模块503包括:
第二处理单元5032,用于根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第六预设公式
Figure BDA0001334730230000271
进行加扰和循环移位,生成辅同步序列SL(r)
其中,i的取值依次为0~2的整数,j的取值依次为0~5的整数,c的取值依次为0~55的整数,L=56*(6*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
优选地,当所述主同步信号的扰码序列为三个,所述m序列为两个时,如图6所示,所述辅同步序列生成模块503包括:
第三处理单元5033,用于根据所述主同步信号的扰码序列si(k)和所述m序列m0(w)和m1(w),按照第七预设公式
Figure BDA0001334730230000272
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,v的取值依次为0~2的整数,c的取值依次为0~55的整数,L=112*(3*i+v)+c;
bv为预设的常量,且0≤bv<N,且b0≠b1≠b2
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
由上述可知,本发明的实施例,根据主同步信号的扰码序列和m序列生成辅同步序列,使得生成的辅同步序列中包含主同步序列的扰码序列,从而在同步检测过程中可以根据该扰码序列对主同步信号进行检错,避免对主同步信号的误判,提高了检测精度。此外,由于生成辅同步序列所采用的m序列是由具有优选对特性的本原多项式生成的,所以,最终生成的辅同步序列的互相关性较低,从而避免在同步检测过程中对序列检测的误判,进一步提高了检测精度。
第六实施例
本发明的实施例提供了一种基站,包括:第一存储器720、第一处理器700及存储在所述第一存储器720上并可在所述处理器上运行的计算机程序;第一处理器700,用于读取第一存储器720中的程序,执行下列过程:
生成主同步信号的扰码序列;
根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
其中,在图7中,总线架构可以包括任意数量的互联的总线和桥,具体由第一处理器700代表的一个或多个处理器和第一存储器720代表的存储器的各种电路链接在一起。总线架构还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路链接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口提供接口。第一收发机710可以是多个元件,即包括发送机和收发机,提供用于在传输介质上与各种其他装置通信的单元。第一处理器700负责管理总线架构和通常的处理,第一存储器720可以存储第一处理器700在执行操作时所使用的数据。
第一处理器700负责管理总线架构和通常的处理,第一存储器720可以存储第一处理器700在执行操作时所使用的数据。
第一处理器700在生成主同步信号的扰码序列时,具体用于:
按照第一预设公式
Figure BDA0001334730230000281
计算第一参考序列x(h),其中,x(h)表示所述第一参考序列中第h个元素,h的取值依次为0~N-1的整数,
Figure BDA0001334730230000282
的取值依次为0~N-8的整数,x(0)、x(1)、x(2)、x(3)、x(4)、x(5)、x(6)组成的二进制序列为非零的序列常量;
根据所述第一参考序列x(h),按照第二预设公式
Figure BDA0001334730230000283
计算第二参考序列
Figure BDA0001334730230000284
其中,
Figure BDA0001334730230000285
表示所述第二参考序列中第h个元素;
按照第三预设公式
Figure BDA0001334730230000291
生成三个长度均为预设长度的主同步信号的扰码序列,其中,si(k)表示第i个主同步信号的扰码序列中第k个元素,i的取值依次为0~2的整数,k的取值依次为0~N-1的整数,N表示所述预设长度,ci为预设的常量。
第一处理器700在根据预先确定的本原多项式生成m序列时,具体用于:
根据每一个预先确定的所述本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第三参考序列y(w)的公式:
Figure BDA0001334730230000292
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第三参考序列中第w个元素;
根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000293
Figure BDA0001334730230000294
计算与每一个所述本原多项式对应的所述第三参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA0001334730230000295
的取值依次为0~N-n-1的整数,N=2n-1;
根据与每一个所述本原多项式对应的所述第三参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
当所述主同步信号的扰码序列为三个,所述m序列为三个时,第一处理器700在根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列时,具体用于:
根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第五预设公式
Figure BDA0001334730230000296
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,j的取值依次为0~2的整数,c的取值依次为0~111的整数,L=112*(3*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
当所述主同步信号的扰码序列为三个,所述m序列为六个时,第一处理器700在根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列时,具体用于:
根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第六预设公式
Figure BDA0001334730230000301
进行加扰和循环移位,生成辅同步序列SL(r)
其中,i的取值依次为0~2的整数,j的取值依次为0~5的整数,c的取值依次为0~55的整数,L=56*(6*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
当所述主同步信号的扰码序列为三个,所述m序列为两个时,第一处理器700在根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列时,具体用于:
根据所述主同步信号的扰码序列si(k)和所述m序列m0(w)和m1(w),按照第七预设公式
Figure BDA0001334730230000302
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,v的取值依次为0~2的整数,c的取值依次为0~55的整数,L=112*(3*i+v)+c;
bv为预设的常量,且0≤bv<N,且b0≠b1≠b2
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
综上所述,本发明的实施例,根据主同步信号的扰码序列和m序列生成辅同步序列,使得生成的辅同步序列中包含主同步序列的扰码序列,从而在同步检测过程中可以根据该扰码序列对主同步信号进行检错,避免对主同步信号的误判,提高了检测精度。此外,由于生成辅同步序列所采用的m序列是由具有优选对特性的本原多项式生成的,所以,最终生成的辅同步序列的互相关性较低,从而避免在同步检测过程中对序列检测的误判,进一步提高了检测精度。
第七实施例
本发明的实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现以下步骤:
生成主同步信号的扰码序列;
根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
其中,所述生成主同步信号的扰码序列的步骤,包括:
按照第一预设公式
Figure BDA0001334730230000311
计算第一参考序列x(h),其中,x(h)表示所述第一参考序列中第h个元素,h的取值依次为0~N-1的整数,
Figure BDA0001334730230000312
的取值依次为0~N-8的整数,x(0)、x(1)、x(2)、x(3)、x(4)、x(5)、x(6)组成的二进制序列为非零的序列常量;
根据所述第一参考序列x(h),按照第二预设公式
Figure BDA0001334730230000313
计算第二参考序列
Figure BDA0001334730230000314
其中,
Figure BDA0001334730230000315
表示所述第二参考序列中第h个元素;
按照第三预设公式
Figure BDA0001334730230000316
生成三个长度均为预设长度的主同步信号的扰码序列,其中,si(k)表示第i个主同步信号的扰码序列中第k个元素,i的取值依次为0~2的整数,k的取值依次为0~N-1的整数,N表示所述预设长度,ci为预设的常量。
其中,所述根据预先确定的本原多项式生成m序列的步骤,包括:
根据每一个预先确定的所述本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第三参考序列y(w)的公式:
Figure BDA0001334730230000317
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第三参考序列中第w个元素;
根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000321
Figure BDA0001334730230000322
计算与每一个所述本原多项式对应的所述第三参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA0001334730230000323
的取值依次为0~N-n-1的整数,N=2n-1;
根据与每一个所述本原多项式对应的所述第三参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
其中,当所述主同步信号的扰码序列为三个,所述m序列为三个时,所述根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列的步骤,包括:
根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第五预设公式
Figure BDA0001334730230000324
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,j的取值依次为0~2的整数,c的取值依次为0~111的整数,L=112*(3*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
其中,当所述主同步信号的扰码序列为三个,所述m序列为六个时,所述根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列的步骤,包括:
根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第六预设公式
Figure BDA0001334730230000325
进行加扰和循环移位,生成辅同步序列SL(r)
其中,i的取值依次为0~2的整数,j的取值依次为0~5的整数,c的取值依次为0~55的整数,L=56*(6*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
其中,当所述主同步信号的扰码序列为三个,所述m序列为两个时,所述根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列的步骤,包括:
根据所述主同步信号的扰码序列si(k)和所述m序列m0(w)和m1(w),按照第七预设公式
Figure BDA0001334730230000331
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,v的取值依次为0~2的整数,c的取值依次为0~55的整数,L=112*(3*i+v)+c;
bv为预设的常量,且0≤bv<N,且b0≠b1≠b2
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
第八实施例
本发明的实施例提供了一种辅同步序列的检测方法,如图8所示,具体包括以下步骤:
步骤81:利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号。
其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对。
即所述辅同步序列按照如下过程生成:首先,生成主同步信号的扰码序列;其次,根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;最后,根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
其中,上述过程可以生成多个辅同步序列,而本发明的实施例中,是对上述生成过程中生成的多个辅同步序列中的其中一个进行检测的过程。
另外,辅同步序列的生成由基站来完成。具体地,基站可以每隔预设时间间隔生成一次辅同步序列并发送出去,或者基站通过配置生成一次辅同步序列并发送出去。当用户设备开机启动需要与系统网络同步时,或者用户设备在使用过程中下行掉线(即下行失步)时,用户设备则可以接收基站发送的辅同步序列,并对接收到的辅同步序列进行检测。
其中,基站一次生成多个辅同步序列,但是基站具体将哪一个辅同步序列发送给哪一个用户设备,由用户设备的ID决定。
此外,所述第一部分小区标识信息是用户设备预先对主同步信号进行检测后获得的。
步骤82:根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列。
其中,生成辅同步序列的过程中应用的哪些本原多项式,则在对该辅同步序列的检测过程中,同样应用哪些本原多项式生成对应的m序列。因而,当生成辅同步序列所采用的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对时,对辅同步序列进行检测时所应用的本原多项式同样包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对,即步骤82中生成的m序列中任意两个m序列的互相关呈现出最小值。
另外,可通过系统配置的方式,为基站和用户设备配置相同的本原多项式,从而使得基站生成辅同步序列时默认采用配置的本原多项式生成辅同步序列,且用户设备在对辅同步序列的检测过程中默认采用配置的本原多项式对辅同步序列进行检测。
步骤83:对所述m序列进行循环移位,生成待检测m序列。
其中,辅同步序列是对根据预先确定的本原多项式生成的m序列进行循环移位,并加上主同步信号的扰码序列后生成的。而本发明实施例中,生成的待检测m序列即为基站生成的所有辅同步序列解扰后的序列,因此,步骤83中进行循环移位的方法与生成辅同步序列的过程中所采用的循环移位方法相同。
步骤84:利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息。
其中,对辅同步序列的检测过程,即为确定出用户设备所接收到的辅同步序列是基站生成的多个辅同步序列中的哪一个。而待检测m序列为基站生成的所有辅同步序列解扰后的序列,且解扰信号是用户设备对接收到的辅同步序列解扰后的序列,因而利用待检测m序列对解扰信号进行相关检测,可以确定出解扰信号与待检测m序列中的哪一个序列最相关,从而获得第二部分小区标识信息。
步骤85:根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
其中,对主同步信号进行检测获得第一部分小区标识信息,对辅同步序列进行检测获得第二部分小区标识信息,则由第一部分小区标识信息和第二部分小区标识信息,则可以得到完整的小区标识信息。
综上所述,本发明实施例的辅同步序列的检测方法,利用预先对主同步信号检测获得的第一部分小区标识信息对辅同步序列进行解扰,然后根据该辅同步序列的生成过程中所应用的本原多项式生成m序列,进而对生成的m序列进行循环移位,生成待检测m序列,从而利用待检测m序列对辅同步序列解扰后的信号进行相关检测,获得第二部分小区标识信息,进而由第一部分小区标识信息和第二部分小区标识信息,获得完整的小区标识信息。
其中,由于辅同步序列中添加了主同步序列的扰码序列,所以,在对该辅同步序列的检测过程中,可以首先利用预先对主同步信号检测获得的第一部分小区标识信息对辅同步序列进行解扰,获得解扰信号,提高了检测精度。
第九实施例
如图9所示,本发明的第九实施例提供了一种辅同步序列的检测方法,当辅同步序列的生成过程中所应用的本原多项式包括三个本原多项式时,具体包括以下步骤,
步骤91:利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号。
其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对。
即所述辅同步序列按照如下过程生成:首先,生成主同步信号的扰码序列;其次,根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;最后,根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
其中,上述过程可以生成多个辅同步序列,而本发明的实施例中,是对上述生成过程中生成的多个辅同步序列中的其中一个进行检测的过程。
另外,辅同步序列的生成由基站来完成。具体地,基站可以每隔预设时间间隔生成一次辅同步序列并发送出去,或者基站通过配置生成一次辅同步序列并发送出去。当用户设备开机启动需要与系统网络同步时,或者用户设备在使用过程中下行掉线(即下行失步)时,用户设备则可以接收基站发送的辅同步序列,并对接收到的辅同步序列进行检测。
其中,基站一次生成多个辅同步序列,但是基站具体将哪一个辅同步序列发送给哪一个用户设备,由用户设备的ID决定。
优选地,步骤91包括:根据第一部分小区标识信息与扰码序列的对应关系,确定与预先对主同步信号进行检测获得的第一部分小区标识信息对应的目标扰码序列;利用所述目标扰码序列对辅同步序列进行解扰,获得解扰信号。
其中,系统中的扰码序列存在九个或者三个,当然,并不局限于此。当系统中当然扰码序列存在九个时,这九个扰码序列被分为三组,分组三个,则第一部分小区标识信息可有三个取值{0,1,2},每个第一部分小区标识信息分别对应了一组扰码序列。若对主同步信号进行检测获得的第一部分小区标识信息为2,则从扰码序列的第三个组中选出所有的三个扰码序列,分别对辅同步序列信号进行解扰,则会得到三个解扰信号。
另外,当系统中当然扰码序列存在三个时,每个第一部分小区标识信息分别对应了一个扰码序列。若对主同步信号进行检测获得的第一部分小区标识信息为2,则选择第三个扰码序列对辅同步序列信号进行解扰,则会得到一个解扰信号。
此外,所述第一部分小区标识信息是用户设备预先对主同步信号进行检测后获得的。
步骤92:根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列。
其中,生成辅同步序列的过程中应用的哪些本原多项式,则在对该辅同步序列的检测过程中,同样应用哪些本原多项式生成对应的m序列。因而,当生成辅同步序列所采用的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对时,对辅同步序列进行检测时所应用的本原多项式同样包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对,即步骤82中生成的m序列中任意两个m序列的互相关呈现出最小值。
另外,可通过系统配置的方式,为基站和用户设备配置相同的本原多项式,从而使得基站生成辅同步序列时默认采用配置的本原多项式生成辅同步序列,且用户设备在对辅同步序列的检测过程中默认采用配置的本原多项式对辅同步序列进行检测。
优选地,步骤92包括:根据生成所述辅同步序列的过程中所应用的每一个本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第四参考序列y(w)的公式:
Figure BDA0001334730230000371
Figure BDA0001334730230000372
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第四参考序列中第w个元素;
根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000373
Figure BDA0001334730230000374
计算与每一个所述本原多项式对应的所述第四参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA0001334730230000375
的取值依次为0~N-n-1的整数,N=2n-1;
根据与每一个所述本原多项式对应的所述第四参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
其中,在本实施例中,辅同步序列的生成过程中所应用的本原多项式的数量可以为三个,则在对辅同步序列的检测过程中生成m序列也应用三个本原多项式。其中,对于根据每一个本原多项式生成一个对应的m序列的过程,与辅同步序列的生成方法中的过程相同,此处不再举例进行赘述。
步骤93:根据所述m序列mj(w),按照第八预设公式Mf(g)=mj((g+c)modN),生成待检测m序列。
其中,j的取值依次为0~2的整数,c的取值依次为0~111的整数,f=112*j+c;w的取值依次为0~N-1的整数,g的取值依次为0~N-1的整数;N表示所述m序列的长度、所述待检测m序列的长度,Mf(g)表示第f个待检测m序列中第g个元素。
另外,辅同步序列是对根据预先确定的本原多项式生成的m序列进行循环移位,并加上主同步信号的扰码序列后生成的。而本发明实施例中,生成的待检测m序列即为基站生成的所有辅同步序列解扰后的序列,因此,步骤93中进行循环移位的方法与生成辅同步序列的过程中所采用的循环移位方法相同。
此外,当辅同步序列的生成过程中所应用的本原多项式包括三个本原多项式时,本发明的实施例的步骤92中则生成三个m序列。而步骤93中,对这三个m序列进行循环移位,可生成336个待检测m序列。
即在j=0,c分别取0~111时,f分别取0~111,则将m序列m0(w),代入公式Mf(g)=mj((g+c)modN)中,生成112个待检测m序列M0(g)~M111(g);
同理,在j=1,c分别取0~111时,f分别取112~223,则将m序列m1(w),代入公式Mf(g)=mj((g+c)modN)中,生成112个待检测m序列M112(g)~M223(g);
在j=2,c分别取0~111时,f分别取224~335,则将m序列m2(w),代入公式Mf(g)=mj((g+c)modN)中,生成112个待检测m序列M224(g)~M335(g);
因此,最终生成了3×112=336个待检测m序列。
步骤94:利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息。
其中,对辅同步序列的检测过程,即为确定出用户设备所接收到的辅同步序列是基站生成的多个辅同步序列中的哪一个。而待检测m序列为基站生成的所有辅同步序列解扰后的序列,且解扰信号是用户设备对接收到的辅同步序列解扰后的序列,因而利用待检测m序列对解扰信号进行相关检测,可以确定出解扰信号与待检测m序列中的哪一个序列最相关,从而获得第二部分小区标识信息。
优选地,所述解扰信号至少为一个,步骤94包括:利用每一个所述待检测m序列依次对每一个所述解扰信号进行相关检测,获得对应的相关值;从获得的相关值中,确定最大相关值对应的待检测m序列;根据所述最大相关值对应的待检测m序列在所有所述待检测m序列中的序号,获得第二部分小区标识信息。
即步骤93中得到336个待检测m序列,则利用这336个待检测m序列分别对每一个解扰信号进行相关检测,然后从获得的所有相关值中确定出最大相关值,从而确定出该最大相关值对应的待检测m序列在所有待检测m序列中的序号,该序号即为第二部分小区标识信息。
步骤95:根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
其中,对主同步信号进行检测获得第一部分小区标识信息,对辅同步序列进行检测获得第二部分小区标识信息,则由第一部分小区标识信息和第二部分小区标识信息,则可以得到完整的小区标识信息。
综上所述,本发明实施例的辅同步序列的检测方法,利用预先对主同步信号检测获得的第一部分小区标识信息对辅同步序列进行解扰,然后根据该辅同步序列的生成过程中所应用的本原多项式生成m序列,进而对生成的m序列进行循环移位,生成待检测m序列,从而利用待检测m序列对辅同步序列解扰后的信号进行相关检测,获得第二部分小区标识信息,进而由第一部分小区标识信息和第二部分小区标识信息,获得完整的小区标识信息。
其中,由于辅同步序列中添加了主同步序列的扰码序列,所以,在对该辅同步序列的检测过程中,可以首先利用预先对主同步信号检测获得的第一部分小区标识信息对辅同步序列进行解扰,获得解扰信号,提高了检测精度。
第十实施例
如图10所示,本发明的第十实施例提供了一种辅同步序列的检测方法,当辅同步序列的生成过程中所应用的本原多项式包括六个本原多项式时,具体包括以下步骤,
步骤101:利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号。
其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对。
即所述辅同步序列按照如下过程生成:首先,生成主同步信号的扰码序列;其次,根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;最后,根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
其中,上述过程可以生成多个辅同步序列,而本发明的实施例中,是对上述生成过程中生成的多个辅同步序列中的其中一个进行检测的过程。
另外,辅同步序列的生成由基站来完成。具体地,基站可以每隔预设时间间隔生成一次辅同步序列并发送出去,或者基站通过配置生成一次辅同步序列并发送出去。当用户设备开机启动需要与系统网络同步时,或者用户设备在使用过程中下行掉线(即下行失步)时,用户设备则可以接收基站发送的辅同步序列,并对接收到的辅同步序列进行检测。
其中,基站一次生成多个辅同步序列,但是基站具体将哪一个辅同步序列发送给哪一个用户设备,由用户设备的ID决定。
优选地,步骤101包括:根据第一部分小区标识信息与扰码序列的对应关系,确定与预先对主同步信号进行检测获得的第一部分小区标识信息对应的目标扰码序列;利用所述目标扰码序列对辅同步序列进行解扰,获得解扰信号。
其中,系统中的扰码序列存在九个或者三个,当然,并不局限于此。当系统中当然扰码序列存在九个时,这九个扰码序列被分为三组,分组三个,则第一部分小区标识信息可有三个取值{0,1,2},每个第一部分小区标识信息分别对应了一组扰码序列。若对主同步信号进行检测获得的第一部分小区标识信息为2,则从扰码序列的第三个组中选出所有的三个扰码序列,分别对辅同步序列信号进行解扰,则会得到三个解扰信号。
另外,当系统中当然扰码序列存在三个时,每个第一部分小区标识信息分别对应了一个扰码序列。若对主同步信号进行检测获得的第一部分小区标识信息为2,则选择第三个扰码序列对辅同步序列信号进行解扰,则会得到一个解扰信号。
此外,所述第一部分小区标识信息是用户设备预先对主同步信号进行检测后获得的。
步骤102:根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列。
其中,生成辅同步序列的过程中应用的哪些本原多项式,则在对该辅同步序列的检测过程中,同样应用哪些本原多项式生成对应的m序列。因而,当生成辅同步序列所采用的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对时,对辅同步序列进行检测时所应用的本原多项式同样包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对,即步骤102中生成的m序列中任意两个m序列的互相关呈现出最小值。
另外,可通过系统配置的方式,为基站和用户设备配置相同的本原多项式,从而使得基站生成辅同步序列时默认采用配置的本原多项式生成辅同步序列,且用户设备在对辅同步序列的检测过程中默认采用配置的本原多项式对辅同步序列进行检测。
优选地,步骤102包括:根据生成所述辅同步序列的过程中所应用的每一个本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第四参考序列y(w)的公式:
Figure BDA0001334730230000411
Figure BDA0001334730230000412
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第四参考序列中第w个元素;
根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000421
Figure BDA0001334730230000422
计算与每一个所述本原多项式对应的所述第四参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA0001334730230000423
的取值依次为0~N-n-1的整数,N=2n-1;
根据与每一个所述本原多项式对应的所述第四参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
其中,在本实施例中,辅同步序列的生成过程中所应用的本原多项式的数量可以为六个,则在对辅同步序列的检测过程中生成m序列也应用六个本原多项式。其中,对于根据每一个本原多项式生成一个对应的m序列的过程,与辅同步序列的生成方法中的过程相同,此处不再举例进行赘述。
步骤103:根据所述m序列mj(w),按照第九预设公式Mf(g)=mj((g+2c)modN),生成待检测m序列。
其中,j的取值依次为0~5的整数,c的取值依次为0~55的整数,f=56*j+c;w的取值依次为0~N-1的整数,g的取值依次为0~N-1的整数;N表示所述m序列的长度、所述待检测m序列的长度,Mf(g)表示第f个待检测m序列中第g个元素。
另外,辅同步序列是对根据预先确定的本原多项式生成的m序列进行循环移位,并加上主同步信号的扰码序列后生成的。而本发明实施例中,生成的待检测m序列即为基站生成的所有辅同步序列解扰后的序列,因此,步骤103中进行循环移位的方法与生成辅同步序列的过程中所采用的循环移位方法相同。
此外,当辅同步序列的生成过程中所应用的本原多项式包括三个本原多项式时,本发明的实施例的步骤102中则生成六个m序列。而步骤103中,对这六个m序列进行循环移位,可生成336个待检测m序列。
即在j=0,c分别取0~55时,f分别取0~55,则将m序列m0(w),代入公式Mf(g)=mj((g+2c)modN)中,生成56个待检测m序列M0(g)~M55(g);
同理,在j=1,c分别取0~55时,f分别取56~111,则将m序列m1(w),代入公式Mf(g)=mj((g+2c)modN)中,生成56个待检测m序列M56(g)~M111(g);
在j=2,c分别取0~55时,f分别取112~167,则将m序列m2(w),代入公式Mf(g)=mj((g+2c)modN)中,生成56个待检测m序列M112(g)~M167(g);
在j=3,c分别取0~55时,f分别取168~223,则将m序列m3(w),代入公式Mf(g)=mj((g+2c)modN)中,生成56个待检测m序列M168(g)~M223(g);
在j=4,c分别取0~55时,f分别取224~279,则将m序列m4(w),代入公式Mf(g)=mj((g+2c)modN)中,生成56个待检测m序列M224(g)~M279(g);
在j=5,c分别取0~55时,f分别取280~335,则将m序列m5(w),代入公式Mf(g)=mj((g+2c)modN)中,生成56个待检测m序列M280(g)~M335(g);;
因此,最终生成了6×56=336个待检测m序列。
步骤104:利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息。
其中,对辅同步序列的检测过程,即为确定出用户设备所接收到的辅同步序列是基站生成的多个辅同步序列中的哪一个。而待检测m序列为基站生成的所有辅同步序列解扰后的序列,且解扰信号是用户设备对接收到的辅同步序列解扰后的序列,因而利用待检测m序列对解扰信号进行相关检测,可以确定出解扰信号与待检测m序列中的哪一个序列最相关,从而获得第二部分小区标识信息。
优选地,所述解扰信号至少为一个,步骤104包括:利用每一个所述待检测m序列依次对每一个所述解扰信号进行相关检测,获得对应的相关值;从获得的相关值中,确定最大相关值对应的待检测m序列;根据所述最大相关值对应的待检测m序列在所有所述待检测m序列中的序号,获得第二部分小区标识信息。
即步骤103中得到336个待检测m序列,则利用这336个待检测m序列分别对每一个解扰信号进行相关检测,然后从获得的所有相关值中确定出最大相关值,从而确定出该最大相关值对应的待检测m序列在所有待检测m序列中的序号,该序号即为第二部分小区标识信息。
步骤105:根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
其中,对主同步信号进行检测获得第一部分小区标识信息,对辅同步序列进行检测获得第二部分小区标识信息,则由第一部分小区标识信息和第二部分小区标识信息,则可以得到完整的小区标识信息。
综上所述,本发明实施例的辅同步序列的检测方法,利用预先对主同步信号检测获得的第一部分小区标识信息对辅同步序列进行解扰,然后根据该辅同步序列的生成过程中所应用的本原多项式生成m序列,进而对生成的m序列进行循环移位,生成待检测m序列,从而利用待检测m序列对辅同步序列解扰后的信号进行相关检测,获得第二部分小区标识信息,进而由第一部分小区标识信息和第二部分小区标识信息,获得完整的小区标识信息。
其中,由于辅同步序列中添加了主同步序列的扰码序列,所以,在对该辅同步序列的检测过程中,可以首先利用预先对主同步信号检测获得的第一部分小区标识信息对辅同步序列进行解扰,获得解扰信号,提高了检测精度。
第十一实施例
如图11所示,本发明的第十一实施例提供了一种辅同步序列的检测方法,当辅同步序列的生成过程中所应用的本原多项式包括两个本原多项式时,具体包括以下步骤,
步骤111:利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号。
其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对。
即所述辅同步序列按照如下过程生成:首先,生成主同步信号的扰码序列;其次,根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;最后,根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
其中,上述过程可以生成多个辅同步序列,而本发明的实施例中,是对上述生成过程中生成的多个辅同步序列中的其中一个进行检测的过程。
另外,辅同步序列的生成由基站来完成。具体地,基站可以每隔预设时间间隔生成一次辅同步序列并发送出去,或者基站通过配置生成一次辅同步序列并发送出去。当用户设备开机启动需要与系统网络同步时,或者用户设备在使用过程中下行掉线(即下行失步)时,用户设备则可以接收基站发送的辅同步序列,并对接收到的辅同步序列进行检测。
其中,基站一次生成多个辅同步序列,但是基站具体将哪一个辅同步序列发送给哪一个用户设备,由用户设备的ID决定。
优选地,步骤111包括:根据第一部分小区标识信息与扰码序列的对应关系,确定与预先对主同步信号进行检测获得的第一部分小区标识信息对应的目标扰码序列;利用所述目标扰码序列对辅同步序列进行解扰,获得解扰信号。
其中,系统中的扰码序列存在九个或者三个,当然,并不局限于此。当系统中当然扰码序列存在九个时,这九个扰码序列被分为三组,分组三个,则第一部分小区标识信息可有三个取值{0,1,2},每个第一部分小区标识信息分别对应了一组扰码序列。若对主同步信号进行检测获得的第一部分小区标识信息为2,则从扰码序列的第三个组中选出所有的三个扰码序列,分别对辅同步序列信号进行解扰,则会得到三个解扰信号。
另外,当系统中当然扰码序列存在三个时,每个第一部分小区标识信息分别对应了一个扰码序列。若对主同步信号进行检测获得的第一部分小区标识信息为2,则选择第三个扰码序列对辅同步序列信号进行解扰,则会得到一个解扰信号。
此外,所述第一部分小区标识信息是用户设备预先对主同步信号进行检测后获得的。
步骤112:根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列。
其中,生成辅同步序列的过程中应用的哪些本原多项式,则在对该辅同步序列的检测过程中,同样应用哪些本原多项式生成对应的m序列。因而,当生成辅同步序列所采用的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对时,对辅同步序列进行检测时所应用的本原多项式同样包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对,即步骤112中生成的m序列中任意两个m序列的互相关呈现出最小值。
另外,可通过系统配置的方式,为基站和用户设备配置相同的本原多项式,从而使得基站生成辅同步序列时默认采用配置的本原多项式生成辅同步序列,且用户设备在对辅同步序列的检测过程中默认采用配置的本原多项式对辅同步序列进行检测。
优选地,步骤112包括:根据生成所述辅同步序列的过程中所应用的每一个本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第四参考序列y(w)的公式:
Figure BDA0001334730230000461
Figure BDA0001334730230000462
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第四参考序列中第w个元素;
根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000463
Figure BDA0001334730230000464
计算与每一个所述本原多项式对应的所述第四参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA0001334730230000465
的取值依次为0~N-n-1的整数,N=2n-1;
根据与每一个所述本原多项式对应的所述第四参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
其中,在本实施例中,辅同步序列的生成过程中所应用的本原多项式的数量可以为六个,则在对辅同步序列的检测过程中生成m序列也应用六个本原多项式。其中,对于根据每一个本原多项式生成一个对应的m序列的过程,与辅同步序列的生成方法中的过程相同,此处不再举例进行赘述。
步骤113:根据所述m序列mj(w),按照第十预设公式
Figure BDA0001334730230000466
Figure BDA0001334730230000467
生成待检测m序列。
其中,j的取值依次为0~1的整数,v的取值依次为0~2的整数,c的取值依次为0~111的整数,f=112*v+c;bv为预设的常量,且0≤bv<N,且b0≠b1≠b2;w的取值依次为0~N-1的整数,g的取值依次为0~N-1的整数;N表示所述m序列的长度、所述待检测m序列的长度,Mf(g)表示第f个待检测m序列中第g个元素。
另外,辅同步序列是对根据预先确定的本原多项式生成的m序列进行循环移位,并加上主同步信号的扰码序列后生成的。而本发明实施例中,生成的待检测m序列即为基站生成的所有辅同步序列解扰后的序列,因此,步骤113中进行循环移位的方法与生成辅同步序列的过程中所采用的循环移位方法相同。
此外,当辅同步序列的生成过程中所应用的本原多项式包括两个本原多项式时,本发明的实施例的步骤112中则生成两个m序列。而步骤113中,对这两个m序列进行循环移位,可生成336个待检测m序列。
即在v=0,c分别取0~111时,f分别取0~111,则将b0和m序列m0(w)、m1(w)代入公式
Figure BDA0001334730230000471
中,生成112个待检测m序列M0(g)~M111(g);
同理,在在v=1,c分别取0~111时,f分别取112~223,则将b1和m序列m0(w)、m1(w)代入公式
Figure BDA0001334730230000472
中,生成112个待检测m序列M112(g)~M223(g);
在v=2,c分别取0~111时,f分别取224~335,则将b2和m序列m0(w)、m1(w)代入公式
Figure BDA0001334730230000473
中,生成112个待检测m序列M224(g)~M335(g);
因此,最终生成了3×112=336个待检测m序列。
步骤114:利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息。
其中,对辅同步序列的检测过程,即为确定出用户设备所接收到的辅同步序列是基站生成的多个辅同步序列中的哪一个。而待检测m序列为基站生成的所有辅同步序列解扰后的序列,且解扰信号是用户设备对接收到的辅同步序列解扰后的序列,因而利用待检测m序列对解扰信号进行相关检测,可以确定出解扰信号与待检测m序列中的哪一个序列最相关,从而获得第二部分小区标识信息。
优选地,所述解扰信号至少为一个,步骤114包括:利用每一个所述待检测m序列依次对每一个所述解扰信号进行相关检测,获得对应的相关值;从获得的相关值中,确定最大相关值对应的待检测m序列;根据所述最大相关值对应的待检测m序列在所有所述待检测m序列中的序号,获得第二部分小区标识信息。
即步骤113中得到336个待检测m序列,则利用这336个待检测m序列分别对每一个解扰信号进行相关检测,然后从获得的所有相关值中确定出最大相关值,从而确定出该最大相关值对应的待检测m序列在所有待检测m序列中的序号,该序号即为第二部分小区标识信息。
步骤115:根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
其中,对主同步信号进行检测获得第一部分小区标识信息,对辅同步序列进行检测获得第二部分小区标识信息,则由第一部分小区标识信息和第二部分小区标识信息,则可以得到完整的小区标识信息。
综上所述,本发明实施例的辅同步序列的检测方法,利用预先对主同步信号检测获得的第一部分小区标识信息对辅同步序列进行解扰,然后根据该辅同步序列的生成过程中所应用的本原多项式生成m序列,进而对生成的m序列进行循环移位,生成待检测m序列,从而利用待检测m序列对辅同步序列解扰后的信号进行相关检测,获得第二部分小区标识信息,进而由第一部分小区标识信息和第二部分小区标识信息,获得完整的小区标识信息。
其中,由于辅同步序列中添加了主同步序列的扰码序列,所以,在对该辅同步序列的检测过程中,可以首先利用预先对主同步信号检测获得的第一部分小区标识信息对辅同步序列进行解扰,获得解扰信号,提高了检测精度。
第十二实施例
本发明的实施例提供了一种用户设备,如图12所示,该用户设备120包括:
解扰模块121,用于利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号,其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
第二m序列生成模块122,用于根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列;
循环移位模块123,用于对所述m序列进行循环移位,生成待检测m序列;
相关检测模块124,用于利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息;
信息获取模块125,用于根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
优选地,如图13所示,所述解扰模块121包括:
扰码序列确定单元1211,用于根据第一部分小区标识信息与扰码序列的对应关系,确定与预先对主同步信号进行检测获得的第一部分小区标识信息对应的目标扰码序列;
解扰单元1212,用于利用所述目标扰码序列对辅同步序列进行解扰,获得解扰信号。
优选地,如图13所示,所述第二m序列生成模块122包括:
第七计算单元1221,用于根据生成所述辅同步序列的过程中所应用的每一个本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第四参考序列y(w)的公式:
Figure BDA0001334730230000491
Figure BDA0001334730230000492
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第四参考序列中第w个元素;
第八计算单元1222,用于根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000493
计算与每一个所述本原多项式对应的所述第四参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA0001334730230000501
的取值依次为0~N-n-1的整数,N=2n-1;
第九计算单元1223,用于根据与每一个所述本原多项式对应的所述第四参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
优选地,当生成所述辅同步序列的过程中所应用的本原多项式包括三个本原多项式时,如图13所示,所述循环移位模块123包括:
第一生成单元1231,用于根据所述m序列mj(w),按照第八预设公式Mf(g)=mj((g+c)modN),生成待检测m序列;
其中,j的取值依次为0~2的整数,c的取值依次为0~111的整数,f=112*j+c;
w的取值依次为0~N-1的整数,g的取值依次为0~N-1的整数;
N表示所述m序列的长度、所述待检测m序列的长度,Mf(g)表示第f个待检测m序列中第g个元素。
优选地,当生成所述辅同步序列的过程中所应用的本原多项式包括六个本原多项式时,所述循环移位模块123包括:
第二生成单元1232,用于根据所述m序列mj(w),按照第九预设公式Mf(g)=mj((g+2c)modN),生成待检测m序列;
其中,j的取值依次为0~5的整数,c的取值依次为0~55的整数,f=56*j+c;
w的取值依次为0~N-1的整数,g的取值依次为0~N-1的整数;
N表示所述m序列的长度、所述待检测m序列的长度,Mf(g)表示第f个待检测m序列中第g个元素。
优选地,当生成所述辅同步序列的过程中所应用的本原多项式包括两个本原多项式时,如图13所示,所述循环移位模块123包括:
第三生成单元1233,用于根据所述m序列mj(w),按照第十预设公式
Figure BDA0001334730230000502
生成待检测m序列;
其中,j的取值依次为0~1的整数,v的取值依次为0~2的整数,c的取值依次为0~111的整数,f=112*v+c;
bv为预设的常量,且0≤bv<N,且b0≠b1≠b2
w的取值依次为0~N-1的整数,g的取值依次为0~N-1的整数;
N表示所述m序列的长度、所述待检测m序列的长度,Mf(g)表示第f个待检测m序列中第g个元素。
优选地,所述解扰信号至少为一个,如图13所示,所述相关检测模块124包括:
相关值计算单元1241,用于利用每一个所述待检测m序列依次对每一个所述解扰信号进行相关检测,获得对应的相关值;
最大相关值确定单元1242,用于从获得的相关值中,确定最大相关值对应的待检测m序列;
信息获取单元1243,用于根据所述最大相关值对应的待检测m序列在所有所述待检测m序列中的序号,获得第二部分小区标识信息。
综上所述,本发明的实施例,通过解扰模块121利用预先对主同步信号检测获得的第一部分小区标识信息对辅同步序列进行解扰,然后通过m序列生成模块122根据该辅同步序列的生成过程中所应用的本原多项式生成m序列,进而触发循环移位模块123对生成的m序列进行循环移位,生成待检测m序列,从而触发相关检测模块124利用待检测m序列对辅同步序列解扰后的信号进行相关检测,获得第二部分小区标识信息,进而使得信息获取模块125由第一部分小区标识信息和第二部分小区标识信息,获得完整的小区标识信息。
其中,由于辅同步序列中添加了主同步序列的扰码序列,所以,在对该辅同步序列的检测过程中,可以首先利用预先对主同步信号检测获得的第一部分小区标识信息对辅同步序列进行解扰,获得解扰信号,提高了检测精度。
第十三实施例
为了更好的实现上述目的,如图14所示,本发明还提供了一种用户设备,包括:
第二处理器1410;通过总线接口1420与所述第二处理器1410相连接的第二存储器1430,所述第二存储器1430用于存储所述第二处理器1410在执行操作时所使用的程序和数据,以及通过总线接口1420与所述第二处理器1410相连接的第二收发机1440,用于在第二处理器1410的控制下接收和发送数据。当第二处理器1410调用并执行所述第二存储器1430中所存储的程序和数据时,执行下列过程:
利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号,其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列;
对所述m序列进行循环移位,生成待检测m序列;
利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息;
根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
其中,第二处理器1410在利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号时,具体用于:
根据第一部分小区标识信息与扰码序列的对应关系,确定与预先对主同步信号进行检测获得的第一部分小区标识信息对应的目标扰码序列;
利用所述目标扰码序列对辅同步序列进行解扰,获得解扰信号。
其中,第二处理器1410在根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列时,具体用于:
根据生成所述辅同步序列的过程中所应用的每一个本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第四参考序列y(w)的公式:
Figure BDA0001334730230000521
Figure BDA0001334730230000522
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第四参考序列中第w个元素;
根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000523
Figure BDA0001334730230000524
计算与每一个所述本原多项式对应的所述第四参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA0001334730230000532
的取值依次为0~N-n-1的整数,N=2n-1;
根据与每一个所述本原多项式对应的所述第四参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
其中,当生成所述辅同步序列的过程中所应用的本原多项式包括三个本原多项式时,第二处理器1410在对所述m序列进行循环移位,生成待检测m序列时,具体用于:
根据所述m序列mj(w),按照第八预设公式Mf(g)=mj((g+c)modN),生成待检测m序列;
其中,j的取值依次为0~2的整数,c的取值依次为0~111的整数,f=112*j+c;
w的取值依次为0~N-1的整数,g的取值依次为0~N-1的整数;
N表示所述m序列的长度、所述待检测m序列的长度,Mf(g)表示第f个待检测m序列中第g个元素。
其中,当生成所述辅同步序列的过程中所应用的本原多项式包括六个本原多项式时,第二处理器1410在对所述m序列进行循环移位,生成待检测m序列时,具体用于:
根据所述m序列mj(w),按照第九预设公式Mf(g)=mj((g+2c)modN),生成待检测m序列;
其中,j的取值依次为0~5的整数,c的取值依次为0~55的整数,f=56*j+c;
w的取值依次为0~N-1的整数,g的取值依次为0~N-1的整数;
N表示所述m序列的长度、所述待检测m序列的长度,Mf(g)表示第f个待检测m序列中第g个元素。
其中,当生成所述辅同步序列的过程中所应用的本原多项式包括两个本原多项式时,第二处理器1410在对所述m序列进行循环移位,生成待检测m序列时,具体用于:
根据所述m序列mj(w),按照第十预设公式
Figure BDA0001334730230000531
Figure BDA0001334730230000541
生成待检测m序列;
其中,j的取值依次为0~1的整数,v的取值依次为0~2的整数,c的取值依次为0~111的整数,f=112*v+c;
bv为预设的常量,且0≤bv<N,且b0≠b1≠b2
w的取值依次为0~N-1的整数,g的取值依次为0~N-1的整数;
N表示所述m序列的长度、所述待检测m序列的长度,Mf(g)表示第f个待检测m序列中第g个元素。
其中,所述解扰信号至少为一个,处理器1410在利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息时,具体用于:
利用每一个所述待检测m序列依次对每一个所述解扰信号进行相关检测,获得对应的相关值;
从获得的相关值中,确定最大相关值对应的待检测m序列;
根据所述最大相关值对应的待检测m序列在所有所述待检测m序列中的序号,获得第二部分小区标识信息。
需要说明的是,在图14中,总线架构可以包括任意数量的互联的总线和桥,具体由第二处理器1410代表的一个或多个处理器和第二存储器1430代表的存储器的各种电路链接在一起。总线架构还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路链接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口提供接口。第二收发机1440可以是多个元件,即包括发送机和收发机,提供用于在传输介质上与各种其他装置通信的单元。针对不同的终端,用户接口1450还可以是能够外接内接需要设备的接口,连接的设备包括但不限于小键盘、显示器、扬声器、麦克风、操纵杆等。第二处理器1410负责管理总线架构和通常的处理,第二存储器1430可以第二存储处理器1430在执行操作时所使用的数据。
本领域技术人员可以理解,实现上述实施例的全部或者部分步骤可以通过硬件来完成,也可以通过计算机程序来指示相关的硬件来完成,所述计算机程序包括执行上述方法的部分或者全部步骤的指令;且该计算机程序可以存储于一可读存储介质中,存储介质可以是任何形式的存储介质。
此外,需要指出的是,在本发明的装置和方法中,显然,各部件或各步骤是可以分解和/或重新组合的。这些分解和/或重新组合应视为本发明的等效方案。并且,执行上述系列处理的步骤可以自然地按照说明的顺序按时间顺序执行,但是并不需要一定按照时间顺序执行,某些步骤可以并行或彼此独立地执行。对本领域的普通技术人员而言,能够理解本发明的方法和装置的全部或者任何步骤或者部件,可以在任何计算装置(包括处理器、存储介质等)或者计算装置的网络中,以硬件、固件、软件或者它们的组合加以实现,这是本领域普通技术人员在阅读了本发明的说明的情况下运用他们的基本编程技能就能实现的。
因此,本发明的目的还可以通过在任何计算装置上运行一个程序或者一组程序来实现。所述计算装置可以是公知的通用装置。因此,本发明的目的也可以仅仅通过提供包含实现所述方法或者装置的程序代码的程序产品来实现。也就是说,这样的程序产品也构成本发明,并且存储有这样的程序产品的存储介质也构成本发明。显然,所述存储介质可以是任何公知的存储介质或者将来所开发出来的任何存储介质。还需要指出的是,在本发明的装置和方法中,显然,各部件或各步骤是可以分解和/或重新组合的。这些分解和/或重新组合应视为本发明的等效方案。并且,执行上述系列处理的步骤可以自然地按照说明的顺序按时间顺序执行,但是并不需要一定按照时间顺序执行。某些步骤可以并行或彼此独立地执行。
第十四实施例
本发明的实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现以下步骤:
利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号,其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列;
对所述m序列进行循环移位,生成待检测m序列;
利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息;
根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
其中,其中,所述利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号的步骤,包括:
根据第一部分小区标识信息与扰码序列的对应关系,确定与预先对主同步信号进行检测获得的第一部分小区标识信息对应的目标扰码序列;
利用所述目标扰码序列对辅同步序列进行解扰,获得解扰信号。
其中,所述根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列的步骤,包括:
根据生成所述辅同步序列的过程中所应用的每一个本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第四参考序列y(w)的公式:
Figure BDA0001334730230000561
Figure BDA0001334730230000562
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第四参考序列中第w个元素;
根据与每一个所述本原多项式对应的预设初始值和公式
Figure BDA0001334730230000563
Figure BDA0001334730230000564
计算与每一个所述本原多项式对应的所述第四参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure BDA0001334730230000565
的取值依次为0~N-n-1的整数,N=2n-1;
根据与每一个所述本原多项式对应的所述第四参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
其中,当生成所述辅同步序列的过程中所应用的本原多项式包括三个本原多项式时,所述对所述m序列进行循环移位,生成待检测m序列的步骤,包括:
根据所述m序列mj(w),按照第八预设公式Mf(g)=mj((g+c)modN),生成待检测m序列;
其中,j的取值依次为0~2的整数,c的取值依次为0~111的整数,f=112*j+c;
w的取值依次为0~N-1的整数,g的取值依次为0~N-1的整数;
N表示所述m序列的长度、所述待检测m序列的长度,Mf(g)表示第f个待检测m序列中第g个元素。
其中,当生成所述辅同步序列的过程中所应用的本原多项式包括六个本原多项式时,所述对所述m序列进行循环移位,生成待检测m序列的步骤,包括:
根据所述m序列mj(w),按照第九预设公式Mf(g)=mj((g+2c)modN),生成待检测m序列;
其中,j的取值依次为0~5的整数,c的取值依次为0~55的整数,f=56*j+c;
w的取值依次为0~N-1的整数,g的取值依次为0~N-1的整数;
N表示所述m序列的长度、所述待检测m序列的长度,Mf(g)表示第f个待检测m序列中第g个元素。
其中,当生成所述辅同步序列的过程中所应用的本原多项式包括两个本原多项式时,所述对所述m序列进行循环移位,生成待检测m序列的步骤,包括:
根据所述m序列mj(w),按照第十预设公式
Figure BDA0001334730230000571
Figure BDA0001334730230000572
生成待检测m序列;
其中,j的取值依次为0~1的整数,v的取值依次为0~2的整数,c的取值依次为0~111的整数,f=112*v+c;
bv为预设的常量,且0≤bv<N,且b0≠b1≠b2
w的取值依次为0~N-1的整数,g的取值依次为0~N-1的整数;
N表示所述m序列的长度、所述待检测m序列的长度,Mf(g)表示第f个待检测m序列中第g个元素。
其中,所述解扰信号至少为一个,所述利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息的步骤,包括:
利用每一个所述待检测m序列依次对每一个所述解扰信号进行相关检测,获得对应的相关值;
从获得的相关值中,确定最大相关值对应的待检测m序列;
根据所述最大相关值对应的待检测m序列在所有所述待检测m序列中的序号,获得第二部分小区标识信息。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (18)

1.一种辅同步序列的生成方法,其特征在于,包括:
生成主同步信号的扰码序列;
根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
2.根据权利要求1所述的方法,其特征在于,所述生成主同步信号的扰码序列的步骤,包括:
按照第一预设公式
Figure FDA0001334730220000014
计算第一参考序列x(h),其中,x(h)表示所述第一参考序列中第h个元素,h的取值依次为0~N-1的整数,
Figure FDA0001334730220000015
的取值依次为0~N-8的整数,x(0)、x(1)、x(2)、x(3)、x(4)、x(5)、x(6)组成的二进制序列为非零的序列常量;
根据所述第一参考序列x(h),按照第二预设公式
Figure FDA0001334730220000016
计算第二参考序列
Figure FDA0001334730220000017
其中,
Figure FDA0001334730220000018
表示所述第二参考序列中第h个元素;
按照第三预设公式
Figure FDA0001334730220000019
生成三个长度均为预设长度的主同步信号的扰码序列,其中,si(k)表示第i个主同步信号的扰码序列中第k个元素,i的取值依次为0~2的整数,k的取值依次为0~N-1的整数,N表示所述预设长度,ci为预设的常量。
3.根据权利要求1所述的方法,其特征在于,所述根据预先确定的本原多项式生成m序列的步骤,包括:
根据每一个预先确定的所述本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第三参考序列y(w)的公式:
Figure FDA0001334730220000011
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第三参考序列中第w个元素;
根据与每一个所述本原多项式对应的预设初始值和公式
Figure FDA0001334730220000012
Figure FDA0001334730220000013
计算与每一个所述本原多项式对应的所述第三参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure FDA0001334730220000023
的取值依次为0~N-n-1的整数,N=2n-1;
根据与每一个所述本原多项式对应的所述第三参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
4.根据权利要求1所述的方法,其特征在于,当所述主同步信号的扰码序列为三个,所述m序列为三个时,所述根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列的步骤,包括:
根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第五预设公式
Figure FDA0001334730220000021
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,j的取值依次为0~2的整数,c的取值依次为0~111的整数,L=112*(3*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
5.根据权利要求1所述的方法,其特征在于,当所述主同步信号的扰码序列为三个,所述m序列为六个时,所述根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列的步骤,包括:
根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第六预设公式
Figure FDA0001334730220000022
进行加扰和循环移位,生成辅同步序列SL(r)
其中,i的取值依次为0~2的整数,j的取值依次为0~5的整数,c的取值依次为0~55的整数,L=56*(6*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
6.根据权利要求1所述的方法,其特征在于,当所述主同步信号的扰码序列为三个,所述m序列为两个时,所述根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列的步骤,包括:
根据所述主同步信号的扰码序列si(k)和所述m序列m0(w)和m1(w),按照第七预设公式
Figure FDA0001334730220000031
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,v的取值依次为0~2的整数,c的取值依次为0~55的整数,L=112*(3*i+v)+c;
bv为预设的常量,且0≤bv<,且b0≠b1≠b2
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
7.一种基站,其特征在于,包括:
扰码序列生成模块,用于生成主同步信号的扰码序列;
第一m序列生成模块,用于根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
辅同步序列生成模块,用于根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
8.根据权利要求7所述的基站,其特征在于,所述扰码序列生成模块包括:
第一计算单元,用于按照第一预设公式
Figure FDA0001334730220000032
Figure FDA0001334730220000033
计算第一参考序列xh,其中,xh表示所述第一参考序列中第h个元素,h的取值依次为0~N-1的整数,
Figure FDA0001334730220000034
的取值依次为0~N-8的整数,x(0)、x(1)、x(2)、x(3)、x(4)、x(5)、x(6)组成的二进制序列为非零的序列常量;
第二计算单元,用于根据所述第一参考序列x(h),按照第二预设公式
Figure FDA0001334730220000037
计算第二参考序列
Figure FDA0001334730220000035
其中,
Figure FDA0001334730220000036
表示所述第二参考序列中第h个元素;
第三计算单元,用于按照第三预设公式
Figure FDA0001334730220000045
生成三个长度均为预设长度的主同步信号的扰码序列,其中,si(k)表示第i个主同步信号的扰码序列中第k个元素,i的取值依次为0~2的整数,k的取值依次为0~N-1的整数,N表示所述预设长度,ci为预设的常量。
9.根据权利要求7所述的基站,其特征在于,所述第一m序列生成模块包括:
第四计算单元,用于根据每一个预先确定的所述本原多项式g=a0*2n+a1*2n-1+…+an-1*21+an*20,确定与每一个所述本原多项式对应的、用于计算第三参考序列y(w)的公式:
Figure FDA0001334730220000042
其中,n为所述本原多项式的自由度,a0=an=1,a1~an-1分别取值为0或1,t的取值依次为1~n的整数,y(w)表示所述第三参考序列中第w个元素;
第五计算单元,用于根据与每一个所述本原多项式对应的预设初始值和公式
Figure FDA0001334730220000043
计算与每一个所述本原多项式对应的所述第三参考序列y(w),其中,所述预设初始值为y(0)~y(n-1),且y(0)~y(n-1)组成的二进制序列为非零的序列常量,w的取值依次为0~N-1的整数,
Figure FDA0001334730220000044
的取值依次为0~N-n-1的整数,N=2n-1;
第六计算单元,用于根据与每一个所述本原多项式对应的所述第三参考序列y(w),按照第四预设公式m(w)=1-2y(w),生成与每一个所述本原多项式对应的m序列,其中,m(w)表示一个m序列中第w个元素。
10.根据权利要求7所述的基站,其特征在于,当所述主同步信号的扰码序列为三个,所述m序列为三个时,所述辅同步序列生成模块包括:
第一处理单元,用于根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第五预设公式
Figure FDA0001334730220000041
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,j的取值依次为0~2的整数,c的取值依次为0~111的整数,L=112*(3*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
11.根据权利要求7所述的基站,其特征在于,当所述主同步信号的扰码序列为三个,所述m序列为六个时,所述辅同步序列生成模块包括:
第二处理单元,用于根据所述主同步信号的扰码序列si(k)和所述m序列mj(w),按照第六预设公式
Figure FDA0001334730220000051
进行加扰和循环移位,生成辅同步序列SL(r)
其中,i的取值依次为0~2的整数,j的取值依次为0~5的整数,c的取值依次为0~55的整数,L=56*(6*i+j)+c;
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
12.根据权利要求7所述的基站,其特征在于,当所述主同步信号的扰码序列为三个,所述m序列为两个时,所述辅同步序列生成模块包括:
第三处理单元,用于根据所述主同步信号的扰码序列si(k)和所述m序列m0(w)和m1(w),按照第七预设公式
Figure FDA0001334730220000052
进行加扰和循环移位,生成辅同步序列SL(r);
其中,i的取值依次为0~2的整数,v的取值依次为0~2的整数,c的取值依次为0~55的整数,L=112*(3*i+v)+c;
bv为预设的常量,且0≤bv<N,且b0≠b1≠b2
k的取值依次为0~N-1的整数,w的取值依次为0~N-1的整数,r的取值依次为0~N-1的整数;
N表示所述主同步信号的扰码序列的长度、所述m序列的长度、所述辅同步序列的长度,SL(r)表示第L个辅同步序列中第r个元素。
13.一种基站,包括第一存储器、第一处理器及存储在所述第一存储器上并可在所述第一处理器上运行的计算机程序;其特征在于,所述第一处理器执行所述程序时实现以下步骤:
生成主同步信号的扰码序列;
根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
14.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现以下步骤:
生成主同步信号的扰码序列;
根据预先确定的本原多项式生成m序列,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据所述主同步信号的扰码序列和所述m序列,生成辅同步序列。
15.一种辅同步序列的检测方法,其特征在于,包括:
利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号,其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列;
对所述m序列进行循环移位,生成待检测m序列;
利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息;
根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
16.一种用户设备,其特征在于,包括:
解扰模块,用于利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号,其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
第二m序列生成模块,用于根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列;
循环移位模块,用于对所述m序列进行循环移位,生成待检测m序列;
相关检测模块,用于利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息;
信息获取模块,用于根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
17.一种用户设备,包括第二存储器、第二处理器及存储在所述第二存储器上并可在所述第二处理器上运行的计算机程序;其特征在于,所述第二处理器执行所述程序时实现以下步骤:
利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号,其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列;
对所述m序列进行循环移位,生成待检测m序列;
利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息;
根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
18.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现以下步骤:
利用预先对主同步信号进行检测获得的第一部分小区标识信息,对辅同步序列进行解扰,获得解扰信号,其中,所述辅同步序列是根据m序列和所述主同步信号的扰码序列生成的辅同步序列中的其中一个,所述m序列是根据预先确定的本原多项式生成的,其中,预先确定的本原多项式包括至少两个本原多项式,且任意两个本原多项式生成的m序列构成的m序列对为m序列优选对;
根据生成所述辅同步序列的过程中所应用的本原多项式生成m序列;
对所述m序列进行循环移位,生成待检测m序列;
利用所述待检测m序列对所述解扰信号进行相关检测,获得第二部分小区标识信息;
根据所述第一部分小区标识信息和所述第二部分小区标识信息,获得小区标识信息。
CN201710531829.8A 2017-05-05 2017-06-28 一种辅同步序列的生成方法、检测方法、基站及用户设备 Active CN108811077B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
PCT/CN2018/083547 WO2018201894A1 (zh) 2017-05-05 2018-04-18 一种辅同步序列的生成方法、检测方法、基站及用户设备
TW107114404A TWI672967B (zh) 2017-05-05 2018-04-27 一種輔同步序列的生成方法、檢測方法、基地台及使用者設備

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201710313805 2017-05-05
CN2017103138055 2017-05-05

Publications (2)

Publication Number Publication Date
CN108811077A CN108811077A (zh) 2018-11-13
CN108811077B true CN108811077B (zh) 2020-10-09

Family

ID=64094544

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710531829.8A Active CN108811077B (zh) 2017-05-05 2017-06-28 一种辅同步序列的生成方法、检测方法、基站及用户设备

Country Status (2)

Country Link
CN (1) CN108811077B (zh)
TW (1) TWI672967B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111565447B (zh) * 2019-02-14 2022-09-09 大唐移动通信设备有限公司 一种同步广播信息的发送方法、接收方法及设备
WO2021030975A1 (en) * 2019-08-16 2021-02-25 Mediatek Singapore Pte. Ltd. Nr v2x sl synchronization signals
CN112788641B (zh) * 2019-11-07 2022-12-27 大唐联仪科技有限公司 一种功率控制组pcg序列位置检测方法和装置
CN115088374A (zh) * 2020-02-13 2022-09-20 上海诺基亚贝尔股份有限公司 增强型prach前导码

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101689930A (zh) * 2007-07-06 2010-03-31 Lg电子株式会社 在无线通信系统中执行小区搜索的方法
CN106304346A (zh) * 2015-05-15 2017-01-04 电信科学技术研究院 一种同步信号的发送、接收方法及装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8649401B2 (en) * 2007-05-01 2014-02-11 Qualcomm Incorporated Generation and detection of synchronization signal in a wireless communication system
US7920598B2 (en) * 2007-05-25 2011-04-05 Qualcomm Incorporated Scrambling methods for synchronization channels
US8054823B2 (en) * 2007-06-18 2011-11-08 Texas Instruments Incorporated Mapping schemes for secondary synchronization signal scrambling
US9332515B2 (en) * 2007-06-18 2016-05-03 Texas Instruments Incorporated Mapping schemes for secondary synchronization signal scrambling
US8503547B2 (en) * 2007-10-11 2013-08-06 Qualcomm Incorporated Scrambling codes for secondary synchronization codes in wireless communication systems
CN102377712B (zh) * 2010-08-05 2014-07-02 中兴通讯股份有限公司 辅同步信号检测方法和装置
CN103002561B (zh) * 2011-09-16 2017-08-11 南京中兴软件有限责任公司 辅同步信号序列处理方法及装置
US8964723B2 (en) * 2012-05-31 2015-02-24 Intel Mobile Communications GmbH Devices for synchronizing a communication end device with a base station, methods for synchronizing a communication end device with a base station, devices for generating a secondary synchronization signal, and methods for generating a secondary synchronization signal
CN102761957B (zh) * 2012-07-10 2014-08-13 河北工业大学 一种实现td-lte数字中继技术初始同步的方法
WO2014088659A1 (en) * 2012-12-06 2014-06-12 Intel Corporation New carrier type (nct) information embedded in synchronization signal
CN103701733B (zh) * 2013-09-28 2017-03-01 河北工业大学 一种td‑lte中继系统频偏估计的方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101689930A (zh) * 2007-07-06 2010-03-31 Lg电子株式会社 在无线通信系统中执行小区搜索的方法
CN106304346A (zh) * 2015-05-15 2017-01-04 电信科学技术研究院 一种同步信号的发送、接收方法及装置

Also Published As

Publication number Publication date
TWI672967B (zh) 2019-09-21
TW201844036A (zh) 2018-12-16
CN108811077A (zh) 2018-11-13

Similar Documents

Publication Publication Date Title
CN108811077B (zh) 一种辅同步序列的生成方法、检测方法、基站及用户设备
AU2019200710B2 (en) Multi-user code division multiple access communication method, and corresponding transmitter and receiver
US5081645A (en) Novel spread spectrum codec apparatus and method
CN109361425B (zh) 一种跳频图案的生成方法及装置
CN116209052B (zh) 同步信号的发送方法、同步信号的接收方法及相关设备
JPWO2016027728A1 (ja) 受信装置、フレーム同期方法、送信装置、送信方法、およびプログラム
CN107451008B (zh) 一种crc计算方法及装置
CN105391545A (zh) 一种lte系统中伪随机序列的生成方法
CN110663204B (zh) 用于建立与一个或多个通信目标一起使用的多个同步信号序列的集合的方法和装备
Shen et al. A construction of binary Golay complementary sets based on even-shift complementary pairs
CN112579045A (zh) 伪随机序列的生成方法、装置及存储介质
CN110536441A (zh) 数据加扰方法、装置及用户设备
CN109547149B (zh) 数据传输方法、同步序列构造方法及装置
CN108880756B (zh) 非正交多址系统中基于资源映射的信号发送方法及装置
CN110192367A (zh) 确定信道状态信息的方法、接入网设备和终端设备
CN108282432B (zh) 一种同步信号传输方法、检测方法和基站以及用户设备
CN112385169B (zh) 频域位置确定方法、装置及设备
CN108092692B (zh) 一种cdma系统信道扩频装置及方法
WO2018201894A1 (zh) 一种辅同步序列的生成方法、检测方法、基站及用户设备
CN112188446B (zh) 一种同步信号发送方法、终端及装置、存储介质
CN108174447B (zh) 一种移动通信系统
CN107846375B (zh) 用于检测同步信号的方法和设备
CN112422257A (zh) 一种同步信号发送方法及系统
US20130003979A1 (en) Apparatus and method for generating multiple output sequence
CN115567183B (zh) 一种m序列生成方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 100191 No. 40, Haidian District, Beijing, Xueyuan Road

Patentee after: CHINA ACADEMY OF TELECOMMUNICATIONS TECHNOLOGY

Address before: 100191 No. 40, Haidian District, Beijing, Xueyuan Road

Patentee before: CHINA ACADEMY OF TELECOMMUNICATIONS TECHNOLOGY

CP01 Change in the name or title of a patent holder
TR01 Transfer of patent right

Effective date of registration: 20210531

Address after: 100085 1st floor, building 1, yard 5, Shangdi East Road, Haidian District, Beijing

Patentee after: DATANG MOBILE COMMUNICATIONS EQUIPMENT Co.,Ltd.

Address before: 100191 No. 40, Haidian District, Beijing, Xueyuan Road

Patentee before: CHINA ACADEMY OF TELECOMMUNICATIONS TECHNOLOGY

TR01 Transfer of patent right