CN109547149B - 数据传输方法、同步序列构造方法及装置 - Google Patents

数据传输方法、同步序列构造方法及装置 Download PDF

Info

Publication number
CN109547149B
CN109547149B CN201710868932.1A CN201710868932A CN109547149B CN 109547149 B CN109547149 B CN 109547149B CN 201710868932 A CN201710868932 A CN 201710868932A CN 109547149 B CN109547149 B CN 109547149B
Authority
CN
China
Prior art keywords
sequences
sequence
synchronization
golay
physical layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710868932.1A
Other languages
English (en)
Other versions
CN109547149A (zh
Inventor
陈庆春
张晓航
颜敏
林伟
李彦淳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201710868932.1A priority Critical patent/CN109547149B/zh
Publication of CN109547149A publication Critical patent/CN109547149A/zh
Application granted granted Critical
Publication of CN109547149B publication Critical patent/CN109547149B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/0007Code type
    • H04J13/0011Complementary
    • H04J13/0014Golay
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本申请提供一种数据传输方法、同步序列构造方法及装置,该数据传输方法包括:第一节点生成物理层传输单元,所述物理层传输单元包括:同步序列;第一节点向第二节点发送所述物理层传输单元,其中,所述物理层传输单元中包括的同步序列与所述第二节点接收到的干扰物理层传输单元中的同步序列不同。实现了实际发送给第二节点的物理层传输单元中包括的同步序列和该第二节点接收到的干扰物理层传输单元中的同步序列不同,避免了第二节点将发送给其它节点的干扰物理层传输单元误以为是自己的,从而提高了数据传输的准确率。

Description

数据传输方法、同步序列构造方法及装置
技术领域
本申请涉及无线通信领域,尤其涉及一种数据传输方法、同步序列构造方法及装置。
背景技术
为了更好地满足用户对高清视频、家庭影院、虚拟现实(virtual reality,VR)等新业务的需求,60千兆赫兹(GHz)毫米波频段逐渐成为近年来通信系统研究的重点。60GHz毫米波频段具有频谱资源丰富、可用频谱范围较广的特征,在这个频段数据速率可以很容易突破Gbps,并且设备通常体积较小,便于携带,为实现更大容量的无线通信提供了可能。目前的标准中,电气及电子工程师学会(Institute of Electrical and ElectronicsEngineers,IEEE)802.11ad标准为60GHz毫米波频段的无线局域网标准。在采用IEEE802.11ad标准的通信系统中,物理层传输的物理层汇聚协议(Physical LayerConvergence Protocol,PLCP)数据单元(PLCP Protocol Data Unit,PPDU)包括:前导(Preamble)部分和数据(data)部分。其中,前导部分包含用于同步、信道估计、以及指示数据传输相关信息的短训练字段(Short Training Field,STF)、信道估计字段(ChannelEstimate Filed,CEF)等控制字段。数据部分用于传输用户信息等内容。
现有技术中,由于戈雷(Golay)序列Ga128具有峰均功率较低、且自相关性较好的特性,STF和CEF中都会包含Ga128,例如单载波(Single Carrier)或正交频分复用(Orthogonal Frequency Division,OFDM)的前导部分中STF字段由16个重复的Ga128序列和一个-Ga128序列构成。网络中两个节点进行同步时,接收节点收到发送节点传输的前导部分包含的序列后,先利用序列进行延迟自相关粗略定位帧头,再将接收到的序列与预存的Ga128序列进行互相关运算。
但是,网状网(Mesh network)中,每个节点不仅能传送和接收信息,还能充当路由器对其附近节点转发信息,如果继续采用IEEE 802.11ad中PPDU的形式,同步过程中,距离较近的节点间会造成干扰。例如A、B、C、D四个节点距离较近,A节点向B节点发送的第一PPDU中前导部分携带Ga128序列,C节点向D节点发送的第二PPDU中前导部分携带Ga128序列,如果B节点收到第二PPDU,解出前导序列中Ga128序列就会误以为第二PPDU是发给自己的,从而导致数据接收错误。
发明内容
本申请提供一种数据传输方法、同步序列构造方法及装置,用于解决现有技术中网络节点容易误接收数据的问题。
本申请第一方面提供一种数据传输方法,所述方法应用于无线网络,所述无线网络中包括多个节点,所述方法包括:
第一节点生成物理层传输单元,所述物理层传输单元包括:同步序列;
第一节点向第二节点发送所述物理层传输单元,其中,所述物理层传输单元中包括的同步序列与所述第二节点接收到的干扰物理层传输单元中的同步序列不同。
可选地,所述同步序列为二元戈雷同步序列。
可选地,所述物理层传输单元中包括的同步序列、与所述第二节点接收到的所述干扰物理层传输单元中的同步序列均属于目标序列集,所述目标序列集包括m个待选同步序列,所述m个待选同步序列符合预设规则,m为大于0的整数。
可选地,所述m个待选同步序列根据基础戈雷序列拆分后的n个短序列确定,所述n个短序列的n个戈雷伴侣序列按照不同极性排列组合为T个备选序列,所述目标序列集包括从所述T个备选序列中选择的m个所述待选同步序列,n、T为大于0的整数。
可选地,所述m个待选同步序列根据基础戈雷序列、以及所述基础戈雷序列对应的W阵和D阵确定。
可选地,所述m个待选同步序列包括下述一种或多种:GAi、GBj、Gaq、Gbp,i、j、q、p为大于0的整数;
其中,GAi表示由所述基础戈雷序列GA128第i行对应的W阵以及D阵确定的序列;
GBj表示由所述基础戈雷序列GB128第j行对应的W阵以及D阵确定的序列;
Gaq表示由所述基础戈雷序列Ga128第q行对应的W阵以及D阵确定的序列;
Gbp表示由所述基础戈雷序列Gb128第p行对应的W阵以及D阵确定的序列。
可选地,所述m个待选同步序列符合预设规则包括:所述m个待选同步序列中的每个所述待选同步序列与所述基础戈雷序列的互相关性均满足第一预设条件;所述m个待选同步序列中的任意两个待选同步序列之间互相关性满足第二预设条件。
可选地,所述m个待选同步序列符合预设规则还包括:所述m个待选同步序列为包含所述待选同步序列个数最多的序列集。
本申请第二方面提供一种同步序列构造方法,包括:
将基础戈雷序列拆分为n个短序列,并获取所述n个短序列的n个戈雷伴侣序列;
获取所述n个戈雷伴侣序列按照不同极性排列组合的T个备选序列;
从所述T个备选序列中选择m个待选同步序列构成目标序列集,其中,所述m个待选同步序列符合预设规则,m、n、T为大于0的整数。
可选地,从所述T个备选序列中选择m个待选同步序列构成目标序列集,包括:
从所述T个备选序列中选择与所述基础戈雷序列的互相关性满足第一预设条件的M个第一备选序列,M为大于0的整数;
从所述M个第一备选序列中选择两两之间互相关性满足第二预设条件的m个待选同步序列构成目标序列集。
可选地,所述m个待选同步序列为包含所述待选同步序列个数最多的序列集。
本申请第三方面提供一种数据传输装置,所述装置应用于无线网络,所述无线网络中包括多个节点,所述装置包括:
生成模块,用于生成物理层传输单元,所述物理层传输单元包括:同步序列;
发送模块,用于向第二节点发送所述物理层传输单元,其中,所述物理层传输单元中包括的同步序列与所述第二节点接收到的干扰物理层传输单元中的同步序列不同。
可选地,所述同步序列为二元戈雷同步序列。
可选地,所述物理层传输单元中包括的同步序列、与所述第二节点接收到的所述干扰物理层传输单元中的同步序列均属于目标序列集,所述目标序列集包括m个待选同步序列,所述m个待选同步序列符合预设规则,m为大于0的整数。
可选地,所述m个待选同步序列根据基础戈雷序列拆分后的n个短序列确定,所述n个短序列的n个戈雷伴侣序列按照不同极性排列组合为T个备选序列,所述目标序列集包括从所述T个备选序列中选择的m个所述待选同步序列,n、T为大于0的整数。
可选地,所述m个待选同步序列根据基础戈雷序列、以及所述基础戈雷序列对应的W阵和D阵确定。
可选地,所述m个待选同步序列包括下述一种或多种:GAi、GBj、Gaq、Gbp,i、j、q、p为大于0的整数;
其中,GAi表示由所述基础戈雷序列GA128第i行对应的W阵以及D阵确定的序列;
GBj表示由所述基础戈雷序列GB128第j行对应的W阵以及D阵确定的序列;
Gaq表示由所述基础戈雷序列Ga128第q行对应的W阵以及D阵确定的序列;
Gbp表示由所述基础戈雷序列Gb128第p行对应的W阵以及D阵确定的序列。
可选地,所述m个待选同步序列符合预设规则包括:所述m个待选同步序列中的每个所述待选同步序列与所述基础戈雷序列的互相关性均满足第一预设条件;所述m个待选同步序列中的任意两个待选同步序列之间互相关性满足第二预设条件。
可选地,所述m个待选同步序列符合预设规则还包括:所述m个待选同步序列为包含所述待选同步序列个数最多的序列集。
本申请第四方面提供一种同步序列构造装置,包括:
拆分模块,用于将基础戈雷序列拆分为n个短序列,并获取所述n个短序列的n个戈雷伴侣序列;
获取模块,用于获取所述n个戈雷伴侣序列按照不同极性排列组合的T个备选序列;
选择模块,用于从所述T个备选序列中选择m个待选同步序列构成目标序列集,其中,所述m个待选同步序列符合预设规则,m、n、T为大于0的整数。
可选地,所述选择模块,具体用于从所述T个备选序列中选择与所述基础戈雷序列的互相关性满足第一预设条件的M个第一备选序列,M为大于0的整数;从所述M个第一备选序列中选择两两之间互相关性满足第二预设条件的m个待选同步序列构成目标序列集。
可选地,所述m个待选同步序列为包含所述待选同步序列个数最多的序列集。
本申请第五方面提供一种数据传输装置,所述装置包括处理器和存储器,存储器用于存储程序,处理器调用存储器存储的程序,以执行本申请第一方面提供的方法。
本申请第六方面提供一种同步序列构造装置,所述装置包括处理器和存储器,存储器用于存储程序,处理器调用存储器存储的程序,以执行本申请第二方面提供的方法。
本申请第七方面提供一种数据传输装置,包括用于执行以上第一方面的方法的至少一个处理元件(或芯片)。
本申请第八方面提供一种同步序列构造装置,包括用于执行以上第二方面的方法的至少一个处理元件(或芯片)。
本申请第九方面提供一种程序,该程序用于执行以上第一方面的方法。
本申请第十方面提供一种计算机存储介质,包括第九方面的程序。
本申请第十一方面提供一种程序,该程序用于执行以上第二方面的方法。
本申请第十二方面提供一种计算机存储介质,包括第十一方面的程序。
本申请提供的数据传输方法、同步序列构造方法及装置中,第一节点生成物理层传输单元,该传输单元包括同步序列,进而第一节点向第二节点发送该物理层传输单元,该物理层传输单元中包括的同步序列和该第二节点接收到的干扰物理层传输单元中的同步序列不同。实现了实际发送给第二节点的物理层传输单元中包括的同步序列和该第二节点接收到的干扰物理层传输单元中的同步序列不同,避免了第二节点将发送给其它节点的干扰物理层传输单元误以为是自己的,从而提高了数据传输的准确率。
附图说明
图1为一种无线网络架构示意图;
图2为本申请一实施例提供的数据传输方法流程示意图;
图3为本申请实施例提供的一种同步序列构造方法流程示意图;
图4为本申请一实施例提供的数据传输装置结构示意图;
图5为本申请一实施例提供的同步序列构造装置结构示意图;
图6为本申请另一实施例提供的数据传输装置结构示意图;
图7为本申请另一实施例提供的同步序列构造装置结构示意图。
具体实施方式
图1为一种无线网络架构示意图。如图1所示,该无线网络中可以包括多个节点
该无线网络的多个节点中,距离小于预设距离的节点可以称作相邻节点。
图1中以A、B、C、D四个节点为例,节点B与A、C、D均相邻,可以接收到节点A发出的信号,也可以接收到节点C、节点D发出的信号。
具体地,这些节点可以是(Mesh network)中的节点,每个节点不仅能发送信息和接收信息,还能充当路由器对其附近节点转发信息。
上述节点可以是网络设备、或者终端等设备。终端可以是接入点(AP)或Meshnetwork节点。
图2为本申请一实施例提供的数据传输方法流程示意图,如图2所示,该方法包括:
S201、第一节点生成物理层传输单元,该传输单元包括同步序列。
该物理层传输单元包括前导部分和数据部分,前导部分包含用于同步、信道估计、以及指示数据传输相关信息的STF、CEF等控制字段。上述同步序列携带在物理层传输单元的前导部分。
数据部分用于传输用户信息等内容。
可选地,该物理层传输单元可以为PPDU,但不以此为限,也可以是其他携带同步序列的信息。
S202、第一节点向第二节点发送该物理层传输单元,该物理层传输单元中包括的同步序列和该第二节点接收到的干扰物理层传输单元中的同步序列不同。
需要说明的是,网络中节点之间会预先协商好传输信息时携带的同步序列,第二节点接收到物理层传输单元后,读取其中的同步序列,如果是预先协商好的同步序列那么认为该物理层传输单元是发给自己的,如果不是预先协商好的同步序列,那么认为该物理层传输单元是干扰物理层传输单元。以图1为例,节点A和节点B商量好,节点A给节点B发送信息时采用同步序列1,节点D和节点C商量好,节点D给节点C发送信息时采用同步序列2,那么节点B收到一个物理层传输单元后,如果解读出同步序列1,就知道该物理层传输单元是发给自己的,如果解读出同步序列2,那么就把该物理层传输单元作为干扰物理层传输单元。
进一步地,不同节点给同一目标节点发送物理传输单元时,采用的同步序列可以相同、也可以不同,本申请不作限制。同一节点给不同节点发送物理传输单元时,如果接收方的多个节点是相邻节点,那么采用不同的同步序列。
本实施例中,第一节点生成物理层传输单元,该传输单元包括同步序列,进而第一节点向第二节点发送该物理层传输单元,该物理层传输单元中包括的同步序列和该第二节点接收到的干扰物理层传输单元中的同步序列不同。实现了实际发送给第二节点的物理层传输单元中包括的同步序列和该第二节点接收到的干扰物理层传输单元中的同步序列不同,避免了第二节点将发送给其它节点的干扰物理层传输单元误以为是自己的,从而提高了数据传输的准确率。
可选地,上述同步序列为二元戈雷同步序列。该同步序列中包括:+1、-1两种元素。本申请实施例中采用二元戈雷同步序列,可以更好地兼容现有IEEE802.11ad、IEEE802.11ay等标准。不过不以此为限,也可以采用其他序列,例如包括0和1的二进制序列等。
进一步地,上述物理层传输单元中包括的同步序列、与第二节点接收到的干扰物理层传输单元中的同步序列均属于目标序列集。该目标序列集包括m个待选同步序列,且该m个待选同步序列符合预设规则,m为大于0的整数。
本申请提供的方案中,可以预先有一个目标序列集,这个集合中的序列满足一定预设规则,然后把这些序列分配到网络中的各个节点,来实现在传输物理层传输单元时,节点可以区分开发给自己的物理层传输单元和干扰物理层传输单元,以避免误接收。
这里m个待选同步序列满足的预设规则可以有多种,目的是为了实现节点实际要接收的物理层传输单元中包含的同步序列和干扰物理层传输单元中包含的同步序列不同。另外,还希望目标序列集中的序列可以与IEEE802.11ad等标准良好兼容。
一种实施方式中,m个待选同步序列满足的预设规则可以包括:m个待选同步序列根据一个基础戈雷(Golay)序列拆分后的n个短序列确定,这n个短序列的n个戈雷伴侣序列按照不同极性排列组合为T个备选序列。上述目标序列集包括从T个备选序列中选择的m个待选同步序列,n、T为大于0的整数。
戈雷伴侣序列也都是由+1、-1组成,通过调整每个戈雷伴侣序列的极性,可以得到多个备选序列。以2个元素的戈雷伴侣序列为例,就有[+1,-1]、[-1、+1]两种极性的排列组合。
本申请中基础戈雷序列可以指目前标准中的二元戈雷序列,例如:GA128、GB128、Ga128、Gb128中的任一个,但不以此为限。
图3为本申请实施例提供的一种同步序列构造方法流程示意图。该方法可以由上述多个节点的控制节点来执行,也可以由所述多个节点分别来执行,在此不作限制。如图3所示,该方法包括:
S301、将基础戈雷序列拆分为n个短序列,并获取该n个短序列的n个戈雷伴侣序列。
基础戈雷序列可以均匀拆分为n段,得到n个短序列。进而再获取n个短序列的n个戈雷伴侣序列。
需要说明的是,假设a=(a(0),...,a(N-1))和b=(b(0),...,b(N-1))为长度为N的复数序列,N为大于0的整数。其非周期互相关函数Ca,b(τ)和周期相关函数Ra,b(τ)分别定义如下:
Figure BDA0001416731380000051
其中,x*表示复数x的共轭,mod N表示N的求模运算。当a=b时,Ca,b(τ)为a的非周期自相关函数,可以记为Ca(τ),Ra,b(τ)为a的周期自相关函数,可以记为Ra(τ)。
若满足Ca(τ)+Ra(τ)=0,则称序列a和序列b为Golay对(Golay pair)。
若存在两对Golay pair:序列a和序列b、序列c和序列d,且满足:Ca,c(τ)+Rb,d(τ)=0,则称序列a和序列b互为Golay伴侣(Golay mate),序列c和序列d互为Golay mate。
S302、获取上述n个戈雷伴侣序列按照不同极性排列组合的T个备选序列。
得到n个短序列的n个戈雷伴侣序列后,可以调整戈雷伴侣序列的极性,从而得到不同的备选序列。
S303、从T个备选序列中选择m个待选同步序列构成目标序列集。其中,m个待选同步序列符合预设规则。
上述m、n、T为大于0的整数。
本实施例中,由基础戈雷序列拆分为n个短序列,再通过调整n个短序列的n个戈雷伴侣序列的极性,得到T个备选序列,从T个备选序列中选择m个待选同步序列构成目标序列集,使得目标序列集中的序列跟802.11ad有很好的兼容性。进而把这些序列分配到网络中的节点使用,来实现在传输物理层传输单元时,节点可以区分开发给自己的物理层传输单元和干扰物理层传输单元,以避免误接收。
进一步地,上述m个待选同步序列符合预设规则包括:m个待选同步序列中每个待选同步序列与基础戈雷序列的互相关性均满足第一预设条件。m个待选同步序列中任意两个待选同步序列之间互相关性满足第二预设条件。
具体地,m个待选同步序列中每个待选同步序列与基础戈雷序列的互相关性均满足第一预设条件,为了待选同步序列跟802.11ad有很好的兼容性。更具体地,互相关性满足第一预设条件可以指:m个待选同步序列中每个待选同步序列与基础戈雷序列的互相关峰值均小于第一预设阈值。或者,128与m个待选同步序列中每个待选同步序列与基础戈雷序列的互相关峰值之间的比值大于第四预设阈值。即互相关峰值越小越好,128与互相关峰值的比值越大越好。又或者,预先确定m值,按照与与基础戈雷序列的互相关峰值从小到大选择m个备选序列。
m个待选同步序列中任意两个待选同步序列之间互相关性满足第二预设条件,是为了确保在mesh网络中物理层传输单元与干扰物理层传输单元之间的干扰尽可能低。可选地,m个待选同步序列中任意两个待选同步序列之间互相关峰值小于第二预设阈值,或者,128与m个待选同步序列中任意两个待选同步序列之间互相关峰值的比值大于第五预设阈值。
进一步地,m个待选同步序列为包含待选同步序列个数最多的序列集。具体地,符合上述预设规则的序列集可能会比较多,为了更好地满足网络中多个节点之间干扰尽量小,选择包含待选同步序列个数较多的序列集,这样可以同时在更多的物理层传输单元中使用不同的同步序列。
基于图3提供的同步序列构造方法,上述从T个备选序列中选择m个待选同步序列构成目标序列集,可以包括:从T个备选序列中选择与基础戈雷序列的互相关性满足第一预设条件的M个第一备选序列,M为大于0的整数。再从R个第二备选序列中选择两两之间互相关性满足第二预设条件的m个待选同步序列构成目标序列集。
以n=8,基础戈雷序列以Ga128为例:Ga128=[1 1 -1 -1 -1 -1 -1 -1 -1 1 -11 1 -1 -1 1 1 1 -1 -1 1 1 1 1 -1 1 -1 1 -1 1 1 -1 -1 -1 1 1 1 1 1 1 1 -1 1 -1-1 1 1 -1 1 1 -1 -1 1 1 1 1 -1 1 -1 1 -1 1 1 -1 1 1 -1 -1 -1 -1 -1 -1 -1 1 -11 1 -1 -1 1 1 1 -1 -1 1 1 1 1 -1 1 -1 1 -1 1 1 -1 1 1 -1 -1 -1 -1 -1 -1 -1 1-1 1 1 -1 -1 1 -1 -1 1 1 -1 -1 -1 -1 1 -1 1 -1 1 -1 -1 1]。
将Ga128序列拆分成如下8个短序列拼接而成的序列:Ga128=[C1 S1 -C1 S1 C1S1 C1 –S1],其中,Ga128=[C1 S1 -C1 S1 C1 S1 C1 –S1],C1和S1是一对长度为16的Golay pair,C1=[+1 +1 -1 -1 -1 -1 -1 -1 -1 +1 -1 +1 +1 -1 -1 +1],S1=[+1 +1 -1 -1 +1 +1 +1 +1 -1 +1 -1 +1 -1 +1 +1 -1]。
分别获取8个短序列对应的8个戈雷伴侣序列。具体地,确定C1的Golay mate序列为C2,确定S1的Golay mate序列为S2。
其中,
Figure BDA0001416731380000071
具体地,
Figure BDA0001416731380000072
Figure BDA0001416731380000073
可以得到:C2=[+1 -1 -1 +1 -1 +1 -1 +1 -1 -1 -1 -1 +1 +1 -1 -1];
S2=[+1 -1 -1 +1 +1 -1 +1 -1 -1 -1 -1 -1 -1 -1 +1 +1]。
用C2和S2构造得到备选的基础序列G0=[C2 S2 C2 S2 C2 S2 C2 S2]。G0还可以表示为8位序列P=[p8,p7,p6,p5,p4,p3,p2,p1],pi∈[-1,1],调整G0=[C2 S2 C2 S2 C2 S2C2 S2]中8个戈雷伴侣序列的极性,总共可以得到T=256个备选序列,例如C2=[+1 -1 -1+1 -1 +1 -1 +1 -1 -1 -1 -1 +1 +1 -1 -1],调整极性后-C2=[-1 +1 +1 -1 +1 -1 +1-1 +1 +1 +1 +1 -1 -1 +1 +1]。
先从T个备选序列中选择与基础戈雷序列的互相关性满足第一预设条件的M个第一备选序列。以表1为例,先选择与基础戈雷序列Ga128之间互相关峰值小于32、且与基础戈雷序列Gb128之间互相关峰值小于24的M个第一备选序列,本例中M=14。当然,第一预设阈值不以32、24为限,可以根据需要进行确定。
表1
序号 序列编号 与Ga128互相关峰值 与Gb128互相关峰值
1 16 32 20
2 31 32 24
3 52 20 24
4 61 32 20
5 86 32 16
6 103 24 20
7 121 32 24
8 136 32 24
9 154 24 20
10 171 32 16
11 196 32 20
12 205 20 24
13 226 32 24
14 241 32 20
需要说明的是,本申请中“序列编号”用于表示备选序列基于基础的备选序列的极性调整,一种表示方法为备选序列的极性调整对应的十进制值。具体地,将序列编号减1后,用8位二进制数字表示,例如序列编号16减1后得到15,把15表示为二进制[0 0 0 0 1 1 11],进而再把0转换为-1,得到备选序列的极性调整[-1 -1 -1 -1 +1 +1 +1 +1],即序列编号16表示将基础的备选序列按照[-1 -1 -1 -1 +1 +1 +1 +1]极性调整,具体表示备选序列[-C2 -S2 -C2 -S2 C2 S2 C2 S2]。类似地,序列编号32对应的极性调整为[-1 -1 -1 +1+1 +1 +1 -1],具体表示备选序列[-C2 -S2 -C2 S2 C2 S2 C2 -S2]。依次类推可以得到其他极性调整后的备选序列。
需要说明的是,本实施例不限于在Ga128的基础上做拆分,也可以基于Gb128、GA128、GB128中的任一个基础戈雷序列,得到目标序列集。
进而从M个第一备选序列中选择两两之间互相关性满足第二预设条件的m个待选同步序列构成目标序列集。
可以得到m为不同值的目标序列集。下面以选择两两之间互相关峰值为0的m个待选同步序列构成目标序列集为例进行说明,但不以此为限,可以取互相关峰值为其他预设值:
表2为m=2的目标序列集示例,一共有56组序列集可选做目标序列集:
表2
Figure BDA0001416731380000081
Figure BDA0001416731380000091
以第一行为例,序列编号为16的序列和序列编号为52的序列符合预设规则,节点A向节点B发送物理层传输单元时使用序列编号为16的序列作为同步序列,节点D向节点C发送物理层传输单元时使用序列编号为52的序列作为同步序列,那么即使节点B收到节点D向节点C发送的物理层传输单元,发现里面同步序列是序列编号为52的序列后,就会知道这是干扰物理层传输单元,不会误认为是发给自己的。
表3为m=3的目标序列集示例,一共有64组序列集可选做目标序列集:
表3
Figure BDA0001416731380000092
Figure BDA0001416731380000101
Figure BDA0001416731380000111
另外,上述m个待选同步序列为包含待选同步序列个数最多的序列集。即为了可用的待选同步序列更多,在上述存在很多序列集的情况下,采用包含待选同步序列个数最多的序列集。在上述例子中,可以在表3中选择任意一组包含3个待选同步序列的序列集作为目标序列集,本申请不作限制。
再以n=4,基础戈雷序列以Ga128为例:
将Ga128序列拆分成如下4个短序列拼接而成的序列:Ga128=[C1 S1 C1 -S1],其中,C1和S1是一对长度为32的Golay pair,C1=[+1 +1 -1 -1 -1 -1 -1 -1 -1 +1 -1 +1+1 -1 -1 +1 +1 +1 -1 -1 +1 +1 +1 +1 -1 +1 -1 +1 -1 +1 +1 -1];S1=[-1 -1 +1 +1+1 +1 +1 +1 +1 -1 +1 -1 -1 +1 +1 -1 +1 +1 -1 -1 +1 +1 +1 +1 -1 +1 -1 +1 -1 +1+1 -1]。
分别获取4个短序列对应的4个戈雷伴侣序列。具体地,确定C1的Golay mate序列为C2,确定S1的Golay mate序列为S2。
Figure BDA0001416731380000112
Figure BDA0001416731380000113
可以得到:C2=[+1 -1 -1 +1 -1 +1 -1 +1 -1 -1 -1 -1 +1 +1 -1 -1 +1 -1 -1 +1 +1 -1 +1 -1 -1 -1 -1 -1 -1 -1 +1 +1];
S2=[-1 +1 +1 -1 +1 -1 +1 -1 +1 +1 +1 +1 -1 -1 +1 +1 +1 -1 -1 +1 +1 -1 +1 -1 -1 -1 -1 -1 -1 -1 +1 +1]。
用C2和S2构造备选的基础序列G0=[C2 S2 C2 S2]。
G0还可以表示为4位序列P=[p4,p3,p2,p1],pi∈[-1,1],调整这4位的极性,总共可以得到T=16个备选序列。
先从T个备选序列中选择与基础戈雷序列的互相关性满足第一预设条件的M个第一备选序列。以表4为例,先选择与基础戈雷序列Ga128之间互相关峰值小于36、且与基础戈雷序列Gb128之间互相关峰值也小于36的M个第一备选序列,本例中M=16。当然,第一预设阈值不以36为限,可以根据需要进行确定。
表4
序号 序列编号 与Ga128互相关峰值 与Gb128互相关峰值
1 1 32 32
2 2 36 36
3 3 36 36
4 4 24 32
5 5 36 36
6 6 32 32
7 7 32 24
8 8 36 36
9 9 36 36
10 10 32 24
11 11 32 32
12 12 36 36
13 13 24 32
14 14 36 36
15 15 36 36
16 16 32 32
这里序列编号的定义与前述实施例相同,不再赘述。例如序列编号5表示将基础的备选序列按照[-1 +1 -1 -1]极性调整,具体表示备选序列[-C2 S2 -C2 -S2]。
进而从M个第一备选序列中选择两两之间互相关性满足第二预设条件的m个待选同步序列构成目标序列集。
可以得到m为不同值的目标序列集。
表5为m=2的目标序列集示例,选择两两之间互相关峰值为0的m个待选同步序列构成目标序列集,一共有16组序列集可选做目标序列集:
表5
Figure BDA0001416731380000121
Figure BDA0001416731380000131
表6为m=3的目标序列集示例,选择两两之间互相关峰值小于或等于32的m个待选同步序列构成目标序列集,一共有16组序列集可选做目标序列集:
表6
序号 序列集中序列编号 X12 X13 X23
1 1,4,6 0 32 0
2 1,4,11 0 32 0
3 1,6,7 32 0 0
4 1,6,10 32 0 0
5 1,6,13 32 0 0
6 1,7,11 0 32 0
7 1,10,11 0 32 0
8 1,11,13 32 0 0
9 4,6,16 0 0 32
10 4,11,16 0 0 32
11 6,7,16 0 32 0
12 6,10,16 0 32 0
13 6,13,16 0 32 0
14 7,11,16 0 0 32
15 10,11,16 0 0 32
16 11,13,16 0 32 0
表6中,“X12”表示序列集中序列集中第1个待选同步序列和第2个待选同步序列之间的互相关峰值;“X13”表示序列集中序列集中第1个待选同步序列和第3个待选同步序列之间的互相关峰值;“X23”表示序列集中序列集中第2个待选同步序列和第3个待选同步序列之间的互相关峰值。以第一行示出的序列集为例,序列编号1的待选同步序列与序列编号4的待选同步序列之间的互相关峰值为0,序列编号1的待选同步序列与序列编号6的待选同步序列之间的互相关峰值为32,序列编号4的待选同步序列与序列编号6的待选同步序列之间的互相关峰值为0。以此类推,其他不再赘述。
表7为m=4的目标序列集示例,选择两两之间互相关峰值小于或等于44的m个待选同步序列构成目标序列集,一共有16组目标序列集可选:
表7
Figure BDA0001416731380000132
Figure BDA0001416731380000141
与表6类似,表7中,“X14”表示序列集中序列集中第1个待选同步序列和第4个待选同步序列之间的互相关峰值;“X24”表示序列集中序列集中第2个待选同步序列和第4个待选同步序列之间的互相关峰值;“X34”表示序列集中序列集中第3个待选同步序列和第4个待选同步序列之间的互相关峰值。
另外,上述m个待选同步序列为包含待选同步序列个数最多的序列集。即为了可用的待选同步序列更多,在上述存在很多序列集的情况下,采用包含待选同步序列个数最多的序列集。在上述例子中,可以在表7中选择任意一组包含4个待选同步序列的序列集作为目标序列集,本申请不作限制。根据具体场景也可以在表6、表7中任选一行序列集作为目标序列集。
另一种实施方式中,m个待选同步序列符合预设规则可以指:上述m个待选同步序列根据基础戈雷序列、以及该基础戈雷序列对应的W阵和D阵确定。也可以很好地兼容802.11ad等标准。
其中,不同基础戈雷序列对应的W阵和D阵可以不同,举例说明,表8为基础戈雷序列GA128、GB128、Ga128、Gb128对应的W阵:
表8
基础戈雷序列第i行 Ga128、Gb128对应的W<sub>k</sub>阵 GA128和GB128对应的W<sub>k</sub>阵
1 [-1 -1 -1 -1 +1 -1 -1] [+1 +1 -1 -1 +1 +1 +1]
2 [+1 -1 -1 -1 +1 -1 -1] [+1 +1 -1 -1 +1 +1 +1]
3 [-1 -1 -1 +1 -1 -1 +1] [-1 -1 -1 -1 -1 +1 +1]
4 [+1 -1 -1 +1 -1 -1 +1] [+1 -1 -1 -1 -1 +1 +1]
5 [-1 -1 -1 +1 -1 +1 +1] [-1 -1 -1 -1 +1 +1 +1]
6 [+1 -1 -1 +1 -1 +1 +1] [+1 -1 -1 -1 +1 +1 +1]
7 [-1 -1 -1 +1 +1 +1 -1] [-1 -1 -1 +1 -1 +1 +1]
8 [+1 -1 -1 +1 +1 +1 -1] [+1 -1 -1 +1 -1 +1 +1]
相应地,Ga128、Gb128对应的D(Dk)阵为:[1 8 2 4 16 32 64];GA128、GB128对应的D(Dk)阵为:[2 1 4 8 16 32 64]。
其中,k表示迭代次数,k为大于0的整数。Ga128、Gb128、GA128、GB128也是由W阵和D阵生成,生成Ga128、Gb128、GA128、GB128时k=7,即迭代了7次,总共可以生成32条长度为128的戈雷序列,其中,包括Ga128、Gb128、GA128、GB128各8条。
上述m个待选同步序列包括下述一种或多种:GAi、GBj、Gaq、Gbp,i、j、q、p为大于0的整数。GAi、GBj、Gaq、Gbp长度为128。具体地:
1)GAi表示由基础戈雷序列GA128第i行对应的W阵以及D阵确定的序列。
2)GBj表示由所述基础戈雷序列GB128第j行对应的W阵以及D阵确定的序列。
参见表9,例如i=1时,GA128第1行对应的W阵为[+1 +1 -1 -1 +1 +1 +1],对应的D阵为[2 1 4 8 16 32 64],那么结合[+1 +1 -1 -1 +1 +1 +1]和[2 1 4 8 16 32 64]生成GA1。
举例说明,Ak(n)、Bk(n)为计算过程变量,n为样本点,n小于0、且大于或等于2k时,Ak(n)=0、Bk(n)=0,计算过程如下:
k=0时,δ(n)为已知序列,A0(n)=δ(n),B0(n)=δ(n);
依次将k=1、2、3、4、5、6、7依次代入公式迭代计算:
Ak(n)=WkAk-1(n)+Bk-1(n-Dk);Bk(n)=WkAk-1(n)-Bk-1(n-Dk);
其中:Wk=[+1+1-1-1+1+1+1],Dk=[2 1 4 8 16 32 64],得到:GA1(n)=A7(128-n),GB1(n)=B7(128-n)。
下面计算过程类似,不再赘述。
3)Gaq表示由所述基础戈雷序列Ga128第q行对应的W阵以及D阵确定的序列。
4)Gbp表示由所述基础戈雷序列Gb128第p行对应的W阵以及D阵确定的序列。
进一步地,这m个待选同步序列种每个待选同步序列与基础戈雷序列的互相关性均满足第一预设条件,与802.11ad有很好的兼容性。具体可以参见前述实施例,不再赘述。
举例说明,在所有GAi、GBj、Gaq、Gbp中筛选出与Ga128、Gb128互相关峰值均小于第一预设阈值的序列如下:
GA1、GA3、GA5、GA7、GA8、GB1、GB3、GB5、GB7、GB8、Ga2、Ga4、Ga6、Ga8、Gb2、Gb4、Gb6、Gb8。
为了确保在mesh网络中物理层传输单元与干扰物理层传输单元之间的干扰尽可能低,m个待选同步序列中任意两个待选同步序列之间互相关性满足第二预设条件。具体可以参见前述实施例,不再赘述。
表9为m=2的目标序列集示例,一共有73组序列集可选做目标序列集,序列集中两个序列之间互相关峰值小于第二预设阈值,可选地,这里第二预设阈值取40:
表9
Figure BDA0001416731380000151
Figure BDA0001416731380000161
Figure BDA0001416731380000171
表10为m=3的目标序列集示例,一共有130组序列集可选做目标序列集,序列集中两个序列之间互相关峰值小于第二预设阈值,可选地,这里第二预设阈值取40:
表10
Figure BDA0001416731380000172
Figure BDA0001416731380000181
Figure BDA0001416731380000191
Figure BDA0001416731380000201
Figure BDA0001416731380000211
表11为m=4的目标序列集示例,一共有78组序列集可选做目标序列集,序列集中两个序列之间互相关峰值小于第二预设阈值,可选地,这里第二预设阈值取40:
表11
Figure BDA0001416731380000212
Figure BDA0001416731380000221
Figure BDA0001416731380000231
另外,上述m个待选同步序列为包含待选同步序列个数最多的序列集。即为了可用的待选同步序列更多,在上述存在很多序列集的情况下,采用包含待选同步序列个数最多的序列集。在上述例子中,可以在表11中选择任意一组包含4个待选同步序列的序列集作为目标序列集,本申请不作限制。
本申请中,上述目标序列集可以由控制节点构造,也可以由其他设备构造。构造完毕后,目标序列集可以提前配置在网络中每个节点中,也可以由控制节点向网络中各节点分配他们各自使用的同步序列,在此不作限制。
如果由控制节点向网络中各节点分配他们各自使用的同步序列,则由控制节点宏观进行调控,给可能出现干扰的相邻节点分配目标序列集中不同的待选同步序列。如果各节点中预先配置目标序列集,则各节点在发送物理层传输单元之前,可以与相邻节点交互协商消息,通过交互协商消息获知相邻节点发送/接收物理层传输单元使用的同步序列,那么自己发送/接收物理层传输单元时尽量避免对相邻节点造成干扰。
图4为本申请一实施例提供的数据传输装置结构示意图,如图4所示,该装置包括:生成模块401和发送模块402,其中:
生成模块401,用于生成物理层传输单元,所述物理层传输单元包括:同步序列。
发送模块402,用于向第二节点发送所述物理层传输单元,其中,所述物理层传输单元中包括的同步序列与所述第二节点接收到的干扰物理层传输单元中的同步序列不同。
可选地,所述同步序列为二元戈雷同步序列。
具体地,所述物理层传输单元中包括的同步序列、与所述第二节点接收到的所述干扰物理层传输单元中的同步序列均属于目标序列集,所述目标序列集包括m个待选同步序列,所述m个待选同步序列符合预设规则,m为大于0的整数。
一种实施方式中,所述m个待选同步序列根据基础戈雷序列拆分后的n个短序列确定,所述n个短序列的n个戈雷伴侣序列按照不同极性排列组合为T个备选序列,所述目标序列集包括从所述T个备选序列中选择的m个所述待选同步序列,n、T为大于0的整数。
另一种实施方式中,所述m个待选同步序列根据基础戈雷序列、以及所述基础戈雷序列对应的W阵和D阵确定。
其中,所述m个待选同步序列包括下述一种或多种:GAi、GBj、Gaq、Gbp,i、j、q、p为大于0的整数;
其中,GAi表示由所述基础戈雷序列GA128第i行对应的W阵以及D阵确定的序列;
GBj表示由所述基础戈雷序列GB128第j行对应的W阵以及D阵确定的序列;
Gaq表示由所述基础戈雷序列Ga128第q行对应的W阵以及D阵确定的序列;
Gbp表示由所述基础戈雷序列Gb128第p行对应的W阵以及D阵确定的序列。
可选地,所述m个待选同步序列符合预设规则包括:所述m个待选同步序列中的每个所述待选同步序列与所述基础戈雷序列的互相关性均满足第一预设条件;所述m个待选同步序列中的任意两个待选同步序列之间互相关性满足第二预设条件。
进一步地,所述m个待选同步序列符合预设规则还包括:所述m个待选同步序列为包含所述待选同步序列个数最多的序列集。
该装置用于执行前述方法实施例,其实现原理和技术效果类似,在此不再赘述。
图5为本申请一实施例提供的同步序列构造装置结构示意图,如图5所示,该装置包括:拆分模块501、获取模块502以及选择模块503,其中:
拆分模块501,用于将基础戈雷序列拆分为n个短序列,并获取所述n个短序列的n个戈雷伴侣序列。
获取模块502,用于获取所述n个戈雷伴侣序列按照不同极性排列组合的T个备选序列。
选择模块503,用于从所述T个备选序列中选择m个待选同步序列构成目标序列集,其中,所述m个待选同步序列符合预设规则,m、n、T为大于0的整数。
进一步地,选择模块503,具体用于从所述T个备选序列中选择与所述基础戈雷序列的互相关性满足第一预设条件的M个第一备选序列,M为大于0的整数;从所述M个第一备选序列中选择两两之间互相关性满足第二预设条件的m个待选同步序列构成目标序列集。
其中,所述m个待选同步序列为包含所述待选同步序列个数最多的序列集。
该装置用于执行前述方法实施例,其实现原理和技术效果类似,在此不再赘述。
需要说明的是,应理解以上装置的各个模块的划分仅仅是一种逻辑功能的划分,实际实现时可以全部或部分集成到一个物理实体上,也可以物理上分开。且这些模块可以全部以软件通过处理元件调用的形式实现;也可以全部以硬件的形式实现;还可以部分模块通过处理元件调用软件的形式实现,部分模块通过硬件的形式实现。例如,获取模块可以为单独设立的处理元件,也可以集成在上述装置的某一个芯片中实现,此外,也可以以程序代码的形式存储于上述装置的存储器中,由上述装置的某一个处理元件调用并执行以上确定模块的功能。其它模块的实现与之类似。此外这些模块全部或部分可以集成在一起,也可以独立实现。这里所述的处理元件可以是一种集成电路,具有信号的处理能力。在实现过程中,上述方法的各步骤或以上各个模块可以通过处理器元件中的硬件的集成逻辑电路或者软件形式的指令完成。
例如,以上这些模块可以是被配置成实施以上方法的一个或多个集成电路,例如:一个或多个特定集成电路(Application Specific Integrated Circuit,ASIC),或,一个或多个微处理器(digital signal processor,DSP),或,一个或者多个现场可编程门阵列(Field Programmable Gate Array,FPGA)等。再如,当以上某个模块通过处理元件调度程序代码的形式实现时,该处理元件可以是通用处理器,例如中央处理器(CentralProcessing Unit,CPU)或其它可以调用程序代码的处理器。再如,这些模块可以集成在一起,以片上系统(system-on-a-chip,SOC)的形式实现。
图6为本申请另一实施例提供的数据传输装置结构示意图,该装置可以集成于无线网络中的节点,如图6所示,该装置包括:存储器601和处理器602。
存储器601可以是独立的物理单元,与处理器602可以通过总线连接。存储器601、处理器602也可以集成在一起,通过硬件实现等。
存储器601用于存储实现以上方法实施例,或者图4所示实施例各个模块的程序,处理器601调用该程序,执行以上方法实施例的操作。
图7为本申请另一实施例提供的同步序列构造装置结构示意图,该装置可以集成于网络中的控制节点,但不以此为限,可以是其他可以构造序列的设备,如图7所示,该装置包括:该装置包括:存储器701和处理器702,存储器701可以是独立的物理单元,与处理器702可以通过总线连接。存储器701、处理器702也可以集成在一起,通过硬件或部分软件实现。
存储器701用于存储实现以上方法实施例,或者图5所示实施例各个模块的程序,处理器702调用该程序,执行以上方法实施例的操作。
可选的,当上述方法实施例的部分或全部通过软件实现时,上述装置也可以只包括处理器。用于存储程序的存储器位于装置之外,处理器通过电路/电线与存储器连接,用于读取并执行存储器中存储的程序。
处理器可以是中央处理器(central processing unit,CPU),网络处理器(network processor,NP)或者CPU和NP的组合。
处理器还可以进一步包括硬件芯片。上述硬件芯片可以是专用集成电路(application-specific integrated circuit,ASIC),可编程逻辑器件(programmablelogic device,PLD)或其组合。上述PLD可以是复杂可编程逻辑器件(complexprogrammable logic device,CPLD),现场可编程逻辑门阵列(field-programmable gatearray,FPGA),通用阵列逻辑(generic array logic,GAL)或其任意组合。
存储器可以包括易失性存储器(volatile memory),例如随机存取存储器(random-access memory,RAM);存储器也可以包括非易失性存储器(non-volatilememory),例如快闪存储器(flash memory),硬盘(hard disk drive,HDD)或固态硬盘(solid-state drive,SSD);存储器还可以包括上述种类的存储器的组合。
本申请实施例还提供了一种计算机存储介质,存储有计算机程序,该计算机程序用于执行上述实施例提供的数据传输方法。
本申请实施例还提供了一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述实施例提供的数据传输方法。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。

Claims (18)

1.一种数据传输方法,其特征在于,所述方法应用于无线网络,所述无线网络中包括多个节点,所述方法包括:
第一节点生成物理层传输单元,所述物理层传输单元包括:同步序列;
第一节点向第二节点发送所述物理层传输单元,其中,所述物理层传输单元中包括的同步序列与所述第二节点接收到的干扰物理层传输单元中的同步序列不同;
所述物理层传输单元中包括的同步序列、与所述第二节点接收到的所述干扰物理层传输单元中的同步序列均属于目标序列集,所述目标序列集包括m个待选同步序列,所述m个待选同步序列符合预设规则,m为大于0的整数;
所述m个待选同步序列根据基础戈雷序列拆分后的n个短序列确定,所述n个短序列的n个戈雷伴侣序列按照不同极性排列组合为T个备选序列,所述目标序列集包括从所述T个备选序列中选择的m个所述待选同步序列,n、T为大于0的整数。
2.根据权利要求1所述的方法,其特征在于,所述同步序列为二元戈雷同步序列。
3.根据权利要求1所述的方法,其特征在于,所述m个待选同步序列根据基础戈雷序列、以及所述基础戈雷序列对应的权重矩阵W阵和延迟矩阵D阵确定。
4.根据权利要求3所述的方法,其特征在于,所述m个待选同步序列包括下述一种或多种:GAi、GBj、Gaq、Gbp,i、j、q、p为大于0的整数;
其中,GAi表示由所述基础戈雷序列GA128第i行对应的权重矩阵W阵以及延迟矩阵D阵确定的序列;
GBj表示由所述基础戈雷序列GB128第j行对应的权重矩阵W阵以及延迟矩阵D阵确定的序列;
Gaq表示由所述基础戈雷序列Ga128第q行对应的权重矩阵W阵以及延迟矩阵D阵确定的序列;
Gbp表示由所述基础戈雷序列Gb128第p行对应的权重矩阵W阵以及延迟矩阵D阵确定的序列。
5.根据权利要求1-4任一项所述的方法,其特征在于,所述m个待选同步序列符合预设规则包括:所述m个待选同步序列中的每个所述待选同步序列与所述基础戈雷序列的互相关性均满足第一预设条件;所述m个待选同步序列中的任意两个待选同步序列之间互相关性满足第二预设条件。
6.根据权利要求5所述的方法,其特征在于,所述m个待选同步序列符合预设规则还包括:所述m个待选同步序列为包含所述待选同步序列个数最多的序列集。
7.一种同步序列构造方法,其特征在于,包括:
将基础戈雷序列拆分为n个短序列,并获取所述n个短序列的n个戈雷伴侣序列;
获取所述n个戈雷伴侣序列按照不同极性排列组合的T个备选序列;
从所述T个备选序列中选择m个待选同步序列构成目标序列集,其中,所述m个待选同步序列符合预设规则,m、n、T为大于0的整数。
8.根据权利要求7所述的方法,其特征在于,从所述T个备选序列中选择m个待选同步序列构成目标序列集,包括:
从所述T个备选序列中选择与所述基础戈雷序列的互相关性满足第一预设条件的M个第一备选序列,M为大于0的整数;
从所述M个第一备选序列中选择两两之间互相关性满足第二预设条件的m个待选同步序列构成目标序列集。
9.根据权利要求8所述的方法,其特征在于,所述m个待选同步序列为包含所述待选同步序列个数最多的序列集。
10.一种数据传输装置,其特征在于,所述装置应用于无线网络,所述无线网络中包括多个节点,所述装置包括:
生成模块,用于生成物理层传输单元,所述物理层传输单元包括:同步序列;
发送模块,用于向第二节点发送所述物理层传输单元,其中,所述物理层传输单元中包括的同步序列与所述第二节点接收到的干扰物理层传输单元中的同步序列不同;
其中,所述物理层传输单元中包括的同步序列、与所述第二节点接收到的所述干扰物理层传输单元中的同步序列均属于目标序列集,所述目标序列集包括m个待选同步序列,所述m个待选同步序列符合预设规则,m为大于0的整数;
所述m个待选同步序列根据基础戈雷序列拆分后的n个短序列确定,所述n个短序列的n个戈雷伴侣序列按照不同极性排列组合为T个备选序列,所述目标序列集包括从所述T个备选序列中选择的m个所述待选同步序列,n、T为大于0的整数。
11.根据权利要求10所述的装置,其特征在于,所述同步序列为二元戈雷同步序列。
12.根据权利要求10所述的装置,其特征在于,所述m个待选同步序列根据基础戈雷序列、以及所述基础戈雷序列对应的权重矩阵W阵和延迟矩阵D阵确定。
13.根据权利要求12所述的装置,其特征在于,所述m个待选同步序列包括下述一种或多种:GAi、GBj、Gaq、Gbp,i、j、q、p为大于0的整数;
其中,GAi表示由所述基础戈雷序列GA128第i行对应的权重矩阵W阵以及延迟矩阵D阵确定的序列;
GBj表示由所述基础戈雷序列GB128第j行对应的权重矩阵W阵以及延迟矩阵D阵确定的序列;
Gaq表示由所述基础戈雷序列Ga128第q行对应的权重矩阵W阵以及延迟矩阵D阵确定的序列;
Gbp表示由所述基础戈雷序列Gb128第p行对应的权重矩阵W阵以及延迟矩阵D阵确定的序列。
14.根据权利要求10-13任一项所述的装置,其特征在于,所述m个待选同步序列符合预设规则包括:所述m个待选同步序列中的每个所述待选同步序列与所述基础戈雷序列的互相关性均满足第一预设条件;所述m个待选同步序列中的任意两个待选同步序列之间互相关性满足第二预设条件。
15.根据权利要求14所述的装置,其特征在于,所述m个待选同步序列符合预设规则还包括:所述m个待选同步序列为包含所述待选同步序列个数最多的序列集。
16.一种同步序列构造装置,其特征在于,包括:
拆分模块,用于将基础戈雷序列拆分为n个短序列,并获取所述n个短序列的n个戈雷伴侣序列;
获取模块,用于获取所述n个戈雷伴侣序列按照不同极性排列组合的T个备选序列;
选择模块,用于从所述T个备选序列中选择m个待选同步序列构成目标序列集,其中,所述m个待选同步序列符合预设规则,m、n、T为大于0的整数。
17.根据权利要求16所述的装置,其特征在于,所述选择模块,具体用于从所述T个备选序列中选择与所述基础戈雷序列的互相关性满足第一预设条件的M个第一备选序列,M为大于0的整数;从所述M个第一备选序列中选择两两之间互相关性满足第二预设条件的m个待选同步序列构成目标序列集。
18.根据权利要求17所述的装置,其特征在于,所述m个待选同步序列为包含所述待选同步序列个数最多的序列集。
CN201710868932.1A 2017-09-22 2017-09-22 数据传输方法、同步序列构造方法及装置 Active CN109547149B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710868932.1A CN109547149B (zh) 2017-09-22 2017-09-22 数据传输方法、同步序列构造方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710868932.1A CN109547149B (zh) 2017-09-22 2017-09-22 数据传输方法、同步序列构造方法及装置

Publications (2)

Publication Number Publication Date
CN109547149A CN109547149A (zh) 2019-03-29
CN109547149B true CN109547149B (zh) 2020-04-14

Family

ID=65830629

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710868932.1A Active CN109547149B (zh) 2017-09-22 2017-09-22 数据传输方法、同步序列构造方法及装置

Country Status (1)

Country Link
CN (1) CN109547149B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115967413A (zh) * 2021-10-13 2023-04-14 华为技术有限公司 一种传输物理层协议数据单元的方法和装置
CN117254891A (zh) * 2022-06-10 2023-12-19 华为技术有限公司 基于uwb的ppdu传输方法及相关装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101447962A (zh) * 2007-11-27 2009-06-03 华为技术有限公司 同步信息的发送与接收方法及装置、同步系统

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104683275B (zh) * 2013-11-27 2019-01-08 华为技术有限公司 一种前导序列生成方法、定时同步方法和设备

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101447962A (zh) * 2007-11-27 2009-06-03 华为技术有限公司 同步信息的发送与接收方法及装置、同步系统

Also Published As

Publication number Publication date
CN109547149A (zh) 2019-03-29

Similar Documents

Publication Publication Date Title
US11101909B2 (en) Scrambling code sequence generation method and apparatus
CN109150480B (zh) 相位跟踪参考信号处理方法与装置
WO2016138632A1 (zh) 用于上行数据传输的方法和装置
US9009207B2 (en) Method for generating a sequence in a wireless communication system, and apparatus for same
JP2020516128A (ja) Dmrs送信方法及び通信デバイス
WO2017206663A1 (zh) 免授权传输方法和装置
EP3468245B1 (en) Signal processing method and apparatus
TWI758229B (zh) 發送裝置及發送方法
JP2023502384A (ja) 物理層プロトコルデータユニットを伝送するための方法および装置
JP2023010730A (ja) シーケンスを基にした信号処理方法および信号処理装置
AU2022201006A1 (en) Reference signal transmission method and device
CN109547149B (zh) 数据传输方法、同步序列构造方法及装置
WO2020143907A1 (en) Client device and network access node for transmitting and receiving a random access preamble
CN111641971B (zh) 数据传输方法、装置及系统
WO2019154286A1 (zh) 一种数据调制和解调方法及装置
WO2018228460A1 (zh) 相位跟踪参考信号处理方法与装置
AU2021323163B2 (en) Method and apparatus for transmitting physical layer protocol data unit
CN105900388A (zh) Ltf生成方法和装置
CN111262806B (zh) 数据传输方法、装置及系统
CN107846375B (zh) 用于检测同步信号的方法和设备
CN108174447B (zh) 一种移动通信系统
WO2019128465A1 (zh) 一种cdma系统信道扩频装置、方法及移动通信系统
CN111294154B (zh) 信息传输方法和设备
JP7162024B2 (ja) アップリンクデータ伝送の方法および装置
US11637583B2 (en) Symbol-group based spreading schemes

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant