CN108664215B - 数据储存装置以及其操作方法 - Google Patents
数据储存装置以及其操作方法 Download PDFInfo
- Publication number
- CN108664215B CN108664215B CN201810001135.8A CN201810001135A CN108664215B CN 108664215 B CN108664215 B CN 108664215B CN 201810001135 A CN201810001135 A CN 201810001135A CN 108664215 B CN108664215 B CN 108664215B
- Authority
- CN
- China
- Prior art keywords
- block
- pages
- die
- page
- word line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000013500 data storage Methods 0.000 title claims abstract description 25
- 238000000034 method Methods 0.000 title claims description 16
- 230000015654 memory Effects 0.000 claims abstract description 45
- 239000013078 crystal Substances 0.000 claims abstract description 16
- 238000005516 engineering process Methods 0.000 abstract description 5
- 238000005457 optimization Methods 0.000 abstract description 2
- 238000009826 distribution Methods 0.000 description 2
- 238000011017 operating method Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0614—Improving the reliability of storage systems
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/56—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
- G11C11/5621—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
- G11C11/5628—Programming or writing circuits; Data input circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0629—Configuration or reconfiguration of storage systems
- G06F3/0631—Configuration or reconfiguration of storage systems by allocating resources to storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0638—Organizing or formatting or addressing of data
- G06F3/064—Management of blocks
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Read Only Memory (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
本发明涉及一种数据储存装置的写入操作最佳化技术。一数据储存装置采用一快闪存储器,包括K个晶粒。各晶粒包括N个区块面。各区块面包括多个区块。各区块包括多个页。一字线操作同一区块中的M页。K、N以及M各自为大于1的整数。该数据储存装置的一控制器将一主机连续下达的第一组L页数据写入一第一晶粒的L页,L为N与M的乘积。该第一晶粒的上述L页是由该第一晶粒的N个区块面各以一区块中同一字线操作的M页组成,且该第一晶粒的N个区块面是交错提供页空间供上述第一组L页数据写入。
Description
技术领域
本发明有关于使用快闪存储器的数据储存装置。
背景技术
现今数据储存装置常以快闪存储器(flash memory)为储存媒体。快闪存储器常用作记忆卡(memory card)、通用串行总线闪存装置(USB flash device)、固态硬碟(SSD)…等产品。另外有一种应用是采多芯片封装、将快闪存储器与其控制器包装在一起─称为嵌入式快闪存储器模组(如eMMC)。
快闪存储器的数据更新并非对同样储存空间作复写,而是将更新数据储存在闲置空间;至于旧储存内容则转为无效。频繁的写入操作容易致使储存空间充斥无效数据,致使快闪存储器的使用率不理想。快闪存储器的写入最佳化为本技术领域重要课题。
发明内容
根据本发明一种实施方式所实现的一数据储存装置包括一快闪存储器以及一控制器。该快闪存储器包括K个晶粒。各晶粒包括N个区块面。各区块面包括多个区块。各区块包括多个页。一字线操作同一区块中的M页。K、N以及M各自为大于1的整数。该控制器将一主机连续下达的第一组L页数据写入上述K个晶粒中一第一晶粒的L页。L为N与M的乘积。该第一晶粒的上述L页是由该第一晶粒的N个区块面各以一区块中同一字线操作的M页组成。该第一晶粒的N个区块面是交错提供页空间供上述第一组L页数据写入。
根据本发明一种实施方式所实现的一数据储存装置操作方法包括将一主机连续下达的第一组L页数据写入该数据储存装置的一快闪存储器的K个晶粒中一第一晶粒的L页。各晶粒包括N个区块面。各区块面包括多个区块。各区块包括多页。且一字线操作同一区块中的M页。K、N以及M各自为大于1的整数。所述操作方法是令L为N与M的乘积。该第一晶粒的上述L页是由该第一晶粒的N个区块面各以一区块中同一字线操作的M页组成。该第一晶粒的N个区块面是交错提供页空间供上述第一组L页数据写入。
下文特举实施例,并配合附图,详细说明本发明内容。
附图说明
图1A、图1B、图1C分别对应SLC、MLC、TLC技术,图解不同逻辑意义下,相对栅极浮动电子的存储单元分布概率;
图2图解了根据本发明一种实施方式所实现的一数据储存装置200;
图3A更针对多阶存储单元(MLC)技术,图解所有晶粒Die0~Die3接收数据的顺序;
图3B对应图3A显示上述32笔数据写入晶粒Die0~Die3的时序;且
图4针对三阶存储单元(TLC)技术,图解所有晶粒Die0~Die3接收数据的顺序。
符号说明
200~数据储存装置;
202~控制器;
204~快闪存储器;
206~主机;
Die0、Die1、Die2、Die3~晶粒;
P0、P1~区块面;
page0、page1、page2、page3…page511~页;以及
Tprogram0、Tprogram1、Tprogram2、Tprogram3~程序化时间。
具体实施方式
以下叙述列举本发明的多种实施例。以下叙述介绍本发明的基本概念,且并非意图限制本发明内容。实际发明范围应依照申请专利范围界定。
快闪存储器的存储单元有多种形式。单阶存储单元(single level cell,简称SLC)储存单一位元。多阶存储单元(multiple level cell,简称MLC)储存两个位元。三阶存储单元(triple level cell,简称TLC)储存三个位元。图1A、图1B、图1C分别对应SLC、MLC、TLC技术,图解不同逻辑意义下,相对栅极浮动电子的存储单元分布概率。如图所示,一存储单元的逻辑定义是依照存储单元的栅极浮动电子量划分。
关于一存储单元对应单一位元的单阶存储单元(SLC),其对应一字线(word line)操作的集合可为一页(page)空间。关于一存储单元对应双位元的多阶存储单元(MLC),其对应一字线操作的集合可为两页空间。关于一存储单元对应三个位元的三阶存储单元(TLC),其对应一字线操作的集合可为三页空间。本发明旨在于各字线启动时,最佳化使用其所致动的所有页。
图2图解根据本发明一种实施方式所实现的一数据储存装置200,其中包括一控制器202以及一快闪存储器(flash memory)204。在该控制器202的操作下,一主机206得以对该快闪存储器204进行存取。
快闪存储器204以多个晶粒Die0、Die1、Die2以及Die3实现。各晶粒包含两个区块面(planes,各晶粒内的P0与P1)。各区块面划分为多个区块(blocks),其中各区块包括多页(pages)。图中仅绘制出各区块面的一个区块,包括该区块的多页,编号page0至page511。
主机206下达的数据将由控制器202以最佳化方式写入该快闪存储器204。以对应双位元的多阶存储单元(MLC)技术而言,控制器202是将主机连续发下的四页(pages)数据跨区块面(planes)地写入一晶粒(die)的四页,其中同一区块面(plane)贡献同一字线控制的两页空间。不同区块面(planes)的写入穿插进行。以晶粒Die0为例,区块面P0所示该区块的页page0与页page1是以同字线操作,且区块面P1所示该区块的页page0与页page1是以同字线操作。主机连续发下的四页(pages)数据是对应写入晶粒Die0中区块面P0所示区块的页page0、区块面P1所示区块的页page0、区块面P0所示区块的页page1以及区块面P1所示区块的页page1。其他晶粒(Die1~Die3)也是同样操作概念。图中实线显示晶粒(die)内的z型写入方式。各次z型写入是一次性操作在一晶粒上。如此设计不浪费地使用快闪存储器204空间。控制器202可还有缓冲器(SRAM或DRAM)收集各晶粒一次性写入数据。假设写入操作凑不成四页数据,浪费的只有该z型末端没有填入数据的空间。区块面(planes)交错供应页空间的设计使得非预期断电损坏z型末端两页时,也不影响z型前端两页的数据。
以对应三个位元的三阶存储单元(TLC)技术而言,控制器202是将主机连续发下的六页(pages)数据跨区块面(planes)地写入一晶粒(die)的六页,其中同一区块面(plane)贡献同一字线控制的三页空间,不同区块面(planes)的写入穿插进行。以晶粒Die0为例,区块面P0所示该区块的页page0、页page1与页page2是以同字线操作,且区块面P1所示该区块的页page0、页page1与页page2是以同字线操作。主机连续发下的六页(pages)数据是对应写入晶粒Die0中区块面P0所示区块的页page0、区块面P1所示区块的页page0、区块面P0所示区块的页page1、区块面P1所示区块的页page1、区块面P0所示区块的页page2以及区块面P1所示区块的页page2。其他晶粒(Die1~Die3)也是同样操作概念。图中实线结合虚线显示晶粒(die)内的锯齿型(双z型)写入方式。各次锯齿型写入是一次性操作在一晶粒上。如此设计不浪费地使用快闪存储器204空间。假设写入操作凑不成六页数据,浪费的只有该锯齿型末端没有填入数据的空间。区块面(planes)交错提供页空间的设计使得非预期断电损坏锯齿型末端两页或四页时,也不影响锯齿型前端四页或两页的数据。
图3A更针对多阶存储单元(MLC)技术,图解所有晶粒Die0~Die3接收数据的顺序。主机下达的数据依照时间顺序编号,图中包括编号0~31的32笔数据。控制器202是以上述z型写入将编号0~3的四笔数据一次性填入晶粒Die0后,又以上述z型写入将编号4~7的四笔数据一次性填入晶粒Die1,又以上述z型写入将编号8~11的四笔数据一次性填入晶粒Die2,又以上述z型写入将编号12~15的四笔数据一次性填入晶粒Die3,又以上述z型写入将编号16~19的四笔数据一次性填入晶粒Die0,又以上述z型写入将编号20~23的四笔数据一次性填入晶粒Die1,又以上述z型写入将编号24~27的四笔数据一次性填入晶粒Die2,又以上述z型写入将编号28~31的四笔数据一次性填入晶粒Die3。
图3B对应图3A显示上述32笔数据写入晶粒Die0~Die3的时序。由于不同晶粒的程序化可并行,编号0~3的四笔数据的程序化时间Tprogram0、编号4~7的四笔数据的程序化时间Tprogram1、编号8~11的四笔数据的程序化时间Tprogram2、编号12~15的四笔数据的程序化时间Tprogram3可重迭。主机206发下的编号0~15数据几乎无延滞地写入该快闪存储器204。后续编号16~31的16笔数据也在对应的晶粒(die)前一波程序化结束后,有效率地接续进行。
图4针对三阶存储单元(TLC)技术,图解所有晶粒Die0~Die3接收数据的顺序。主机下达的数据依照时间顺序编号,图中包括编号0~23的24笔数据。控制器202是以上述锯齿型写入将编号0~5的六笔数据一次性填入晶粒Die0后,又以上述锯齿型写入将编号6~11的六笔数据一次性填入晶粒Die1,又以上述锯齿型写入将编号12~17的六笔数据一次性填入晶粒Die2,又以上述锯齿型写入将编号18~23的六笔数据一次性填入晶粒Die3。此24笔数据同样可无延滞地写入晶粒Die0~Die3。
除了前述实施例,其他晶粒数量(大于1的整数K)、各晶粒其他区块面数量(大于1的整数N)、或更多阶(大于1的整数阶M)使用的存储单元都可依照前述概念操作。此外,基于以上技术内容,本发明更涉及数据储存装置操作方法。
虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何熟悉本技术领域者,在不脱离本发明的精神和范围内,当可做些许更动与润饰,因此本发明的保护范围当由权利要求书界定为准。
Claims (18)
1.一种数据储存装置,包括:
一快闪存储器,包括K个晶粒,其中,各晶粒包括N个区块面,各区块面包括多个区块,各区块包括多页,且一字线操作同一区块中的M页,K、N以及M各自为大于1的整数;以及
一控制器,将一主机连续下达的第一组L页数据写入上述K个晶粒中一第一晶粒的L页,其中,L为N与M的乘积,该第一晶粒的上述L页是由该第一晶粒的N个区块面各以一区块中同一字线操作的M页组成,且该第一晶粒的N个区块面是交错提供页空间供上述第一组L页数据写入。
2.如权利要求1所述的数据储存装置,其特征在于:
该控制器将该主机接续上述第一组L页数据下达的第二组L页数据写入上述K个晶粒中一第二晶粒提供的L页;且
该第二晶粒的上述L页是由该第二晶粒的N个区块面各以一区块中同一字线操作的M页组成,且该第二晶粒的N个区块面交错提供页空间供上述第二组L页数据写入。
3.如权利要求2所述的数据储存装置,其特征在于:
该控制器将该主机上述第二组L页数据之后依序下达的第三组L页数据至第K组L页数据分别写入上述K个晶粒中一第三晶粒至第K晶粒各自提供的L页;且
上述第三至第K晶粒各自的上述L页是由各晶粒的N个区块面各以一区块中同一字线操作的M页组成,且各晶粒的N个区块面交错提供页空间供所对应的该组L页数据写入。
4.如权利要求3所述的数据储存装置,其特征在于:
该控制器将该主机接续上述第K组L页数据之后下达的第(K+1)组L页数据写入上述该第一晶粒提供的另外L页。
5.如权利要求1所述的数据储存装置,其特征在于:
该控制器一次性填写一个上述晶粒跨区块面的N个区块的L页,且各区块提供的是同一字线操作的M页。
6.如权利要求1所述的数据储存装置,其特征在于:
该快闪存储器采用多阶存储单元,使同一字线操作同一区块面的两页。
7.如权利要求6所述的数据储存装置,其特征在于:
上述区块面的数量N为2;且
上述晶粒的数量K为4。
8.如权利要求1所述的数据储存装置,其特征在于:
该快闪存储器采用三阶存储单元,使同一字线操作同一区块面的三页。
9.如权利要求8所述的数据储存装置,其特征在于:
上述区块面的数量N为2;且
上述晶粒的数量K为4。
10.一种数据储存装置操作方法,包括:
将一主机连续下达的第一组L页数据写入该数据储存装置的一快闪存储器的K个晶粒中一第一晶粒的L页,其中,各晶粒包括N个区块面,各区块面包括多个区块,各区块包括多页,且一字线操作同一区块中的M页,K、N以及M各自为大于1的整数;且
令L为N与M的乘积;
其中:
该第一晶粒的上述L页是由该第一晶粒的N个区块面各以一区块中同一字线操作的M页组成;且
该第一晶粒的N个区块面是交错提供页空间供上述第一组L页数据写入。
11.如权利要求10所述的数据储存装置操作方法,其特征在于,还包括:
将该主机接续上述第一组L页数据下达的第二组L页数据写入上述K个晶粒中一第二晶粒提供的L页;
其中:
该第二晶粒的上述L页是由该第二晶粒的N个区块面各以一区块中同一字线操作的M页组成;且
该第二晶粒的N个区块面是交错提供页空间供上述第二组L页数据写入。
12.如权利要求11所述的数据储存装置操作方法,其特征在于,还包括:
将该主机上述第二组L页数据之后依序下达的第三组L页数据至第K组L页数据分别写入上述K个晶粒中一第三晶粒至第K晶粒各自提供的L页;
其中:
上述第三至第K晶粒各自的上述L页是由各晶粒的N个区块面各以一区块中同一字线操作的M页组成;且
各晶粒的N个区块面是交错提供页空间供所对应的该组L页数据写入。
13.如权利要求12所述的数据储存装置操作方法,其特征在于,还包括:
将该主机接续上述第K组L页数据之后下达的第(K+1)组L页数据写入上述该第一晶粒提供的另外L页。
14.如权利要求10所述的数据储存装置操作方法,其特征在于,还包括:
一次性填写一个上述晶粒跨区块面的N个区块的L页,其中各区块提供的是同一字线操作的M页。
15.如权利要求10所述的数据储存装置操作方法,其特征在于:
该快闪存储器采用多阶存储单元,使同一字线操作同一区块面的两页。
16.如权利要求15所述的数据储存装置操作方法,其特征在于:
上述区块面的数量N为2;且
上述晶粒的数量K为4。
17.如权利要求10所述的数据储存装置操作方法,其特征在于:
该快闪存储器采用三阶存储单元,使同一字线操作同一区块面的三页。
18.如权利要求17所述的数据储存装置操作方法,其特征在于:
上述区块面的数量N为2;且
上述晶粒的数量K为4。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106110278 | 2017-03-28 | ||
TW106110278A TWI646554B (zh) | 2017-03-28 | 2017-03-28 | 資料儲存裝置以及其操作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108664215A CN108664215A (zh) | 2018-10-16 |
CN108664215B true CN108664215B (zh) | 2021-04-06 |
Family
ID=63669830
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810001135.8A Active CN108664215B (zh) | 2017-03-28 | 2018-01-02 | 数据储存装置以及其操作方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10170179B2 (zh) |
CN (1) | CN108664215B (zh) |
TW (1) | TWI646554B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI738390B (zh) * | 2020-06-19 | 2021-09-01 | 群聯電子股份有限公司 | 資料保護方法、記憶體儲存裝置及記憶體控制電路單元 |
KR20220080273A (ko) * | 2020-12-07 | 2022-06-14 | 에스케이하이닉스 주식회사 | 데이터 저장 장치 및 그 동작 방법 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1930635A (zh) * | 2003-12-30 | 2007-03-14 | 桑迪士克股份有限公司 | 对多个区块进行适应性确定群组以成为多个多区块单元 |
CN103049386A (zh) * | 2011-10-14 | 2013-04-17 | 绿智慧流科技公司 | 收回重建内存空间方法 |
CN104252317A (zh) * | 2013-06-26 | 2014-12-31 | 群联电子股份有限公司 | 数据写入方法、存储器控制器与存储器存储装置 |
CN104978150A (zh) * | 2014-04-02 | 2015-10-14 | 补丁科技股份有限公司 | 存储器装置的控制方法、存储器装置和存储器系统 |
WO2016022918A1 (en) * | 2014-08-07 | 2016-02-11 | Pure Storage, Inc. | Die-level monitoring in a storage cluster |
CN105589811A (zh) * | 2014-11-10 | 2016-05-18 | 慧荣科技股份有限公司 | 数据储存装置与操作方法 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8850100B2 (en) * | 2010-12-07 | 2014-09-30 | Densbits Technologies Ltd. | Interleaving codeword portions between multiple planes and/or dies of a flash memory device |
US9552288B2 (en) * | 2013-02-08 | 2017-01-24 | Seagate Technology Llc | Multi-tiered memory with different metadata levels |
TWI525625B (zh) * | 2013-12-09 | 2016-03-11 | 群聯電子股份有限公司 | 記憶體管理方法、記憶體控制電路單元與記憶體儲存裝置 |
US20150169228A1 (en) * | 2013-12-12 | 2015-06-18 | Sandisk Technologies Inc. | System and method of storing data at a non-volatile memory |
US9405480B2 (en) * | 2014-01-13 | 2016-08-02 | Seagate Technology Llc | Interleaving codewords over multiple flash planes |
US20160162215A1 (en) * | 2014-12-08 | 2016-06-09 | Sandisk Technologies Inc. | Meta plane operations for a storage device |
US10430112B2 (en) * | 2014-12-22 | 2019-10-01 | Sandisk Technologies Llc | Memory block cycling based on memory wear or data retention |
US9582435B2 (en) * | 2015-03-23 | 2017-02-28 | Sandisk Technologies Llc | Memory system and method for efficient padding of memory pages |
US10180805B2 (en) * | 2015-03-25 | 2019-01-15 | SK Hynix Inc. | Memory system and operating method thereof |
US9875049B2 (en) * | 2015-08-24 | 2018-01-23 | Sandisk Technologies Llc | Memory system and method for reducing peak current consumption |
-
2017
- 2017-03-28 TW TW106110278A patent/TWI646554B/zh active
-
2018
- 2018-01-02 CN CN201810001135.8A patent/CN108664215B/zh active Active
- 2018-01-03 US US15/861,018 patent/US10170179B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1930635A (zh) * | 2003-12-30 | 2007-03-14 | 桑迪士克股份有限公司 | 对多个区块进行适应性确定群组以成为多个多区块单元 |
CN103049386A (zh) * | 2011-10-14 | 2013-04-17 | 绿智慧流科技公司 | 收回重建内存空间方法 |
CN104252317A (zh) * | 2013-06-26 | 2014-12-31 | 群联电子股份有限公司 | 数据写入方法、存储器控制器与存储器存储装置 |
CN104978150A (zh) * | 2014-04-02 | 2015-10-14 | 补丁科技股份有限公司 | 存储器装置的控制方法、存储器装置和存储器系统 |
WO2016022918A1 (en) * | 2014-08-07 | 2016-02-11 | Pure Storage, Inc. | Die-level monitoring in a storage cluster |
CN105589811A (zh) * | 2014-11-10 | 2016-05-18 | 慧荣科技股份有限公司 | 数据储存装置与操作方法 |
Also Published As
Publication number | Publication date |
---|---|
TWI646554B (zh) | 2019-01-01 |
CN108664215A (zh) | 2018-10-16 |
TW201837905A (zh) | 2018-10-16 |
US10170179B2 (en) | 2019-01-01 |
US20180286477A1 (en) | 2018-10-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9009436B2 (en) | Flushed data alignment with physical structures | |
US9329989B2 (en) | System and method for pre-interleaving sequential data | |
US8397018B2 (en) | Systems and methods for implementing a programming sequence to enhance die interleave | |
US10338841B2 (en) | Block management for data streams | |
CN111158579B (zh) | 固态硬盘及其数据存取的方法 | |
EP2798637B1 (en) | Metablock size reduction using on chip page swapping between planes | |
US9875049B2 (en) | Memory system and method for reducing peak current consumption | |
US20190235789A1 (en) | Method for performing writing management in a memory device, and associated memory device and controller thereof | |
US8301850B2 (en) | Memory system which writes data to multi-level flash memory by zigzag interleave operation | |
US20190065361A1 (en) | Method for writing data into flash memory module and associated flash memory controller and electronic device | |
CN107861884B (zh) | 一种提高nand闪存中跨页存储地址映射效率的方法 | |
CN108664215B (zh) | 数据储存装置以及其操作方法 | |
CN101930407B (zh) | 闪速存储器控制电路及其存储系统与数据传输方法 | |
US10365834B2 (en) | Memory system controlling interleaving write to memory chips | |
TW201947403A (zh) | 資料儲存裝置及系統資訊的編程方法 | |
US11487655B2 (en) | Method for managing flash memory module and associated flash memory controller and electronic device based on timing of dummy read operations | |
US11928361B2 (en) | Memory system and control method | |
US20210272619A1 (en) | Data Storage With Improved Read Performance By Avoiding Line Discharge | |
CN111341366B (zh) | 用于存储器装置的种子操作 | |
CN111949199B (zh) | 一种存储设备的数据写入方法、装置及存储设备 | |
US20110302355A1 (en) | Mapping and writting method in memory device with multiple memory chips | |
CN114968074A (zh) | 数据储存装置以及非挥发式存储器控制方法 | |
WO2020015135A1 (zh) | 一种raid保护下提升闪存读取效能方法 | |
WO2012015457A1 (en) | Systems and methods for implementing a programming sequence to enhance die interleave | |
CN101350219B (zh) | 存储器存取方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |