CN108616674B - 具有外同步功能的双路视频信号时序产生电路结构 - Google Patents
具有外同步功能的双路视频信号时序产生电路结构 Download PDFInfo
- Publication number
- CN108616674B CN108616674B CN201611140770.1A CN201611140770A CN108616674B CN 108616674 B CN108616674 B CN 108616674B CN 201611140770 A CN201611140770 A CN 201611140770A CN 108616674 B CN108616674 B CN 108616674B
- Authority
- CN
- China
- Prior art keywords
- video
- signal
- frame
- path
- value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/765—Interface circuits between an apparatus for recording and another apparatus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
Abstract
本发明属于集成电路设计技术,本发明提出一种具有外同步功能的双路视频信号时序产生电路结构。为了满足图形处理器对双路视频输出及其外同步功能的要求,可同时产生两路符合VESA视频时序标准的输出视频信号,并且支持与外部帧同步信号同步刷新输出视频帧。并且具有使这两路输出视频之间保持同步或者同时与外部帧同步信号同步的功能,从而当需要对这两路输出视频以及其它与外部帧同步信号保持同步的视频信号之间进行切换时,可以有效消除在不同视频信号之间切换时可能出现的黑屏或闪屏现象,实现视频信号间的无缝切换。
Description
技术领域
本发明属于集成电路设计技术,一种具有外同步功能的双路视频信号时序产生电路结构。
背景技术
图形处理器通常具有双路视频输出功能,即可同时输出两路视频,这两路视频可以有不同的分辨率、帧频率和视频数据,用于双路独立显示或双路扩展显示等不同应用场景。由于在航空机载座舱显示系统中需要对显示视频进行频繁切换,但是由于所切换的视频之间帧不同步,导致在视频切换时可能会出现黑屏或闪屏现象。
发明内容
本发明的目的是:提出一种具有外同步功能的双路视频信号时序产生电路结构,消除航空机载座舱显示系统中不同视频信号切换时可能出现的黑屏或闪屏现象,实现视频信号间的无缝切换。
本发明的技术方案是:
一种具有外同步功能的双路视频信号时序产生电路结构,可同时产生两路符合VESA视频时序标准的输出视频信号,并且支持与外部帧同步信号同步功能,包括第一路视频时序产生器和第二路视频时序产生器,这两个模块完全相同,均由行内像素数计数器、帧内行数计数器和视频信号产生电路组成,第一路视频时序产生器与外部帧同步信号保持同步;还包括第二路视频外同步信号选择器,
行内像素数计数器由0值开始计数,每像素时钟周期加1,水平总时间为T水平,计数到T水平-1值时行内像素数计数器返回0值,当计数值大于垂直同步时间T垂直同步、垂直后沿时间T垂直后沿和垂直有效时间T垂直有效三值之和时,若检测到外部帧同步信号为高电平,则该行内像素数计数器返回0值,使得该视频立即跳到下一帧开始,从而该视频与外部帧同步信号实现同步,其中T值的物理时间为T值的行内像素数计数器的计数值乘以像素时钟周期时间,
帧内行数计数器由0值开始计数,当行内像素数计数器值为T水平-1值时帧内行数计数器加1,计数到垂直总时间T垂直总-1值并且行内像素数计数器值为T水平-1值时,帧内行数计数器返回0值;当帧内行数计数器计数值大于T垂直同步、T垂直后沿和T垂直有效三值之和时,若检测到外部帧同步信号为高电平,则该计数器返回0值,使得该视频立即跳到下一帧开始,从而该视频与外部帧同步信号实现同步,
视频信号产生电路,当帧内行数计数器值为0到T垂直同步-1值之间时置帧同步信号为高电平,否则置为低电平;当行内像素数计数器值为0到水平同步时间T水平同步-1值之间时置行同步信号为高电平,否则置为低电平;当帧内行数计数器值为T垂直同步和T垂直后沿二值之和到T垂直同步、T垂直后沿和T垂直有效三值之和之间,并且行内像素数计数器为T水平同步和水平后沿时间T水平后沿二值之和到T水平同步、T水平后沿和水平有效时间T水平有效三值之和之间时,置数据有效信号为高电平,否则置为低电平。
第二路视频外同步信号选择器,如果使能第一路视频,置第一路视频使能信号为1,第一路视频的帧同步信号作为第二路视频外同步信号,实现第二路视频与第一路视频同步,从而实现第二路视频与第一路视频之间的无缝切换;如果不使能第一路视频,置第一路视频使能信号为0,外部帧同步信号作为第二路视频的外同步信号,实现第二路视频与外部帧同步信号同步,从而实现第二路视频与外部视频的无缝切换。
有益效果
本发明的优点是:本发明提出一种具有外同步功能的双路视频信号时序产生电路结构,可以同时产生两路输出视频,并且具有使这两路输出视频之间保持同步或者同时与外部帧同步信号同步的功能,从而当需要对这两路输出视频以及其它与外部帧同步信号保持同步的视频信号之间进行切换时,可以有效消除在不同视频信号之间切换时可能出现的黑屏或闪屏现象,实现视频信号间的无缝切换。
附图说明
图1是VESA标准时序图
图2为本发明的电路结构图;
具体实施方式
下面结合具体实施例和附图对本发明的技术方案做进一步详细描述。
参见图1。VESA(Video Electronics Standards Association,视频电子标准协会)视频时序标准定义视频由帧同步、行同步、数据有效、视频数据信号和像素时钟信号组成。VESA视频时序标准定义视频时序由水平同步时间、水平后沿时间、水平有效时间、水平总时间、垂直同步时间、垂直后沿时间、垂直有效时间和垂直总时间组成。其中水平有效时间和垂直有效时间值即为视频水平和垂直方向分辨率值。
图2为本发明的电路结构图。
一种具有外同步功能的双路视频信号时序产生电路结构,可同时产生两路符合VESA视频时序标准的输出视频信号,并且支持与外部帧同步信号同步功能,包括第一路视频时序产生器和第二路视频时序产生器,这两个模块完全相同,均由行内像素数计数器、帧内行数计数器和视频信号产生电路组成,第一路视频时序产生器与外部帧同步信号保持同步;还包括第二路视频外同步信号选择器,
行内像素数计数器由0值开始计数,每像素时钟周期加1,水平总时间为T水平,计数到T水平-1值时行内像素数计数器返回0值,当计数值大于垂直同步时间T垂直同步、垂直后沿时间T垂直后沿和垂直有效时间T垂直有效三值之和时,若检测到外部帧同步信号为高电平,则该行内像素数计数器返回0值,使得该视频立即跳到下一帧开始,从而该视频与外部帧同步信号实现同步,其中T值的物理时间为T值的行内像素数计数器的计数值乘以像素时钟周期时间,
帧内行数计数器由0值开始计数,当行内像素数计数器值为T水平-1值时帧内行数计数器加1,计数到垂直总时间T垂直总-1值并且行内像素数计数器值为T水平-1值时,帧内行数计数器返回0值;当帧内行数计数器计数值大于T垂直同步、T垂直后沿和T垂直有效三值之和时,若检测到外部帧同步信号为高电平,则该计数器返回0值,使得该视频立即跳到下一帧开始,从而该视频与外部帧同步信号实现同步,
视频信号产生电路,当帧内行数计数器值为0到T垂直同步-1值之间时置帧同步信号为高电平,否则置为低电平;当行内像素数计数器值为0到水平同步时间T水平同步-1值之间时置行同步信号为高电平,否则置为低电平;当帧内行数计数器值为T垂直同步和T垂直后沿二值之和到T垂直同步、T垂直后沿和T垂直有效三值之和之间,并且行内像素数计数器为T水平同步和水平后沿时间T水平后沿二值之和到T水平同步、T水平后沿和水平有效时间T水平有效三值之和之间时,置数据有效信号为高电平,否则置为低电平。
第二路视频外同步信号选择器,如果使能第一路视频,置第一路视频使能信号为1,第一路视频的帧同步信号作为第二路视频外同步信号,实现第二路视频与第一路视频同步,从而实现第二路视频与第一路视频之间的无缝切换;如果不使能第一路视频,置第一路视频使能信号为0,外部帧同步信号作为第二路视频的外同步信号,实现第二路视频与外部帧同步信号同步,从而实现第二路视频与外部视频的无缝切换。
Claims (1)
1.一种具有外同步功能的双路视频信号时序产生电路结构,其特征之处在于,包括第一路视频时序产生器和第二路视频时序产生器,这两个模块完全相同,均由行内像素数计数器、帧内行数计数器和视频信号产生电路组成,第一路视频时序产生器与外部帧同步信号保持同步;还包括第二路视频外同步信号选择器,
行内像素数计数器由0值开始计数,每像素时钟周期加1,水平总时间为T水平,计数到T水平-1值时行内像素数计数器返回0值,当计数值大于水平同步时间T水平同步、水平后沿时间T水平后沿和水平有效时间T水平有效三值之和时,若检测到外部帧同步信号为高电平,则该行内像素数计数器返回0值且帧内行数计数器也返回0值,使得该视频立即跳到下一帧开始,从而该视频与外部帧同步信号实现同步,其中T值的物理时间为T值的行内像素数计数器的计数值乘以像素时钟周期时间,
帧内行数计数器由0值开始计数,当行内像素数计数器值为T水平-1值时帧内行数计数器加1,计数到垂直总时间T垂直总-1值并且行内像素数计数器值为T水平-1值时,帧内行数计数器返回0值;当帧内行数计数器计数值大于T垂直同步、T垂直后沿和T垂直有效三值之和时,若检测到外部帧同步信号为高电平,则帧内行数计数器返回0值且行内像素数计数器返回0值,使得该视频立即跳到下一帧开始,从而该视频与外部帧同步信号实现同步,
视频信号产生电路,当帧内行数计数器值为0到T垂直同步-1值之间时置帧同步信号为高电平,否则置为低电平;当行内像素数计数器值为0到水平同步时间T水平同步-1值之间时置行同步信号为高电平,否则置为低电平;当帧内行数计数器值为T垂直同步和T垂直后沿二值之和到T垂直同步、T垂直后沿和T垂直有效三值之和之间,并且行内像素数计数器为T水平同步和水平后沿时间T水平后沿二值之和到T水平同步、T水平后沿和水平有效时间T水平有效三值之和之间时,置数据有效信号为高电平,否则置为低电平,
第二路视频外同步信号选择器,如果使能第一路视频,置第一路视频使能信号为1,第一路视频的帧同步信号作为第二路视频外同步信号,实现第二路视频与第一路视频同步,从而实现第二路视频与第一路视频之间的无缝切换;如果不使能第一路视频,置第一路视频使能信号为0,外部帧同步信号作为第二路视频的外同步信号,实现第二路视频与外部帧同步信号同步,从而实现第二路视频与外部视频的无缝切换。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611140770.1A CN108616674B (zh) | 2016-12-12 | 2016-12-12 | 具有外同步功能的双路视频信号时序产生电路结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611140770.1A CN108616674B (zh) | 2016-12-12 | 2016-12-12 | 具有外同步功能的双路视频信号时序产生电路结构 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108616674A CN108616674A (zh) | 2018-10-02 |
CN108616674B true CN108616674B (zh) | 2020-10-20 |
Family
ID=63657472
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201611140770.1A Active CN108616674B (zh) | 2016-12-12 | 2016-12-12 | 具有外同步功能的双路视频信号时序产生电路结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108616674B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109600532B (zh) * | 2018-12-13 | 2020-04-03 | 中国科学院西安光学精密机械研究所 | 无人机多路视频无缝切换系统和方法 |
CN110855909B (zh) * | 2019-11-14 | 2020-07-03 | 广州魅视电子科技有限公司 | 视频信号无缝低延时切换方法 |
CN114982250B (zh) * | 2020-12-25 | 2023-12-22 | 京东方科技集团股份有限公司 | 信号处理方法及装置、显示装置 |
CN114758606B (zh) * | 2020-12-29 | 2023-09-26 | 杭州海康威视数字技术股份有限公司 | 一种场同步信号的发送方法、控制器及显示控制系统 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1812319A (zh) * | 2005-01-26 | 2006-08-02 | 华为技术有限公司 | 实现异步数据跨时钟域的装置 |
CN101662632A (zh) * | 2008-08-26 | 2010-03-03 | 索尼株式会社 | 画面信号处理单元、图像显示单元以及画面信号处理方法 |
CN103248794A (zh) * | 2013-05-06 | 2013-08-14 | 四川虹微技术有限公司 | 一种分辨率可调的行场同步信号产生装置 |
CN103647918A (zh) * | 2013-12-20 | 2014-03-19 | 广东威创视讯科技股份有限公司 | 一种视频同步化的方法及装置 |
CN104580820A (zh) * | 2013-10-16 | 2015-04-29 | 无锡华润矽科微电子有限公司 | 一种电视行场信号时序调整方法 |
CN106161871A (zh) * | 2016-07-28 | 2016-11-23 | 深圳市昊源科技有限公司 | 同步信号处理方法及装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2964235B1 (fr) * | 2010-08-31 | 2013-05-24 | Canon Kk | Procede de synchronisation, systeme et dispositif correspondants |
-
2016
- 2016-12-12 CN CN201611140770.1A patent/CN108616674B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1812319A (zh) * | 2005-01-26 | 2006-08-02 | 华为技术有限公司 | 实现异步数据跨时钟域的装置 |
CN101662632A (zh) * | 2008-08-26 | 2010-03-03 | 索尼株式会社 | 画面信号处理单元、图像显示单元以及画面信号处理方法 |
CN103248794A (zh) * | 2013-05-06 | 2013-08-14 | 四川虹微技术有限公司 | 一种分辨率可调的行场同步信号产生装置 |
CN104580820A (zh) * | 2013-10-16 | 2015-04-29 | 无锡华润矽科微电子有限公司 | 一种电视行场信号时序调整方法 |
CN103647918A (zh) * | 2013-12-20 | 2014-03-19 | 广东威创视讯科技股份有限公司 | 一种视频同步化的方法及装置 |
CN106161871A (zh) * | 2016-07-28 | 2016-11-23 | 深圳市昊源科技有限公司 | 同步信号处理方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
CN108616674A (zh) | 2018-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108616674B (zh) | 具有外同步功能的双路视频信号时序产生电路结构 | |
KR101229590B1 (ko) | 프레임 데이터 정렬 방법, 시스템, 디스플레이 장치 | |
CN110475137B (zh) | 一种高精度分布式显控帧同步方法和系统 | |
US9762814B2 (en) | Data processing method and device for LED televison, and LED television | |
CN103647918A (zh) | 一种视频同步化的方法及装置 | |
KR20110079521A (ko) | 프레임 데이터 정렬 방법 및 시스템 | |
CN107277295A (zh) | 视频同步处理装置及方法 | |
JP5998579B2 (ja) | マルチディスプレイシステムの映像表示装置、方法及びプログラム | |
CN105975237A (zh) | 一种拼接屏多级同步显示方法 | |
US9239697B2 (en) | Display multiplier providing independent pixel resolutions | |
CN105760132A (zh) | 实现帧率动态刷新的方法、装置及移动设备 | |
CN105472203A (zh) | Genlock同步锁相系统及方法 | |
WO2016165158A1 (zh) | 一种显示面板的驱动方法和驱动系统 | |
US20160269670A1 (en) | Method and apparatus for transmitting video signal | |
CN101765027B (zh) | 时域加权数字视频静帧检测方法 | |
US10986309B2 (en) | Video buffering and frame rate doubling device and method | |
CN107317980B (zh) | 半导体装置、影像显示系统以及影像信号输出方法 | |
US9088750B2 (en) | Apparatus and method for generating picture-in-picture (PIP) image | |
JP2017016041A (ja) | 静止画送受信同期再生装置 | |
CN105549931B (zh) | Usb视频拼接播放系统 | |
CN112309311B (zh) | 显示控制方法、装置和显示控制卡以及计算机可读介质 | |
CN105141875A (zh) | 一种通用电视信号发生装置 | |
US6108043A (en) | Horizontal sync pulse minimum width logic | |
CN114845150B (zh) | 一种显示屏多视频显示同步系统 | |
CN105227946A (zh) | 3d视频制作装置及分解装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |