CN108615510A - 一种削角电路及控制方法 - Google Patents

一种削角电路及控制方法 Download PDF

Info

Publication number
CN108615510A
CN108615510A CN201810684251.4A CN201810684251A CN108615510A CN 108615510 A CN108615510 A CN 108615510A CN 201810684251 A CN201810684251 A CN 201810684251A CN 108615510 A CN108615510 A CN 108615510A
Authority
CN
China
Prior art keywords
circuit
switching tube
connect
switch
discharge
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810684251.4A
Other languages
English (en)
Other versions
CN108615510B (zh
Inventor
纪飞林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Original Assignee
HKC Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Chongqing HKC Optoelectronics Technology Co Ltd filed Critical HKC Co Ltd
Priority to CN201810684251.4A priority Critical patent/CN108615510B/zh
Publication of CN108615510A publication Critical patent/CN108615510A/zh
Application granted granted Critical
Publication of CN108615510B publication Critical patent/CN108615510B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Abstract

本发明涉及一种削角电路及控制方法,属于电子技术领域。该削角电路包括:充电开关控制电路、放电开关控制电路、放电限流电路和充电开关电路。充电开关电路分别与充电开关控制电路和放电限流电路连接,放电限流电路还与放电开关控制电路连接。通过时序控制器向充电开关控制电路发送充电信号来控制充电开关电路的导通,进而使显示面板的电池管理芯片对显示面板中的容性负载进行充电。在充电开关电路关断时,通过时序控制器向放电开关控制电路发送放电信号来控制放电开关控制电路导通,进而使存储于容性负载的电压放电,以调低充电开关电路的输出电压,从而实现削角的目的,降低对画面品质的影响。

Description

一种削角电路及控制方法
技术领域
本发明属于电子技术领域,具体涉及一种削角电路及控制方法。
背景技术
液晶显示面板(以下简称LCD)的显示区域具有多个像素单元,如图1所示,每个像素单元包括:开关晶体管Qd、液晶电容CIc与储能电容Cs。开关晶体管Qd的栅极经栅极线(gate line,Gn)连接至栅驱动器(gete driver),开关晶体管Qd的漏极经源极线(sourceline,Sn)连接至源驱动器(source driver),液晶电容CIc与储能电容连接于开关晶体管Qd的源极。当栅驱动器产生一栅脉波(gate pulse)时,开关晶体管Qd会被开启,此时源驱动器即可将相对应的视频电压(video voltage)经由源极线Sn输入至像素单元。
栅驱动器输出的栅脉波中的高电压可用来开启开关晶体管Qd,此高电压称为高栅极电压(VGH),而低电压可用来关闭开关晶体管Qd,此低电压称为低栅极电压(VGL)。
本申请发明人在实现本申请的技术方案的过程中,发现在关闭开关晶体管Qd时,开关晶体管Qd的栅极与源极之间的寄生电容Cgs上的电压Vgs会产生馈通效应(feed-through phenomenon)。而且,在开关晶体管Qd在关闭的瞬间,由于寄生电容Cgs上的电压Vgs会很大,所以,会产生较大的馈通效应,从而影响到画面品质。
发明内容
鉴于此,本发明的目的在于提供一种削角电路及控制方法,以改善上述问题。
本发明实施例提供了一种削角电路,应用于显示面板。所述削角电路包括:充电开关控制电路、放电开关控制电路、放电限流电路和充电开关电路。所述充电开关电路分别与所述充电开关控制电路和所述放电限流电路连接,所述放电限流电路还与所述放电开关控制电路连接。所述充电开关控制电路用于根据所述显示面板的时序控制器输出的充电信号控制所述充电开关电路导通,以使所述显示面板的电池管理芯片通过所述充电开关电路对所述显示面板的驱动电路进行供电,进而通过所述驱动电路对所述显示面板中的容性负载进行充电。在所述充电开关电路关断且在所述放电开关控制电路接收到来自所述时序控制器输出的放电信号时,所述放电开关控制电路导通,以使所述放电限流电路和所述放电开关控制电路形成第一放电通路,进而使存储于所述容性负载的电压经所述第一放电通路进行放电,以调低所述充电开关电路的输出电压。
可见,在本申请中的上述实施例中,在充电开关电路关断时,通过时序控制器向放电开关控制电路发送放电信号,以控制放电开关控制电路导通,进而使存储于所述容性负载的电压经放电限流电路和放电开关控制电路形成的第一放电通路进行放电,以调低所述充电开关电路的输出电压,实现削角的目的,而馈通效应严重的严重程序与输出电压的幅值成正比,所以,在调低输出电压后,VGH与VGL的压差也降低,进而使得馈通效应减轻,这样就会减轻LCD画面的闪烁(flicker),进而改善了现有技术中因为馈通效应导致画面品质下降的技术问题,实现了有效提高画面品质的技术效果。
在本发明可选的实施例中,所述充电开关电路包括:第一开关管、第一电阻和第二电阻,所述第一开关管的第一端与所述第一电阻的第一端连接,所述第一电阻的第二端与所述第二电阻的第一端连接,所述第二电阻的第二端与所述充电开关控制电路连接,所述第一电阻的第二端还与所述第一开关管的第二端连接,所述第一开关管的第三端与所述放电限流电路连接,所述第一开关管的第一端还用于与所述电池管理芯片连接,所述第一开关管的第三端还用于与所述驱动电路连接;在所述充电开关控制电路接收到所述充电信号时,所述充电开关控制电路导通,以使所述第一电阻、所述第二电阻以及所述充电开关控制电路形成第二放电通路,以使所述第一电阻两端形成压差,进而使所述第一开关管导通。
在本发明可选的实施例中,所述第一开关管为PMOS管,所述PMOS管的栅极与所述第一电阻的第二端连接,所述PMOS管的源极与所述第一电阻的第一端连接,所述PMOS管的漏极与所述放电限流电路连接,所述PMOS管的源极还用于与所述电池管理芯片连接,所述PMOS管的漏极还用于与所述驱动电路连接。
在本发明可选的实施例中,所述充电开关控制电路包括:第二开关管和第三电阻,所述第二开关管的第一端接地,所述第二开关管的第二端与所述第三电阻的第一端连接,所述第三电阻的第二端还用于与一电源连接,所述第二开关管的第三端与所述充电开关电路连接,所述第二开关管的第二端还用于与所述时序控制器连接,在通过所述第二开关管的第二端接收到所述充电信号时,所述第二开关管导通,进而使所述充电开关电路导通。
在本发明可选的实施例中,所述第二开关管为NMOS管,所述NMOS管的漏极与所述充电开关电路连接,所述NMOS管的栅极与所述时序控制器连接,所述NMOS管的源极接地。
在本发明可选的实施例中,所述放电开关控制电路包括:第三开关管和第四电阻,所述第三开关管的第一端接地,所述第三开关管的第二端与所述第四电阻的第一端连接,所述第四电阻的第二端还用于与一电源连接,所述第三开关管的第三端与所述放电限流电路连接,所述第三开关管的第二端还用于与所述时序控制器连接,在通过所述第三开关管的第二端接收到所述放电信号时,所述第三开关管导通,以形成所述第一放电通路。
在本发明可选的实施例中,所述第三开关管为NMOS管,所述NMOS管的漏极与所述放电限流电路连接,所述NMOS管的栅极与所述时序控制器连接,所述NMOS管的源极接地。
在本发明可选的实施例中,所述削角电路还包括:反相电路,所述反相电路包括第四开关管,所述第四开关管的第一端与所述第三开关管的第二端连接,所述第四开关管的第二端与所述时序控制器连接,所述第四开关管的第三端与所述第三开关管的第一端连接,当所述时序控制器输入的电平为低电平时,所述第四开关管关断,作用于第三开关的第二端的电压仍为高电平,当所述时序控制器输入的电平为高电平时,所述第四开关管导通,以使作用于所述第三开关管的第二端的电压拉低,变成低电平。可见,在本申请中的实施例中,该反相电路使得作用于该第四开关管的电平与第三开关管的电平相反,进而使得可以通过相反的电平来实现对第三开关管的控制,且能达到相同的效果,增强了该削角电路的适用性。
在本发明可选的实施例中,所述削角电路还包括:低压保护电路,所述低压保护电路分别与所述第三开关管的第二端和所述第三开关管的第三端连接,在所述第三开关管导通时,所述低压保护电路用于采集所述第三开关管的第三端的第一电压,在所述第一电压低于预设值时,所述第三开关管将关断。可见,在本申请中的实施例中,该低压保护电路可以避免存储于容性负载的电压经第一放电通路过放,使得充电开关电路的输出电压过小,以实现低压保护的目的。
在本发明可选的实施例中,所述低压保护电路包括:比较器和NPN三极管,所述比较器的第一输入端与参考电压源连接,所述比较器的第二输入端与所述第三开关管的第三端连接,所述比较器的输出端与所述NPN三极管的基极连接,所述NPN三极管的集电极与所述第三开关管的第二端连接,所述NPN三极管的发射极接地,当所述第一电压小于所述参考电压源的电压时,所述比较器输出高电平,所述NPN三极管导通,以使作用于所述第三开关管的第二端的电压拉低,进而使所述第三开关管关断。
本发明实施例还提供了一种削角电路,包括:放电限流电路,所述放电限流电路包括:至少一路限流通道,每路限流通道的第一端用于与显示面板的驱动电路连接,其中,每路限流通道由至少一个限流电阻构成;以及,放电开关控制电路,所述放电开关控制电路包括:第三开关管和第四电阻,所述第三开关管的第一端接地,所述第三开关管的第二端与所述第四电阻的第一端连接,所述第四电阻的第二端还用于与一电源连接,所述第三开关管的第三端与每路限流通道的第二端连接,所述第三开关管的第二端还用于与所述显示面板的时序控制器连接;在通过所述第三开关管的第二端接收到所述时序控制器发送的放电信号时,所述第三开关管导通,以使所述放电限流电路和所述放电开关控制电路形成第一放电通路所述第一放电通路。
本发明实施例还提供了一种控制方法,应用于上述一方面实施例提供的削角电路中,所述方法包括:所述时序控制器向所述充电开关控制电路发送充电信号控制所述充电开关控制电路导通,以使所述充电开关电路导通,进而使所述显示面板的电池管理芯片通过所述充电开关电路对所述显示面板的驱动电路进行供电,进而通过所述驱动电路对所述显示面板中的容性负载进行充电;在所述充电开关电路关断时,所述时序控制器向所述放电开关控制电路发送放电信号控制所述放电开关控制电路导通,以使所述放电限流电路和所述放电开关控制电路形成第一放电通路,进而使存储于所述容性负载的电压经所述第一放电通路进行放电,以调低所述充电开关电路的输出电压。
进一步地,结合上述第三方面提供的实施例,所述充电开关电路包括:第一开关管、第一电阻和第二电阻,所述第一开关管的第一端与所述第一电阻的第一端连接,所述第一电阻的第二端与所述第二电阻的第一端连接,所述第二电阻的第二端与所述充电开关控制电路连接,所述第一电阻的第二端还与所述第一开关管的第二端连接,所述第一开关管的第三端与所述放电限流电路连接,所述第一开关管的第一端还用于与所述电池管理芯片连接,所述第一开关管的第三端还用于与所述驱动电路连接;所述时序控制器向所述充电开关控制电路发送充电信号控制所述充电开关控制电路导通,以使所述充电开关电路导通,包括:所述时序控制器向所述充电开关控制电路发送充电信号控制所述第一开关管导通,以使所述第一电阻、所述第二电阻以及充电开关控制电路形成第二放电通路,以使所述第一电阻两端形成压差,进而使所述第一开关管导通。
进一步地,结合上述第三方面提供的实施例,所述放电开关控制电路包括:第三开关管和第四电阻,所述第三开关管的第一端接地,所述第三开关管的第二端与所述第四电阻的第一端连接,所述第四电阻的第二端还用于与一电源连接,所述第三开关管的第三端与所述放电限流电路连接,所述第三开关管的第二端还用于与所述时序控制器连接;所述时序控制器向所述放电开关控制电路发送放电信号控制所述放电开关控制电路导通,包括:所述时序控制器向所述第三开关管发送放电信号控制所述第三开关管导通。
本发明的其他特征和优点将在随后的说明书阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明实施例而了解。本发明的目的和其他优点可通过在所写的说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。通过附图所示,本发明的上述及其它目的、特征和优势将更加清晰。在全部附图中相同的附图标记指示相同的部分。并未刻意按实际尺寸等比例缩放绘制附图,重点在于示出本发明的主旨。
图1示出了液晶显示面板中的一个像素单元的示意图。
图2示出了本发明一实施例提供的一种削角电路的模块框图。
图3示出了本发明实施例提供的充电开关电路的电路原理图。
图4示出了本发明实施例提供的充电开关电路与充电开关控制电路连接的电路原理图。
图5示出了本发明一实施例提供的削角电路的电路原理图。
图6示出了本实施例提供的削角电路的时序图。
图7示出了本发明又一实施例提供的一种削角电路的模块框图。
图8示出了本发明又一实施例提供的削角电路的电路原理图。
图9示出了本发明又一实施例提供的削角电路的电路原理图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
在本发明的描述中,需要说明的是,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
在本发明的描述中,还需要说明的是,除非另有明确的规定和限定,术语“相连”、“连接”等应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
本发明实施例提供了一种应用于显示面板的削角电路10,如图2所示。该削角电路10包括:充电开关控制电路12、放电开关控制电路13、放电限流电路14和充电开关电路11。
所述充电开关电路11分别与所述充电开关控制电路12和所述放电限流电路14连接,所述放电限流电路14还与所述放电开关控制电路13连接。所述充电开关控制电路12用于根据所述显示面板的时序控制器22输出的充电信号控制所述充电开关电路11导通,以使所述显示面板的电池管理芯片21通过所述充电开关电路11对所述显示面板的驱动电路23进行供电,进而通过所述驱动电路23对所述显示面板中的容性负载进行充电。
作为一种可选的实施方式,该充电开关电路11包括:第一开关管Q1、第一电阻R1和第二电阻R2。所述第一开关管Q1的第一端与所述第一电阻R1的第一端连接,所述第一电阻R1的第二端与所述第二电阻R2的第一端连接,所述第二电阻R2的第二端与所述充电开关控制电路12连接,所述第一电阻R1的第二端还与所述第一开关管Q1的第二端连接,所述第一开关管Q1的第三端与所述放电限流电路14连接,所述第一开关管Q1的第一端还用于与所述电池管理芯片21连接,所述第一开关管Q1的第三端还用于与所述驱动电路23连接。
为了便于理解,本实施例中,仅以该第一开关管Q1为PMOS管为例,进行说明。如图3所示,所述PMOS管的栅极与所述第一电阻R1的第二端连接,所述PMOS管的源极与所述第一电阻R1的第一端连接,所述PMOS管的漏极与所述放电限流电路14连接,所述PMOS管的源极还用于与所述电池管理芯片21连接,所述PMOS管的漏极还用于与所述驱动电路23连接。在所述充电开关控制电路12接收到所述时序控制器22输出的充电信号时,所述充电开关控制电路12导通,以使所述第一电阻R1、所述第二电阻R2以及所述充电开关控制电路12形成第二放电通路,此时作用于第一开关管Q1的第一端的电压,即电池管理芯片21输送的电压VGHP经第二放电通路进行放电(接地),进而在第一电阻R1两端形成压差,即PMOS管(Q1)的源极电压大于栅极电压,以使所述第一开关管Q1导通,此时,电池管理芯片21通过所述第一开关管Q1对所述显示面板的驱动电路23进行供电,进而通过所述驱动电路23对所述显示面板中的容性负载进行充电。
其中,可以理解的是,上述的第一开关管Q1还可以是PNP三极管,此时,PNP三极管的发射极等效于该PMOS管的源极,PNP三极管的集电极等效于PMOS管的漏极,PNP三极管的基极等效于PMOS管的栅极。
其中,图中的VGHP与显示面板的电池管理芯片21连接,VGH与显示面板的驱动电路23连接。
此外,需要说明的是,该第一开关管Q1还可以是NMOS管以及NPN三极管,此时,虽然该充电开关电路11的电路结构与本实施例中所示出的电路结构不同,但是其控制原理相同,即都是通过控制第一开关管Q1的导通,来实现是驱动电路23进行供电,进而通过所述驱动电路23对所述显示面板中的容性负载进行充电,因此,不能将本实施例中所示出的充电开关电路11的结构理解成是对本发明的限制。
作为一种可选的实施方式,所述充电开关控制电路12包括:第二开关管Q2和第三电阻R3。所述第二开关管Q2的第一端接地,所述第二开关管Q2的第二端与所述第三电阻R3的第一端连接,所述第三电阻R3的第二端还用于与一电源(例如,3.3V电源)连接,所述第二开关管Q2的第三端与所述充电开关电路11连接,所述第二开关管Q2的第二端还用于与所述时序控制器22连接,在通过所述第二开关管Q2的第二端接收到所述时序控制器22输出的充电信号时,所述第二开关管Q2导通,进而使所述充电开关电路11导通。进一步地,在通过所述第二开关管Q2的第二端接收到所述时序控制器22输出的充电信号时,所述第二开关管Q2导通,以使所述第一电阻R1、所述第二电阻R2以及所述第二开关管Q2形成第二放电通路,此时作用于第一开关管Q1的第一端的电压,即电池管理芯片21输送的电压VGHP经第二放电通路进行放电(接地),便会在所述第一电阻R1两端形成压差,进而使所述第一开关管Q1导通。
为了便于理解,本实施例中,仅以该第二开关管Q2为NMOS管为例,进行说明。如图4所示,所述NMOS管(Q2)的漏极与所述充电开关电路11连接,所述NMOS管(Q2)的栅极与所述时序控制器22连接,所述NMOS管(Q2)的源极接地。进一步地,当时序控制器22输出的时序信号为高电平时,此时该第二开关管Q2导通,以使所述第一电阻R1、所述第二电阻R2以及所第二开关管Q2形成第二放电通路,此时作用于第一开关管Q1的第一端的电压,即电池管理芯片21输送的电压VGHP经第二放电通路进行放电(接地),所述第一电阻R1两端形成压差,进而使所述第一开关管Q1导通。当时序控制器22输出的时序信号为低电平时,此时,该第二开关管Q2关断,即不导通,第一电阻R1两端不会形成压差,进而第一开关管Q1也不会导通,即处于关断状态。
其中,图4中的Voff用于与时序控制器22连接。
其中,可以理解的是,上述的第二开关管Q2还可以是NPN三极管,此时,NPN三极管的发射极等效于该NMOS管的源极,NPN三极管的集电极等效于NMOS管的漏极,NPN三极管的基极等效于NMOS管的栅极。
此外,需要说明的是,该第二开关管Q2还可以是PMOS管以及PNP三极管,此时,虽然该充电开关控制电路12的电路结构与本实施例中所示出的电路结构不同,但是其控制原理相同,即都是通过控制第二开关管Q2的导通,来实现充电开关电路11的导通,进而通过所述驱动电路23对所述显示面板中的容性负载进行充电,因此,不能将本实施例中所示出的充电开关控制电路12的结构理解成是对本发明的限制。
其中,充电信号可以为一个电平信号,例如高电平或低电平。低电平表示电压值低于第一数值的电压,第一数值为行业内的一个常用数值。例如,一般对于TTL电路来说,第一数值为0.0V-0.4V,而对于CMOS电路来说,第一数值为0.0-0.1V。本发明实施例中,优选地,第一数值为0V,即低电平为0V。高电平表示电压值高于第二数值的电压,第二数值为行业内的一个常用数值。例如,一般对于TTL电路来说,第二数值为2.4V-5.0V,而对于CMOS电路来说,第二数值为4.99-5.0V。本发明实施例中,优选地,第二数值为3.3V,即高电平为3.3V。
其中,以本实施例所示的第二开关管Q2为NMOS管为例,上述的充电信号为高电平。可以理解的是,当上述的第二开关管Q2为PMOS管时以及PNP三极管时,此时的充电信号为低电平。
在所述充电开关电路11关断且在所述放电开关控制电路13接收到来自所述时序控制器22输出的放电信号时,所述放电开关控制电路13导通,以使所述放电限流电路14和所述放电开关控制电路13形成第一放电通路(接地),进而使存储于所述容性负载的电压经所述第一放电通路进行放电,以调低所述充电开关电路11的输出电压VGH,从而达到削角的目的。即降低充电开关电路11的输出电压VGH的幅值,由于显示面板中的像素单元的馈通效应严重的严重程序与输出电压VGH的幅值成正比,所以,在调低输出电压VGH后,VGH与VGL的压差也会降低,进而使得馈通效应减轻,这样就会减轻显示画面的闪烁,进而改善了现有技术中因为馈通效应导致画面品质下降的技术问题。
作为一种可选的实施方式,所述放电开关控制电路13包括:第三开关管Q3和第四电阻R4,所述第三开关管Q3的第一端接地,所述第三开关管Q3的第二端与所述第四电阻R4的第一端连接,所述第四电阻R4的第二端还用于与一电源(例如,3.3V电源)连接,所述第三开关管Q3的第三端与所述放电限流电路14连接,所述第三开关管Q3的第二端还用于与所述时序控制器22连接,在通过所述第三开关管Q3的第二端接收到所述时序控制器22输出的放电信号时,所述第三开关管Q3导通,以使所述放电限流电路14和所述第三开关管Q3形成所述第一放电通路(接地)。
为了便于理解,本实施例中,仅以该第三开关管Q3为NMOS管为例,进行说明。如图5所示,所述NMOS管的漏极与所述放电限流电路14连接,所述NMOS管的栅极与所述时序控制器22连接,所述NMOS管的源极接地。进一步地,当时序控制器22输出的时序信号为高电平时,此时该第三开关管Q3导通,以使放电限流电路14和第三开关管Q3形成第一放电通路(接地)以调低所述充电开关电路11的输出电压VGH,从而达到削角的目的。当时序控制器22输出的时序信号为低电平时,此时,该第三开关管Q3关断,即不导通,放电限流电路14无法形成回路,对充电开关电路11的输出电压VGH无影响。
其中,图5中的Von用于与时序控制器22连接。
其中,可以理解的是,上述的第三开关管Q3还可以是NPN三极管,此时,NPN三极管的发射极等效于该NMOS管的源极,NPN三极管的集电极等效于NMOS管的漏极,NPN三极管的基极等效于NMOS管的栅极。
此外,需要说明的是,该第三开关管Q3还可以是PMOS管以及PNP三极管,此时,虽然该放电开关控制电路13的电路结构与本实施例中所示出的电路结构不同,但是其控制原理相同,即都是通过控制第三开关管Q3的导通,来使放电限流电路14的形成回路,进而使存储于所述容性负载的电压经所述第一放电通路进行放电,因此,不能将本实施例中所示出的放电开关控制电路13的结构理解成是对本发明的限制。
其中,放电信号可以为一个电平信号,例如高电平或低电平。低电平表示电压值低于第一数值的电压,第一数值为行业内的一个常用数值。例如,一般对于TTL电路来说,第一数值为0.0V-0.4V,而对于CMOS电路来说,第一数值为0.0-0.1V。本发明实施例中,优选地,第一数值为0V,即低电平为0V。高电平表示电压值高于第二数值的电压,第二数值为行业内的一个常用数值。例如,一般对于TTL电路来说,第二数值为2.4V-5.0V,而对于CMOS电路来说,第二数值为4.99-5.0V。本发明实施例中,优选地,第二数值为3.3V,即高电平为3.3V。
其中,以本实施例所示的第三开关管Q3为NMOS管为例,上述的放电信号为高电平。可以理解的是,当上述的第三开关管Q3为PMOS管时以及PNP三极管时,此时的放电信号为低电平。
其中,上述的放电限流电路14为由至少一个限流电阻构成的电路,可以根据实际的需求合理选择限流电阻的数量,例如,采用一个限流电阻来进行放电时,若放电速度过慢,可以采用两个并联的限流电阻来提高放电速度,再例如,采用一个限流电阻来进行放电时,若放电速度过快,可以采用两个串联的限流电阻来减缓放电速度。也就是说,可以根据实际需要采用不同数量不同连接方式的限流电阻来调节放电的速度,并联的限流电阻越多,放电速度越快,串联的限流电阻越多,放电速度越慢。因此,并不能将图5中所示的采用三个限流电阻并联的放电限流电路14理解成是对本发明的限制。
其中,为了便于理解上述的控制过程,以图6所示的时序图对图5所示的削角电路10进行简要说明。时序控制器22通过GPIO接口输出V off和V on到该削角电路10。在T1时间内,V off为高电平,V on为低电平,则第二开关管Q2导通,第三开关管Q3关断,即不导通。VGHP通过串联的第一电阻R1和第二电阻R2接地,第一电阻R1两端形成压差,第一开关管Q1开启,VGH输出VGHP的电压值,即电池管理芯片21通过所述第一开关管Q1对所述显示面板的驱动电路23进行供电,进而通过所述驱动电路23对所述显示面板中的容性负载进行充电。在T2时间内,V off为低电平,V on为高电平,则第二开关管Q2关断,即不导通,第三开关管Q3导通,由于第二开关管Q2关断,使得第一电阻R1两端无法形成压差,进而使第一开关管Q1关断;同时,由于第三开关管Q3导通,使得存储于所述容性负载的电压经限流电阻R5至R7对地放电,以调低所述充电开关电路11的输出电压VGH的大小,以实现削角的目的。依次按T1与T2的时序控制,即可得到所需的削角电压,通过调节R5至R7的电阻阻值、改变电阻数量和/或电阻之间的连接关系,即可改变削角的快慢以及深度。从图6中可以清楚的看见,在T1时间段内,VGH=VGHP,在T2时间段内,VGH被削角了,小于VGHP。
本实施例示出了一种削角电路10,如图7所示,该削角电路10与第一实施例相比,其不同之处在于:该削角电路10还包括:反相电路15和低压保护电路16,即包括:充电开关控制电路12、放电开关控制电路13、放电限流电路14、充电开关电路11、反相电路15和低压保护电路16。为了避免累赘,本实施例中,仅对不同的地方进行说明,即不对充电开关控制电路12、放电开关控制电路13、放电限流电路14以及充电开关电路11进行一一说明。
放电开关控制电路13通过该反相电路15与时序控制器22连接,进一步地,以第三开关管Q3为NMOS管为例时,所述第三开关管Q3的第二端(栅极)通过所述反相电路15与所述时序控制器22连接,所述第三开关管Q3的第一端(源极)还与所述反相电路15连接。其中,该反相电路15为第四开关管Q4,所述第四开关管Q4的第一端与所述第三开关管Q3的第二端(栅极)连接,所述第四开关管Q4的第二端与所述时序控制器22连接,所述第四开关管Q4的第三端与所述第三开关管Q3的第一端(源极)连接。当所述时序控制器22输入的电平为低电平时,所述第四开关管Q4关断,作用于第三开关Q3的第二端的电压仍为高电平,当所述时序控制器22输入的电平为高电平时,所述第四开关管Q4导通,作用于第三开关Q3第二端的电压经第四开关管Q4放电,进而使作用于所述第三开关管Q3的第二端的电压拉低,变成低电平,以实现反相的目的。
为了便于理解,本实施例中,以图8所示的第四开关管Q4为NPN三极管为例,进行说明。所述NPN三极管的集电极(第一端)与所述第三开关管Q3的栅极(第二端)连接,所述NPN三极管的基极(第二端)与所述时序控制器22连接,所述NPN三极管的发射极(第三端)与所述第三开关管Q3的源极(第一端)连接,即接地。当所述时序控制器22输入的电平为低电平时,所述NPN三极管关断,作用于第三开关Q3的栅极的电压仍为高电平,当所述时序控制器22输入的电平为高电平时,所述NPN三极管导通,以使作用于所述第三开关管Q3的栅极的电压拉低,变成低电平,以实现反相的目的。
其中,可以发现的是,当加入反相电路15后,作用于该反相单路即第四开关管Q4的基极端的时序信号与作用于充电开关控制电路12即第二开关管Q2的栅极端的时序信号完全相同,也就表示该反相电路15和充电开关控制电路12可以共用一个时序控制器22的GPIO接口,提高了时序控制器22的GPIO接口的使用率,进而增加了该削角电路10的适用性。在没有反相电路15时,作用于充电开关控制电路12的时序信号与作用于放电开关控制电路13的时序信号是不同的,此时,两者表明不能共用一个GPIO接口。
其中,可以理解的是,上述的第四开关管Q4也可以采用NMOS管来代替,此时,NPN三极管的发射极等效于该NMOS管的源极,NPN三极管的集电极等效于NMOS管的漏极,NPN三极管的基极等效于NMOS管的栅极。
以第三开关管Q3为NMOS管为例,所述低压保护电路16分别与所述第三开关管Q3的第二端(栅极)和所述第三开关管Q3的第三端(漏极)连接,在所述第三开关管Q3导通时,所述低压保护电路16用于采集所述第三开关管Q3的第三端(漏极)的第一电压Vlp,在所述第一电压Vlp低于预设值时,将所述第三开关管Q3关断。
作为一种可选的实施方式,如图8所示,所述低压保护电路16包括:比较器U1和NPN三极管(Q5)。所述比较器U1的第一输入端与参考电压源连接,所述比较器U1的第二输入端与所述第三开关管Q3的第三端(漏极)连接,所述比较器U1的输出端与所述NPN三极管(Q5)的基极连接,所述NPN三极管(Q5)的集电极与所述第三开关管Q3的第二端(栅极)连接,所述NPN三极管(Q5)的发射极接地。当所述第一电压Vlp大于等于参考电压源的电压Vref时,比较器U1输出低电平,NPN三极管关断,即不导通,第三开关管Q3的栅极端的电压仍然为高电平,存储于所述容性负载的电压经所述第一放电通路继续放电。当所述第一电压Vlp小于所述参考电压源的电压Vref时,所述比较器U1输出高电平,所述NPN三极管(Q5)导通,以使作用于所述第三开关管Q3的第二端(栅极)的电压拉低,进而使所述第三开关管Q3关断,放电限流电路14无法形成回路,存储于所述容性负载的电压停止放电,从而避免过放。
其中,本实施例中,该比较器U1的第一输入端为同向输入端,第二输入端为反向输入端。可以理解的是,上述的低压保护电路16还可以采用PNP开关管来实现,此时,第三开关管Q3的漏极与比较器U1的同向输入端连接,比较器U1的反向输入端接参考电压源,比较器U1的输出端与PNP三极管的基极连接,PNP三极管的发射极与第三开关管Q3的栅极连接,PNP三极管的集电极接地。即当所述第一电压Vlp大于等于参考电压源的电压Vref时,比较器U1输出高电平,PNP开关管关断,即不导通,第三开关管Q3的栅极端的电压仍然为高电平,存储于所述容性负载的电压经所述第一放电通路继续放电。当所述第一电压Vlp小于所述参考电压源的电压Vref时,所述比较器U1输出低电平,所述PNP开关管导通,以使作用于所述第三开关管Q3的第二端(栅极)的电压拉低,进而使所述第三开关管Q3关断,放电限流电路14无法形成回路,存储于所述容性负载的电压停止放电,从而避免过放。因此,不能将本实施例中所示的低压保护电路16理解成是对本发明的限制。
作为一种实施方式,如图9所示,图9为本发明又一实施例提供的一种削角电路10的电路原理图。该削角电路10包括:放电限流电路14和放电开关控制电路13。
所述放电限流电路14包括:至少一路限流通道,每路限流通道的第一端用于与显示面板的驱动电路连接,其中,每路限流通道由至少一个限流电阻构成。
其中,可以理解的是,放电限流电路14可以根据实际的需求合理选择限流电阻的数量,例如,采用一个限流电阻来进行放电时,若放电速度过慢,可以采用两个并联的限流电阻来提高放电速度,再例如,采用一个限流电阻来进行放电时,若放电速度过快,可以采用两个串联的限流电阻来减缓放电速度。也就是说,可以根据实际需要采用不同数量不同连接方式的限流电阻来调节放电的速度,并联的限流电阻越多,放电速度越快,串联的限流电阻越多,放电速度越慢。因此,并不能将图9中所示的采用三个限流电阻并联的放电限流电路14理解成是对本发明的限制。
所述放电开关控制电路13包括:第三开关管Q3和第四电阻R4,所述第三开关管Q3的第一端接地,所述第三开关管Q3的第二端与所述第四电阻R4的第一端连接,所述第四电阻R4的第二端还用于与一电源(例如,3.3V电源)连接,所述第三开关管Q3的第三端与所述放电限流电路14连接,所述第三开关管Q3的第二端还用于与显示面板的时序控制器连接,在通过所述第三开关管Q3的第二端接收到所述时序控制器输出的放电信号时,所述第三开关管Q3导通,以使所述放电限流电路14和所述第三开关管Q3形成所述第一放电通路(接地),进而使存储于容性负载的电压经所述第一放电通路进行放电。
其中,图9中的V on用于与显示面板的时序控制器连接,图9中的VGH用于与显示面板的驱动电路连接。
需要说明的是,本实施例中,仅以该第三开关管Q3为NMOS管为例,进行说明。上述的第三开关管Q3还可以是NPN三极管,此时,NPN三极管的发射极等效于该NMOS管的源极,NPN三极管的集电极等效于NMOS管的漏极,NPN三极管的基极等效于NMOS管的栅极。
此外,需要说明的是,该第三开关管Q3还可以是PMOS管以及PNP三极管,此时,虽然该放电开关控制电路13的电路结构与本实施例中所示出的电路结构不同,但是其控制原理相同,即都是通过控制第三开关管Q3的导通,来使放电限流电路14的形成回路,进而使存储于所述容性负载的电压经所述第一放电通路进行放电,因此,不能将本实施例中所示出的放电开关控制电路13的结构理解成是对本发明的限制。本实施例还提供了一种显示面板,该显示面板包括:上述任一实施例提供的削角电路10、时序控制器22、电池管理芯片21、驱动电路23以及包含容性负载的像素单元等。其中,电池管理芯片21与削角电路10的充电开关电路11连接,即与第一开关Q1的源极连接,该驱动电路23与充电开关电路11连接,即与第一开关Q1的漏极连接,该时序控制器22与充电开关控制电路12连接,即与第二开关管Q2的栅极连接。该时序控制器22还与放电开关控制电路13连接,即与第三开关管Q3的栅极连接,或通过相电路与第三开关管Q3的栅极连接。
本实施例还提供了一种应用于显示面板的控制方法,其中包括:所述时序控制器向所述充电开关控制电路发送充电信号控制所述充电开关控制电路导通,以使所述充电开关电路导通,进而使所述显示面板的电池管理芯片通过所述充电开关电路对所述显示面板的驱动电路进行供电,进而通过所述驱动电路对所述显示面板中的容性负载进行充电。进一步地,所述时序控制器向所述充电开关控制电路发送充电信号控制所述第一开关管Q1导通,以使所述第一电阻R1、所述第二电阻R2以及充电开关控制电路形成第二放电通路,以使所述第一电阻R1两端形成压差,进而使所述第一开关管Q1导通,以使所述显示面板的电池管理芯片通过所述充电开关电路对所述显示面板的驱动电路进行供电,进而通过所述驱动电路对所述显示面板中的容性负载进行充电。
在所述充电开关电路关断时,所述时序控制器向所述放电开关控制电路发送放电信号控制所述放电开关控制电路导通,以使所述放电限流电路和所述放电开关控制电路形成第一放电通路,进而使存储于所述容性负载的电压经所述第一放电通路进行放电,以调低所述充电开关电路的输出电压。进一步地,所述时序控制器向所述第三开关管Q3发送放电信号控制所述第三开关管Q3导通,以使所述放电限流电路和所述第三开关管Q3形成第一放电通路,进而使存储于所述容性负载的电压经所述第一放电通路进行放电,以调低所述充电开关电路的输出电压。
本实施例所提供的控制方法,其实现原理及产生的技术效果和前述削角电路实施例的相同,为简要描述,方法实施例部分未提及之处,可参考前述削角实施例中相应内容。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种削角电路,其特征在于,包括:
充电开关电路;
充电开关控制电路,与所述充电开关电路连接,用于根据显示面板的时序控制器输出的充电信号控制所述充电开关电路导通,以使所述显示面板的电池管理芯片通过所述充电开关电路对所述显示面板的驱动电路进行供电,通过所述驱动电路对所述显示面板中的容性负载进行充电;
放电限流电路,与所述充电开关电路连接;以及,
放电开关控制电路,与所述放电限流电路连接,在所述充电开关电路关断且在所述放电开关控制电路接收到来自所述时序控制器输出的放电信号时,所述放电开关控制电路导通,以使所述放电限流电路和所述放电开关控制电路形成第一放电通路,进而使存储于所述容性负载的电压经所述第一放电通路进行放电。
2.根据权利要求1所述的削角电路,其特征在于,所述充电开关电路包括:
第一电阻;
第二电阻,所述第二电阻的第一端与所述第一电阻的第二端连接,所述第二电阻的第二端与所述充电开关控制电路连接;以及,
第一开关管,所述第一开关管的第一端与所述第一电阻的第一端连接,所述第一电阻的第二端还与所述第一开关管的第二端连接,所述第一开关管的第三端与所述放电限流电路连接,所述第一开关管的第一端还用于与所述电池管理芯片连接,所述第一开关管的第三端还用于与所述驱动电路连接;
在所述充电开关控制电路接收到所述充电信号时,所述充电开关控制电路导通,以使所述第一电阻、所述第二电阻以及所述充电开关控制电路形成第二放电通路,以使所述第一电阻两端形成压差,进而使所述第一开关管导通。
3.根据权利要求1-2任一项所述的削角电路,其特征在于,所述充电开关控制电路包括:
第三电阻;以及,
第二开关管,所述第二开关管的第一端接地,所述第二开关管的第二端与所述第三电阻的第一端连接,所述第三电阻的第二端还用于与一电源连接,所述第二开关管的第三端与所述充电开关电路连接,所述第二开关管的第二端还用于与所述时序控制器连接,在通过所述第二开关管的第二端接收到所述充电信号时,所述第二开关管导通,进而使所述充电开关电路导通。
4.根据权利要求1-2任一项所述的削角电路,其特征在于,所述放电开关控制电路包括:
第四电阻;以及,
第三开关管所述第三开关管的第一端接地,所述第三开关管的第二端与所述第四电阻的第一端连接,所述第四电阻的第二端还用于与一电源连接,所述第三开关管的第三端与所述放电限流电路连接,所述第三开关管的第二端还用于与所述时序控制器连接,在通过所述第三开关管的第二端接收到所述放电信号时,所述第三开关管导通,以形成所述第一放电通路。
5.根据权利要求4所述的削角电路,其特征在于,所述削角电路还包括:反相电路,所述反相电路包括第四开关管,所述第四开关管的第一端与所述第三开关管的第二端连接,所述第四开关管的第二端与所述时序控制器连接,所述第四开关管的第三端与所述第三开关管的第一端连接,当所述时序控制器输入的电平为低电平时,所述第四开关管关断,作用于第三开关的第二端的电压仍为高电平,当所述时序控制器输入的电平为高电平时,所述第四开关管导通,以使作用于所述第三开关管的第二端的电压拉低,变成低电平。
6.根据权利要求4所述的削角电路,其特征在于,所述削角电路还包括:低压保护电路,所述低压保护电路分别与所述第三开关管的第二端和所述第三开关管的第三端连接,在所述第三开关管导通时,所述低压保护电路用于采集所述第三开关管的第三端的第一电压,在所述第一电压低于预设值时,所述第三开关管将关断。
7.一种削角电路,其特征在于,包括:
放电限流电路,所述放电限流电路包括:至少一路限流通道,每路限流通道的第一端用于与显示面板的驱动电路连接,其中,每路限流通道由至少一个限流电阻构成;以及,
放电开关控制电路,所述放电开关控制电路包括:第三开关管和第四电阻,所述第三开关管的第一端接地,所述第三开关管的第二端与所述第四电阻的第一端连接,所述第四电阻的第二端还用于与一电源连接,所述第三开关管的第三端与每路限流通道的第二端连接,所述第三开关管的第二端还用于与所述显示面板的时序控制器连接;
在通过所述第三开关管的第二端接收到所述时序控制器发送的放电信号时,所述第三开关管导通,以使所述放电限流电路和所述放电开关控制电路形成第一放电通路所述第一放电通路。
8.一种控制方法,其特征在于,应用于如权利要求1-6任一项所述的削角电路中,所述方法包括:
所述时序控制器向所述充电开关控制电路发送充电信号控制所述充电开关控制电路导通,以使所述充电开关电路导通,进而使所述显示面板的电池管理芯片通过所述充电开关电路对所述显示面板的驱动电路进行供电,进而通过所述驱动电路对所述显示面板中的容性负载进行充电;
在所述充电开关电路关断时,所述时序控制器向所述放电开关控制电路发送放电信号控制所述放电开关控制电路导通,以使所述放电限流电路和所述放电开关控制电路形成第一放电通路,进而使存储于所述容性负载的电压经所述第一放电通路进行放电,以调低所述充电开关电路的输出电压。
9.根据权利要求8所述的方法,其特征在于,所述充电开关电路包括:第一开关管、第一电阻和第二电阻,所述第一开关管的第一端与所述第一电阻的第一端连接,所述第一电阻的第二端与所述第二电阻的第一端连接,所述第二电阻的第二端与所述充电开关控制电路连接,所述第一电阻的第二端还与所述第一开关管的第二端连接,所述第一开关管的第三端与所述放电限流电路连接,所述第一开关管的第一端还用于与所述电池管理芯片连接,所述第一开关管的第三端还用于与所述驱动电路连接;所述时序控制器向所述充电开关控制电路发送充电信号控制所述充电开关控制电路导通,以使所述充电开关电路导通,包括:
所述时序控制器向所述充电开关控制电路发送充电信号控制所述第一开关管导通,以使所述第一电阻、所述第二电阻以及充电开关控制电路形成第二放电通路,以使所述第一电阻两端形成压差,进而使所述第一开关管导通。
10.根据权利要求8所述的方法,其特征在于,所述放电开关控制电路包括:第三开关管和第四电阻,所述第三开关管的第一端接地,所述第三开关管的第二端与所述第四电阻的第一端连接,所述第四电阻的第二端还用于与一电源连接,所述第三开关管的第三端与所述放电限流电路连接,所述第三开关管的第二端还用于与所述时序控制器连接;所述时序控制器向所述放电开关控制电路发送放电信号控制所述放电开关控制电路导通,包括:
所述时序控制器向所述第三开关管发送放电信号控制所述第三开关管导通。
CN201810684251.4A 2018-06-27 2018-06-27 一种削角电路及控制方法 Active CN108615510B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810684251.4A CN108615510B (zh) 2018-06-27 2018-06-27 一种削角电路及控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810684251.4A CN108615510B (zh) 2018-06-27 2018-06-27 一种削角电路及控制方法

Publications (2)

Publication Number Publication Date
CN108615510A true CN108615510A (zh) 2018-10-02
CN108615510B CN108615510B (zh) 2021-05-28

Family

ID=63665673

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810684251.4A Active CN108615510B (zh) 2018-06-27 2018-06-27 一种削角电路及控制方法

Country Status (1)

Country Link
CN (1) CN108615510B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020082547A1 (zh) * 2018-10-24 2020-04-30 惠科股份有限公司 削角电路及显示装置
CN113096612A (zh) * 2021-04-08 2021-07-09 福州京东方光电科技有限公司 削角ic、显示面板及显示装置
CN114220374A (zh) * 2021-12-23 2022-03-22 绵阳惠科光电科技有限公司 显示面板的削角电路及显示面板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080225035A1 (en) * 2007-03-15 2008-09-18 Au Optronics Corp. Liquid Crystal Display and Pulse Adjustment Circuit Thereof
US20090213319A1 (en) * 2008-02-26 2009-08-27 Hitachi Displays, Ltd. Method of Manufacturing Liquid Crystal Display Device
CN102968969A (zh) * 2012-10-31 2013-03-13 北京大学深圳研究生院 栅极驱动单元电路及其栅极驱动电路和显示装置
CN103151008A (zh) * 2013-02-22 2013-06-12 福建华映显示科技有限公司 产生削角讯号的扫描电路、液晶面板及产生削角讯号方法
CN103247280A (zh) * 2013-05-14 2013-08-14 深圳市华星光电技术有限公司 削角电路及其控制方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080225035A1 (en) * 2007-03-15 2008-09-18 Au Optronics Corp. Liquid Crystal Display and Pulse Adjustment Circuit Thereof
US20090213319A1 (en) * 2008-02-26 2009-08-27 Hitachi Displays, Ltd. Method of Manufacturing Liquid Crystal Display Device
CN102968969A (zh) * 2012-10-31 2013-03-13 北京大学深圳研究生院 栅极驱动单元电路及其栅极驱动电路和显示装置
CN103151008A (zh) * 2013-02-22 2013-06-12 福建华映显示科技有限公司 产生削角讯号的扫描电路、液晶面板及产生削角讯号方法
CN103247280A (zh) * 2013-05-14 2013-08-14 深圳市华星光电技术有限公司 削角电路及其控制方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020082547A1 (zh) * 2018-10-24 2020-04-30 惠科股份有限公司 削角电路及显示装置
CN113096612A (zh) * 2021-04-08 2021-07-09 福州京东方光电科技有限公司 削角ic、显示面板及显示装置
CN113096612B (zh) * 2021-04-08 2022-10-25 福州京东方光电科技有限公司 削角ic、显示面板及显示装置
CN114220374A (zh) * 2021-12-23 2022-03-22 绵阳惠科光电科技有限公司 显示面板的削角电路及显示面板
CN114220374B (zh) * 2021-12-23 2024-03-26 绵阳惠科光电科技有限公司 显示面板的削角电路及显示面板

Also Published As

Publication number Publication date
CN108615510B (zh) 2021-05-28

Similar Documents

Publication Publication Date Title
CN104795040B (zh) 用于显示装置的关机残影改善电路、阵列基板、显示装置
CN104050941B (zh) 一种栅极驱动电路
CN101675374B (zh) 液晶显示装置
US7873140B2 (en) Shift register
CN104091572B (zh) 双下拉控制模块、移位寄存单元、栅极驱动器和显示面板
CN105139801B (zh) 阵列基板行驱动电路、移位寄存器、阵列基板及显示器
CN106847160A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN107464517A (zh) 显示面板的驱动方法、驱动装置、显示面板及显示装置
CN105139825B (zh) 移位寄存器单元、栅极驱动装置、显示装置、控制方法
JP2011221550A (ja) 液晶表示装置
CN108091305A (zh) 显示装置
CN106233367B (zh) 有源矩阵基板和具备其的显示装置
CN105047155B (zh) 液晶显示装置及其goa扫描电路
CN106228942B (zh) 用于液晶显示器的栅极驱动电路
CN105976775B (zh) 基于ltps半导体薄膜晶体管的goa电路
CN108615510A (zh) 一种削角电路及控制方法
CN106847215B (zh) 显示装置
CN100468133C (zh) 有源矩阵型液晶显示设备
CN109658882A (zh) 显示装置
CN105390086A (zh) 栅极驱动电路和使用栅极驱动电路的显示器
CN106652901A (zh) 驱动电路及使用其的显示装置
JP2009258733A (ja) 液晶ディスプレーの駆動方法及び駆動装置
CN108665865A (zh) 栅极驱动单元以及显示装置
CN105702225A (zh) 栅极驱动电路及其驱动方法、阵列基板和显示装置
CN104616619B (zh) 阵列基板、显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant