CN108595360A - 一种基于M.2接口和PowerPC的存储记录仪 - Google Patents

一种基于M.2接口和PowerPC的存储记录仪 Download PDF

Info

Publication number
CN108595360A
CN108595360A CN201810403801.0A CN201810403801A CN108595360A CN 108595360 A CN108595360 A CN 108595360A CN 201810403801 A CN201810403801 A CN 201810403801A CN 108595360 A CN108595360 A CN 108595360A
Authority
CN
China
Prior art keywords
power
core piece
interface
memory
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810403801.0A
Other languages
English (en)
Inventor
卢浩
郭露露
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Dongyuan Rosun Technology Co Ltd
Original Assignee
Beijing Dongyuan Rosun Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Dongyuan Rosun Technology Co Ltd filed Critical Beijing Dongyuan Rosun Technology Co Ltd
Priority to CN201810403801.0A priority Critical patent/CN108595360A/zh
Publication of CN108595360A publication Critical patent/CN108595360A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07CTIME OR ATTENDANCE REGISTERS; REGISTERING OR INDICATING THE WORKING OF MACHINES; GENERATING RANDOM NUMBERS; VOTING OR LOTTERY APPARATUS; ARRANGEMENTS, SYSTEMS OR APPARATUS FOR CHECKING NOT PROVIDED FOR ELSEWHERE
    • G07C5/00Registering or indicating the working of vehicles
    • G07C5/08Registering or indicating performance data other than driving, working, idle, or waiting time, with or without registering driving, working, idle or waiting time
    • G07C5/0841Registering performance data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B33/00Constructional parts, details or accessories not provided for in the other groups of this subclass
    • G11B33/12Disposition of constructional parts in the apparatus, e.g. of power supply, of modules

Abstract

本申请提供了一种基于M.2接口和PowerPC的存储记录仪,PowerPC芯片分别与的M.2接口固态硬盘和万兆网光模块相连,PowerPC芯片用于通过所述万兆网光模块接收外界设备的数据,并将所述数据存储到所述M.2接口固态硬盘。因此,能够以更小的体积实现更高的读写效率。

Description

一种基于M.2接口和PowerPC的存储记录仪
技术领域
本申请涉及数据存储领域,尤其涉及一种基于M.2接口和PowerPC的存储记录仪。
背景技术
M.2接口,是Intel推出的一种替代MSATA的新的接口规范。与MSATA接口相比,M.2接口具有速度更快和体积更小的优势。PowerPC为苹果公司、IBM公司和摩托罗拉公司组成的AIM联盟发展处的微处理器架构。目前,已经有比较成熟的PowerPC芯片。
存储记录仪应用在多种场合中,例如,飞行器上的黑匣子就是典型的存储记录仪。
随着应用的深入和个性化,对存储记录仪的体积和存储速率提出了更高的需求。如何提高存储记录仪的存储速率并减小存储记录仪的体积,成为目前亟待解决的问题。
发明内容
本申请提供了一种基于M.2接口和PowerPC的存储记录仪,目的在于解决如何提高存储记录仪的存储速率并减小存储记录仪的体积的问题。
为了实现上述目的,本申请提供了以下技术方案:
一种基于M.2接口和PowerPC的存储记录仪,包括:
PowerPC芯片、与所述PowerPC芯片相连的M.2接口固态硬盘、以及与PowerPC芯片相连的万兆网光模块;
其中,PowerPC芯片用于通过所述万兆网光模块接收外界设备的数据,并将所述数据存储到所述M.2接口固态硬盘。
可选的,所述PowerPC芯片通过PCIe接口与所述M.2接口固态硬盘相连。
可选的,所述PowerPC芯片通过万兆网接口与所述万兆网光模块相连。
可选的,所述PowerPC芯片还用于:
读取所述M.2接口固态硬盘中存储的数据,并将读取的所述数据通过所述兆网光模块发给所述外界设备。
可选的,还包括:
缓冲存储器;
所述PowerPC芯片用于将所述数据存储到所述M.2接口固态硬盘包括:
所述PowerPC芯片具体用于,将所述数据存入所述缓冲存储器,再将所述缓冲存储器中的所述数据存储到所述M.2接口固态硬盘中。
可选的,还包括:
与所述PowerPC芯片相连的FPGA。
可选的,还包括:
与所述FPGA相连的SPI FLASH以及FLASH。
可选的,所述存储记录仪为飞行器上的黑匣子。
可选的,所述PowerPC芯片包括:
P2041芯片。
本申请所述的基于M.2接口和PowerPC的存储记录仪,PowerPC芯片分别与的M.2接口固态硬盘和万兆网光模块相连,PowerPC芯片用于通过所述万兆网光模块接收外界设备的数据,并将所述数据存储到所述M.2接口固态硬盘。因此,能够以更小的体积实现更高的读写效率。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例公开的基于M.2接口和PowerPC的存储记录仪的结构示意图;
图2为本申请实施例公开的基于M.2接口和PowerPC的存储记录仪存储数据的流程图;
图3为本申请实施例公开的基于M.2接口和PowerPC的存储记录仪读取数据的流程图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
图1为本申请实施例公开的基于M.2接口和PowerPC的存储记录仪,包括:PowerPC芯片101(例如P2041芯片)、与PowerPC芯片相连的M.2接口固态硬盘(SSD)102、与PowerPC芯片相连的万兆网光模块103、缓冲存储器DDR 104以及FPGA 105。
其中,PowerPC芯片101通过PCIe接口(Switch)与M.2接口SSD102相连。图1中以两个M.2接口SSD为例,但本实施例并不限定M.2接口SSD的数量。M.2接口SSD 102的功能为存储数据。
PowerPC芯片101通过万兆网接口与万兆网光模块103相连。万兆网光模块103的功能为连接PowerPC芯片和外界设备,使得两者之间实现通信。
PowerPC芯片101的功能为控制从外界设备获取数据,存储到M.2接口SSD102中,以及,从M.2接口SSD102中读取数据,传输到外界设备。
PowerPC芯片控制数据存储的过程如图2所示,包括以下步骤:
S201:通过万兆网光模块103接收外界设备发送的数据。
S202:将接收到的数据存储到缓冲存储器DDR 104中。
S203:将数据从缓冲存储器DDR 104中存储到M.2接口SSD102中。
PowerPC芯片控制数据读取的过程如图3所示,包括以下步骤:
S301:将数据从M.2接口SSD102中读取到缓冲存储器DDR 104中。
S302:将数据从缓冲存储器DDR 104中通过万兆网光模块103发给外界设备。
需要说明的是,使用缓冲存储器仅为示例,也可以不使用缓冲存储器。
图1中,以4个缓冲存储器为例,但本实施例中并不限定缓冲存储器的数量。
图1中,现场可编程门阵列(Field-Programmable Gate Array,FPGA)105连接串行外围设备接口(serial peripheral interface,SPI)闪存FLASH和闪存FLASH。FPGA 105的功能为:实现整个板子上电顺序管理和时钟管理,配置PowerPC芯片上电参数、程序的读写和外设(万兆网口、DDR等)初始化,保证整个板子运行正常。
图1中所示的存储记录仪,将万兆网技术和M.2接口相结合,因为使用了存储速率更高且体积更小的M.2接口SSD,因此,能够以更小的体积实现更高的读写效率。实验证明,图1中所示的存储记录仪的最高写入速率大于或等于700MB/s。
在小型化机载黑匣子的应用场景下,图中所示的存储记录仪作为小型机的黑匣子,能够解决空间局限性导致的记录速度低的问题。
本申请实施例方法所述的功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算设备可读取存储介质中。基于这样的理解,本申请实施例对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该软件产品存储在一个存储介质中,包括若干指令用以使得一台计算设备(可以是个人计算机,服务器,移动计算设备或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本申请。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (9)

1.一种基于M.2接口和PowerPC的存储记录仪,其特征在于,包括:
PowerPC芯片、与所述PowerPC芯片相连的M.2接口固态硬盘、以及与PowerPC芯片相连的万兆网光模块;
其中,PowerPC芯片用于通过所述万兆网光模块接收外界设备的数据,并将所述数据存储到所述M.2接口固态硬盘。
2.根据权利要求1所述的存储记录仪,其特征在于,所述PowerPC芯片通过PCIe接口与所述M.2接口固态硬盘相连。
3.根据权利要求1所述的存储记录仪,其特征在于,所述PowerPC芯片通过万兆网接口与所述万兆网光模块相连。
4.根据权利要求1-3任一项所述的存储记录仪,其特征在于,所述PowerPC芯片还用于:
读取所述M.2接口固态硬盘中存储的数据,并将读取的所述数据通过所述兆网光模块发给所述外界设备。
5.根据权利要求1-3任一项所述的存储记录仪,其特征在于,还包括:
缓冲存储器;
所述PowerPC芯片用于将所述数据存储到所述M.2接口固态硬盘包括:
所述PowerPC芯片具体用于,将所述数据存入所述缓冲存储器,再将所述缓冲存储器中的所述数据存储到所述M.2接口固态硬盘中。
6.根据权利要求1-3任一项所述的存储记录仪,其特征在于,还包括:
与所述PowerPC芯片相连的FPGA。
7.根据权利要求6所述的存储记录仪,其特征在于,还包括:
与所述FPGA相连的SPI FLASH以及FLASH。
8.根据权利要求1-3任一项所述的存储记录仪,其特征在于,所述存储记录仪为飞行器上的黑匣子。
9.根据权利要求1-3任一项所述的存储记录仪,其特征在于,所述PowerPC芯片包括:
P2041芯片。
CN201810403801.0A 2018-04-28 2018-04-28 一种基于M.2接口和PowerPC的存储记录仪 Pending CN108595360A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810403801.0A CN108595360A (zh) 2018-04-28 2018-04-28 一种基于M.2接口和PowerPC的存储记录仪

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810403801.0A CN108595360A (zh) 2018-04-28 2018-04-28 一种基于M.2接口和PowerPC的存储记录仪

Publications (1)

Publication Number Publication Date
CN108595360A true CN108595360A (zh) 2018-09-28

Family

ID=63620105

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810403801.0A Pending CN108595360A (zh) 2018-04-28 2018-04-28 一种基于M.2接口和PowerPC的存储记录仪

Country Status (1)

Country Link
CN (1) CN108595360A (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2676291Y (zh) * 2004-01-02 2005-02-02 创惟科技股份有限公司 提升闪存存取效能的装置
CN101587745A (zh) * 2009-06-23 2009-11-25 成都市华为赛门铁克科技有限公司 数据读写方法和非易失性存储介质
CN102486757A (zh) * 2010-12-06 2012-06-06 群联电子股份有限公司 存储器储存装置及其存储器控制器与回应主机指令的方法
CN102495565A (zh) * 2011-11-25 2012-06-13 中国电子科技集团公司第三十八研究所 一种相控阵雷达天线波束控制装置
CN102968351A (zh) * 2012-12-13 2013-03-13 中国航空无线电电子研究所 自检测参数的外部控制方法
CN206147469U (zh) * 2016-08-30 2017-05-03 中国电子科技集团公司第十五研究所 一种提高外部存储设备访问性能的飞腾计算机
CN206788852U (zh) * 2017-06-21 2017-12-22 成都能通科技有限公司 一种基于PowerPC+SRIO交换技术的信息处理系统
CN206805391U (zh) * 2017-04-05 2017-12-26 山东超越数控电子有限公司 一种基于PowerPC平台的存储主板
CN206877315U (zh) * 2017-07-14 2018-01-12 郑州云海信息技术有限公司 一种扩展m.2固态硬盘的mezz卡板
US10242391B2 (en) * 2014-11-12 2019-03-26 Danielle K. FLEMING System for creating custom fragrances

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2676291Y (zh) * 2004-01-02 2005-02-02 创惟科技股份有限公司 提升闪存存取效能的装置
CN101587745A (zh) * 2009-06-23 2009-11-25 成都市华为赛门铁克科技有限公司 数据读写方法和非易失性存储介质
CN102486757A (zh) * 2010-12-06 2012-06-06 群联电子股份有限公司 存储器储存装置及其存储器控制器与回应主机指令的方法
CN102495565A (zh) * 2011-11-25 2012-06-13 中国电子科技集团公司第三十八研究所 一种相控阵雷达天线波束控制装置
CN102968351A (zh) * 2012-12-13 2013-03-13 中国航空无线电电子研究所 自检测参数的外部控制方法
US10242391B2 (en) * 2014-11-12 2019-03-26 Danielle K. FLEMING System for creating custom fragrances
CN206147469U (zh) * 2016-08-30 2017-05-03 中国电子科技集团公司第十五研究所 一种提高外部存储设备访问性能的飞腾计算机
CN206805391U (zh) * 2017-04-05 2017-12-26 山东超越数控电子有限公司 一种基于PowerPC平台的存储主板
CN206788852U (zh) * 2017-06-21 2017-12-22 成都能通科技有限公司 一种基于PowerPC+SRIO交换技术的信息处理系统
CN206877315U (zh) * 2017-07-14 2018-01-12 郑州云海信息技术有限公司 一种扩展m.2固态硬盘的mezz卡板

Similar Documents

Publication Publication Date Title
CN101833424B (zh) 基于fpga的高速存储与传输装置
CN109271335B (zh) 一种多通道数据源ddr缓存的fpga实现方法
JP5263561B2 (ja) ソリッドステート大容量記憶装置のためのデータストリーミング
CN110413538A (zh) 控制存储装置的方法
TWI420308B (zh) 區塊管理方法、記憶體控制器與記憶體儲存裝置
CN116301669B (zh) 一种基于fpga的高速存储系统分区方法及系统
CN109144419A (zh) 一种固态硬盘内存读写方法及系统
CN103970512A (zh) 多核处理器及其并行重放方法
CN107291392A (zh) 一种固态硬盘及其读写方法
CN103927215A (zh) 基于内存盘与SSD硬盘的kvm虚拟机调度的优化方法及系统
CN101667458B (zh) 一种固态硬盘全盘擦除的方法和相应的设备
CN106919525A (zh) 一种usb设备集群控制装置及系统
CN102393838A (zh) 数据处理方法及装置、pci-e总线系统、服务器
CN102789424A (zh) 基于fpga的外扩ddr2的读写方法及基于fpga的外扩ddr2颗粒存储器
CN108595360A (zh) 一种基于M.2接口和PowerPC的存储记录仪
CN101788888A (zh) 一种实现目标端驱动的方法及该目标端驱动
CN105700817A (zh) 一种磁盘簇jbod装置
CN103488597A (zh) 一种先进先出缓存器及其读写数据的方法
KR101147186B1 (ko) 홈 저장 장치 및 소프트웨어
CN104025198B (zh) 相变存储器与开关(pcms)写错误检测
CN101526887B (zh) 将数据写入硬盘的方法、装置及系统
CN106469174B (zh) 数据读取方法和装置
CN103064926A (zh) 数据处理方法和装置
CN209674306U (zh) 一种4u存储服务器
CN103731313A (zh) 基于ddr sdram的计数器及其实现方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20180928

RJ01 Rejection of invention patent application after publication