CN108417173B - 一种显示装置 - Google Patents

一种显示装置 Download PDF

Info

Publication number
CN108417173B
CN108417173B CN201810503653.XA CN201810503653A CN108417173B CN 108417173 B CN108417173 B CN 108417173B CN 201810503653 A CN201810503653 A CN 201810503653A CN 108417173 B CN108417173 B CN 108417173B
Authority
CN
China
Prior art keywords
control signal
noise
module
output
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810503653.XA
Other languages
English (en)
Other versions
CN108417173A (zh
Inventor
黄中佑
李建锋
萧开元
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Youda Photoelectric (kunshan) Co Ltd
Original Assignee
Youda Photoelectric (kunshan) Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Youda Photoelectric (kunshan) Co Ltd filed Critical Youda Photoelectric (kunshan) Co Ltd
Priority to CN201810503653.XA priority Critical patent/CN108417173B/zh
Publication of CN108417173A publication Critical patent/CN108417173A/zh
Priority to PCT/CN2018/105425 priority patent/WO2019223188A1/zh
Priority to US16/630,655 priority patent/US11003034B2/en
Priority to TW107139373A priority patent/TWI682377B/zh
Application granted granted Critical
Publication of CN108417173B publication Critical patent/CN108417173B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明涉及一种显示装置,包括:显示面板,具有多个像素及多条源极线,其中各该像素电性连接对应的该源极线;源极驱动器,用于提供像素电压组与接收噪声存储控制信号与噪声输出控制信号;其特征在于,该源极驱动器还包括噪声减少模块,该噪声减少模块根据该噪声存储控制信号来储存该像素电压组的电压位准为补偿电压组,且根据该噪声输出控制信号来输出该补偿电压组,其中于正常期间,该源极驱动器输出该像素电压组于该像素;于补偿期间,该源极驱动器输出该补偿电压组于该像素;其中,该噪声输出控信号为该噪声存储控制信号的延迟相位。

Description

一种显示装置
技术领域
本发明涉及显示装置领域,特别是涉及一种包含噪声减少(Noise Reduce)电路的显示装置。
背景技术
液晶显示装置(LCD,Liquid Crystal Display)以其低电压驱动、低功耗等诸多突出优点,在众多场合得到了广泛的应用,尤其是在便携式电子产品上,STN、TFT等液晶显示器的应用使其得到了飞速发展。LCD控制驱动电路(LCD Driver IC)的模拟输出直接驱动LCD显示面板,对LCD显示器的像素点阵进行控制操作,是LCD显示器上的核心器件。LCD控制驱动电路包括源极驱动器(SD IC,Source Driver IC),源极驱动器将输入的数字视频信号存储在缓存中,配合源极扫描信号的开启,将数字视频信号转换成要输出至像素的像素电压,以驱动LCD显示面板的源极线。
触控笔(Touch Pen)因精准度与相关技术的提升,带给使用者更好的体验,导致越来越多厂商采用。因为各家面板厂生产的面板架构与制程各有差异,为了方便触控笔与各家面板相互搭配与应用,触控驱动器(Touch IC)在检测与运算上必须要有相同的规范让各家面板厂遵循。目前低温多晶硅技术(LTPS,Low Temperature Poly-silicon)采用多工器(MUX,multiplexer)架构,在产品定位上为高阶产品,势必要搭配上触控笔(Touch Pen),但是就目前触控驱动器所定义的规范上,实际量测有噪声(Noise)大于规范的现象。
发明内容
本发明的实施例提出了一种具有噪声减少模块的显示装置,包括:显示面板,具有多个像素及多条源极线,其中各该像素电性连接对应的该源极线;源极驱动器,用于提供像素电压组与接收噪声存储控制信号与噪声输出控制信号;噪声减少模块,该噪声减少模块依据噪声存储控制信号来储存该像素电压组的电压位准为补偿电压组,且依据该噪声输出控制信号来输出该补偿电压组,其中于正常期间,该源极驱动器输出该像素电压组于该些像素;于补偿期间,该源极驱动器输出该补偿电压组于该些像素;该噪声输出控信号为该噪声存储控制信号的延迟相位。
本发明实施例所述的显示装置,其中该源极驱动器还包括像素数据来源模块与像素数据输出模块,且该噪声减少模块分别电性连接于该像素数据来源模块与该像素数据输出模块。
本发明实施例所述的显示装置,其至该噪声减少模块还包括噪声控制模块与补偿储存模块,该噪声控制模块依据该噪声输出控制信号与像素电压输出控制信号来选择电性连接该像素数据来源模块或补偿储存模块,而该补偿储存模块依据该噪声存储控制信号来选择电性连接于该像素数据源模块。
本发明实施例所述的显示装置,其中该噪声控制模块还包括:与门,具有第一与门输入端、第二与门输入端与与门输出端,且该第一与门输入端接收该像素电压输出控制信号,该第二与门输入端接收该噪声输出控制信号;非门,具有非门输入端与非门输出端,且该非门输入端电性连接于该与门输出端;控制电路组,分别电性连接于该与门输出端与该非门输出端。
本发明实施例所述的显示装置,其中该控制电路组分别包含:第一开关,具有输入端、输出端与控制端,该第一开关的输入端电性连接于该像素数据来源模块,该第一开关的输出端电性连接于该像素数据输出模块,该第一开关的控制端电性连接于该与门输出端;第二开关,具有输入端、输出端与控制端,该第二开关的输入端电性连接于该补偿储存模块,该第二开关的输出端电性连接于该像素数据输出模块,该第二开关的控制端则电性连接于该非门输出端。
本发明实施例所述的显示装置,其中该源极驱动器还包括第三开关,且该第三开关具有输入端、输出端与控制端,其中该第三开关的输入端电性连接于该像素数据源模块,该第三开关的输出端电性连接于该补偿储存模块,该第三开关的控制端则接收该噪声存储控制信号。
本发明实施例所述的显示装置,其中该像素具有第一组像素与第二组像素,该些源极线具有第一组源极线与第二组源极线,其中该显示设备还包括多工电路模块,接收第一开关控制信号与第二开关控制信号,且该多工电路模块分别电性连接于该源极线与该源极驱动器,其中当该第一开关控制信号为致能电位时,该多工电路模块使该源极驱动器电性连接于该第一组源极线,使得该像素电压组通过该第一组源极线输入该第一组像素,当该第二开关控制信号为该致能电位时,该多工电路模块使该源极驱动器电性连接于该第二组源极线,使得该像素电压组通过该第二组源极线输入该第二组像素。
本发明实施例所述的显示装置,其中该噪声输出控信号与该噪声存储控制信号的相位延迟为两个显示帧。
本发明实施例所述的显示装置,其中该像素具有多组像素,该源极线具有多组源极线,且该多组源极线分别对应于该多组像素,其中,该显示装置还包括:多工电路模块,接收多个开关控制信号,且该多工电路模块分别电性连接于该源极线与该源极驱动器,依据该开关控制信号可选择该像素电压组是通过该多组源极线中的一组而电性连接于对应的该多组像素。
本发明实施例所述的显示装置,其中该开关控制信号的数量为N个,且该噪声输出控信号与该噪声存储控制信号的相位延迟为N个显示帧,其中,N为正整数,N>1。
本发明的另一实施例提供了一种显示装置,包括:显示面板,具有多个像素及多条源极线,其中各该像素电性连接对应的该源极线;源极驱动器,用于接收像素电压输出控制信号、噪声存储控制信号与噪声输出控制信号;其中于第一正常期间,该像素电压输出控制信号为致能电位、该噪声存储控制信号为致能电位以及该噪声输出控制信号为禁能电位,而该源极驱动器输出第一像素电压组;于第二正常期间,该像素电压输出控制信号为致能电位、该噪声存储控制信号为致能电位以及该噪声输出控制信号为禁能电位,而该源极驱动器输出第二像素电压组;于第一补偿期间,该像素电压输出控制信号为致能电位、该噪声存储控制信号为一致能电位以及该噪声输出控制信号为致能电位,而该源极驱动器输出该第一像素电压组;于第二补偿期间,该像素电压输出控制信号为致能电位、该噪声存储控制信号为致能电位以及该噪声输出控制信号为致能电位,而该源极驱动器输出该第二像素电压组。
本发明另一实施例所述的显示装置,其中该噪声减少模块还包括噪声控制模块与补偿储存模块,该噪声控制模块依据该噪声输出控制信号与该像素电压输出控制信号来选择电性连接该像素数据来源模块或补偿储存模块,而该补偿储存模块依据该噪声存储控制信号来选择电性连接于该像素数据源模块。
本发明另一实施例所述的显示装置,其中该噪声控制模块还包括:与门,具有第一与门输入端、第二与门输入端与与门输出端,且该第一与门输入端接收该像素电压输出控制信号,该第二与门输入端接收该噪声输出控制信号;非门,具有非门输入端与非门输出端,且该非门输入端电性连接于该与门输出端;控制电路组,分别电性连接于该与门输出端与该非门输出端。
本发明另一实施例所述的显示装置,其中该控制电路组分别包含:第一开关,具有输入端、输出端与控制端,该第一开关的输入端电性连接于该像素数据来源模块,该第一开关的输出端电性连接于该像素数据输出模块,该第一开关的控制端电性连接于该与门输出端;第二开关,具有输入端、输出端与控制端,该第二开关的输入端电性连接于该补偿储存模块,该第二开关的输出端电性连接于该像素数据输出模块,该第二开关的控制端则电性连接于该非门输出端。
本发明另一实施例所述的显示装置,其中该源极驱动器还包括第三开关,且该第三开关具有输入端、输出端与控制端,其中该第三开关的输入端电性连接于该像素数据源模块,该第三开关的输出端电性连接于该补偿储存模块,该第三开关的控制端则接收该噪声存储控制信号。
附图说明
图1是本发明实施例的一种显示装置结构示意图。
图2是本发明实施例的一种显示装置的源极驱动器结构示意图。
图3是本发明实施例的一种显示装置的源极驱动器控制信号波形图。
图4是本发明实施例的一种显示装置的源极驱动器工作流程图。
其中,附图标记为:
10:显示装置 100:显示面板
110:像素 111:第一组像素
112:第二组像素 120:源极线
200:源极驱动器 210:像素数据来源模块
220:像素数据输出模块 230:补偿存储模块
240:噪声控制模块 241:控制电路组
300:多工电路模块 AND:与门
NOT:非门 SW1:第一开关
SW2:第二开关 SW3:第三开关
D1:第一组源极线 D2:第二组源极线
Frame1、Frame2、Frame3、Frame4、Frame5:显示帧
CP1:第一补偿期间 CP2:第二补偿期间
Normal1、Normal2、Normal3、Normal4:正常期间
XSTB:像素电压输出控制信号
NR_EN:噪声存储控制信号
NR_EN Daley:噪声输出控制信号
SD OUT:源极驱动器输出电压
Data、Data1、Data2、Data3、Data4、Data5:像素数据
Compensation data:补偿数据
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。在下面的描述中阐述了很多具体细节以便于充分理解本发明。但是本发明能够以很多不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似改进,因此本发明不受下面公开的具体实施例的限制。
关于本文中所使用的“第一”、“第二”等,并非特别指称次序或顺位的意思,也非用于限定本发明,其仅为了区别以相同技术用语描述的元件或操作。
关于本文中所使用的“电性连接”,可指两个或多个元件相互直接作实体或电性接触,或是相互间接作实体或电性接触,而“电性连接”还可指两个或多个元件相互操作或动作。
关于本文中所使用的“包括”、“具有”、“含有”等等,均为开放性的用语,即意指包括但不限于。
关于本文中的用词(terms),除有特别注明外,通常具有每个用词使用在此领域中、在此揭露的内容中与特殊内容中的平常意义。某些用于描述本揭露的用词将于下或在此说明书的别处讨论,以提供本领域技术人员在有关本揭露的描述上额外的引导。
图1是本发明实施例的一种显示装置结构示意图。如图1所示,于本发明的实施例,显示装置10包括:显示面板(Cell)100、栅极驱动器和源极驱动器200,其中显示面板100包括多个像素110、多条源极线120,以及多条栅极线,每个像素110分别与对应的源极线120电性连接,并分别与对应的栅极线电性连接,源极驱动器200通过源极线120向像素110输出源极驱动器输出电压SD OUT,源极驱动器输出电压SD OUT包括像素电压和补偿电压。为图示能够清楚表达,图1中将栅极驱动器、栅极线而予以省略。
图2是本发明实施例的一种显示装置的源极驱动器结构示意图。如图2所示,源极驱动器200包括:像素数据来源模块210、像素数据输出模块220和噪声减少模块,其中噪声减少模块包括补偿存储模块230和噪声控制模块240。具体而言,噪声控制模块240具体包括与门AND、非门NOT以及控制电路组241。于本实施例中,与门AND的输入端分别接收像素电压输出控制信号XSTB和噪声输出控制信号NR_EN Daley,非门NOT的输入端电性连接与门AND的输出端。控制电路组241包括多对开关,每对开关包含第一开关SW1和第二开关SW2。以第一开关SW1来说明,第一开关SW1的输入端电性连接于像素数据来源模块210,输出端电性连接于像素数据输出模块220,控制端电性连接于与门AND的输出端;以第二开关SW2来说明,第二开关SW2的输入端电性连接于补偿储存模块230,输出端电性连接于像素数据输出模块220,控制端则电性连接于非门NOT的输出端。详言之,通过与门AND的输出端的信号来切换第一开关SW1的启闭,以用来控制是否将像素数据来源模块210的像素数据Data传输至像素数据输出模块220。另外,通过非门NOT的输出端的信号来切换第二开关SW2的启闭,以用来控制是否将补偿存储模块230补偿数据Compensation data传输至像素数据输出模块220。如此一来,通过噪声控制模块240来选择像素数据来源模块210或者补偿储存模块230能够传输数据至像素数据输出模块220。
于本实施例中,源极驱动器200还包括第三开关SW3,其中第三开关SW3的输入端电性连接像素数据来源模块210,输出端电性连接补偿存储模块230,控制端则接收噪声存储控制信号NR_EN。具体而言,当噪声存储控制信号NR_EN为致能电位时,像素数据来源模块210将当前的像素数据Data通过第三开关SW3,输出至补偿存储模块230,并保存为补偿数据Compensation data。于本实施例中,像素数据来源模块210可提供或输出像素数据Data,而像素数据Data经由噪声控制模块240而输入至像素数据输出模块220后,像素数据输出模块220会将像素数据Data转换为像素电压,通过源极线输出至各像素。但本发明不以此为限,于其他实施例中,像素数据来源模块210包含像素数据Data,且像素数据Data可通过像素数据来源模块210而转换为像素电压。如此一来,像素数据来源模块210能输出像素电压至噪声控制模块240、信号传输至像素数据输出模块220以及各像素。于本实施例中,补偿数据Compensation data经由噪声控制模块240而输入至像素数据输出模块220后,像素数据输出模块220会将补偿数据Compensation data转换为补偿电压,通过源极线输出至各像素。但本发明不以此为限,于另一变形例中,像素数据来源模块210包含像素数据Data,且像素数据Data可通过像素数据来源模块210而转换为像素电压,因此,当像素电压通过第三开关SW3而传输至补偿储存模块230而保存为补偿电压。亦或,补偿储存模块230接收像素数据Data后,可内部转化为补偿电压。如此一来,于上述的情况下,补偿储存模块230可输出补偿电压,再通过噪声控制模块240而将补偿电压传输至像素数据输出模块220以及各像素。于本实施例,噪声输出控信号NR_EN Delay为噪声存储控制信号NR_EN的延迟相位。在一些实施例中,噪声输出控信号NR_EN Delay与噪声存储控制信号NR_EN的相位延迟为两个显示帧,但本发明不以此为限。
请再次参阅图1,于另一实施例中,显示面板100的像素110分为第一组像素111和第二组像素112,源极线120也对应分为第一组源极线D1和第二组源极线D2,第一组源极线D1与第一组像素111电性连接,第二组源极线D2与第二组像素112电性连接。显示装置10还包括多工电路模块300,多工电路模块300分别电性连接于源极线120与源极驱动器200,并接收第一开关控制信号与第二开关控制信号,当第一开关控制信号为致能电位时,多工电路模块300使源极驱动器200电性连接于第一组源极线D1,使得像素电压组通过第一组源极线D1输入至第一组像素111,当第二开关控制信号为致能电位时,多工电路模块300使源极驱动器200电性连接于第二组源极线D2,使得像素电压组通过第二组源极线D2输入至第二组像素112。为清楚描述本发明,于本发明的另一实施例只设置了两个MUX构架的多工电路模块300,但于实际应用中,不必受限于固定数量的MUX构架,即多工电路模块300可以有2个或2个以上数量的MUX,并且可以依照MUX数量进行噪声输出控信号NR_EN Delay和噪声存储控制信号NR_EN的调整,达到降低噪声的目的。例如是N个MUX构架的多工电路模块300,则开关控制信号的数量为N个,则设置噪声输出控信号NR_EN Delay与噪声存储控制信号NR_EN的相位延迟为N个显示帧,其中,N为正整数,N≥2,本发明并不以此为限。
于本发明的实施例中,仅当像素电压输出控制信号XSTB和噪声输出控制信号NR_EN Delay均为致能电位时,与门AND输出致能电位,控制电路组241的第一开关SW1断开,控制电路组241的第二开关SW2接通,使补偿存储模块230向像素数据输出模块220输出补偿数据,换言之,源极驱动器200处于补偿期间。另外,当与门AND输出禁能电位时,控制电路组241的第一开关SW1接通,控制电路组241的第二开关SW2断开,使像素数据来源模块210向像素数据输出模块220输出像素数据,换言之,源极驱动器200处于正常期间;详细情况见表1。
XSTB NR_ENDelay AND输出 期间
致能 致能 致能 补偿期间
致能 禁能 禁能 正常期间
禁能 致能 禁能 正常期间
禁能 禁能 禁能 正常期间
表1
图3是本发明实施例的一种显示装置的源极驱动器控制信号波形图。如图3所示,显示帧Frame1、显示帧Frame2和显示帧Frame3的可以看做正常输出周期,源极驱动器输出电压SD OUT依次输出高电压位准和低电压位准,于显示帧Frame2期间,在像素电压输出控制信号XSTB为致能电位且噪声存储控制信号NR_EN为致能电位,则补偿存储模块230存储显示帧Frame2期间像素数据来源模块210输出的像素数据为补偿数据,并且在后续N个显示帧期间内,像素电压输出控制信号XSTB与噪声存储控制信号NR_EN均为致能电位,补偿存储模块230存储N个显示帧期间的像素数据来源模块210输出的像素数据为N个补偿数据,当像素电压输出控制信号XSTB为致能电位且噪声输出控制信号NR_EN Delay为致能电位,补偿存储模块230向像素数据输出模块220输出补偿数据,以使源极驱动器输出电压SD OUT依次输出前N个显示帧期间的像素电压。
请再次参阅图3。如图3所示,噪声输出控制信号NR_EN Delay延迟噪声存储控制信号NR_EN两个相位。于本实施中,当像素电压输出控制信号XSTB为致能电位时,源极驱动器200提供电压SD OUT于各像素。请参阅图3之实施例,显示帧Frame1为正常输出周期,噪声存储控制信号NR_EN和噪声输出控制信号NR_EN Delay均为禁能电位,像素数据来源模块210输出的像素数据Data1至像素数据输出模块220,使得源极驱动器200提供像素数据Data1于各像素。显示帧Frame2为正常输出周期,噪声存储控制信号NR_EN为致能电位,噪声输出控制信号NR_EN Delay为禁能电位,像素数据来源模块210输出的像素数据Data2至像素数据输出模块220和补偿存储模块230。由于噪声存储控制信号NR_EN为从前一显示帧的禁能电位转变为致能电位,使得补偿存储模块230开始将像素数据Data2存储为补偿数据Compensation data,如图3所示,在显示帧Frame2时,补偿存储模块230储存像素数据Data2。同时,由于噪声输出控制信号NR_EN Delay为禁能电位,使得经过噪声控制模块240控制之下,源极驱动器200提供像素数据Data2于各像素。显示帧Frame3为正常输出周期,噪声存储控制信号NR_EN为致能电位,噪声输出控制信号NR_EN Delay为禁能电位,像素数据来源模块210输出的像素数据Data3至像素数据输出模块220和补偿存储模块230。显示帧Frame3与显示帧Frame2的作动相同,补偿存储模块230将像素数据Data3存储为补偿数据Compensation data,如图3所示,在显示帧Frame3时,补偿存储模块230储存像素数据Data3。同时,由于噪声输出控制信号NR_EN Delay为禁能电位,使得经过噪声控制模块240控制之下,源极驱动器200提供像素数据Data3于各像素。
请再参阅图3,显示帧Frame4为补偿输出周期,噪声存储控制信号NR_EN和噪声输出控制信号NR_EN Delay均为致能电位,其中,受到噪声存储控制信号NR_EN为致能电位的控制,使得像素数据来源模块210输出的像素数据Data4至补偿存储模块230,补偿存储模块230将像素数据Data4存储为补偿数据Compensation data。同时,受到噪声存储控制信号NR_EN为致能电位的作用下,经过噪声控制模块240之后,源极驱动器200依序提供补偿储存模块230所储存的补偿数据Compensation data。由于噪声输出控制信号NR_EN Delay为从前一显示帧的禁能电位转变为致能电位,使得补偿储存模块230开始输出补偿数据Compensation data。如以图3的实施例来看,补偿储存模块230的第一笔补偿数据Compensation data为像素数据Data2,因此,在此期间,补偿储存模块230通过噪声控制模块240而使得源极驱动器200提供像素数据data2(视为SD OUT)输出至各像素中。于显示帧Frame4的后半期间,由于噪声输出控制信号NR_EN Delay恢复到禁能电位,因此经过噪声控制模块240而使源极驱动器200提供像素数据Data4(来自像素数据来源模块210)。综合从图3之显示帧Frame4来说明,显示帧Frame4之前半期间时,噪声存储控制信号NR_EN与噪声输出控制信号NR_EN Delay皆为致能电位,则为补偿输出周期CP1。显示帧Frame4之后半期间时,噪声输出控制信号NR_EN Delay皆为禁能电位,则为正常输出周期Normal3。
于本实施例中,显示帧Frame5亦为补偿输出周期,噪声存储控制信号NR_EN和噪声输出控制信号NR_EN Delay均为致能电位,其中,受到噪声存储控制信号NR_EN为致能电位的控制,使得像素数据来源模块210输出的像素数据Data5至补偿存储模块230,补偿存储模块230将像素数据Data5存储为补偿数据Compensation data。同时,受到噪声存储控制信号NR_EN为致能电位的作用下,经过噪声控制模块240之后,源极驱动器200依序提供补偿储存模块230所储存的补偿数据Compensation data。如以图3的实施例来看,补偿储存模块230的第二笔补偿数据Compensation data为像素数据Data3,因此,在此期间,补偿储存模块230通过噪声控制模块240而使得源极驱动器200提供像素数据data3(视为SD OUT)输出至各像素中。于显示帧Frame5的后半期间,由于噪声输出控制信号NR_EN Delay恢复到禁能电位,因此经过噪声控制模块240而使源极驱动器200提供像素数据Data5(来自像素数据来源模块210)。综合从图3之显示帧Frame5来说明,显示帧Frame5之前半期间时,噪声存储控制信号NR_EN与噪声输出控制信号NR_EN Delay皆为致能电位,则为补偿输出周期CP2。显示帧Frame4之后半期间时,噪声输出控制信号NR_EN Delay皆为禁能电位,则为正常输出周期Normal4。
换言之,于本实施例中,在噪声输出控制信号NR_EN Delay延迟噪声存储控制信号NR_EN两个相位时,以显示帧Frame2为第一正常期间Normal1,源极驱动器200输出第一像素电压组(如像素数据data2);以显示帧Frame3为第二正常期间Normal2,源极驱动器200输出第二像素电压组(如像素数据data3);以显示帧Frame4为第一补偿期间CP1和第三正常期间Normal3,源极驱动器200先于第一补偿期间CP1输出第一像素电压组(如像素数据data2),再于第三正常期间Normal3输出第三像素电压组(如像素数据data4);以显示帧Frame5为第二补偿期间CP2和第四正常期间Normal4,源极驱动器200先于第二补偿期间CP2输出第二像素电压组(如像素数据data3),再于第四正常期间Normal4输出第四像素电压组(如像素数据data5)。于本实例中,第一正常期间、第二正常期间、第一补偿期间、第三正常期间、第二补偿期间、第四正常期间为连续时序,具体而言,第一正常期间与第一补偿期间之间相差两个显示帧,以图3来举例来说,第一正常期间Normal1为显示帧Frame2,而第一补偿期间CP1为显示帧Frame4,但本发明不以此为限。在一些实施例中,噪声输出控制信号NR_EN Delay与噪声存储控制信号NR_EN可以延迟N个相位,其中N>2,包括连续时序的第一正常期间、……、第N正常期间、第一补偿期间、第N+1正常期间、第二补偿期间、第N+2正常期间、……。
图4是本发明实施例的一种显示装置的源极驱动器工作流程图。如图4所示,于本发明的实施例中,源极驱动器200的输出电压SD OUT通过以下步骤进行输出:
步骤S1,像素数据来源模块210输出像素数据;
步骤S2,噪声减少模块的第三开关SW3接收噪声存储控制信号NR_EN;
步骤S3,当噪声存储控制信号NR_EN为使能电位时,补偿存储模块230存储像素数据来源模块210输出的像素数据为补偿数据;否则像素数据来源模块210输出像素数据至像素数据输出模块220;
步骤S4,噪声减少模块的控制电路组241接收噪声输出控制信号NR_EN Delay;
步骤S5,当噪声输出控制信号NR_EN Delay为致能电位时,控制电路组241的第二开关SW2接通,使补偿存储模块230向像素数据输出模块220输出补偿数据;
步骤S6,当噪声输出控制信号NR_EN Delay为禁能电位时,控制电路组241的第一开关SW1接通,使像素数据来源模块210向像素数据输出模块220输出像素数据;
步骤S7,补偿数据经像素数据输出模块220转换为补偿电压,并经源极线120输出至像素110;
步骤S8,像素数据经像素数据输出模块220转换为像素电压,并经源极线120输出至像素110。
虽然本发明已以实施例公开如上,而并非用以限定本发明,任何本技术领域的技术人员,在未脱离本发明的精神与范围内,可对其进行等效修改或变更,均应包含于本发明的权利要求书保护范围中。

Claims (15)

1.一种显示装置,包括:
显示面板,具有多个像素及多条源极线,其中各该像素电性连接对应的各该源极线;
源极驱动器,用于提供像素电压组和接收噪声存储控制信号与噪声输出控制信号;
其特征在于,该源极驱动器还包括噪声减少模块,该噪声减少模块依据该噪声存储控制信号来储存该像素电压组的电压位准为补偿电压组,且依据该噪声输出控制信号来输出该补偿电压组,其中
于正常期间,该源极驱动器输出该像素电压组于该像素;于补偿期间,该源极驱动器输出该补偿电压组于该像素;
其中,该噪声输出控制信号为该噪声存储控制信号的延迟相位。
2.如权利要求1所述的显示装置,其特征在于,该源极驱动器还包括像素数据来源模块与像素数据输出模块,且该噪声减少模块分别电性连接于该像素数据来源模块与该像素数据输出模块。
3.如权利要求2所述的显示装置,其特征在于,该噪声减少模块还包括噪声控制模块与补偿储存模块,该噪声控制模块依据该噪声输出控制信号与像素电压输出控制信号来选择电性连接该像素数据来源模块或该补偿储存模块,而该补偿储存模块依据该噪声存储控制信号来选择电性连接于该像素数据来源模块。
4.如权利要求3所述的显示装置,其特征在于,该噪声控制模块还包括:
与门,具有第一与门输入端、第二与门输入端和与门输出端,且该第一与门输入端接收该像素电压输出控制信号,该第二与门输入端接收该噪声输出控制信号;
非门,具有非门输入端和非门输出端,且该非门输入端电性连接于该与门输出端;
控制电路组,分别电性连接于该与门输出端与该非门输出端。
5.如权利要求4所述的显示装置,其特征在于,该控制电路组分别包含:
第一开关,具有输入端、输出端与控制端,该第一开关的输入端电性连接于该像素数据来源模块,该第一开关的输出端电性连接于该像素数据输出模块,该第一开关的控制端电性连接于该与门输出端;
第二开关,具有输入端、输出端与控制端,该第二开关的输入端电性连接于该补偿储存模块,该第二开关的输出端电性连接于该像素数据输出模块,该第二开关的控制端则电性连接于该非门输出端。
6.如权利要求3所述的显示装置,其特征在于,该源极驱动器还包括第三开关,且该第三开关具有输入端、输出端与控制端,其中该第三开关的输入端电性连接于该像素数据来源模块,该第三开关的输出端电性连接于该补偿储存模块,该第三开关的控制端则接收该噪声存储控制信号。
7.如权利要求1所述的显示装置,其特征在于,该像素具有第一组像素与第二组像素,该源极线具有第一组源极线与第二组源极线,其中,该显示设备还包括:
多工电路模块,接收第一开关控制信号与第二开关控制信号,且该多工电路模块分别电性连接于该源极线与该源极驱动器,其中当该第一开关控制信号为致能电位时,该多工电路模块使该源极驱动器电性连接于该第一组源极线,使得该像素电压组通过该第一组源极线输入该第一组像素,当该第二开关控制信号为该致能电位时,该多工电路模块使该源极驱动器电性连接于该第二组源极线,使得该像素电压组通过该第二组源极线输入该第二组像素。
8.如权利要求7所述的显示装置,其特征在于,该噪声输出控制信号与该噪声存储控制信号的相位延迟为两个显示帧。
9.如权利要求1所述的显示装置,其特征在于,该像素具有多组像素,该源极线具有多组源极线,且该多组源极线分别对应于该多组像素,其中,该显示装置还包括:
多工电路模块,接收多个开关控制信号,且该多工电路模块分别电性连接于该源极线与该源极驱动器,依据该开关控制信号可选择该像素电压组是通过该多组源极线中的一组而电性连接于对应的该多组像素。
10.如权利要求9所述的显示装置,其特征在于,该开关控制信号的数量为N个,且该噪声输出控制信号与该噪声存储控制信号的相位延迟为N个显示帧,其中,N为正整数,N>1。
11.一种显示装置,包括:
显示面板,具有多个像素及多条源极线,其中各该像素电性连接对应的各该源极线;
源极驱动器,用于接收像素电压输出控制信号、噪声存储控制信号与噪声输出控制信号;
其特征在于,于第一正常期间,该像素电压输出控制信号为致能电位、该噪声存储控制信号为致能电位以及该噪声输出控制信号为禁能电位,而该源极驱动器输出第一像素电压组;
于第二正常期间,该像素电压输出控制信号为致能电位、该噪声存储控制信号为该致能电位以及该噪声输出控制信号为该禁能电位,而该源极驱动器输出第二像素电压组;
于第一补偿期间,该像素电压输出控制信号为致能电位、该噪声存储控制信号为该致能电位以及该噪声输出控制信号为该致能电位,而该源极驱动器输出该第一像素电压组;
于第二补偿期间,该像素电压输出控制信号为致能电位、该噪声存储控制信号为该致能电位以及该噪声输出控制信号为该致能电位,而该源极驱动器输出该第二像素电压组。
12.如权利要求11所述的显示装置,其特征在于,该源极驱动器还包括噪声减少模块、像素数据来源模块与像素数据输出模块,该噪声减少模块包括噪声控制模块与补偿储存模块,该噪声控制模块依据该噪声输出控制信号与该像素电压输出控制信号来选择电性连接该像素数据来源模块或该补偿储存模块,而该补偿储存模块依据该噪声存储控制信号来选择电性连接于该像素数据来源模块。
13.如权利要求12所述的显示装置,其特征在于,该噪声控制模块还包括:
与门,具有第一与门输入端、第二与门输入端和与门输出端,且该第一与门输入端接收该像素电压输出控制信号,该第二与门输入端接收该噪声输出控制信号;
非门,具有非门输入端和非门输出端,且该非门输入端电性连接于该与门输出端;
控制电路组,分别电性连接于该与门输出端与该非门输出端。
14.如权利要求13所述的显示装置,其特征在于,该控制电路组分别包含:
第一开关,具有输入端、输出端与控制端,该第一开关的输入端电性连接于该像素数据来源模块,该第一开关的输出端电性连接于该像素数据输出模块,该第一开关的控制端电性连接于该与门输出端;
第二开关,具有输入端、输出端与控制端,该第二开关的输入端电性连接于该补偿储存模块,该第二开关的输出端电性连接于该像素数据输出模块,该第二开关的控制端则电性连接于该非门输出端。
15.如权利要求12所述的显示装置,其特征在于,该源极驱动器还包括第三开关,且该第三开关具有输入端、输出端与控制端,其中该第三开关的输入端电性连接于该像素数据来源模块,该第三开关的输出端电性连接于该补偿储存模块,该第三开关的控制端则接收该噪声存储控制信号。
CN201810503653.XA 2018-05-23 2018-05-23 一种显示装置 Active CN108417173B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201810503653.XA CN108417173B (zh) 2018-05-23 2018-05-23 一种显示装置
PCT/CN2018/105425 WO2019223188A1 (zh) 2018-05-23 2018-09-13 一种显示装置
US16/630,655 US11003034B2 (en) 2018-05-23 2018-09-13 Display device
TW107139373A TWI682377B (zh) 2018-05-23 2018-11-06 一種顯示裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810503653.XA CN108417173B (zh) 2018-05-23 2018-05-23 一种显示装置

Publications (2)

Publication Number Publication Date
CN108417173A CN108417173A (zh) 2018-08-17
CN108417173B true CN108417173B (zh) 2019-12-24

Family

ID=63140352

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810503653.XA Active CN108417173B (zh) 2018-05-23 2018-05-23 一种显示装置

Country Status (4)

Country Link
US (1) US11003034B2 (zh)
CN (1) CN108417173B (zh)
TW (1) TWI682377B (zh)
WO (1) WO2019223188A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108417173B (zh) 2018-05-23 2019-12-24 友达光电(昆山)有限公司 一种显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000020856A (ko) * 1998-09-24 2000-04-15 윤종용 구동 전원 안정화 회로를 가진 박막 트랜지스터 액정 표시 장치
CN101599244A (zh) * 2008-06-04 2009-12-09 乐金显示有限公司 能补偿显示缺陷的视频显示装置
CN103544927A (zh) * 2013-11-07 2014-01-29 京东方科技集团股份有限公司 显示驱动电路、显示装置和显示驱动方法
CN104795036A (zh) * 2015-04-28 2015-07-22 京东方科技集团股份有限公司 一种补偿电路、驱动电路及其工作方法、显示装置
CN105931612A (zh) * 2016-07-13 2016-09-07 京东方科技集团股份有限公司 源极驱动电路、方法及显示装置
CN107025888A (zh) * 2016-02-01 2017-08-08 矽创电子股份有限公司 用于显示装置的驱动方法及相关的驱动装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100578913B1 (ko) 2003-11-27 2006-05-11 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치 및 그 구동 방법
TWI323875B (en) * 2006-02-03 2010-04-21 Chunghwa Picture Tubes Ltd Output voltage compensation apparatus for analog source driver circuit and method thereof
KR101310919B1 (ko) * 2008-12-15 2013-09-25 엘지디스플레이 주식회사 액정표시장치
US20140218331A1 (en) 2013-02-07 2014-08-07 Au Optronics Corporation Dynamic power adjustment of level shift for noise rejection in capacitance touch system
KR102270207B1 (ko) * 2014-11-27 2021-06-29 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
US9472158B2 (en) * 2015-03-17 2016-10-18 Apple Inc. Image data correction for VCOM error
KR102577493B1 (ko) * 2016-07-29 2023-09-11 엘지디스플레이 주식회사 유기발광 표시장치 및 그의 구동 방법
CN108417173B (zh) 2018-05-23 2019-12-24 友达光电(昆山)有限公司 一种显示装置
TWI675363B (zh) 2018-09-04 2019-10-21 友達光電股份有限公司 顯示器、顯示器驅動裝置及其驅動方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000020856A (ko) * 1998-09-24 2000-04-15 윤종용 구동 전원 안정화 회로를 가진 박막 트랜지스터 액정 표시 장치
CN101599244A (zh) * 2008-06-04 2009-12-09 乐金显示有限公司 能补偿显示缺陷的视频显示装置
CN103544927A (zh) * 2013-11-07 2014-01-29 京东方科技集团股份有限公司 显示驱动电路、显示装置和显示驱动方法
CN104795036A (zh) * 2015-04-28 2015-07-22 京东方科技集团股份有限公司 一种补偿电路、驱动电路及其工作方法、显示装置
CN107025888A (zh) * 2016-02-01 2017-08-08 矽创电子股份有限公司 用于显示装置的驱动方法及相关的驱动装置
CN105931612A (zh) * 2016-07-13 2016-09-07 京东方科技集团股份有限公司 源极驱动电路、方法及显示装置

Also Published As

Publication number Publication date
US20200166815A1 (en) 2020-05-28
TWI682377B (zh) 2020-01-11
US11003034B2 (en) 2021-05-11
TW202004719A (zh) 2020-01-16
CN108417173A (zh) 2018-08-17
WO2019223188A1 (zh) 2019-11-28

Similar Documents

Publication Publication Date Title
US10685616B2 (en) Shift register circuit, method for driving the same, gate drive circuit, and display panel
US10192504B2 (en) Shift register, GOA circuit containing the same, and related display device
US8917266B2 (en) Timing controller and a display device including the same
EP3200182B1 (en) Shift register unit, shift register, gate drive circuit and display device
US8188961B2 (en) Liquid crystal display device and method for decaying residual image thereof
US9583065B2 (en) Gate driver and display device having the same
US9858883B2 (en) Display driver IC for driving with high speed and controlling method thereof
US8482502B2 (en) Common voltage generator, display device including the same, and method thereof
US11482148B2 (en) Power supply time sequence control circuit and control method thereof, display driver circuit, and display device
CN109493824B (zh) 源极驱动器、显示装置及其驱动方法
US9530377B2 (en) Discharging control method, related driving method and driving device
US10134338B2 (en) Inverter, gate driving circuit and display apparatus
US9805638B2 (en) Shift register, array substrate and display apparatus
US9559696B2 (en) Gate driver and related circuit buffer
KR102480629B1 (ko) 디스플레이 드라이버 및 출력 버퍼
US20100086097A1 (en) Shift register circuit and display module
CN108417173B (zh) 一种显示装置
US20140210698A1 (en) Driving method for reducing emi and device using the same
US20150102989A1 (en) Equalizing Method and Driving Device Thereof
US9153191B2 (en) Power management circuit and gate pulse modulation circuit thereof capable of increasing power conversion efficiency
US11158224B2 (en) Start signal generation circuit, driving method and display device
CN112201213B (zh) 像素电路与显示装置
US20170092206A1 (en) Pre-emphasis circuit
US9774346B2 (en) Digital-to-analog convertor and related driving module
CN111613187B (zh) 像素电路及驱动方法、显示基板及驱动方法和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant