CN108255754B - 一种兼容i2c的i3c主设备、i3c主从设备通信系统及方法 - Google Patents

一种兼容i2c的i3c主设备、i3c主从设备通信系统及方法 Download PDF

Info

Publication number
CN108255754B
CN108255754B CN201711251145.9A CN201711251145A CN108255754B CN 108255754 B CN108255754 B CN 108255754B CN 201711251145 A CN201711251145 A CN 201711251145A CN 108255754 B CN108255754 B CN 108255754B
Authority
CN
China
Prior art keywords
equipment
smart tags
slave
current communications
bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201711251145.9A
Other languages
English (en)
Other versions
CN108255754A (zh
Inventor
任程程
贾瑞华
王常慧
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong High Cloud Semiconductor Technologies Ltd Co
Original Assignee
Guangdong High Cloud Semiconductor Technologies Ltd Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangdong High Cloud Semiconductor Technologies Ltd Co filed Critical Guangdong High Cloud Semiconductor Technologies Ltd Co
Priority to CN201711251145.9A priority Critical patent/CN108255754B/zh
Publication of CN108255754A publication Critical patent/CN108255754A/zh
Application granted granted Critical
Publication of CN108255754B publication Critical patent/CN108255754B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Communication Control (AREA)

Abstract

本发明公开一种兼容I2C的I3C主设备、I3C主从设备通信系统及方法,I3C主设备包括MCU模块以及处理模块;MCU模块与处理模块连接,用于向处理模块发送激励数据;处理模块,用于接收MCU模块发送的激励数据,激励数据包括用户设置的智能标记;解析智能标记中的内容,设置智能标记对应的当前通讯的从设备的类型;向连接在I3C总线上的智能标记对应类型的当前通讯的从设备发送对应工作频率后的指令信号;并接收I3C总线的反馈信号,本发明提供的兼容I2C的I3C主设备以及I3C主从设备通信系统能够使用智能标记I3C设备兼容I2C,该发明可扩展性强,有效的降低了I3C接口的逻辑复杂度,使其以较低的功耗完成信息通讯。

Description

一种兼容I2C的I3C主设备、I3C主从设备通信系统及方法
技术领域
本发明属于集成电路IP核设计领域,尤其涉及一种兼容I2C的I3C主设备、 I3C主从设备通信系统及方法。
背景技术
IP核全称知识产权核(Intellectual Property Core),是指某一方提供的芯片设计模块。设计人员能够以IP核为基础进行专用集成电路或FPGA(英文全称:FieldProgrammable Gate Array,中文全称:现场可编程逻辑门阵列) 的逻辑设计,以缩短设计周期、提高设计质量与效率。
MIPI(英文全称:Mobile Industry Processor Interface,中文全称:移动产业处理器端口)联盟提出了I3C新标准规范,I3C协议是一种全新的协议标准,改进了I2C(I2C总线是由Philips公司开发的一种简单、双向二线制同步串行总线)特性的新的接口标准,在对I2C进行兼容时,采用纯传统I2C模式兼容I2C总线,会导致I3C的任何特性优势都无法被利用,同时会导致I3C 接口逻辑复杂度、功耗变大。
发明内容
本发明提供一种兼容I2C的I3C主设备、I3C主从设备通信系统及方法,可以通过使用硬件描述语言描述智能标记,灵活设置当前通讯的的从设备类型, 该发明可扩展性强、使用灵活、操作简单,通过更具适应性的总线拓扑,保留了I3C的特性优势,有效的降低了I3C接口的逻辑复杂度,使其以较低的功耗完成信息通讯。
本发明是这样实现的:
本发明第一方面提供一种兼容I2C的I3C主设备,所述I3C主设备包括MCU 模块以及处理模块;
所述MCU模块与所述处理模块连接,用于向所述处理模块发送激励数据;
所述处理模块,用于接收所述MCU模块发送的激励数据,所述激励数据包括用户设置的智能标记;解析所述智能标记中的内容,判断所述智能标记对应的当前通讯的从设备的类型;向连接在I3C总线上的所述智能标记对应类型的当前通讯的从设备发送对应工作频率后的指令信号;并接收所述I3C总线的反馈信号。
本发明提供一种兼容I2C的I3C主设备,MCU模块通过智能标记,指定I3C 主设备的通信从设备类型,并根据从设备类型作出相应的频率调整,将指令信号进行发送,通过智能标记兼容I2C的I3C主设备解决了I3C兼容传统I2C的问题,同时提供更具适应性的总线拓扑,保留I3C本身的特性优势,用户通过智能标记灵活设置当前通讯对象的从设备,采用较低的逻辑复杂度,给用户提供了一个简洁、友好的使用操作方法。
本发明第二方面提供一种兼容I2C的I3C主从设备通信系统,包括I3C主设备以及从设备,所述I3C主设备与所述从设备通过I3C总线连接;
所述从设备包括I2C从设备和/或I3C从设备;
所述I3C主设备为本发明第一方面所述的I3C主设备;
本发明提供一种兼容I2C的I3C主从设备通信系统,通过使用智能标记进行兼容I2C,实现了I3C对传统I2C的反向兼容,在兼容传统I2C的同时保留了I3C特有的优势。用户设置的智能标记通过MCU模块发送给处理模块进行处理,处理模块通过I3C总线发送指令信号给从设备,控制从设备进行相应的读写操作,通过智能标记灵活设置当前通信的从设备为I2C从设备或I3C从设备,简化用户对I3C操作的繁琐性,使用户可以简单灵活的进行配置,该实现提供了较少的引线数和低功耗解决方案,可为集成大量传感器的系统提供所需的吞吐率,降低研发成本,同时大幅降低系统逻辑复杂度,提高用户设计的灵活性,缩短研发周期。
本发明第三方面提供一种兼容I2C的I3C主从设备的通信方法,包括如下步骤:
步骤S1:MCU模块向处理模块发送激励数据;
步骤S2:所述处理模块接收所述MCU模块发送的激励数据,所述激励数据包括用户设置的智能标记;解析所述智能标记中的内容,判断所述智能标记对应的当前通讯的从设备的类型;向连接在所述I3C总线上的所述智能标记对应类型的当前通讯的从设备发送对应工作频率后的指令信号;
步骤S3:所述智能标记对应类型的当前通讯的I3C从设备或I2C从设备接收所述处理模块发出的对应工作频率的指令信号,根据对应的I2C协议或I3C 协议进行读写操作。
本发明提供一种兼容I2C的I3C主从设备通信方法,该方法通过智能标记兼容I2C的I3C主设备解决了I3C兼容传统I2C的问题,同时保留I3C本身的特性优势,降低研发成本,同时大幅降低系统逻辑复杂度,提高用户设计的灵活性,缩短研发周期。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一实施例提供的一种兼容I2C的I3C主设备的结构示意图;
图2是本发明又一实施例提供的一种兼容I2C的I3C主从设备通信系统的结构示意图;
图3是本发明又一实施例提供的一种兼容I2C的I3C主从设备通信方法的结构示意图;
图4本发明又一实施例提供的一种兼容I2C的I3C主从设备通信方法的流程图;
图5是本发明又一实施例提供的一种兼容I2C的I3C主从设备通信方法步骤S2的具体流程图。
具体实施方式
为了使本发明所要解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
请参考图1,其示出了本发明一实施例提供的兼容I2C的I3C主设备的结构示意图。
I3C主设备10包括MCU模块101以及处理模块102。
MCU模块101与处理模块102连接,用于向处理模块102发送激励数据;
需要说明的是,MCU模块101包括存储单元,激励数据是用户进行预先设置的,存储在MCU模块101的存储单元中,开始工作时,从MCU模块101的存储单元进行调用。
处理模块102,用于接收MCU模块101发送的激励数据,激励数据包括用户设置的智能标记;解析智能标记中的内容,判断智能标记对应的当前通讯的从设备20的类型;向连接在I3C总线上的智能标记对应类型的当前通讯的从设备20发送对应工作频率后的指令信号;并接收I3C总线的反馈信号。
需要说明的是,处理模块102主要是将MCU模块的激励数据进行处理,其中激励数据包括智能标记、读写指令以及控制指令,将处理后的指令的转换为总线信号进行发送。
本发明提供一种兼容I2C的I3C主设备10,MCU模块101通过智能标记,指定I3C主设备10的通信从设备20类型,并根据从设备20类型作出相应的频率调整,将指令信号进行发送,通过智能标记兼容I2C的I3C主设备10解决了 I3C兼容传统I2C的问题,同时保留I3C本身的特性优势,用户通过智能标记灵活设置当前通讯对象的从设备20,采用较低的逻辑复杂度,给用户提供了一个简洁、友好的使用操作方法,同时提供更加适应性的总线拓扑,使其扩展性与通用性更强。
请参考图2,其示出了本发明又一实施例提供一种兼容I2C的I3C主从设备20通信系统,I3C主从设备20通信系统包括I3C主设备10和从设备20;I3C 主设备10与从设备20通过I3C总线连接;
从设备20包括I2C从设备201和/或I3C从设备202;
具体的,从设备20通过I3C总线接收I3C主设备10发送的指令信号,其中,指令信号包括寻址指令、读写指令以及控制指令,根据从设备20通过I3C 总线信号向I3C主设备10发出反馈信号,智能标记设置的当前通讯的从设备 20接收I3C主设备10写入的数据或者向主设备写入数据。
I3C主设备10为本发明第一方面提供的兼容I2C的I3C主设备10;
具体的,I3C主设备10为本发明第一方面提供的兼容I2C的I3C主设备 10,通过智能标记设置的当前通讯的从设备20为I2C从设备或I3C从设备翻译成总线信号通过I3C总线传输到从设备20,控制I3C主设备10根据反馈信号通过I3C总线向从设备20进行读写操作,I3C主设备10接收从设备20发送操作结束反馈信号,需要注意的是,当从设备20响应指令信号时反馈的是应答信号,操作结束后反馈的是操作结束信号;I3C总线,用于接收I3C主设备10发送的指令信号,指令信号根据I3C总线协议翻译成总线信号,当主设备向从设备20读取或者写入数据时,用于传输主设备或者从设备20的数据。
如图3所示,结合结构示意图对一种兼容I2C的I3C主从设备20通信系统具体说明:
步骤S100.MCU模块101向处理模块102发送激励数据。
步骤S201.处理模块102的输入单元1021接收MCU模块101发送的激励数据。
步骤S202.解析单元1022解析激励数据中的智能标记中的内容,判断智能标记对应的当前通讯的从设备20的类型,例如判断当前是否执行I2C从设备 201。
步骤S203.当判断是否执行I2C从设备201,若是,则通过频率调整单元 1023将工作频率调整为I2C从设备201的工作频率,当判断是否执行I2C从设备201,若否,则通过频率调整单元1023将工作频率调整为I3C从设备202的工作频率。
步骤S204.I3C电路接口单元1024向I2C从设备201或I3C从设备202发送对应工作频率后的指令信号。
步骤S300.I2C从设备201或者I3C从设备202分别按照I2C协议或者I3C 协议执行读写操作,I2C从设备201或者I3C从设备202操作结束,发送反馈信号,解析单元1022继续解析智能标记中的内容。
具体的,当I2C从设备201或I3C从设备202在收到I3C主设备10发出的指令信号时,从设备20响应端口发出反馈信号时,根据I2C或I3C协议执行读写操作。
本实施例提供一种兼容I2C的I3C主从设备通信系统,通过使用智能标记进行兼容I2C,实现了I3C对传统I2C的反向兼容,在兼容传统I2C的同时保留了I3C特有的优势。用户设置的智能标记通过MCU模块101发送给处理模块 102进行处理,处理模块102通过I3C总线发送指令信号给从设备20,控制从设备进行相应的读写操作,通过智能标记灵活设置当前通信的从设备20为I2C 从设备201或I3C从设备202,简化用户对I3C操作的繁琐性,使用户可以简单灵活的进行配置,该实现提供了较少的引线数和低功耗解决方案,可为集成大量传感器的系统提供所需的吞吐率,降低研发成本,同时大幅降低系统逻辑复杂度,提高用户设计的灵活性,缩短研发周期。
本发明又一实施例提供的一种兼容I2C的I3C主从设备20通信方法,一种兼容I2C的I3C主从设备20通信方法包括步骤S1、步骤S2以及步骤S3,如图4所示,每个步骤的具体内容如下:
步骤S1:MCU模块101向处理模块102发送激励数据;
步骤S2:处理模块102接收MCU模块101发送的激励数据,激励数据包括用户设置的智能标记;解析智能标记中的内容,判断智能标记对应的当前通讯的从设备20的类型;向连接在I3C总线上的智能标记对应类型的当前通讯的从设备20发送对应工作频率后的指令信号;
步骤S3:智能标记对应类型的当前通讯的I3C从设备202或I2C从设备201 接收处理模块102发出的对应工作频率的指令信号,根据对应的I2C协议或I3C 协议进行读写操作。
本实施例提供一种兼容I2C的I3C主从设备20通信方法,该方法通过智能标记兼容I2C的I3C主设备解决了I3C兼容传统I2C的问题,同时保留I3C本身的特性优势,降低研发成本,同时大幅降低系统逻辑复杂度,提高用户设计的灵活性,缩短研发周期。
对于上述实施例中的步骤S2,作为一种实施方式,如图5所示,具体步骤包括:
步骤S21:输入单元1021接收MCU模块101发送的激励数据,激励数据包括用户设置的智能标记,输入单元1021接收的激励数据以命令流进行传输;
步骤S22:解析单元1022解析智能标记中的内容,判断智能标记对应的当前通讯的从设备20的类型;
步骤S23:频率调整单元1023根据智能标记对应的当前通讯的从设备20 类型调整为对应工作频率;
步骤S24:I3C电路接口单元1024向连接在I3C总线上的智能标记对应类型的当前通讯的从设备20发送对应工作频率后的指令信号,并接收I3C总线的反馈信号。
本发明实施方式,通过解析单元1022对智能标记的内容进行解析,通过频率调整单元1023对需工作的从设备20调整为对应的工作频率,通过I3C电路接口单元1024进行发送调整工作频率后的指令信号,提高了用户设计的灵活性,同时大幅降低系统逻辑复杂度。
对于上述实施例中的步骤S22,作为一种实施方式,具体步骤包括:
解析单元1022解析智能标记中的内容,先判断智能标记对应的当前通讯的从设备20的类型是否为I2C从设备201,若是,则智能标记对应的当前通讯的从设备20的类型为I2C从设备201;若否,智能标记对应的当前通讯的从设备 20的类型为I3C从设备202。
本发明实施方式,对智能标记中的内容进行具体解析,判断执行从设备20 的类型,用户可以灵活设置当前通讯类型,实现了I3C兼容I2C,提高了用户设计灵活。
对于上述实施例中的步骤S23,作为一种实施方式,具体步骤包括:
若智能标记设置的当前通讯的从设备20为I2C从设备201,频率调整单元 1023将工作频率调整为I2C从设备201对应的工作频率;
若智能标记设置的当前通讯的从设备20为I3C从设备202,频率调整单元 1023将工作频率调整为I3C从设备202对应的工作频率;
本发明实施方式,当前通讯的从设备20为I2C从设备201或I3C从设备 202,则频率调整单元1023将工作频率调整为对应的工作频率,使I2C从设备 201或I3C从设备202正常工作。
对于上述实施例中的步骤S3,作为一种实施方式,具体步骤包括:
当智能标记对应的当前通讯的从设备20的类型为I2C从设备201时,I3C 电路接口单元1024向I3C总线发送I2C从设备201的指令信号,I2C从设备201 根据I2C协议进行读写操作,I2C从设备201操作结束后通过I3C总线向I3C 主设备发出反馈信号,I3C主设备中的解析单元1022继续解析智能标记;
当智能标记对应的当前通讯的从设备20的类型为I3C从设备202时,I3C 电路接口单元1024向I3C总线发送I3C从设备202的指令信号,I3C从设备202 根据I3C协议执行读写操作,I3C从设备202操作结束后通过I3C总线向I3C 主设备发出反馈信号,I3C主设备中的解析单元1022继续解析智能标记。
本发明实施方式,从设备20接收指令信号,按照I2C协议或者I3C协议执行读写操作,操作结束后返回反馈信息,用户通过智能标记灵活设置当前通讯对象的从设备20,采用较低的逻辑复杂度,给用户提供了一个简洁、友好的使用操作方法,同时提供更加适应性的总线拓扑,使其扩展性与通用性更强。
进一步的,作为本发明一优选实施例,处理模块102包括输入单元1021、解析单元1022、频率调整单元1023以及I3C电路接口单元;
处理模块102的输入单元1021用于接收MCU模块101发送的激励数据,激励数据包括用户设置的智能标记,输入单元1021接收的激励数据以命令流进行传输;
需要说明的是,输入单元1021接收的智能标记,智能标记的内容是用户通过硬件语言描述的,例如可以是Verilog或者VHDL语言,其中,Verilog或者 VHDL语言都是一种硬件描述的语言,智能标记不能通过输入单元1021直接进行传输,需要以命令流的方式进行传输,当输入单元1021接收激励数据以后发送给解析单元1022;激励数据包括对从设备20的读写命令以及控制命令等。
解析单元1022用于解析智能标记中的内容,设置智能标记对应的当前通讯对象的从设备20的类型;
需要说明的是,若智能标记设置的当前通讯的从设备20为I3C从设备202, I3C从设备202操作完成后向I3C主设备10发送反馈信息,I3C主设备10的解析单元1022继续解析智能标记,若解析结果为执行I3C从设备202,将I3C从设备202的指令信号通过I3C总线发送给I3C从设备202,则I3C从设备202 按照I3C协议进行读写操作。I3C协议是一种全新的协议标准,能有效的减少集成系统的物理端口、支持低功耗、高数据速率和其他已有端口协议的优点。 I3C规范吸纳了I2C和SPI的关键特性,具有低引线数、可扩展性、低功耗、更高的容量和新的性能,而且兼容I2C,允许I2C从设备20在相同端口上与 I3C规范的新设备共存在,本发明能够在互联网、移动设备,汽车等诸多领域中多种传感器的连接进行应用。
例如,当从设备20,A为I2C从设备201、B为另一I2C从设备201、C为 I3C从设备202、D为另一I3C从设备202,若当前通讯对象为C,操作结束后返回通过I3C总线向I3C主设备10发出反馈信号,解析单元1022继续解析智能标记,若解析结果为执行D,则发送D的I3C从设备202的指令信号翻译成的总线信号,D根据I3C协议规定进行读写操作,本发明中,从设备20数量不超过11个。
需要说明的是,当用户需要I2C从设备201进行工作时,可以通过智能标记进行描述,通过解析单元1022解析智能标记的内容,I2C从设备201则进行相应的工作,需要I3C从设备202进行工作时,可以通过智能标记进行描述,通过解析单元1022解析智能标记的内容,I3C从设备202则进行相应的工作,实现了通过智能标记描述能够使I2C从设备201或者I3C从设备202进行工作,智能标记可以根据用户需求决定当前通讯对象的从设备20,提高用户灵活设计。本发明中,从设备20至少包括一个I2C从设备201和/或I3C从设备202,当I2C从设备201与I3C从设备202位通过I3C总线未接收指令信号时,都处于空闲状态,当I2C从设备201与I3C从设备202位通过I3C总线接收指令信号时,I2C从设备201或I3C从设备202响应指令信号进行工作,当I2C从设备201执行工作时,I3C从设备202不执行工作,反之,I3C从设备202执行工作时,I2C从设备201不执行工作。
频率调整单元1023用于根据智能标记对应类型的当前通讯的从设备20类型对应工作频率;
I3C电路接口单元与I3C总线连接,用于向连接在I3C总线上的智能标记对应类型的当前通讯的从设备20发送对应工作频率后的指令信号,并接收I3C 总线的反馈信号。
需要说明的是,I3C电路接口单元发送的指令信号翻译成总线信号,总线信号包括寻址指令、读写指令以及控制指令,控制指令是指启动信号、停止信号、重启动信号、应答信号,从设备20通过I3C总线发送的反馈信号包括应答信号或操作结束信号。
进一步地,作为本发明一优选实施例,从设备20类型包括I3C从设备202 或I2C从设备201。
进一步地,作为本发明一优选实施例,MCU模块101发送的智能标记是通过硬件描述语言描述当前通讯对象为I2C从设备201或I3C从设备202。
具体的,当智能标记设置的当前通讯的从设备20,判断当前是否执行I2C 从设备201,若是,则开启I2C从设备201,判断当前是否执行I2C从设备201, 若否,则关闭I2C从设备201,I3C从设备202进行工作。
进一步地,作为本发明一优选实施例,智能标记根据I3C协议规范以及I3C 从设备202与I2C从设备201的数据通信特征进行设置。
需要说明的是,I2C从设备201与I3C从设备202进行读写方式不同,用户通过I2C协议设置I2C从设备201读写指令,通过I3C协议设置I3C从设备 202的响应操作指令。
进一步地,作为本发明一优选实施例,I2C从设备201工作频率与I3C从设备202工作频率不同。
需要说明的是,I2C从设备201进行工作时,频率最高为3.4Mbit/s,I3C 从设备202进行工作时,在默认的SDR模式下始终速率可达到12.5MHz,数据速率可达到12.5Mbps,在HDR模式下分别为25/27.5MHz和39.5Mbps,因此通过频率调整单元1023对智能标记设置的当前通讯的从设备20类型进行频率调整,使从设备20正常工作。
以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。

Claims (10)

1.一种兼容I2C的I3C主设备,其特征在于,所述I3C主设备包括MCU模块以及处理模块;
所述处理模块包括输入单元、解析单元、频率调整单元以及I3C电路接口单元;
所述处理模块的所述输入单元用于接收所述MCU模块发送的激励数据,所述激励数据包括用户设置的智能标记,所述输入单元接收的激励数据以命令流进行传输;
所述解析单元用于解析所述智能标记中的内容,判断所述智能标记对应的当前通讯的从设备的类型;
所述频率调整单元用于根据所述智能标记对应的当前通讯的从设备类型调整为对应工作频率;
所述I3C电路接口单元与所述I3C总线连接,用于向连接在所述I3C总线上的所述智能标记对应类型的当前通讯的从设备发送所述对应工作频率后的指令信号,并接收所述I3C总线的反馈信号。
2.根据权利要求1所述的兼容I2C的I3C主设备,其特征在于,所述从设备类型包括I3C从设备或I2C从设备。
3.根据权利要求1所述的兼容I2C的I3C主设备,其特征在于,所述MCU模块发送的所述智能标记是通过硬件描述语言描述当前通讯对象为I2C从设备或I3C从设备。
4.根据权利要求3所述的I3C主设备,其特征在于,所述智能标记根据I3C协议规范以及所述I3C从设备与所述I2C从设备的数据通信特征进行设置。
5.一种兼容I2C的I3C主从设备通信系统,其特征在于,所述I3C主从设备通信系统包括I3C主设备和从设备;
所述I3C主设备与所述从设备通过I3C总线连接;
所述从设备包括I2C从设备和/或I3C从设备;
所述I3C主设备为权利要求1-4任意一项I3C主设备。
6.一种兼容I2C的I3C主从设备通信方法,其特征在于,包括如下步骤:
步骤S1:MCU模块向处理模块发送激励数据;
步骤S2:所述处理模块接收所述MCU模块发送的激励数据,所述激励数据包括用户设置的智能标记;解析所述智能标记中的内容,判断所述智能标记对应的当前通讯的从设备的类型;向连接在I3C总线上的所述智能标记对应类型的当前通讯的从设备发送对应工作频率后的指令信号;
步骤S3:所述智能标记对应类型的当前通讯的I3C从设备或I2C从设备接收所述处理模块发出的对应工作频率的指令信号,根据对应的I2C协议或I3C协议进行读写操作;
所述处理模块包括输入单元、解析单元、频率调整单元以及I3C电路接口单元;
其中,所述步骤S2具体包括如下步骤:
步骤S21:所述输入单元接收所述MCU模块发送的激励数据,所述激励数据包括用户设置的智能标记,所述输入单元接收的激励数据以命令流进行传输;
步骤S22:所述解析单元解析所述智能标记中的内容,判断所述智能标记对应的当前通讯的从设备的类型;
步骤S23:所述频率调整单元根据所述智能标记对应的当前通讯的从设备类型调整为对应工作频率;
步骤S24:所述I3C电路接口单元向连接在所述I3C总线上的所述智能标记对应类型的当前通讯的从设备发送对应工作频率后的指令信号,并接收所述I3C总线的反馈信号。
7.根据权利要求6所述兼容I2C的I3C主从设备通信方法,其特征在于,所述步骤S22具体包括如下步骤:
所述解析单元解析所述智能标记中的内容,先判断所述智能标记对应的当前通讯的从设备的类型是否为所述I2C从设备,若是,则所述智能标记对应的当前通讯的从设备的类型为所述I2C从设备;若否,所述智能标记对应的当前通讯的从设备的类型为所述I3C从设备。
8.根据权利要求6所述的I3C主从设备通信方法,其特征在于,所述步骤S3具体包括如下步骤:
当所述智能标记对应的当前通讯的从设备的类型为所述I2C从设备时,所述I3C电路接口单元向所述I3C总线发送所述I2C从设备的指令信号,所述I2C从设备根据所述I2C协议进行读写操作,所述I2C从设备操作结束后通过所述I3C总线向所述I3C主设备发出反馈信号,所述I3C主设备中的解析单元继续解析所述智能标记;
当所述智能标记对应的当前通讯的从设备的类型为所述I3C从设备时,所述I3C电路接口单元向所述I3C总线发送所述I3C从设备的指令信号,所述I3C从设备根据所述I3C协议执行读写操作,所述I3C从设备操作结束后通过所述I3C总线向所述I3C主设备发出反馈信号,所述I3C主设备中的解析单元继续解析所述智能标记。
9.根据权利要求6所述的I3C主从设备通信方法,其特征在于,所述步骤S23具体包括如下步骤:
若所述智能标记设置的当前通讯的从设备为所述I2C从设备,所述频率调整单元将工作频率调整为所述I2C从设备对应的工作频率;
若所述智能标记设置的当前通讯的从设备为所述I3C从设备,所述频率调整单元将工作频率调整为所述I3C从设备对应的工作频率。
10.根据权利要求9所述的I3C主从设备通信方法,其特征在于,所述I2C从设备工作频率与所述I3C从设备工作频率不同。
CN201711251145.9A 2017-12-01 2017-12-01 一种兼容i2c的i3c主设备、i3c主从设备通信系统及方法 Active CN108255754B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711251145.9A CN108255754B (zh) 2017-12-01 2017-12-01 一种兼容i2c的i3c主设备、i3c主从设备通信系统及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711251145.9A CN108255754B (zh) 2017-12-01 2017-12-01 一种兼容i2c的i3c主设备、i3c主从设备通信系统及方法

Publications (2)

Publication Number Publication Date
CN108255754A CN108255754A (zh) 2018-07-06
CN108255754B true CN108255754B (zh) 2019-11-19

Family

ID=62722009

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711251145.9A Active CN108255754B (zh) 2017-12-01 2017-12-01 一种兼容i2c的i3c主设备、i3c主从设备通信系统及方法

Country Status (1)

Country Link
CN (1) CN108255754B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110489361B (zh) * 2019-07-31 2020-08-25 广东高云半导体科技股份有限公司 兼容sram总线的i3c接口电路
US10860513B1 (en) * 2019-12-12 2020-12-08 Diodes Incorporated I3C hub promoting backward compatibility with I2C
CN112564941A (zh) * 2020-11-12 2021-03-26 华帝股份有限公司 一种信号通信控制方法及应用其的系统
CN113220614B (zh) * 2021-04-30 2022-11-29 山东英信计算机技术有限公司 一种自适应管理i2c和i3c设备的方法、系统及介质
CN114780462B (zh) * 2022-04-28 2023-08-04 苏州浪潮智能科技有限公司 一种通信链路切换控制电路、通信链路和服务器
CN115632900B (zh) * 2022-08-31 2023-09-01 超聚变数字技术有限公司 一种计算设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106066834A (zh) * 2015-04-21 2016-11-02 黑莓有限公司 具有多设备消息传输的总线通信
CN107209739A (zh) * 2015-02-04 2017-09-26 高通股份有限公司 电压模式和电流模式设备枚举
CN107408097A (zh) * 2015-03-11 2017-11-28 高通股份有限公司 用于旧式和下一代设备在共享多模总线上共存的告别重置和重启方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10031882B2 (en) * 2016-03-31 2018-07-24 Intel Corporation Sensor bus communication system

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107209739A (zh) * 2015-02-04 2017-09-26 高通股份有限公司 电压模式和电流模式设备枚举
CN107408097A (zh) * 2015-03-11 2017-11-28 高通股份有限公司 用于旧式和下一代设备在共享多模总线上共存的告别重置和重启方法
CN106066834A (zh) * 2015-04-21 2016-11-02 黑莓有限公司 具有多设备消息传输的总线通信

Also Published As

Publication number Publication date
CN108255754A (zh) 2018-07-06

Similar Documents

Publication Publication Date Title
CN108255754B (zh) 一种兼容i2c的i3c主设备、i3c主从设备通信系统及方法
WO2018040016A1 (zh) 一种协议转换器及协议转换方法
CN108255776B (zh) 一种兼容apb总线的i3c主设备、主从系统及通信方法
CN104021102B (zh) 基于状态机和片内总线的cpci串口板及其工作方法
JP2005228311A (ja) 開放形コアプロトコルを基盤とするバスシステム
CN110837486B (zh) 一种基于FPGA的FlexRay-CPCIe通信系统
CN103049414A (zh) Fc总线与can总线间数据的转换及传输方法
CN104714907B (zh) 一种pci总线转换为isa和apb总线设计方法
CN108170617A (zh) 一种i3c设备及通信方法
CN105117319A (zh) 基于fpga实现对多路mdio设备实时监控的方法
CN101625568A (zh) 一种基于数据同步控制器的主控单元热备份系统和实现方法
CN111666242A (zh) 一种基于飞腾平台lpc总线的多路通信系统
CN104901859A (zh) 一种axi/pcie总线转换装置
CN110635985A (zh) 一种FlexRay-CPCIe通信模块
CN102253910A (zh) 一种i2c传输方法及其装置
CN101369948B (zh) 一种实现低功耗的通信系统
CN106302071A (zh) 一种适配器、网络设备以及端口配置的方法
CN106059877B (zh) 一种基于SPARC架构CPU的EtherCAT主站模块
CN106657115A (zh) 一种变频器控制系统及其协议转换卡
CN107370750A (zh) 一种转接模块的数据存储方法、装置以及转接模块
CN102445981B (zh) 数据传输系统以及数据传输方法
CN109407574A (zh) 一种多总线可选择输出控制装置及其方法
CN113341853B (zh) 一种ip核、fpga芯片、交流伺服驱动器及通讯方法
CN215991226U (zh) 一种异构多处理器5g网关电路
CN106603188A (zh) 一种变频器接口装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 510000 room 1001, science Avenue, Whampoa District, Guangzhou, Guangdong, 1001

Applicant after: GOWIN SEMICONDUCTOR Corp.,Ltd.

Address before: 528000 Ronggui Street Office, Shunde District, Foshan City, Guangdong Province

Applicant before: GOWIN SEMICONDUCTOR Corp.,Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant
EE01 Entry into force of recordation of patent licensing contract

Application publication date: 20180706

Assignee: Science City (Guangzhou) Finance Leasing Co.,Ltd.

Assignor: Gowin Semiconductor Corp.,Ltd.

Contract record no.: X2020980004709

Denomination of invention: A I2C compatible I3C master-slave communication system and method

Granted publication date: 20191119

License type: Exclusive License

Record date: 20200805

EE01 Entry into force of recordation of patent licensing contract
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of invention: A I2C compatible I3C master-slave communication system and method

Effective date of registration: 20200806

Granted publication date: 20191119

Pledgee: Science City (Guangzhou) Finance Leasing Co.,Ltd.

Pledgor: Gowin Semiconductor Corp.,Ltd.

Registration number: Y2020980004759

PE01 Entry into force of the registration of the contract for pledge of patent right
EC01 Cancellation of recordation of patent licensing contract

Assignee: Science City (Guangzhou) Finance Leasing Co.,Ltd.

Assignor: GOWIN SEMICONDUCTOR Corp.,Ltd.

Contract record no.: X2020980004709

Date of cancellation: 20220825

EC01 Cancellation of recordation of patent licensing contract
PC01 Cancellation of the registration of the contract for pledge of patent right

Date of cancellation: 20220826

Granted publication date: 20191119

Pledgee: Science City (Guangzhou) Finance Leasing Co.,Ltd.

Pledgor: GOWIN SEMICONDUCTOR Corp.,Ltd.

Registration number: Y2020980004759

PC01 Cancellation of the registration of the contract for pledge of patent right