CN108199712A - 一种cpt原子钟频率驯服控制电路 - Google Patents

一种cpt原子钟频率驯服控制电路 Download PDF

Info

Publication number
CN108199712A
CN108199712A CN201711247156.XA CN201711247156A CN108199712A CN 108199712 A CN108199712 A CN 108199712A CN 201711247156 A CN201711247156 A CN 201711247156A CN 108199712 A CN108199712 A CN 108199712A
Authority
CN
China
Prior art keywords
frequency
taming
cpt atomic
local
control circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201711247156.XA
Other languages
English (en)
Other versions
CN108199712B (zh
Inventor
张旭
杨仁福
张振伟
薛潇博
陈星�
王暖让
赵环
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Institute of Radio Metrology and Measurement
Original Assignee
Beijing Institute of Radio Metrology and Measurement
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Institute of Radio Metrology and Measurement filed Critical Beijing Institute of Radio Metrology and Measurement
Priority to CN201711247156.XA priority Critical patent/CN108199712B/zh
Publication of CN108199712A publication Critical patent/CN108199712A/zh
Application granted granted Critical
Publication of CN108199712B publication Critical patent/CN108199712B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/26Automatic control of frequency or phase; Synchronisation using energy levels of molecules, atoms, or subatomic particles as a frequency reference

Landscapes

  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本申请公开了一种CPT原子钟频率驯服控制电路,包括:通过频率驯服控制电路能够基于频率倍频和量化时延的短时间间隔测量方法,精确测量出CPT原子钟的频率偏移,并根据频率偏移大小,提出不同的频率驯服控制方法,实现短时间内驯服CPT原子钟的频率,以抑制CPT原子钟的频率漂移问题,并且本申请实施例提供的实现方式结构简单,易于调试,提升了CPT原子钟频率驯服的自动控制和自主运行,使得CPT原子钟频率驯服变得灵活和操作方便。

Description

一种CPT原子钟频率驯服控制电路
技术领域
本申请涉及原子钟技术领域,尤其涉及一种CPT(Coherent PopulationTrapping,相干布居囚禁)原子钟频率驯服控制电路。
背景技术
原子钟是目前世界上最精确的计时工具。在通信、航空航天、卫星导航和科学计量测试等方面发挥着重要作用。CPT原子钟是基于原子的相干布居囚禁原理而设计的一种新型原子钟,主要利用双色相干光与原子作用将原子制备成相干态,以及利用CPT信号作为微波鉴频信号而实现的原子钟频率资源。
CPT原子钟在工作原理上不同于传统的氢、铷、铯等原子钟,量子部分不需要微波谐振腔,是目前在原理和技术上可以实现最小体积和最低能耗的原子钟。由于其具有体积小、功耗低、启动快等优点,具有广泛的应用前景。
然而,CPT原子钟作为二级频标,存在频率漂移的问题。为了抑制CPT原子钟频率漂移,目前提出一种抑制CPT原子钟频率漂移的方案,即利用外部设备对CPT原子钟的频率进行校准,有效提升了CPT原子钟的物理性能。但是,这种方式存在结构复杂、所需要的资源比较多、不易于实现等问题。
发明内容
有鉴于此,本申请实施例提供了一种CPT原子钟频率驯服控制电路,用于解决如何抑制CPT原子钟频率漂移的问题。
本申请实施例提供了一种CPT原子钟频率驯服控制电路,包括:本振频率输入端口、驯服参考信号输入端口、频率处理电路和调整电路,其中:
所述本振频率输入端口,接收所述CPT原子钟的本振频率;
所述驯服参考信号输入端口,接收外部输入的驯服参考信号,所述驯服参考信号为秒脉冲信号;
所述频率处理电路,基于所述本振频率分频得到设定频率信号,根据所述设定频率信号所述驯服参考信号,确定设定时间间隔内的所述CPT原子钟的本振频率的频率偏移量;
所述调整电路,根据所述频率偏移量,对所述CPT原子钟的本振频率进行驯服调整。
本申请中至少一个实施例所带来的有益效果如下:
本申请实施例提供了一种CPT原子钟频率驯服控制电路,通过频率驯服控制电路能够基于频率倍频和量化时延的短时间间隔测量方法,精确测量出CPT原子钟的频率偏移,并根据频率偏移大小,提出不同的频率驯服控制方法,实现短时间内驯服CPT原子钟的频率,以抑制CPT原子钟的频率漂移问题,并且本申请实施例提供的实现方式结构简单,易于调试,提升了CPT原子钟频率驯服的自动控制和自主运行,使得CPT原子钟频率驯服变得灵活和操作方便。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种CPT原子钟频率驯服控制电路的示意图;
图2为本申请实施例提供的一种CPT原子钟频率驯服控制方法的流程示意图;
图3为本申请实施例提供的一种CPT原子钟频率驯服控制方法的流程示意图;
图4为本申请实施例提供的一种CPT原子钟频率驯服控制设备的结构示意图。
具体实施方式
为了实现本申请的目的,本申请实施例提供了一种CPT原子钟频率驯服控制电路,通过频率驯服控制电路能够基于频率倍频和量化时延的短时间间隔测量方法,精确测量出CPT原子钟的频率偏移,并根据频率偏移大小,提出不同的频率驯服控制方法,实现短时间内驯服CPT原子钟的频率,以抑制CPT原子钟的频率漂移问题,并且本申请实施例提供的实现方式结构简单,易于调试,提升了CPT原子钟频率驯服的自动控制和自主运行,使得CPT原子钟频率驯服变得灵活和操作方便。
下面结合说明书附图对本申请作进一步地详细描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本申请保护的范围。
图1为本申请实施例提供的一种CPT原子钟频率驯服控制电路的示意图。所述频率驯服控制电路包括:本振频率输入端口101、驯服参考信号输入端口102、频率处理电路103和调整电路104,其中:
所述本振频率输入端口101,接收所述CPT原子钟的本振频率;
所述驯服参考信号输入端口102,接收外部输入的驯服参考信号,所述驯服参考信号为秒脉冲信号;
所述频率处理电路103,基于所述本振频率分频得到设定频率信号,根据所述设定频率信号和所述驯服参考信号,确定设定时间间隔内的所述CPT原子钟的本振频率的频率偏移量;
所述调整电路104,根据所述频率偏移量,对所述CPT原子钟的本振频率进行驯服调整。
在本申请的另一个实施例中,所述频率处理电路103包含分频电路1031、倍频电路1032和统计电路1033,其中:
所述分频电路1031,基于所述本振频率分频得到设定频率信号;
所述倍频电路1032,对所述CPT原子钟的本振频率进行倍频处理,得到设定数量的等相位差的子倍频时钟;
所述统计电路1033,以所述驯服参考信号的上升延为时间起点,以所述设定频率信号的上升延为时间终点,对设定数量的等相位差的子倍频时钟进行统计,得到所述CPT原子钟的本振频率的频率偏移量。
在本申请的另一个实施例中,所述倍频电路1032,对所述CPT原子钟的本振频率进行倍频处理,得到设定数量的等相位差的子倍频时钟,包括:
对所述CPT原子钟的本振频率对应的本振时钟进行M倍的倍频处理,得到倍频时钟;
对所述倍频时钟进行量化时延处理,产生K组的等相位差的子倍频时钟,各等相位差的子倍频时钟之间的时延为Tosc/(M*K),相位差为360°/K;
其中,所述倍频时钟的周期T为Tosc/M,所述本振频率的周期为Tosc=1/fosc,所述CPT原子钟的本振频率为fosc,M和N为自然数。
这里需要说明的是,本申请实施例中记载的倍频电路1032可以通过FPGA(现场可编程们阵列)芯片中的锁相环PLL电路实现,还可以通过其他方式实现,这里不再具体限定。
在本申请的另一个实施例中,所述驯服控制电路还包括:驯服参考信号检测电路105,其中:
所述驯服参考信号检测电路105,利用系统时钟对外部输入的驯服参考信号进行填充计数,并根据计数结果判断所述驯服参考信号是否为秒脉冲信号。
较优地,所述驯服参考信号为卫星信号的定时信息、不小于所述本振频率的频率对应的定时信息中的一种。
假设驯服参考信号为秒脉冲信号(例如:1PPS信号),说明该驯服参考信号为有效信号。
具体地,假设本振频率为10MHz,那么对本振频率进行分频处理,可以利用系统时钟对本振频率进行直接计数,分频得到占空比固定的1KHz频率信号,这里的1KHz频率信号可以称之为设定频率信号,说明设定频率为1KHz。需要说明的是,在本申请实施例中不限定设定频率必须为1KHz。
利用FPGA芯片中的PLL对所述CPT原子钟的本振频率对应的本振时钟进行倍频处理,以10KHz为输入,产生5组相位分别为0°、36°、72°、108°和144°的400MHz时钟信号C0、C36、C72、C108和C144,这5组信号经反相器处理得到相位为180°、216°、252°、288°和324°的400MHz时钟信号C180、C216、C252、C288和C324,共产生10组等相位差(相位差为36°)的400MHz时钟信号。
以驯服参考信号(或者1PPS信号)的上升沿为开始,以1KHz信号的上升沿为结束,以上述10组400MHz时钟信号填充计数并求和,得到所述CPT原子钟的本振频率的频率偏移量。
在本申请的另一个实施例中,所述驯服控制电路还包括:滤波器106,其中:
所述滤波器106对所述频率偏移量进行滤波处理。
具体地,假设滤波器为Kalman滤波器,利用Kalman滤波算法对频率偏移量进行处理,去除频率偏移量中的相位抖动,以提升后续频率驯服控制的精度。
在本申请的另一个实施例中,所述驯服控制电路还包括:判断器107,其中:
所述判断器107,判断所述频率偏移量是否大于第一设定阈值,以及判断所述频率偏移量是否大于第二设定阈值。
在本申请的另一个实施例中,所述调整电路104包括:锁相环子调整电路1041,其中:
所述锁相环子调整电路1041,在确定的所述频率偏移量大于第一设定阈值的情况下,根据所述频率偏移量,调整锁相环芯片的配置参数,以使得所述CPT原子钟的本振频率得以调整。
具体地,在确定的所述频率偏移量大于第一设定阈值的情况下,根据所述频率偏移量,调整锁相环芯片的控制字,以实现对所述CPT原子钟的本振频率的粗调整。
在本申请的另一个实施例中,所述调整电路104包括:C场电流子调整电路1042,其中:
所述C场电流子调整电路1042,在确定所述频率偏移量不大于第一设定阈值且大于第二设定阈值的情况下,根据所述频率偏移量,调整C场电压值,以使得所述CPT原子钟的本振频率得以调整。
具体地,在确定所述频率偏移量不大于第一设定阈值且大于第二设定阈值的情况下,根据所述频率偏移量做PID(控制点算法)运算得到反馈量,通过高精度DAC(数字模拟转换器)反馈控制量子系统C场电压值(或者电流大小),以实现对所述CPT原子钟的本振频率的细调整。
在本申请的另一个实施例中,所述调整电路104包括:反馈子电路1043,其中:
所述反馈子电路,在确定所述频率偏移量不大于第二设定阈值的情况下,触发所述驯服参考信号检测电路对所述驯服参考信号的有效性进行检测。
通过本申请实施例提供的频率驯服控制电路,可实现CPT原子钟频率驯服功能,电路简单、成本低廉、驯服速度快、精度比较高等优势,能够在较短时间内驯服CPT原子钟输出频率,提高长期频率指标。
基于同一个发明构思,图2为本申请实施例提供的一种CPT原子钟频率驯服控制方法的流程示意图。所述驯服控制方法可以如下所示。
本申请实施例在CPT原子钟中配置驯服控制器,该驯服控制器可以基于FPGA(现场可编程门阵列,Field-Programmable Gate Array)实现,也可以基于其他可编程器件实现,这里不做具体限定。
步骤201:所述驯服控制器确定所述CPT原子钟的本振频率,并基于所述本振频率分频得到第一秒脉冲信号。
在本申请实施例中,所述驯服控制器在开机状态下完成初始化配置。假设驯服控制器通过FPGA实现,那么在开机状态下对FPGA内部以及外围各模块进行初始化配置,具体可包括:芯片时钟配置、C场电压配置、量子系统和激光器温度点配置、锁相环芯片配置、模数/数模芯片配置等。
驯服控制器在开机初始化阶段对量子系统和激光器进行温度控制,并在温度稳定后,锁定激光频率;并在激光频率锁定后锁定微波频率,此时锁定的微波频率即为确定的CPT原子钟的本振频率。
具体地,所述驯服控制器对量子系统和激光器进行温度控制;并在所述温度稳定的情况下,确定所述CPT原子钟的本振频率。
此外,驯服控制器在锁定本振频率后,利用分频器对CPT原子钟的本振频率进行分频处理,得到你第一秒脉冲信号。
步骤202:所述驯服控制器接收通过外部端口输入的第二秒脉冲信号。
在本申请实施例中,驯服控制器接收通过外部端口输入的第二秒脉冲信号。
较优地,驯服控制器在接收到的第二秒脉冲信号的情况下,还可以对第二秒脉冲信号的有效性进行判断。
具体地,驯服控制器判断接收到的第二秒脉冲信号是否满足设定条件,若满足,则执行步骤103;否则,继续监测外部端口,接收外部端口发送的下一个第二秒脉冲信号。
需要说明的是,本申请实施例中所记载的设定条件为所述第二秒脉冲信号为卫星信号的定时信息、所述第二秒脉冲信号为不小于所述本振频率的频率对应的定时信息中的一种。
步骤203:所述驯服控制器基于所述第一秒脉冲信号和所述第二秒脉冲信号,确定设定时间间隔内的所述CPT原子钟的本振频率的频率偏移量。
在本申请实施例中,首先,所述驯服控制器利用倍频器对所述CPT原子钟的本振频率进行倍频处理,得到设定数量的等相位差的子倍频时钟。
具体地,所述驯服控制器利用倍频器对所述CPT原子钟的本振频率对应的本振时钟进行M倍的倍频处理,得到倍频时钟;
所述驯服控制器利用所述倍频器对所述倍频时钟进行量化时延处理,产生K组的等相位差的子倍频时钟,各等相位差的子倍频时钟之间的时延为Tosc/(M*K),相位差为360°/K;
其中,所述倍频时钟的周期T为Tosc/M,所述本振频率的周期为Tosc=1/fosc,所述CPT原子钟的本振频率为fosc,M和N为自然数。
其次,所述驯服控制器以所述第二秒脉冲信号的上升延为时间起点,以所述第一秒脉冲信号的上升延为时间终点,对设定数量的等相位差的子倍频时钟进行统计,得到所述CPT原子钟的本振频率的频率偏移量。
假设产生K组的等相位差的子倍频时钟为C1、C2、……、Ck,那么以所述第二秒脉冲信号的上升延为时间起点,以所述第一秒脉冲信号的上升延为时间终点,以所述子倍频时钟分别计数得到a1、a2、……、ak(例如:子倍频时钟C1对应的计数为a1),统计得到A=a1+a2+……+ak,A即为所述CPT原子钟的本振频率的频率偏移量。
需要说明的是,在本申请实施例中时间间隔测量方法的测量精度为本振频率测量精度的M*K倍,这里的测量分辨力根据所使用的FPGA芯片可达到百皮秒量级。
较优地,在本申请实施例中,所述驯服控制器在确定所述频率偏移量的情况下,所述方法还包括:
所述驯服控制器对所述频率偏移量进行滤波处理。
驯服控制器可以对所述频率偏移量进行kalman滤波,有效抑制频率偏移量的相位抖动。
步骤204:所述驯服控制器根据所述频率偏移量,对所述CPT原子钟的本振频率进行驯服调整。
在本申请实施例中,所述驯服控制器在确定所述频率偏移量大于第一设定阈值的情况下,根据所述频率偏移量,调整锁相环芯片的配置参数,以使得所述CPT原子钟的本振频率得以调整。
需要说明的是,驯服控制器在确定所述频率偏移量大于第一设定阈值的情况下,基于所述频率偏移量的大小,对锁相环芯片的配置参数进行调整,这里记载的锁相环芯片的配置参数可以理解为开机初始化的配置参数,对于锁相环芯片的配置参数的调整范围,可以基于所述频率偏移量的大小进行确定,这里不做具体限定。
所述驯服控制器在确定所述频率偏移量不大于第一设定阈值且大于第二设定阈值的情况下,根据所述频率偏移量,调整C场电压值,以使得所述CPT原子钟的本振频率得以调整。
需要说明的是,驯服控制器在确定所述频率偏移量不大于第一设定阈值且大于第二设定阈值的情况下,根据所述频率偏移量的大小,确定频率纠偏反馈量;根据频率纠偏反馈量,通过模数/数模转换模块对加载在C场上的电压进行调整。这里频率纠偏反馈量与C场电压的调整量之间满足一定条件,在本申请实施例中对于该条件不做具体限定。
较优地,所述驯服控制器在确定所述频率偏移量不大于第二设定阈值的情况下,触发执行对所述第二秒脉冲信号的有效性进行检测的操作。
通过本申请实施例提供的技术方案,CPT原子钟中包含驯服控制器,该驯服控制器确定所述CPT原子钟的本振频率,并基于所述本振频率分频得到第一秒脉冲信号;接收通过外部端口输入的第二秒脉冲信号;基于所述第一秒脉冲信号和所述第二秒脉冲信号,确定设定时间间隔内的所述CPT原子钟的本振频率的频率偏移量;根据所述频率偏移量,对所述CPT原子钟的本振频率进行驯服调整。能够基于频率倍频和量化时延的短时间间隔测量方法,精确测量出CPT原子钟的频率偏移,并根据频率偏移大小,提出不同的频率驯服控制方法,实现短时间内驯服CPT原子钟的频率,以抑制CPT原子钟的频率漂移问题,并且本申请实施例提供的方式通过CPT原子钟内置的驯服控制器实现,结构简单,易于调试,提升了CPT原子钟频率驯服的自动控制和自主运行,使得CPT原子钟频率驯服变得灵活和操作方便。
基于同一个发明构思,图3为本申请实施例提供的一种CPT原子钟频率驯服控制方法的流程示意图。所述方法可以如下所示。
步骤301:所述驯服控制器在开机状态下完成初始化配置。
步骤302:所述驯服控制器对量子系统和激光器进行温度控制;并在所述温度稳定的情况下,确定所述CPT原子钟的本振频率。
步骤303:驯服控制器利用分频器对CPT原子钟的本振频率进行分频处理,得到你第一秒脉冲信号。
步骤304:所述驯服控制器接收通过外部端口输入的第二秒脉冲信号。
步骤305:驯服控制器判断接收到的第二秒脉冲信号是否满足设定条件,若满足,则执行步骤306;否则,继续监测外部端口,接收外部端口发送的下一个第二秒脉冲信号。
需要说明的是,本申请实施例中所记载的设定条件为所述第二秒脉冲信号为卫星信号的定时信息、所述第二秒脉冲信号为不小于所述本振频率的频率对应的定时信息中的一种。
步骤306:所述驯服控制器利用倍频器对所述CPT原子钟的本振频率对应的本振时钟进行M倍的倍频处理,得到倍频时钟。
步骤307:所述驯服控制器利用所述倍频器对所述倍频时钟进行量化时延处理,产生K组的等相位差的子倍频时钟,各等相位差的子倍频时钟之间的时延为Tosc/(M*K),相位差为360°/K。
其中,所述倍频时钟的周期T为Tosc/M,所述本振频率的周期为Tosc=1/fosc,所述CPT原子钟的本振频率为fosc,M和N为自然数。
步骤308:所述驯服控制器以所述第二秒脉冲信号的上升延为时间起点,以所述第一秒脉冲信号的上升延为时间终点,对设定数量的等相位差的子倍频时钟进行统计,得到所述CPT原子钟的本振频率的频率偏移量。
步骤309:所述驯服控制器对所述频率偏移量进行滤波处理。
步骤310:所述驯服控制器判断所述频率偏移量是否大于第一设定阈值,是否大于第二设定阈值,根据判断结果分别执行以下步骤:
步骤311:所述驯服控制器在确定所述频率偏移量大于第一设定阈值的情况下,根据所述频率偏移量,调整锁相环芯片的配置参数,以使得所述CPT原子钟的本振频率得以调整。
步骤312:所述驯服控制器在确定所述频率偏移量不大于第一设定阈值且大于第二设定阈值的情况下,根据所述频率偏移量,调整C场电压值,以使得所述CPT原子钟的本振频率得以调整。
步骤313:所述驯服控制器在确定所述频率偏移量不大于第二设定阈值的情况下,触发执行对所述第二秒脉冲信号的有效性进行检测的操作。
需要说明的是,第一设定阈值大于第二设定阈值。
本申请实施例中提供的驯服控制方法能够基于频率倍频和量化时延的短时间间隔测量方法,精确测量出CPT原子钟的频率偏移,并根据频率偏移大小,提出不同的频率驯服控制方法,实现短时间内驯服CPT原子钟的频率,以抑制CPT原子钟的频率漂移问题,并且本申请实施例提供的方式通过CPT原子钟内置的驯服控制器实现,结构简单,易于调试,提升了CPT原子钟频率驯服的自动控制和自主运行,使得CPT原子钟频率驯服变得灵活和操作方便。
基于同一个发明构思,图4为本申请实施例提供的一种CPT原子钟频率驯服控制设备的结构示意图。所述驯服控制设备包含于所述CPT原子钟中,包括:
确定单元401,用于确定所述CPT原子钟的本振频率,并基于所述本振频率分频得到第一秒脉冲信号;
接收单元402,用于接收通过外部端口输入的第二秒脉冲信号;
处理单元403,用于基于所述第一秒脉冲信号和所述第二秒脉冲信号,确定设定时间间隔内的所述CPT原子钟的本振频率的频率偏移量;
调整单元404,用于根据所述频率偏移量,对所述CPT原子钟的本振频率进行驯服调整。
在本申请的另一个实施例中,所述处理单元403基于所述第一秒脉冲信号和所述第二秒脉冲信号,确定设定时间间隔内的所述CPT原子钟的本振频率的频率偏移量,包括:
利用倍频器对所述CPT原子钟的本振频率进行倍频处理,得到设定数量的等相位差的子倍频时钟;
以所述第二秒脉冲信号的上升延为时间起点,以所述第一秒脉冲信号的上升延为时间终点,对设定数量的等相位差的子倍频时钟进行统计,得到所述CPT原子钟的本振频率的频率偏移量。
在本申请的另一个实施例中,所述处理单元403利用倍频器对所述CPT原子钟的本振频率进行倍频处理,得到设定数量的等相位差的子倍频时钟,包括:
利用倍频器对所述CPT原子钟的本振频率对应的本振时钟进行M倍的倍频处理,得到倍频时钟;
利用所述倍频器对所述倍频时钟进行量化时延处理,产生K组的等相位差的子倍频时钟,各等相位差的子倍频时钟之间的时延为Tosc/(M*K),相位差为360°/K;
其中,所述倍频时钟的周期T为Tosc/M,所述本振频率的周期为Tosc=1/fosc,所述CPT原子钟的本振频率为fosc,M和N为自然数。
在本申请的另一个实施例中,所述处理单元403基于所述第一秒脉冲信号和所述第二秒脉冲信号,确定设定时间间隔内的所述CPT原子钟的本振频率的频率偏移量,包括:
在确定所述第二秒脉冲信号满足设定条件的情况下,基于所述第一秒脉冲信号和所述第二秒脉冲信号,确定设定时间间隔内的所述CPT原子钟的本振频率的频率偏移量;
其中,所述设定条件为所述第二秒脉冲信号为卫星信号的定时信息、不小于所述本振频率的频率对应的定时信息中的一种。
在本申请的另一个实施例中,所述驯服控制设备还包括:滤波单元405,其中:
所述滤波单元405,用于在确定所述频率偏移量的情况下,对所述频率偏移量进行滤波处理。
在本申请的另一个实施例中,所述调整单元404根据所述频率偏移量,对所述CPT原子钟的本振频率进行驯服调整,包括:
在确定所述频率偏移量大于第一设定阈值的情况下,根据所述频率偏移量,调整锁相环芯片的配置参数,以使得所述CPT原子钟的本振频率得以调整。
在本申请的另一个实施例中,所述调整单元404根据所述频率偏移量,对所述CPT原子钟的本振频率进行驯服调整,包括:
在确定所述频率偏移量不大于第一设定阈值且大于第二设定阈值的情况下,根据所述频率偏移量,调整C场电压值,以使得所述CPT原子钟的本振频率得以调整。
在本申请的另一个实施例中,所述驯服控制设备还包括:检测单元406,其中,
所述检测单元406,用于在确定所述频率偏移量不大于第二设定阈值的情况下,触发执行对所述第二秒脉冲信号的有效性进行检测的操作。
在本申请的另一个实施例中,所述确定单元401确定所述CPT原子钟的本振频率,包括:
对量子系统和激光器进行温度控制;
在所述温度稳定的情况下,确定所述CPT原子钟的本振频率。
需要说明的是,本申请实施例提供的驯服控制设备可以通过软件方式实现,也可以通过硬件方式实现,这里不做具体限定。本申请实施例中提供的驯服控制设备能够基于频率倍频和量化时延的短时间间隔测量方法,精确测量出CPT原子钟的频率偏移,并根据频率偏移大小,提出不同的频率驯服控制方法,实现短时间内驯服CPT原子钟的频率,以抑制CPT原子钟的频率漂移问题,并且本申请实施例提供的方式通过CPT原子钟内置的驯服控制器实现,结构简单,易于调试,提升了CPT原子钟频率驯服的自动控制和自主运行,使得CPT原子钟频率驯服变得灵活和操作方便。
需要说明的是,本申请实施例中记载的驯服控制器可以通过图1中所示的驯服控制电路实现,这里不做具体限定。
本领域的技术人员应明白,本申请的实施例可提供为方法、装置(设备)、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、装置(设备)和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本申请的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本申请范围的所有变更和修改。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (10)

1.一种CPT原子钟频率驯服控制电路,其特征在于,包括:本振频率输入端口、驯服参考信号输入端口、频率处理电路和调整电路,其中:
所述本振频率输入端口,接收所述CPT原子钟的本振频率;
所述驯服参考信号输入端口,接收外部输入的驯服参考信号,所述驯服参考信号为秒脉冲信号;
所述频率处理电路,基于所述本振频率分频得到设定频率信号,根据所述设定频率信号和所述驯服参考信号,确定设定时间间隔内的所述CPT原子钟的本振频率的频率偏移量;
所述调整电路,根据所述频率偏移量,对所述CPT原子钟的本振频率进行驯服调整。
2.根据权利要求1所述的驯服控制电路,其特征在于,所述频率处理电路包含分频电路、倍频电路和统计电路,其中:
所述分频电路,基于所述本振频率分频得到设定频率信号;
所述倍频电路,对所述CPT原子钟的本振频率进行倍频处理,得到设定数量的等相位差的子倍频时钟;
所述统计电路,以所述驯服参考信号的上升延为时间起点,以所述设定频率信号的上升延为时间终点,对设定数量的等相位差的子倍频时钟进行统计,得到所述CPT原子钟的本振频率的频率偏移量。
3.根据权利要求2所述的驯服控制电路,其特征在于,所述倍频电路,对所述CPT原子钟的本振频率进行倍频处理,得到设定数量的等相位差的子倍频时钟,包括:
对所述CPT原子钟的本振频率对应的本振时钟进行M倍的倍频处理,得到倍频时钟;
对所述倍频时钟进行量化时延处理,产生K组的等相位差的子倍频时钟,各等相位差的子倍频时钟之间的时延为Tosc/(M*K),相位差为360°/K;
其中,所述倍频时钟的周期T为Tosc/M,所述本振频率的周期为Tosc=1/fosc,所述CPT原子钟的本振频率为fosc,M和N为自然数。
4.根据权利要求1所述的驯服控制电路,其特征在于,所述驯服控制电路还包括:驯服参考信号检测电路,其中:
所述驯服参考信号检测电路,利用系统时钟对外部输入的驯服参考信号进行填充计数,并根据计数结果判断所述驯服参考信号是否为秒脉冲信号。
5.根据权利要求4所述的驯服控制电路,其特征在于,所述驯服参考信号为卫星信号的定时信息、不小于所述本振频率的频率对应的定时信息中的一种。
6.根据权利要求1所述的驯服控制电路,其特征在于,所述驯服控制电路还包括:滤波器,其中:
所述滤波器对所述频率偏移量进行滤波处理。
7.根据权利要求1所述的驯服控制电路,其特征在于,所述驯服控制电路还包括:判断器,其中:
所述判断器,判断所述频率偏移量是否大于第一设定阈值,以及判断所述频率偏移量是否大于第二设定阈值。
8.根据权利要求1或7所述的驯服控制电路,其特征在于,所述调整电路包括:锁相环子调整电路,其中:
所述锁相环子调整电路,在确定的所述频率偏移量大于第一设定阈值的情况下,根据所述频率偏移量,调整锁相环芯片的配置参数,以使得所述CPT原子钟的本振频率得以调整。
9.根据权利要求1或7所述的驯服控制电路,其特征在于,所述调整电路包括:C场电流子调整电路,其中:
所述C场电流子调整电路,在确定所述频率偏移量不大于第一设定阈值且大于第二设定阈值的情况下,根据所述频率偏移量,调整C场电压值,以使得所述CPT原子钟的本振频率得以调整。
10.根据权利要求4所述的驯服控制电路,其特征在于,所述调整电路包括:反馈子电路,其中:
所述反馈子电路,在确定所述频率偏移量不大于第二设定阈值的情况下,触发所述驯服参考信号检测电路对所述驯服参考信号的有效性进行检测。
CN201711247156.XA 2017-12-01 2017-12-01 一种cpt原子钟频率驯服控制电路 Active CN108199712B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711247156.XA CN108199712B (zh) 2017-12-01 2017-12-01 一种cpt原子钟频率驯服控制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711247156.XA CN108199712B (zh) 2017-12-01 2017-12-01 一种cpt原子钟频率驯服控制电路

Publications (2)

Publication Number Publication Date
CN108199712A true CN108199712A (zh) 2018-06-22
CN108199712B CN108199712B (zh) 2021-07-13

Family

ID=62573369

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711247156.XA Active CN108199712B (zh) 2017-12-01 2017-12-01 一种cpt原子钟频率驯服控制电路

Country Status (1)

Country Link
CN (1) CN108199712B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113064339A (zh) * 2021-03-05 2021-07-02 温州激光与光电子协同创新中心 基于卡尔曼滤波最优状态估计的高稳定原子钟及实现方法

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6363091B1 (en) * 2000-06-05 2002-03-26 Agilent Technologies, Inc Coherent population trapping-based method for generating a frequency standard having a reduced magnitude of total a.c. stark shift
US20090031741A1 (en) * 2007-07-20 2009-02-05 Denso Corporation Automotive air conditioner and method for controlling automotive air conditioner
CN101931405A (zh) * 2010-09-09 2010-12-29 中国科学院武汉物理与数学研究所 一种用于cpt原子钟的相干解调装置
CN103792530A (zh) * 2014-01-23 2014-05-14 电子科技大学 一种有源定位系统中时延及时钟误差的计算方法
CN204721335U (zh) * 2015-04-30 2015-10-21 江汉大学 一种cpt原子频标
CN105049040A (zh) * 2015-06-24 2015-11-11 中国科学院武汉物理与数学研究所 一种利用gnss校正相干布居囚禁原子钟输出频率的方法
CN105388747A (zh) * 2015-12-04 2016-03-09 兰州空间技术物理研究所 一种数字一体化的cpt原子钟控制系统
CN105610440A (zh) * 2015-12-17 2016-05-25 北京无线电计量测试研究所 一种调整cpt原子频率标准的方法及装置
CN105942978A (zh) * 2016-05-20 2016-09-21 北京普康大健康管理服务中心 一种schl量子生物能量全息检测仪和检测方法
JP6160065B2 (ja) * 2012-11-22 2017-07-12 株式会社リコー アルカリ金属セル、原子発振器及びアルカリ金属セルの製造方法
CN107202577A (zh) * 2017-06-08 2017-09-26 南京理工大学 一种基于gnss、芯片原子钟和微惯导的微pnt系统

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6363091B1 (en) * 2000-06-05 2002-03-26 Agilent Technologies, Inc Coherent population trapping-based method for generating a frequency standard having a reduced magnitude of total a.c. stark shift
US20090031741A1 (en) * 2007-07-20 2009-02-05 Denso Corporation Automotive air conditioner and method for controlling automotive air conditioner
CN101931405A (zh) * 2010-09-09 2010-12-29 中国科学院武汉物理与数学研究所 一种用于cpt原子钟的相干解调装置
JP6160065B2 (ja) * 2012-11-22 2017-07-12 株式会社リコー アルカリ金属セル、原子発振器及びアルカリ金属セルの製造方法
CN103792530A (zh) * 2014-01-23 2014-05-14 电子科技大学 一种有源定位系统中时延及时钟误差的计算方法
CN204721335U (zh) * 2015-04-30 2015-10-21 江汉大学 一种cpt原子频标
CN105049040A (zh) * 2015-06-24 2015-11-11 中国科学院武汉物理与数学研究所 一种利用gnss校正相干布居囚禁原子钟输出频率的方法
CN105388747A (zh) * 2015-12-04 2016-03-09 兰州空间技术物理研究所 一种数字一体化的cpt原子钟控制系统
CN105610440A (zh) * 2015-12-17 2016-05-25 北京无线电计量测试研究所 一种调整cpt原子频率标准的方法及装置
CN105942978A (zh) * 2016-05-20 2016-09-21 北京普康大健康管理服务中心 一种schl量子生物能量全息检测仪和检测方法
CN107202577A (zh) * 2017-06-08 2017-09-26 南京理工大学 一种基于gnss、芯片原子钟和微惯导的微pnt系统

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
RODOLPHE BOUDOT: "Simple-Design Low-Noise NLTL-Based Frequency Synthesizers for a CPT Cs Clock", 《IEEE TRANSACTIONS ON INSTRUMENTATION AND MEASUREMENT》 *
廉吉庆: "一种微型CPT铯原子钟电子学系统的设计", 《空间电子技术》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113064339A (zh) * 2021-03-05 2021-07-02 温州激光与光电子协同创新中心 基于卡尔曼滤波最优状态估计的高稳定原子钟及实现方法
CN113064339B (zh) * 2021-03-05 2022-03-18 温州激光与光电子协同创新中心 基于卡尔曼滤波最优状态估计的高稳定原子钟及实现方法

Also Published As

Publication number Publication date
CN108199712B (zh) 2021-07-13

Similar Documents

Publication Publication Date Title
US8237482B2 (en) Circuit and method for generating a clock signal
CN107643674B (zh) 一种基于FPGA进位链的Vernier型TDC电路
US8462840B2 (en) Digital to time converter and digital to time converting method
US7724812B2 (en) Method and apparatus for de-jittering a clock signal
CN104410413A (zh) 原子频标频率修正方法、装置及原子频标
US11342925B2 (en) Signal generation circuit and method, and digit-to-time conversion circuit and method
CN105049040A (zh) 一种利用gnss校正相干布居囚禁原子钟输出频率的方法
US20050135525A1 (en) DDS circuit with arbitrary frequency control clock
CN107896106A (zh) 调节数字锁相回路的相位
Chaberski et al. Comparison of interpolators used for time-interval measurement systems based on multiple-tapped delay line
CN107026647B (zh) 时间数字系统以及频率合成器
US9602115B1 (en) Method and apparatus for multi-rate clock generation
CN207399177U (zh) 电子设备
CN108199712A (zh) 一种cpt原子钟频率驯服控制电路
US11588491B2 (en) Signal generation circuit and method, and digit-to-time conversion circuit and method
CN114070267B (zh) 数字指纹生成电路、生成方法和电子设备
CN109474276A (zh) 一种cpt原子钟频率同步控制方法及系统
CN108183709A (zh) 一种cpt原子钟频率驯服控制方法及设备
US10146250B2 (en) Method and circuit for adjusting the frequency of a clock signal
CN104849547A (zh) 一种提高yto预置准确度的校准方法及校准系统
EP3405797B1 (en) Frequency multiplying device
US7049874B2 (en) Digital delaying device
CN110687773B (zh) 时间统一系统授时精度的测量方法、装置和系统
US11012080B2 (en) Frequency locked loop, electronic device, and frequency generation method
JP4494935B2 (ja) 可変高周波入力クロックと非関連固定周波数基準信号とを有する固定周波数クロック出力

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant