CN108182162A - 一种前置集成io接口装置及节点主控板 - Google Patents

一种前置集成io接口装置及节点主控板 Download PDF

Info

Publication number
CN108182162A
CN108182162A CN201810060419.4A CN201810060419A CN108182162A CN 108182162 A CN108182162 A CN 108182162A CN 201810060419 A CN201810060419 A CN 201810060419A CN 108182162 A CN108182162 A CN 108182162A
Authority
CN
China
Prior art keywords
master control
control borad
node master
integrated
pch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810060419.4A
Other languages
English (en)
Inventor
徐道平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201810060419.4A priority Critical patent/CN108182162A/zh
Publication of CN108182162A publication Critical patent/CN108182162A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)

Abstract

本发明提供一种前置集成IO接口装置及包含所述前置集成IO接口装置的节点主控板,所述前置集成IO接口装置包括第一主板,所述第一主板上集成有两个USB接口及一个VGA接口,通过在高密度服务器节点前置I/O采取SUV一体化集成设计,将服务器节点视频VGA输出&USB接口进行集成一体化设计,节省服务器前置I/O空间,从而提高整机系统服务器节点密度。

Description

一种前置集成IO接口装置及节点主控板
技术领域
本发明涉及计算机领域,具体涉及一种前置集成IO接口装置及节点主控板。
背景技术
众所周知,在云计算和大数据当道的当下,企业的IT建设程度越来越高,办公信息化程度越来越普及,越来越多的企业在自建大型机房,甚至是数据中心,那么对于硬件产品来说,如何能够在有限的空间内为用户提供更大的存储容量,更强的计算性能,这也就使得高密度服务器更受市场亲赖。
然而随着高密度服务器的部署,为了实现对服务器的输入输出控制,大量的空间被输入输出设备占用,因此如何节省服务器前置I/O空间,从而提高整机系统服务器节点密度就成了亟需解决的问题。
发明内容
为解决上述技术问题,本发明的技术方案如下:
第一方面,本发明提供一种前置集成IO接口装置,所述前置集成IO接口装置包括第一主板,所述第一主板上集成有两个USB接口及一个VGA接口。
第二方面,本发明提供一种包含前置集成IO接口装置的节点主控板,所述节点主控板包括CPU、PCH、BMC、以太网控制器、SAS扩展模块,其中所述PCH通过DMI信号线与所述CPU相连,所述PCH通过PCIEX1、LPC、I2C、USB连接到所述BMC,所述CPU通过1个PCIE Gen3 X8CONN接所述SAS扩展模块,所述CPU通过PCI与所述以太网控制器连接,所述前置集成IO接口装置中的USB接口通过USB信号线与PCH连接,VGA接口通过VGA信号线与BMC连接。
进一步的,所述前置集成IO接口装置集成在所述节点主控板上。
进一步的,所述CPU采用E3-1200V5;所述PCH采用Skylake PCH-H芯片组C236或C232。
进一步的,所述CPU支持2个通道,每个通道支持两根DIMM。
进一步的,所述以太网控制器采用I350-AM2,输出2个端口的串并/并串转换信号到交换机;所述BMC采用AST2400,支持VGA显示。
进一步的,所述节点主控板还包括SAS模式控制器SAS3008,用于控制SAS的工作于IR还是IT模式。
进一步的,所述节点主控板还包括开关及提示模块,所述开关及提示模块包括第二主板,所述第二主板上集成设置有开关单元、开关提示单元、告警单元。
进一步的,所述开关及提示模块集成在所述节点主控板上。
进一步的,所述开关提示单元及告警单元均为LED。
本发明通过在高密度服务器节点前置I/O采取SUV一体化集成设计,将服务器节点视频VGA输出&USB接口进行集成一体化设计,节省服务器前置I/O空间,从而提高整机系统服务器节点密度。
附图说明
图1示出本发明节点主控板构成示意图。
图2示出本发明节点主控板框架图。
图3示出使用本发明节点主控板的2U8节点服务器前视图。
具体实施方式
以下结合说明书附图及具体实施例进一步说明本发明的技术方案。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
该发明的构思为通过高密度I/O集成,提升系统节点密度。
图1示出本发明节点主板构成示意图。
首先本发明提供一种前置集成IO接口装置,所述前置集成IO接口装置包括第一主板,所述第一主板上集成有两个USB接口及一个VGA接口。
其次,本发明提供一种包含前置集成IO接口装置的节点主控板,节点主控板包括CPU、PCH、BMC、以太网控制器、SAS扩展模块,其中所述PCH与所述CPU相连,所述PCH连接到所述BMC,所述CPU接所述SAS扩展模块,所述CPU与所述以太网控制器连接,所述前置集成IO接口装置中的USB接口与PCH连接,VGA接口与BMC连接。
PCH(platform controller Hub),基本等同于以前的南桥,但是和CPU端有FDI的总线,主要用於HDMI、VGA、DVI的显示。
BMC(Baseboard Management Controller):基板管理控制器。
具体的,如图1所示,所述节点主控板包括CPU、PCH、BMC、以太网控制器、SAS扩展模块,其中所述PCH通过DMI信号线与所述CPU相连,所述PCH通过PCIEX1、LPC、I2C、USB连接到所述BMC,所述CPU通过1个PCIE Gen3 X8 CONN接所述SAS扩展模块,所述CPU通过PCI与所述以太网控制器连接,所述前置集成IO接口装置中的USB接口通过USB信号线与PCH连接,VGA接口通过VGA信号线与BMC连接。
节点主控板相关信息如下:
1、支持一颗Skylake-S CPU,单颗最大功耗支持到80W。
2、Chipset(即芯片组,属于硬件,Chipset是主板的核心组成部分)采用SkylakePCH-H芯片组C236或者C232。
3、Skylake PCH-H芯片组通过DMI信号与CPU相连。
4、Skylake PCH-H通过PCIEX1、LPC、I2C、USB连接到BMC AST2400。
5、CPU通过1个PCIE Gen3 X8 CONN扩展SAS/RAID卡。
6、最大支持2通道4根DIMM。
7、板载一个I350 AM2,输出2个port的serdes信号到交换机。
8、支持4根DDR4DIMM,每个CPU 2个channel,每个channel两根DIMM。
9、BMC使用AST2400,支持VGA显示。
根据本发明的一实施例,所述前置集成IO接口装置集成在所述节点主控板上。
根据本发明的一实施例,所述CPU采用E3-1200V5;所述PCH采用Skylake PCH-H芯片组C236或C232。
根据本发明的一实施例,所述CPU支持2个通道,每个通道支持两根DIMM(Dual-Inline-Memory-Modules,双列直插式存储模块)。
根据本发明的一实施例,所述以太网控制器采用I350-AM2,输出2个端口的串并/并串转换信号到交换机;所述BMC采用AST2400,支持VGA显示。
根据本发明的一实施例,所述节点主控板还包括SAS模式控制器SAS3008,用于控制SAS的工作于IR还是IT模式。
图2示出本发明节点主板框架图。图2中各标记代表信息如下:
1.Power button/UID+LED/1xVGA+2xUSB2.0
2.2x2.5//SAS/SATA HDD/SSD
3.SAS3008 IT/IR
4.M.2(Sport SATA)
5.E3-1200V5 CPU
6.UDIMM*4
7.I350AM2 onhoard
根据本发明的一实施例,所述节点主控板还包括开关及提示模块,所述开关及提示模块包括第二主板,所述第二主板上集成设置有开关单元、开关提示单元、告警单元。
根据本发明的一实施例,所述开关及提示模块集成在所述节点主控板上。
根据本发明的一实施例,所述开关提示单元及告警单元均为LED。
图3示出使用本发明节点主控板的2U8节点服务器前视图。
如图3所示,2U8节点服务器采用本发明节点主控板后,可大大节省服务器前置I/O空间,从而提高整机系统服务器节点密度。
本发明通过在高密度服务器节点前置I/O采取SUV一体化集成设计,将服务器节点视频VGA输出&USB接口进行集成一体化设计,节省服务器前置I/O空间,从而提高整机系统服务器节点密度。
以上所描述的仅是说明性,并且要理解的是,本文所描述的布置和细节的修改和变化对于本领域技术人员而言将是明显的。因此,意在仅由所附权利要求的范围而不是由通过以上描述和解释的方式所呈现的特定细节来限制。

Claims (10)

1.一种前置集成IO接口装置,其特征在于,所述前置集成IO接口装置包括第一主板,所述第一主板上集成有两个USB接口及一个VGA接口。
2.一种包含权利要求1所述的前置集成IO接口装置的节点主控板,其特征在于,所述节点主控板包括CPU、PCH、BMC、以太网控制器、SAS扩展模块,其中所述PCH通过DMI信号线与所述CPU相连,所述PCH通过PCIEX1、LPC、I2C、USB连接到所述BMC,所述CPU通过1个PCIE Gen3X8 CONN接所述SAS扩展模块,所述CPU通过PCI与所述以太网控制器连接,所述前置集成IO接口装置中的USB接口通过USB信号线与PCH连接,VGA接口通过VGA信号线与BMC连接。
3.根据权利要求2所述的节点主控板,其特征在于,所述前置集成IO接口装置集成在所述节点主控板上。
4.根据权利要求2所述的节点主控板,其特征在于,所述CPU采用E3-1200V5;所述PCH采用Skylake PCH-H芯片组C236或C232。
5.根据权利要求4所述的节点主控板,其特征在于,所述CPU支持2个通道,每个通道支持两根DIMM。
6.根据权利要求5所述的节点主控板,其特征在于,所述以太网控制器采用I350-AM2,输出2个端口的串并/并串转换信号到交换机;所述BMC采用AST2400,支持VGA显示。
7.根据权利要求5所述的节点主控板,其特征在于,所述节点主控板还包括SAS模式控制器SAS3008,用于控制SAS的工作于IR还是IT模式。
8.根据权利要求2所述的节点主控板,其特征在于,所述节点主控板还包括开关及提示模块,所述开关及提示模块包括第二主板,所述第二主板上集成设置有开关单元、开关提示单元、告警单元。
9.根据权利要求8所述的节点主控板,其特征在于,所述开关及提示模块集成在所述节点主控板上。
10.根据权利要求8所述的节点主控板,其特征在于,所述开关提示单元及告警单元均为LED。
CN201810060419.4A 2018-01-22 2018-01-22 一种前置集成io接口装置及节点主控板 Pending CN108182162A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810060419.4A CN108182162A (zh) 2018-01-22 2018-01-22 一种前置集成io接口装置及节点主控板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810060419.4A CN108182162A (zh) 2018-01-22 2018-01-22 一种前置集成io接口装置及节点主控板

Publications (1)

Publication Number Publication Date
CN108182162A true CN108182162A (zh) 2018-06-19

Family

ID=62551184

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810060419.4A Pending CN108182162A (zh) 2018-01-22 2018-01-22 一种前置集成io接口装置及节点主控板

Country Status (1)

Country Link
CN (1) CN108182162A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109033009A (zh) * 2018-07-26 2018-12-18 郑州云海信息技术有限公司 一种支持通用和机柜型服务器的电路板及系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201174115Y (zh) * 2008-02-19 2008-12-31 浪潮电子信息产业股份有限公司 一种多主机接口存储控制器
CN102520768A (zh) * 2011-12-29 2012-06-27 曙光信息产业股份有限公司 一种刀片服务器主板及系统
CN104617458A (zh) * 2015-01-26 2015-05-13 浪潮(北京)电子信息产业有限公司 一种用于pcb单板的集成连接器及转换装置
CN206849008U (zh) * 2017-07-04 2018-01-05 齐齐哈尔工程学院 一种计算机网络集成接口

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201174115Y (zh) * 2008-02-19 2008-12-31 浪潮电子信息产业股份有限公司 一种多主机接口存储控制器
CN102520768A (zh) * 2011-12-29 2012-06-27 曙光信息产业股份有限公司 一种刀片服务器主板及系统
CN104617458A (zh) * 2015-01-26 2015-05-13 浪潮(北京)电子信息产业有限公司 一种用于pcb单板的集成连接器及转换装置
CN206849008U (zh) * 2017-07-04 2018-01-05 齐齐哈尔工程学院 一种计算机网络集成接口

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109033009A (zh) * 2018-07-26 2018-12-18 郑州云海信息技术有限公司 一种支持通用和机柜型服务器的电路板及系统

Similar Documents

Publication Publication Date Title
CN207367115U (zh) 一种基于飞腾处理器的服务器主板及服务器
US10896113B2 (en) Method for implementing backplane lighting for multiple NVMe hard disks
US9965442B2 (en) Node card management in a modular and large scalable server system
US10210121B2 (en) System for switching between a single node PCIe mode and a multi-node PCIe mode
US11907148B2 (en) OCP adapter card and computer device
US10127170B2 (en) High density serial over LAN management system
CN105718408A (zh) 可热插拔的计算系统、计算机实施方法及系统
US10268483B2 (en) Data protocol for managing peripheral devices
CN211427190U (zh) 一种基于飞腾处理器2000+的服务器电路和主板
US10445279B1 (en) Automatic PCIe operating mode configuration
CN208188815U (zh) Bmc模块化系统
CN210954874U (zh) 一种基于申威sw421处理器的国产计算机主板
CN205139890U (zh) 一种基于x86架构的双控双活存储系统
CN112000501A (zh) 一种多节点分区服务器访问i2c设备的管理系统
CN205450908U (zh) 一种基于龙芯3a 2000的普通型机架式服务器
CN202383569U (zh) 一种具有多功能、可扩展的pcie接口装置的主板
US10261699B2 (en) Systems and methods for hardware-based RAID acceleration
CN204557308U (zh) 一种基于融合架构的高密度新型刀片型服务器
CN203133695U (zh) 一种基于ast2300 控制芯片的bmc卡
CN108182162A (zh) 一种前置集成io接口装置及节点主控板
CN206178579U (zh) 基于申威411处理器和申威套片的vpx计算机主板
CN104460857A (zh) 一种高速外设部件互连标准卡及其使用方法和装置
CN116955257A (zh) 一种网卡的热插拔设备及服务器
CN108833242B (zh) 一种二取二安全数据处理与仲裁方法
WO2023016379A1 (zh) 计算机系统、基于PCIe设备的控制方法及相关设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20180619

RJ01 Rejection of invention patent application after publication