CN108090004B - 硬件资源共用系统及连线桥接平台的操作方法 - Google Patents
硬件资源共用系统及连线桥接平台的操作方法 Download PDFInfo
- Publication number
- CN108090004B CN108090004B CN201611047862.5A CN201611047862A CN108090004B CN 108090004 B CN108090004 B CN 108090004B CN 201611047862 A CN201611047862 A CN 201611047862A CN 108090004 B CN108090004 B CN 108090004B
- Authority
- CN
- China
- Prior art keywords
- computer host
- bus
- peripheral device
- buses
- computer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/387—Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4027—Coupling between buses using bus bridges
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4221—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0026—PCI express
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Bus Control (AREA)
- Stored Programmes (AREA)
Abstract
本发明公开了连线桥接平台,包含复数个汇流排及复数个桥接装置,连线桥接平台的操作方法包含根据预设连线组态控制将复数个汇流排分别设定为复数个周边装置汇流排及复数个电脑主机汇流排,根据预设连线组态建立复数个电脑主机汇流排与复数个周边装置汇流排之间的电性连接,及当第一电脑主机耦接至第一电脑主机汇流排,并执行周边元件快速互连汇流排扫描功能时,根据预设连线组态将对应于第一电脑主机汇流排的复数个周边装置的使用资讯回传给第一电脑主机,以使第一电脑主机预留使用复数个周边装置所需的记忆体区段。
Description
技术领域
本发明涉及一种硬件资源共用系统,更具体的说,是一种能够动态调整硬件资源分配的硬件资源共用系统。
背景技术
随着电脑科技的发达,仰赖电脑运算功能的应用也越来越多,因此电脑系统如一般伺服器的运算单元可能不足以应付各种应用的需求,而需要利用其他的硬件资源,例如网路界面控制器(Network Interface Controller,NIC)、通用绘图运算单元(GeneralPurpose Graphic Processing Unit,GPU)、非挥发性记忆体固态硬盘(Non-volatileMemory Express Solid State Drive,NVMe SSD)及光纤网卡(Fiber Channel Host BusAdapter,HBA)等硬件资源。
由于各种伺服器所应用的领域不同,因此所需搭配的硬件资源也可能不同,所以在先技术中,每台伺服器可能会固定搭载不同种类或数量的硬件资源。然而如此一来,一旦日后想将伺服器应用在不同的领域,或是硬件资源需要更新或扩充,都可能有所限制,而导致需要更换整台伺服器。
为解决此一问题,在先技术也提出了外接硬件资源的做法,其主要可透过汇流排转接器将不同的电脑系统与所需的硬件资源相连接。然而在先技术中,当电脑系统开始运作之后,每台电脑系统所能利用的硬件资源即为固定,而无法动态改变。此外,由于每台电脑系统在开机时就已经预设好能够使用的硬件资源为何,因此若在电脑系统运作后才对硬件资源进行热插拔(hot plug),则可能会导致电脑系统死机,而无法正常运作。因此其改进的效果十分有限,在实际操作时,仍然遭遇到许多的问题。
发明内容
本发明提供一种硬件资源共用系统,硬件资源共用系统包含连线桥接平台及共用资源控制器。
优选的,连线桥接平台包含复数个汇流排及复数个桥接装置,复数个汇流排是为支援周边元件快速互连(Peripheral component interconnect express,PCIE)的传输格式的汇流排。
优选的,共用资源控制器耦接于连线桥接平台,共用资源控制器根据预设连线组态控制连线桥接平台以将复数个汇流排分别设定为复数个周边装置汇流排及复数个电脑主机汇流排,并根据预设连线组态控制连线桥接平台以建立电脑主机汇流排与周边装置汇流排之间的电性连接。
优选的,预设连线组态包含硬件资源共用系统所预设可支援的周边装置的数量、种类及/或使用资讯、可支援的电脑主机的数量、及汇流排与桥接装置之间的预设连接组态。电脑主机汇流排可与外部的电脑主机相耦接,而周边装置汇流排可与外部的周边装置相耦接。
优选的,当第一电脑主机耦接至复数个电脑主机汇流排的第一电脑主机汇流排,并执行周边元件快速互连汇流排扫描功能时,共用资源控制器根据预设连线组态将对应于第一电脑主机汇流排的复数个周边装置汇流排所对应的复数个周边装置的种类及/或使用资讯回传给第一电脑主机,以使第一电脑主机预留使用其所对应的周边装置所需的记忆体区段。
本发明另提供一种连线桥接平台的操作方法,连线桥接平台包含复数个汇流排及复数个桥接装置,操作方法包含根据预设连线组态将复数个汇流排分别设定为复数个周边装置汇流排及复数个电脑主机汇流排,根据预设连线组态建立电脑主机汇流排与周边装置汇流排之间的电性连接,及当第一电脑主机耦接至第一电脑主机汇流排,并执行周边元件快速互连汇流排扫描功能时,根据预设连线组态将对应于第一电脑主机汇流排的复数个周边装置汇流排所对应的复数个周边装置的使用资讯回传给第一电脑主机,以使第一电脑主机预留使用其所对应的周边装置所需的记忆体区段。
附图说明
图1为本发明一实施例的硬件资源共用系统的示意图。
图2为图1的硬件资源共用系统的使用状态示意图。
图3为本发明一实施例的连线桥接平台的操作方法流程图。
附图符号说明:
100 硬件资源共用系统
110 连线桥接平台
120 共用资源控制器
BUS1至BUS18 汇流排
SW1至SW9 桥接装置
C1至C9 电脑主机
B1至B9 周边装置
CONF 预设连线组态
CONF’ 更新后的预设连线组态
200 方法
S210至S274 步骤
具体实施方式:
为便于更进一步了解对本发明的构造及技术特征,列举出实施例并搭配图式做详细说明,惟该实施例及图式仅为例示性质,并不限制本发明的范围。
图1为本发明一实施例的硬件资源共用系统100的示意图。硬件资源共用系统100包含连线桥接平台110及共用资源控制器120。共用资源控制器120耦接于连线桥接平台110。
在图1中,连线桥接平台110包含支援周边元件快速互连(Peripheral componentinterconnect express,PCIE)的传输格式的汇流排BUS1至BUS18及桥接装置SW1至SW9。每一桥接装置SW1至SW9具有6个输入输出埠,而共用资源控制器120则能够控制每一桥接装置SW1至SW9中,各个输入输出埠的内部连接关系。
在图1中,桥接装置SW1可连接到汇流排BUS1至BUS3,桥接装置SW2可连接到汇流排BUS4至BUS6,桥接装置SW3可连接到汇流排BUS7至BUS9,桥接装置SW1至SW3可各自分别连接到桥接装置SW4至SW6,桥接装置SW4至SW6可各自分别连接到桥接装置SW7至SW9,桥接装置SW7可连接到汇流排BUS10至BUS12,桥接装置SW8可连接到汇流排BUS13至BUS15,桥接装置SW9可连接到汇流排BUS16至BUS18。如此一来,透过共用资源控制器120的控制,就能够弹性地建立汇流排BUS1至BUS18彼此之间的电性连接。
为了能够让耦接至硬件资源共用系统100的电脑主机能够弹性地共用耦接至硬件资源共用系统100的周边装置,使用者可以根据需求设定硬件资源共用系统100的预设连线组态CONF,而共用资源控制器120则会根据预设连线组态CONF来控制连线桥接平台110。预设连线组态CONF可包含硬件资源共用系统100所预设可支援的周边装置的数量、种类及/或使用资讯、可支援的电脑主机的数量、及汇流排BUS1至BUS18与桥接装置SW1至SW9之间的预设连接组态等资讯。
共用资源控制器120可根据预设连线组态CONF中可支援的周边装置的数量及可支援的电脑主机的数量等资讯,控制连线桥接平台110以将汇流排BUS1至BUS18分别设定为复数个周边装置汇流排以及复数个电脑主机汇流排。举例来说,在图1中,共用资源控制器120可将汇流排BUS1至BUS9设定为电脑主机汇流排,并可将汇流排BUS10至BUS18设定为周边装置汇流排。电脑主机汇流排BUS1至BUS9可用以与外部的电脑主机C1至C9相耦接,而周边装置汇流排BUS10至BUS18则可用以与外部的周边装置B1至B9相耦接。而共用资源控制器120即可根据预设连线组态CONF控制连线桥接平台110以建立电脑主机汇流排BUS1至BUS9与周边装置汇流排BUS10至BUS18之间的电性连接,以进一步将电脑主机C1至C9连接至对应的周边装置B1至B9。周边装置B1至B9可例如为网路界面控制器(Network Interface Controller,NIC)、通用绘图运算单元(General Purpose Graphic Processing Unit,GPU)、非挥发性记忆体固态硬盘(Non-volatile Memory Express Solid State Drive,NVMe SSD)及光纤网卡(Fiber Channel Host Bus Adapter,HBA)等硬件资源。
在上述的实施例中,每一桥接装置SW1至SW9皆具有6个输入输出埠,且能够以3对3的方式对接,然而本发明并不以此为限。在本发明的其他实施例中,连线桥接平台110也可利用其他类型的桥接装置来实作,例如各个输入输出埠能够任意与其他输入输出埠相对连接的桥接装置、具有更多数量的输入输出埠的桥接装置,或具有其他对接方式的桥接装置,甚至还可同时使用不同类型的桥接装置。换言之,使用者可以根据实际使用的需求,例如所欲共用硬件资源的电脑主机的数量,以及可供共用的周边装置数量,选择适合的桥接装置来实作连线桥接平台110。
此外,图1中所示的连线桥接平台110及桥接装置SW1至SW9仅为例示性的说明,在本发明的其他实施例中,连线桥接平台110还可包含其他数量的桥接装置,且桥接装置之间的连接关系也可根据实际的需求有所调整,而皆应属于本发明的范围。
为了让耦接至硬件资源共用系统100的电脑主机能够弹性的运用硬件资源共用系统100所预留可支援的周边装置,当电脑主机耦接至硬件资源共用系统100并进行周边元件快速互连汇流排扫描功能时,共用资源控制器120即能够代替周边装置回传与其相关的使用信息,以使电脑主机能够预留使用其周边装置的记忆体区段。
举例来说,在图1中,当电脑主机C1耦接至电脑主机汇流排BUS1,并执行周边元件快速互连汇流排扫描功能时,共用资源控制器120即可根据预设连线组态CONF将对应于电脑主机汇流排BUS1的复数个周边装置汇流排所对应的周边装置的种类及/或使用资讯回传给电脑主机C1,例如电脑主机汇流排BUS1若是对应到所有的周边装置汇流排BUS10至BUS18,此时共用资源控制器120即可将周边装置汇流排BUS10至BUS18所对应的周边装置B1至B9的种类及/或使用资讯回传给第一电脑主机C1。如此一来,第一电脑主机C1就能够得知其所能够使用的周边装置为何,并可根据共用资源控制器120的回传资讯预留使用周边装置B1至B9所需的记忆体区段。
然而此时周边装置B1至B9可能尚未耦接至周边装置汇流排BUS10至BUS18。当第一电脑主机C1欲使用一特定周边装置,例如周边装置B1,且周边装置B1尚未耦接至对应的周边装置汇流排BUS10时,共用资源控制器120可发送忙碌信息至电脑主机C1,使得电脑主机C1暂时无法使用特定周边装置B1。
之后,当周边装置B1之后以热插拔(hot plug)的方式耦接至对应的周边装置汇流排BUS10时,共用资源控制器120可控制连线桥接平台110建立电脑主机汇流排BUS1与对应的周边装置汇流排BUS10之间的电性连接,如此一来,电脑主机C1就能够透过连线桥接平台110与周边装置B1进行资料交换,并且能够正常使用周边装置B1。
由于在电脑主机C1中,已经事先预留了使用周边装置B1的记忆体区段,因此周边装置B1能够以热插拔(hot plug)的方式耦接至对应的周边装置汇流排BUS10,而无须在电脑主机C1开机时就事先耦接至周边装置汇流排BUS10。如此一来,使用者就可以根据系统的使用情况,再决定是否有必要添购新增特定周边装置B1。
举例来说,虽然硬件资源共用系统100一开始可先设定电脑主机C1所能支援的周边装置有16台通用型绘图处理器,然而使用者不需要在一开始就设置16台通用型绘图处理器,而可以先设置例如4台通用型绘图处理器,之后再视系统运作的情况,考虑是否需要增设通用型绘图处理器。由于通用型绘图处理器的单价不低,对于整个系统来说,如此弹性的运用不仅能够大大提升硬件使用的效率,还能够减少不必要的资源浪费。
图2为硬件资源共用系统100的使用情境图。在图2中,当电脑主机C2耦接至电脑主机汇流排BUS1至BUS9中对应的电脑主机汇流排BUS2时,电脑主机C2也会执行周边元件快速互连汇流排扫描功能以确认其所能使用的周边装置为何,而共用资源控制器120则会根据预设连线组态CONF将对应于电脑主机汇流排BUS2的周边装置汇流排所对应的周边装置的使用资讯回传给电脑主机C2。在图2的实施例中,电脑主机汇流排BUS2所对应到的周边装置汇流排可能为周边装置汇流排BUS10至BUS11,因此共用资源控制器120会将对应的周边装置B1及B2的使用资讯回传给电脑主机C2,使得电脑主机C2可先预留使用所对应的周边装置B1及B2所需的记忆体区段。
虽然电脑主机C2及第一电脑主机C1都共同对应到周边装置B1,然而在同一个时段里,仅有一台电脑主机能够使用周边装置B1,而共用资源控制器120则扮演居中协调的角色。举例来说,当电脑主机C1占用周边装置B1时,倘若电脑主机C2也接着欲使用周边装置B1,此时共用资源控制器120可先发送忙碌信息至电脑主机C2使得电脑主机C2暂时无法使用周边装置B1。之后若电脑主机C1自行停止使用周边装置B1,或电脑主机C1经由共用资源控制器120通知而释放周边装置B1,则当电脑主机C2再度发出欲使用周边装置B1的交握信息时,共用资源控制器120就不会再发送忙碌信息给电脑主机C2,因此电脑主机C2就能够正常使用周边装置B1。
在本发明的部分实施例中,由于原先共用资源控制器120并不知道各个电脑主机实际上会需要使用什么周边装置,因此当某电脑主机欲使用某特定周边装置时,其电脑主机与其所欲使用的周边装置之间的连线可能尚未建立,因此当其电脑主机向某特定周边装置发出欲使用的交握信息时,共用资源控制器120可动态地控制连线桥接平台110以建立电脑主机与其所欲使用的周边装置之间的连线。
举例来说,在上述实施例中,当电脑主机C2欲使用周边装置B1时,电脑主机C2所对应的电脑主机汇流排BUS2与周边装置B1所对应的周边装置汇流排BUS10之间可能尚未建立连线,因此共用资源控制器120会根据需求,建立电脑主机汇流排BUS2与周边装置汇流排BUS10之间的连线,例如透过桥接装置SW1、SW6及SW7来建立电脑主机汇流排BUS2与周边装置汇流排BUS10之间的连线。
在本发明的部分实施例中,共用资源控制器120可透过电脑主机汇流排BUS1至BUS9取得每一台电脑主机经由对应的电脑主机汇流排所输出的信息,因此能够依照每一台电脑主机使用周边装置的情况,动态地设定电脑汇流排BUS1至BUS9与周边装置汇流排BUS10至BUS18之间的连线,使得电脑主机能够使用以热插拔的方式连接至连线桥接平台110的周边装置。
硬件资源共用系统100除了能够动态地设定电脑汇流排BUS1至BUS9与周边装置汇流排BUS10至BUS18之间的连线之外,还能够根据使用者的需求,重新分配汇流排BUS1至BUS18中电脑汇流排及周边装置汇流排的数量。使用者只要根据所需的电脑主机及周边装置的数量更新预设连线组态CONF,共用资源控制器120就可根据更新后的预设连线组态CONF’将汇流排BUS1至BUS18中原先设定为周边装置汇流排BUS10至BUS18至少一汇流排改成设定为至少一电脑主机汇流排,或将汇流排BUS1至BUS18中原先设定为电脑主机汇流排BUS1至BUS9至少一汇流排改成设定为至少一周边装置汇流排。
举例来说,当使用者欲增加硬件资源共用系统100可支援的电脑主机的数量,并减少可支援的周边装置的数量,因此使用者可根据其需求更新预设连线组态CONF,而共用资源控制器120则可根据更新后的预设连线组态CONF’将汇流排BUS1至BUS18中原先设定为周边装置汇流排BUS10至BUS18的部分汇流排改成设定为电脑主机汇流排,例如将汇流排BUS10及BUS12改成设定为电脑主机汇流排。此后,硬件资源共用系统100将会透过汇流排BUS10及BUS12取得其所耦接的电脑主机所传来的信息,并在其电脑主机执行周边元件快速互连汇流排扫描功能时,对应地回传其所对应的周边装置的使用资讯。
反之,若使用者欲减少硬件资源共用系统100可支援的电脑主机的数量,并增加可支援的周边装置的数量,则共用资源控制器120可根据更新后的预设连线组态CONF’将汇流排BUS1至BUS18中原先设定为电脑主机汇流排BUS1至BUS9的部分汇流排改成设定为周边装置汇流排,例如将汇流排BUS7及BUS9改成设定为周边装置汇流排。此后,硬件资源共用系统100将不在自汇流排BUS7至BUS9上取得电脑主机的相关资讯。为了让共用资源控制器120能够根据更新后的预设连线组态CONF’更改汇流排BUS1至BUS18的设定,在本发明的部分实施利中,可能需要将硬件资源共用系统100重置(reset),因此当要根据更新后的预设连线组态CONF’重新设定汇流排BUS1至BUS18时,可将电脑主机C1至C9关机或离线,以避免原本仍在运作中的电脑主机因为无法连接到对应的周边装置而无法正常运作。
透过硬件资源共用系统100,不同的电脑主机就能够共用相同的周边装置,而透过共用资源控制器120,不仅能够动态地调整电脑主机与周边装置之间的连线,还可以方便使用者以热插拔的方式将周边装置耦接至硬件资源共用系统100,因此能够不仅增加硬件共用的效率,同时也大大提升了使用上的弹性。
图3为本发明一实施例的连线桥接平台110的操作方法200的流程图。方法200包含步骤S210至S274。
S210:根据预设连线组态CONF将汇流排BUS1至BUS18分别设定为复数个周边装置汇流排BUS1至BUS9及复数个电脑主机汇流排BUS10至BUS18;
S220:根据预设连线组态CONF建立电脑主机汇流排BUS1至BUS9与周边装置汇流排BUS10至BUS18之间的电性连接;
S230:当有电脑主机耦接至电脑主机汇流排并执行周边元件快速互连汇流排扫描功能时,根据预设连线组态CONF将对应于其电脑主机的电脑主机汇流排的复数个周边装置汇流排所对应的复数个周边装置的使用资讯回传给电脑主机,以使其电脑主机预留使用周边装置所需的记忆体区段;
S240:当有电脑主机欲使用尚未耦接至周边装置汇流排的周边装置时,发送忙碌信息至欲使用尚未耦接至周边装置汇流排的周边装置的电脑主机;
S250:当有电脑主机欲使用已耦接至对应的周边装置汇流排的特定周边装置时,建立其电脑主机所对应的电脑主机汇流排及对应的周边装置汇流排之间的电性连接;
S260:当有电脑主机欲使用已被其他电脑主机占用的周边装置时,发送忙碌信息至欲使用已被其他电脑主机占用的周边装置的电脑主机;
S270:当使用者是否欲更新预设连线组态CONF时,将预设连线组态CONF更新为更新后的预设连线组态CONF’;
S272:根据更新后的预设连线组态CONF’重新将汇流排BUS1至BUS18分别设定为电脑主机汇流排及周边装置汇流排;
S274:根据更新后的预设连线组态CONF’建立电脑主机汇流排与周边装置汇流排之间的电性连接。
在步骤S210及S220中,会先根据预设连线组态CONF将汇流排BUS1至BUS18分别设定为复数个周边装置汇流排及复数个电脑主机汇流排,并建立电脑主机汇流排与周边装置汇流排之间的电性连接。
在步骤S230中,当电脑主机C1耦接至电脑主机汇流排BUS1至BUS18的电脑主机汇流排BUS1,并执行周边元件快速互连汇流排扫描功能时,步骤S230会根据预设连线组态将对应于电脑主机汇流排BUS1的周边装置汇流排BUS10至BUS18所对应的周边装置B1至B9的使用资讯回传给电脑主机C1,以使电脑主机C1预留使用周边装置B1至B9所需的记忆体区段。
在步骤S240中,当电脑主机C1欲使用所对应的周边装置B1至B9的特定周边装置B1,且周边装置B1并未耦接至对应的周边装置汇流排BUS10时,步骤S240会发送忙碌信息至电脑主机C1。
而当电脑主机C1所欲使用的周边装置B1已耦接至对应的周边装置汇流排BUS10时,倘若电脑主机汇流排BUS1与周边装置汇流排BUS10之间的尚未有电性连接,则步骤S250会建立电脑主机汇流排BUS1与对应的周边装置汇流排BUSn+1之间的电性连接;然而若电脑主机汇流排BUS1与周边装置汇流排BUS10之间原来已有电性连接,则步骤S250即无须另外建立新的电性连接。
在本发明的部分实施例中,方法200会持续的进行步骤S230、S240、S250、S260及S270以判断连线桥接平台110与外部电脑主机或周边装置的连接情况,并作对应地处置。此外,本发明并不以上述的步骤顺序为限,在本发明的部分实施例中,方法200的步骤S230、S240、S250、S260及S270的判断顺序也可以互相交换。
因此当电脑主机C2耦接至电脑主机汇流排BUS2,并执行周边元件快速互连汇流排扫描功能时,步骤S230也会根据预设连线组态CONF将对应于电脑主机汇流排BUS2的复数个周边装置汇流排BUS10及BUS11所对应的周边装置B1及B2的使用资讯回传给电脑主机C2,以使电脑主机C2预留使用所对应的周边装置B1及B2所需的记忆体区段。
接着,当电脑主机C1占用周边装置B1,且电脑主机C2欲使用周边装置B1时,步骤S260会发送忙碌信息至电脑主机C2。
再者,当使用者欲更新预设连线组态CONF时,步骤S270会将预设连线组态CONF更新为更新后的预设连线组态CONF’,并进入步骤S272,根据更新后的预设连线组态CONF’将重新将汇流排BUS1至BUS18分别设定为电脑主机汇流排及周边装置汇流排,例如将原先设定为周边装置汇流排的至少一汇流排改成设定为至少一电脑主机汇流排,及/或将原先设定为电脑主机汇流排的至少一汇流排改成设定为至少一周边装置汇流排。接着,进入步骤S274根据更新后的预设连线组态CONF’建立调整后的电脑主机汇流排与调整后的周边装置汇流排之间的电性连接。
透过方法200,不同的电脑主机就能够透过连线桥接平台110共用相同的周边装置,并且能够动态地调整电脑主机与周边装置之间的连线,还可以方便使用者以热插拔的方式将周边装置耦接至连线桥接平台110,因此能够不仅增加硬件共用的效率,同时也大大提升了使用上的弹性。
综上所述,本发明的实施例所提供的硬件资源共用系统及连线桥接平台的操作方法能够透过使不同的电脑主机共用相同的周边装置,并且能够动态地调整电脑主机与周边装置之间的连线,还可以方便使用者以热插拔的方式将周边装置耦接至连线桥接平台,因此能够不仅增加硬件共用的效率,同时也大大提升了使用上的弹性。
以上所述仅为本发明的较佳实施例,凡依本发明权利要求范围所做的均等变化与修饰,皆应属本发明的涵盖范围。
Claims (10)
1.一种硬件资源共用系统,其特征在于,包含:
一连线桥接平台,包含复数个汇流排及复数个桥接装置,该些汇流排是为支援周边元件快速互连的传输格式的汇流排;及
一共用资源控制器,耦接于该连线桥接平台,用以根据一预设连线组态控制该连线桥接平台以将该些汇流排分别设定为复数个周边装置汇流排及复数个电脑主机汇流排,及根据该预设连线组态控制该连线桥接平台以建立该些电脑主机汇流排与该些周边装置汇流排之间的电性连接;
其中:
该预设连线组态包含该硬件资源共用系统所预设可支援的周边装置的数量、种类及/或使用资讯、可支援的电脑主机的数量、及该些汇流排与该些桥接装置之间的预设连接组态;
该些电脑主机汇流排用以与外部的电脑主机相耦接;
该些周边装置汇流排用以与外部的周边装置相耦接;及
当一第一电脑主机耦接至该些电脑主机汇流排的一第一电脑主机汇流排,并执行一周边元件快速互连汇流排扫描功能时,该共用资源控制器根据该预设连线组态将对应于该第一电脑主机汇流排的复数个周边装置汇流排所对应的复数个周边装置的种类及/或使用资讯回传给该第一电脑主机,以使该第一电脑主机预留使用该些周边装置所需的记忆体区段;
其中该共用资源控制器另用以根据一更新后的预设连线组态重新将该些汇流排分别设定为复数个电脑主机汇流排及复数个周边装置汇流排。
2.如权利要求1所述的硬件资源共用系统,其特征在于,其中当该第一电脑主机欲使用所对应的该些周边装置的一特定周边装置,且该特定周边装置并未耦接至该些周边装置汇流排中的一对应周边装置汇流排时,该共用资源控制器发送一忙碌信息至该第一电脑主机。
3.如权利要求1所述的硬件资源共用系统,其特征在于,其中当该第一电脑主机欲使用所对应的该些周边装置的一特定周边装置,且该特定周边装置已耦接至该些周边装置汇流排中的一对应周边装置汇流排时,该共用资源控制器控制该连线桥接平台以建立该第一电脑主机汇流排与该对应周边装置汇流排之间的电性连接。
4.如权利要求1所述的硬件资源共用系统,其特征在于,其中:
当一第二电脑主机耦接至该些电脑主机汇流排的一第二电脑主机汇流排,并执行该周边元件快速互连汇流排扫描功能时,该共用资源控制器根据该预设连线组态将对应于该第二电脑主机汇流排的复数个周边装置汇流排所对应的复数个周边装置的使用资讯回传给该第二电脑主机,以使该第二电脑主机预留使用所对应的该些周边装置所需的记忆体区段;及
该第一电脑主机汇流排与该第二电脑主机汇流排是共同对应于至少一周边装置。
5.如权利要求4所述的硬件资源共用系统,其特征在于,其中:
当该第一电脑主机占用该第一电脑主机汇流排与该第二电脑主机汇流排所共同对应的一特定周边装置,且该第二电脑主机欲使用该特定周边装置时,该共用资源控制器发送一忙碌信息至该第二电脑主机。
6.一种连线桥接平台的操作方法,其特征在于,该连线桥接平台包含复数个汇流排及复数个桥接装置,该方法包含:
根据一预设连线组态将该些汇流排分别设定为复数个周边装置汇流排及复数个电脑主机汇流排;
根据该预设连线组态建立该些电脑主机汇流排与该些周边装置汇流排之间的电性连接;及
当一第一电脑主机耦接至该些电脑主机汇流排的一第一电脑主机汇流排,并执行一周边元件快速互连汇流排扫描功能时,根据该预设连线组态将对应于该第一电脑主机汇流排的复数个周边装置汇流排所对应的复数个周边装置的使用资讯回传给该第一电脑主机,以使该第一电脑主机预留使用该些周边装置所需的记忆体区段;
将该预设连线组态更新为一更新后的预设连线组态;及
根据该更新后的预设连线组态重新将该些汇流排分别设定为复数个电脑主机汇流排及复数个周边装置汇流排。
7.如权利要求6所述的连线桥接平台的操作方法,其特征在于,另包含:
当该第一电脑主机欲使用所对应的该些周边装置的一特定周边装置,且该特定周边装置并未耦接至该些周边装置汇流排中的一对应周边装置汇流排时,发送一忙碌信息至该第一电脑主机。
8.如权利要求6所述的连线桥接平台的操作方法,其特征在于,另包含:
当该第一电脑主机欲使用所对应的该些周边装置的一特定周边装置,且该特定周边装置已耦接至该些周边装置汇流排中的一对应周边装置汇流排时,建立该第一电脑主机汇流排与该对应周边装置汇流排之间的电性连接。
9.如权利要求6所述的连线桥接平台的操作方法,其特征在于,另包含:
当一第二电脑主机耦接至该些电脑主机汇流排的一第二电脑主机汇流排,并执行该周边元件快速互连汇流排扫描功能时,根据该预设连线组态将对应于该第二电脑主机汇流排的复数个周边装置汇流排所对应的复数个周边装置的使用资讯回传给该第二电脑主机,以使该第二电脑主机预留使用所对应的该些周边装置所需的记忆体区段;及
其中该第一电脑主机汇流排与该第二电脑主机汇流排是共同对应于至少一周边装置。
10.如权利要求9所述的连线桥接平台的操作方法,其特征在于,另包含:
当该第一电脑主机占用该第一电脑主机汇流排与该第二电脑主机汇流排所共同对应的一特定周边装置,且该第二电脑主机欲使用该特定周边装置时,发送一忙碌信息至该第二电脑主机。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611047862.5A CN108090004B (zh) | 2016-11-21 | 2016-11-21 | 硬件资源共用系统及连线桥接平台的操作方法 |
US15/488,520 US10417156B2 (en) | 2016-11-21 | 2017-04-17 | Hardware resource sharing within peripheral component interconnect express (PCIE) environment capable of assigning hardware resource dynamically |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611047862.5A CN108090004B (zh) | 2016-11-21 | 2016-11-21 | 硬件资源共用系统及连线桥接平台的操作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108090004A CN108090004A (zh) | 2018-05-29 |
CN108090004B true CN108090004B (zh) | 2020-03-13 |
Family
ID=62147014
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201611047862.5A Active CN108090004B (zh) | 2016-11-21 | 2016-11-21 | 硬件资源共用系统及连线桥接平台的操作方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10417156B2 (zh) |
CN (1) | CN108090004B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11875046B2 (en) | 2021-02-05 | 2024-01-16 | Samsung Electronics Co., Ltd. | Systems and methods for storage device resource management |
US12117948B2 (en) * | 2022-10-31 | 2024-10-15 | Mellanox Technologies, Ltd. | Data processing unit with transparent root complex |
US12007921B2 (en) | 2022-11-02 | 2024-06-11 | Mellanox Technologies, Ltd. | Programmable user-defined peripheral-bus device implementation using data-plane accelerator (DPA) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1427339A (zh) * | 2001-12-18 | 2003-07-02 | 矽统科技股份有限公司 | 减少电脑初始设定元件的方法及装置 |
TW200925880A (en) * | 2007-08-29 | 2009-06-16 | Ibm | Autonomic PCI express hardware detection and failover mechanism |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7401072B2 (en) * | 2003-06-10 | 2008-07-15 | Google Inc. | Named URL entry |
US8305879B2 (en) * | 2007-03-30 | 2012-11-06 | International Business Machines Corporation | Peripheral component switch having automatic link failover |
CN103023824B (zh) * | 2012-12-11 | 2015-08-26 | 华为技术有限公司 | 基于周边组件接口快速通道PCIe的数据传输系统及方法 |
US9858228B2 (en) * | 2015-08-10 | 2018-01-02 | Futurewei Technologies, Inc. | Dynamic assignment of groups of resources in a peripheral component interconnect express network |
-
2016
- 2016-11-21 CN CN201611047862.5A patent/CN108090004B/zh active Active
-
2017
- 2017-04-17 US US15/488,520 patent/US10417156B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1427339A (zh) * | 2001-12-18 | 2003-07-02 | 矽统科技股份有限公司 | 减少电脑初始设定元件的方法及装置 |
TW200925880A (en) * | 2007-08-29 | 2009-06-16 | Ibm | Autonomic PCI express hardware detection and failover mechanism |
Also Published As
Publication number | Publication date |
---|---|
CN108090004A (zh) | 2018-05-29 |
US20180143929A1 (en) | 2018-05-24 |
US10417156B2 (en) | 2019-09-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2016037503A1 (zh) | PCIe拓扑的配置方法和装置 | |
US11392417B2 (en) | Ultraconverged systems having multiple availability zones | |
CN108090004B (zh) | 硬件资源共用系统及连线桥接平台的操作方法 | |
CN107870662B (zh) | 一种多CPU系统中CPU复位的方法及PCIe接口卡 | |
CN111581050B (zh) | 机箱、机箱监控系统及监控方法 | |
US20190079777A1 (en) | Docking station, electrical device, and method for configuring basic input output system | |
US9116881B2 (en) | Routing switch apparatus, network switch system, and routing switching method | |
US20210224216A1 (en) | Configurable usb-c alternate mode for multi-level controller communication | |
CN111158905A (zh) | 调整资源的方法和装置 | |
US10169281B2 (en) | Switch system and operation method thereof | |
US11288223B2 (en) | Bridge chip with function of expanding external devices and associated expansion method | |
US20200057741A1 (en) | Server system and method for managing two baseboard management controllers | |
CN115827545A (zh) | 增强型串行外设接口实现方法、装置、转换器件及介质 | |
TWI582597B (zh) | 硬體資源共用系統及連線橋接平台的操作方法 | |
CN106030561A (zh) | 计算系统控制 | |
CN108701117B (zh) | 互连系统、互连控制方法和装置 | |
US10585833B1 (en) | Flexible PCIe topology | |
JP6846621B2 (ja) | 情報処理装置及びネットワーク切り替え方法 | |
TWI591483B (zh) | 交換器系統 | |
US20210182232A1 (en) | Systems, computer-readable media and computer-implemented methods for network adapter activation in connection with fibre channel uplink mapping | |
CN107038079B (zh) | 一种通信控制系统 | |
CN110955629B (zh) | 计算装置 | |
TW201642127A (zh) | 主機板及開機的方法 | |
CN118519598A (zh) | 模式控制方法、装置和电子设备 | |
CN116723190A (zh) | 多节点管理系统、方法、计算机设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant |