CN108027786A - 基于与数据请求相关联的时钟计数器产生逾时信号 - Google Patents

基于与数据请求相关联的时钟计数器产生逾时信号 Download PDF

Info

Publication number
CN108027786A
CN108027786A CN201580082286.5A CN201580082286A CN108027786A CN 108027786 A CN108027786 A CN 108027786A CN 201580082286 A CN201580082286 A CN 201580082286A CN 108027786 A CN108027786 A CN 108027786A
Authority
CN
China
Prior art keywords
data
request
response
overtime
slave unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201580082286.5A
Other languages
English (en)
Inventor
A·戈亚尔
P·米切尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MACOM Connectivity Solutions LLC
Original Assignee
MACOM Connectivity Solutions LLC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MACOM Connectivity Solutions LLC filed Critical MACOM Connectivity Solutions LLC
Publication of CN108027786A publication Critical patent/CN108027786A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0736Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in functional embedded systems, i.e. in a data processing system designed as a combination of hardware and software dedicated to performing a certain function

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Information Transfer Systems (AREA)
  • Small-Scale Networks (AREA)

Abstract

用于基于与数据请求相关联的时钟计数器产生逾时信号的系统及方法。接口组件经组构用于自主控装置接收数据请求并将该数据请求转发至从属装置。逾时组件经组构用于维持与该数据请求相关联的时钟计数器,以及对判定自该从属装置接收与该数据请求相关联的数据回应前先达到与该时钟计数器相关联的阈值电平作出回应而产生逾时信号。

Description

基于与数据请求相关联的时钟计数器产生逾时信号
技术领域
本揭露是关于装置之间的数据异动。
背景技术
在网络系统中,许多主控装置(例如主要装置)可经由总线连接至从属装置(例如辅助装置)。举例而言,该主控装置可引发与该从属装置的数据异动。再者,该主控装置可控制该从属装置及/或与该从属装置相关联的程序。因此,可在主控装置与从属装置之间传送及/或接收数据异动。在一实施例中,特定主控装置可将数据请求发送至从属装置。如此,从属装置可回应于接收数据请求而将数据回应发送至特定主控装置。然而,在某些实例中,从属装置可能无法将数据回应发送至特定主控装置(例如由于装置故障等而无法发送)。因此,网络系统中会出现网络卡住(例如网络冻结、系统总线卡住、系统总线冻结等)的现象。
发明内容
在一具体实施例中,系统包含接口组件及逾时组件。该接口组件经组构用于自主控装置接收数据请求并将该数据请求转发至从属装置。该逾时组件经组构用于维持与该数据请求相关联的时钟计数器。该逾时组件亦经组构用于对判定自该从属装置接收与该数据请求相关联的数据回应前先达到与该时钟计数器相关联的阈值电平作出回应而产生逾时信号。
在另一具体实施例中,一种方法包含自主控装置接收计算机系统中的数据请求。本方法亦包含将该数据请求转发至从属装置。本方法亦包含维持与该计算机系统中的该数据请求相关联的时钟计数器。本方法亦包含对判定自该从属装置接收与该数据请求相关联的数据回应前先达到与该时钟计数器相关联的阈值电平作出回应而产生该计算机系统中的逾时信号。
在另一具体实施例中,一种系统包括自主控装置接收数据请求。该系统亦包括用于将该数据请求转发至从属装置的手段。该系统亦包括用于维持与该数据请求相关联的时钟计数器的手段。该系统亦包括用于对判定自该从属装置接收与该数据请求相关联的数据回应前先达到与该时钟计数器相关联的阈值电平作出回应而产生逾时信号的手段。
附图说明
图1为方块图,其绘示网络系统的一具体实施例。
图2为方块图,其绘示网络系统的另一具体实施例。
图3为方块图,其绘示网络系统的另一具体实施例。
图4为方块图,其绘示位在网络系统内的从属填隙片互连件。
图5为方块图,其绘示涉及从属填隙片互连件的数据异动信号。
图6绘示一种方法的一具体实施例的流程图,其用于基于与数据请求相关联的时钟计数器产生逾时信号。
图7绘示一种方法的一具体实施例的流程图,其用于实施涉及从属填隙片互连件的数据异动。
图8绘示一种方法的另一具体实施例的流程图,其用于实施从属填隙片互连件中的数据异动。
图9绘示一种方法的另一具体实施例的流程图,其用于实施从属填隙片互连件中的数据异动。
图10绘示一种方法的一具体实施例的流程图,其用于处理数据请求。
图11绘示一种方法的一具体实施例的流程图,其用于处理数据回应。
图12绘示例示电子运算环境的方块图。
图13绘示例示数据通讯网络的方块图。
具体实施方式
本揭露的各项态样基于与数据异动相关联的时钟计数器而有助于用于该数据异动(例如数据请求及/或数据回应)的逾时机制。举例而言,可在从属装置无法产生一或多个数据回应时(例如因从属装置故障而无法产生),以该从属装置的名义产生该一或多个数据回应。在一态样中,可实施一种逾时机制,以在从属装置无法产生一或多个数据回应时,有助于以该从属装置的名义产生该一或多个数据回应。在一项实施例中,逾时机制可与时钟计数器(例如计时器)相关联。因此,可就主控装置所产生之各数据请求保证数据回应。因此,可避免网络卡住(例如网络冻结、系统总线卡住、系统总线冻结等)。从而可避免因网络卡住而重设网络系统。再者,其它从属装置可继续经由系统总线接收数据请求及/或发送数据回应。
图1为方块图,其绘示系统100的一具体实施例。系统100包括从属填隙片互连件102、至少一个主控装置(例如主要装置)104以及从属装置(例如辅助装置)106。举例而言,至少一个主控装置104及从属装置106可经由总线(例如系统总线)112来耦接。如此,一或多个主控装置可经由总线112与从属填隙片互连件102连通。系统100可就系统100中的各从属装置包括从属填隙片互连件(例如系统100可包括超过一个从属填隙片互连件及/或超过一个从属装置)。从属填隙片互连件102可包括至少一接口组件108及逾时组件110。系统100可通过各种系统来运用,诸如但不局限于服务器系统、高可用性服务器系统(例如电信服务器系统)、网页服务器系统、档案服务器系统、媒体服务器系统、网络系统、TCP网络系统、互联网网络系统、数据中心系统、通讯系统、路由器系统、碟片阵列系统、受电铲板系统、以及诸如此类。
可将从属填隙片互连件102实施为从属装置106的互连层。举例而言,可在从属装置106的第一接口(例如总线侧接口)与从属装置106的第二接口(例如装置侧接口)之间实施从属填隙片互连件102。在另一态样中,从属填隙片互连件102可与从属装置106分开实施。举例而言,从属填隙片互连件102可耦合至从属装置106及/或与从属装置106连通。在一态样中,可将主控装置104实施为中央处理单元。然而,可将主控装置104实施为不同类型的装置。在一态样中,从属装置106可以是网络装置(例如服务器装置)。举例而言,可将从属装置106实施为周边组件互连(PCI)装置。然而,可将从属装置106实施为不同类型的网络装置。在另一态样中,从属装置106可以是储存装置。举例而言,可将该从属装置实施为序列先进技术附接(SATA)装置。然而,可将从属装置106实施为不同类型的储存装置。
从属填隙片互连件102(例如接口组件108)可组构成从主控装置104接收一或多个数据请求(例如经由总线112接收)。举例而言,从属填隙片互连件102(例如接口组件108)可组构成从主控装置104接收一或多个读取请求。另外,从属填隙片互连件102(例如接口组件108)可组构成从主控装置104接收一或多个写入请求。在一态样中,该一或多个数据请求可以是先进的可扩充接口(AXI)数据请求。
再者,从属填隙片互连件102(例如接口组件108)可组构成将该一或多个数据请求(例如接收自主控装置104的一或多个数据请求)发送(例如转发)至从属装置106。在一态样中,从属填隙片互连件102可接收及/或发送(例如转发)单一数据请求。在另一态样中,从属填隙片互连件102可接收及/或发送(例如转发)数据请求群组。如此,从属填隙片互连件102可以是用于在主控装置104与从属装置106之间进行数据传输的互连装置(例如中介装置)。
接口组件108可组构成用来监测主控装置104与从属装置106之间的数据异动(例如数据请求及/或数据回应)。在一态样中,接口组件108可组构成至少部分基于与逾时组件110相关联的逾时机制(例如时钟计数器、计时器等)而监测主控装置104与从属装置106之间的数据异动。举例而言,逾时组件110可实施与接收自主控装置104、及/或发送至(例如转发至)从属装置106的数据请求相关联的至少一个时钟计数器(例如至少一个计时器)。在一态样中,逾时组件110可就接口组件108所接收的各数据请求实施时钟计数器。逾时组件110可维持与接收自至少一个主控装置104的数据请求总数目相对应的多个时钟计数器。
因此,在一态样中,接口组件108可自主控装置104接收数据请求、及/或将该数据请求转发至从属装置106。再者,逾时组件110可维持与该数据请求相关联的时钟计数器。在一态样中,逾时组件110可判定自从属装置106接收与该数据请求相关联的数据回应前先达到与该时钟计数器相关联的阈值电平(例如计数器已逾期)而产生逾时信号(例如错误回应信号)。该阈值电平可对应于自转发该数据请求至从属装置106以来的预定时间期。如此,接口组件108可侦检逾时信号及/或产生与数据请求相关联的错误回应。在一态样中,通过逾时组件110所实施的时钟计数器可通过信号(例如周期性「刻点」信号)来触发。举例而言,逾时组件110所实施的时钟计数器(例如与该数据请求相关联的逾时栏位)可基于该信号而递增一(例如单一值)。在一态样中,该阈值电平可与十六进位值(例如0xFF等)相关联。然而,该临限值可与不同类型的值相关联。逾时组件110所实施的时钟计数器(例如与该数据请求相关联的逾时栏位)从而可基于该信号而递增单个十六进位值。
在一态样中,接口组件108可组构成根据与逾时组件110相关联的至少一个时钟计数器(例如逾时机制),将与该数据请求相关联的代理数据回应发送至主控装置104。举例而言,接口组件108可组构成用来回应于自逾时组件110接收逾时信号(例如对判定主控装置104在预定时间期内尚未自从属装置106收到与该数据请求相关联的数据回应作出回应)而将代理数据回应发送至主控装置104。接口组件108可对判定主控装置104在预定时间期内尚未自从属装置106收到数据回应(例如与主控装置104所产生的数据请求相关联的数据回应)作出回应而以从属装置106的名义将代理数据回应发送至主控装置104。在一态样中,该预定时间期可属于可编程及/或可组构。在一项实施例中,该预定时间期可基于与从属装置106相关联的信息来判定。该预定时间期可基于与产生该数据请求的主控装置104相关联的信息来判定。该预定时间期可基于与该数据请求相关联的信息来判定。与特定数据请求相关联的预定时间期可有别于与不同数据请求相关联的预定时间期(例如可就各数据请求唯一地判定预定时间期)。在另一实施例中,该预定时间期可通过使用者(例如使用者输入)来判定及/或组构。从而可通过容许逾时值(例如预定时间期)随从属接口不同而改变来提供更大的灵活性。
再者,接口组件108及/或逾时组件110可组构成用来回应于自该逾时组件接收该逾时信号而处置与从属装置106相关联的一或多个其它数据请求(例如未来数据请求)。举例而言,接口组件108可对判定主控装置104在预定时间期内尚未自从属装置106收到与数据请求相关联的数据回应作出回应,以从属装置106的名义自主控装置104接收一或多个其它数据请求(例如初始数据请求之后的数据请求)、及/或将一或多个其它数据回应(例如代理数据回应之后的数据回应)发送至主控装置104。如此,接口组件108及/或逾期组件110可在将代理数据回应发送至主控装置104之后,就从属装置106接管(例如管理、控制等)任何即将发生的数据请求及/或数据回应(例如,对与数据请求相关联的时钟计数器达到临限值作出回应、对与数据请求相关联的计时器逾期作出回应、对产生逾时信号作出回应等来进行接管)。在一态样中,数据回应及/或代理数据回应可以是AXI数据回应。在另一态样中,接口组件108可根据一组定序规则(例如一组AXI定序规则),发送数据回应及/或代理数据回应。
在一态样中,接口组件108可回应于自从属装置106接收数据回应、及未自逾时组件110接收该逾时信号而将与该数据请求相关联的该数据回应转发至主控装置104。举例而言,若与该数据请求相关联的数据回应是通过从属装置106在该预定时间期内所产生(例如在该时钟计数器达到该预定临限值之前产生、在该计数器逾期之前产生等),则接口组件108可将该数据回应转发至主控装置104。接口组件108从而可将数据回应转发至主控装置104,而不是产生及/或发送代理数据回应。
在另一态样中,接口组件108可组构成用来储存与该数据请求相关联的异动识别(ID)。举例而言,接口组件108可回应于自主控装置104接收该数据请求、及/或回应于将该数据请求发送(例如转发)至从属装置106而储存与该数据请求相关联的异动ID。接口组件108可组构成用来储存与该异动ID及/或该数据请求相关联的信息。举例而言,与该异动ID及/或该数据请求相关联的信息可包括标签(例如输入/输出狭条(bride)请求标签)、与数据请求长度相关联的信息、寄存器请求旗标(例如指出数据请求是否为寄存器请求的旗标)、控制或状态寄存器请求旗标(例如CSR请求旗标)、与数据请求相关联的逾时计数(例如与数据请求相关联的时钟计数器值)、与异动ID相关联的其它数据请求的相关信息、及/或与异动ID及/或数据请求相关联的其它信息。
接口组件108及/或逾时组件110可基于接口组件108所储存的对应异动ID(例如与数据请求相关联者),判断是否已将与特定数据请求相关联的数据回应及/或代理数据回应发送至主控装置104。在另一态样中,接口组件108可组构成用来管理所储存的异动ID。在一项实施例中,接口组件108可组构成用来回应于自从属装置106接收与该数据请求相关联的数据回应而删除与该数据请求相关联的异动ID。在另一实施例中,接口组件108可组构成用来回应于发送与该数据请求相关联的代理数据回应而删除与该数据请求相关联的异动ID。在一态样中,接口组件108可就数据请求将异动ID附加至对应数据回应及/或对应代理数据回应。举例而言,接口组件108可组构成用来使与数据请求相关联的异动ID与对应数据回应及/或对应代理数据回应相关联(例如,对应数据回应及/或对应代理数据回应可就该数据请求包含异动ID)。
因此,接口组件108可至少部分基于通过接口组件108所储存及/或删除的异动ID,判断是否要发送与数据请求相关联的代理数据回应。在一态样中,逾时组件110可组构成用来管理及/或更新与数据请求相关联的时钟计数器(例如计时器)。举例而言,逾时组件110可回应于发送至主控装置104的对应数据回应及/或对应代理数据回应而停止及/或删除(例如移除)与数据请求相关联的时钟计数器(例如计时器)。
在一态样中,逾时组件110可就尚未自从属装置106收到回应的异动ID进行周期性扫描。因此,当预定时间期(例如预定时间视窗)内尚未就未决(pending)数据请求收到回应时,逾时组件110可产生逾时信号。在另一态样中,当预定时间期(例如预定时间视窗)内尚未就未决数据请求收到回应时,可停用与从属装置106相关联的接口。
图2为方块图,其绘示系统200的一具体实施例。系统200包括从属填隙片互连件102、至少一个主控装置104以及从属装置106。从属填隙片互连件102可包括至少接口组件108及逾时组件110。接口组件108可包括异动识别(ID)组件202及/或定序组件(ordercomponent)204。
异动ID组件202可就数据结构(例如储存装置、数据存放区等)中主控装置104所接收的各数据请求维持(例如储存)异动ID。举例而言,异动ID组件202可维持(例如储存)与未决数据请求相关联的异动ID。在一态样中,异动ID组件202可予以实施为先进先出(FIFO)数据结构及/或可与之相关联。在另一态样中,可使异动ID组件202与内容可定址内存相关联。在另一态样中,异动ID组件202可就已连结清单数据结构(linked list data structure)中的各数据请求维持(例如储存)异动ID。在一项实施例中,可使数据结构中所储存的异动ID与单一数据请求相关联。在另一实施例中,可使数据结构中所储存的异动ID与超过一个数据请求相关联。举例而言,可基于待处理的数据请求的定序而就异动ID组构数据结构中的项目内容(例如已连结清单数据结构中数据清单的项目内容)。异动ID组件202(例如异动ID组件202中所实施及/或与异动ID组件202相关联的已连结清单数据结构)从而可组构成用来追踪与从属装置106相关联的未决数据请求。举例而言,可至少部分基于判定未决数据请求为已连结清单数据结构中(例如已连结清单数据结构的数据清单中)待处理的下一个数据请求而就该未决数据请求产生数据回应及/或代理数据回应。异动ID组件202可有助于管理与各异动ID相关联的(多个)数据请求(例如定序与各异动ID相关联的(多个)数据请求、追踪与各异动ID相关联的(多个)未决数据请求等)。
在一态样中,异动ID组件202可包括用以支援数据请求定序的一或多个数据结构及/或与数据结构相关联。举例而言,第一数据结构可储存与未决数据请求相关联的异动ID、第二数据结构可包括第一数据结构的索引(例如各异动ID的命中或不中信息)、第三数据结构可储存与未决数据请求相关联的信息、第四数据结构可就下一个未决数据请求储存输出信息、第五数据结构可就在各已连结异动ID清单中需要数据回应的下一个数据请求储存信息、第六数据结构可就在各已连结异动ID清单中需要数据回应的最后一个数据请求储存信息、第七数据结构可包括用于将与各未决数据请求相关联的信息储存的缓冲区阵列等。
定序组件204可组构成用来管理已接收数据请求。定序组件204可组构成用来管理数据回应及/或代理数据回应的发送。在一实施例中,定序组件204可至少部分基于异动ID组件202中所储存的异动ID而管理数据回应及/或代理数据回应的发送。定序组件204可组构成用来监测及/或接收与逾时组件110相关联的逾时信号。举例而言,定序组件204可组构成用来基于逾时组件110所产生的逾时信号而接收及/或储存数据请求(例如判断是否要以从属装置106的名义处理数据请求)。定序组件204可基于逾时组件110所产生的逾时信号而产生数据回应及/或代理数据回应(例如判断是否要就特定数据请求发送数据回应及/或代理数据回应)。
定序组件204可组构成用来管理储存的异动ID。在一态样中,定序组件204可更新及/或删除储存的异动ID。举例而言,定序组件204可使数据请求的异动ID与对应数据回应相关联。在另一实施例中,定序组件204可使数据请求的异动ID与对应代理数据回应相关联。在一态样中,定序组件204可回应于与数据回应及/或代理数据回应相关联而删除与异动ID组件202相关联的异动ID。定序组件204可管理与数据异动(例如与异动ID组件202相关联的数据请求及/或数据回应)相关联的异动ID。
在一态样中,定序组件204可在每个时钟周期处理与第一异动ID相关联的数据请求、及/或与第二异动ID相关联的数据回应。举例而言,在各时钟周期中,定序组件204可处理与特定异动ID相关联的数据请求、及/或与不同异动ID相关联的数据回应。在另一态样中,回应于特定时钟周期内的ID碰撞,定序组件204可在与特定异动ID相关联的数据请求之前处理与特定异动ID相关联的数据回应。
图3绘示方块图,其绘示系统300的一具体实施例。系统300包括从属填隙片互连件102、至少一个主控装置104以及从属装置106。从属填隙片互连件102可至少包括接口组件108、逾时组件110以及从属控制状态寄存器(CSR)组件302。接口组件108可包括异动ID组件202及/或定序组件204。
从属CSR组件302可组构成用来接收与(多个)从属寄存器304(例如至少一个与从属装置106相关联的CSR寄存器)相关联的一或多个数据请求、及/或发送与(多个)从属寄存器304相关联的一或多个数据回应。举例而言,主控装置104可产生可通过从属CSR组件302来接收的一或多个寄存器数据请求。另外,从属CSR组件302可将该一或多个寄存器数据请求发送(例如转发)至(多个)从属寄存器304。另外,从属CSR组件302可发送(例如转发)接收自(多个)从属寄存器304的一或多个寄存器数据回应。举例而言,从属CSR组件302可将一或多个寄存器数据回应发送(例如转发)至(多个)主控装置104。
在一态样中,从属CSR组件302可对判定主控装置104在预定时间期内尚未自(多个)寄存器304收到与该寄存器数据请求相关联的寄存器数据回应作出回应而将代理寄存器数据回应发送至主控装置104。在一态样中,该预定时间期可属于可编程及/或可组构。在一项实施例中,该预定时间期的值可基于与从属装置106及/或(多个)从属寄存器304相关联的信息来判定。如此,该预定时间期可基于从属装置106及/或(多个)从属寄存器304的特定实作态样而变。该预定时间期的值可基于与主控装置104相关联的信息来判定。特定主控装置104的预定时间期可有别于另一主控装置104的预定时间期(可唯一地判定与寄存器数据请求相关联的预定时间期)。在一态样中,与该寄存器数据请求相关联的时钟计数器可通过计时器组件110及/或从属CSR组件302来维持。另外,计时器组件110及/或从属CSR组件302可对判定在接收与该寄存器数据请求相关联的寄存器数据回应前先达到与该时钟计数器相关联的阈值电平作出回应而产生CSR逾时信号。从属CSR组件302可经组构用于回应于该产生及/或接收该CSR逾时信号而将代理寄存器数据回应发送至该主控装置104。
在一态样中,自逾时组件110收到与从属装置106相关联的逾时信号之后,从属CSR组件302可发送及/或接收与(多个)从属寄存器304相关联的一或多个寄存器数据异动。如此,判定从属装置106没有回应之后,与(多个)从属寄存器304相关联的寄存器数据异动可以继续。
在另一态样中,通过逾时组件110所实施的时钟计数器可通过从属CSR组件302及/或(多个)从属寄存器304所产生的信号(例如周期性「刻点」信号)来触发。举例而言,逾时组件110所实施的时钟计数器(例如与该数据请求相关联的逾时栏位)可基于通过从属CSR组件302及/或(多个)从属寄存器304所产生的信号而递增。在一态样中,与该时钟计数器相关联的阈值电平可与十六进位值(例如0xFF等)相关联。然而,该临限值可与不同类型的值相关联。逾时组件110所实施的时钟计数器(例如与该数据请求相关联的逾时栏位)可基于通过从属CSR组件302及/或(多个)从属寄存器304所产生的信号而递增单个十六进位值。在另一态样中,从属CSR组件302及/或(多个)从属寄存器304所产生的信号可就各未决数据请求通过时钟计数器来实施。举例而言,各未决数据请求的时钟计数器可基于通过从属CSR组件302及/或(多个)从属寄存器304所产生的信号而更新。
图4绘示方块图,其绘示系统400的一具体实施例。系统400包括从属填隙片互连件102、至少一个主控装置104、从属装置106、从属接口402以及从属接口404。在一态样中,可将从属接口402实施为总线侧从属接口。在另一态样中,可将从属接口404实施为装置侧从属接口。
可在至少一个主控装置104与从属填隙片互连件102之间实施从属接口402。举例而言,从属接口402可经由总线112从至少一个主控装置104接收数据请求、及/或将数据回应发送到至少一个主控装置104。可在从属接口402与从属接口404之间实施从属填隙片互连件102。可在从属填隙片互连件102与从属装置106之间实施从属接口404。在一态样中,从属接口402及/或从属接口404可以是AXI从属接口。
在一态样中,从属接口402及/或从属接口404可组构成用来在处理外送数据回应时,同时接收及/或储存内送数据请求。举例而言,从属接口402及/或从属接口404可实施一或多个FIFO内存及/或与FIFO内存相关联,以在处理外送数据回应时,同时接收及/或储存内送数据请求。在一项实施例中,从属接口402及/或从属接口404可回应于该一或多个FIFO内存已满而实施数据讯流控制(例如数据请求及/或数据回应讯流控制)。在另一态样中,从属接口402及/或从属接口404可组构成用来在处理内送数据请求时,同时接收及/或储存外送数据回应。举例而言,从属接口402及/或从属接口404可实施FIFO内存(例如不同的FIFO内存)及/或与FIFO内存相关联,以在处理内送数据请求时,同时接收及/或储存外送数据回应。在一态样中,从属接口404可回应于产生与从属装置106相关联的逾时信号而遭到停用。
图5为方块图,其绘示系统500的一具体实施例。系统500包括从属填隙片互连件102。从属填隙片互连件102可至少包括接口组件108、逾时组件110以及从属CSR组件302。接口组件108可包括异动ID组件202及/或定序组件204。
从属填隙片互连件102可耦接到至少一个主控装置104及/或从属装置106。举例而言,接口组件108可从至少一个主控装置104接收写入(wr)地址信道信号、写入数据信道信号及/或读取(rd)地址信道信号。接口组件108可将写入回应信道信号及/或读取数据信道信号发送到至少一个主控装置104。接口组件108可将写入地址信道信号、写入数据信道信号及/或读取地址信道信号发送至从属装置106。接口组件108可自从属装置106接收写入回应信道信号及/或读取数据/回应信道信号。从属CSR组件302可发送CSR地址/控制信号、CSR写入数据信号及/或主控填隙片选择信号。从属CSR组件302可接收CSR读取数据信号及/或CSR应答信号。逾时组件110可产生从属装置逾时信号。从属CSR组件302可产生从属CSR逾时信号。
在一态样中,信号可经由总线侧从属接口502(例如从属接口402)而从至少一个主控装置104接收、及/或经由总线侧从属接口502(例如从属接口402)而发送到至少一个主控装置104。在另一态样中,信号可经由装置侧从属接口504(例如接口404)而自从属装置106接收、及/或经由装置侧从属接口504(例如接口404)而发送到从属装置106。在另一态样中,信号可经由CSR从属接口506而自(多个)从属寄存器302接收、及/或经由CSR从属接口506而发送到(多个)从属寄存器302。接口组件108可组构成用来管理与总线侧从属接口502及/或装置侧从属接口504相关联的数据异动(例如信号),本文中有更完整的揭露。再者,从属CSR组件302可组构成用来管理与CSR接口506相关联的寄存器数据异动(例如信号),本文中有更完整的揭露。
参考图6至11的流程图,将可更加领会可根据所述专利标的实施的方法。尽管是为了简单阐释的目的而以一连串程序块展示并说明该方法,仍要了解的是,本案的专利标的不受限于程序块的顺序,因为有一些程序块可按照不同顺序出现、及/或与其它在本文中所绘示并说明的程序块并行出现。此外,并非需要所有绘示的程序块才可实施下文中所述的方法。
图6为一种方法的一具体实施例的流程图,其用于基于与数据请求相关联的时钟计数器产生逾时信号。方法600可始于程序块602,其中数据请求接收自主控装置(例如通过接口组件108来接收)。在一项实施例中,写入请求可接收自主控装置。在另一实施例中,读取请求可接收自主控装置。在一态样中,可从该主控装置接收该数据请求作为单一数据请求。在另一态样中,接收自该主控装置的数据请求群组中可包括该数据请求。
于程序块604,将该数据请求转发(例如通过接口组件108来转发)至从属装置。举例而言,可将该主控装置所接收的该数据请求发送至该从属装置。
于程序块606,维持与该数据请求相关联的时钟计数器(例如通过逾时组件110来维持)。举例而言,可回应于自该主控装置接收该数据请求、及/或将该数据请求转发至该从属装置而产生、组构及/或维持与该数据请求相关联的时钟计数器(例如计时器)。
于程序块608,对判定自该从属装置接收与该数据请求相关联的数据回应前先达到与该时钟计数器相关联的阈值电平作出回应而产生逾时信号(例如通过逾时组件110来产生)。举例而言,可对判定自转发该数据请求至该从属装置以来已经过预定时间期作出回应(例如未在该预定时间期内自该从属装置接收数据回应)而产生逾时信号。
图7为一种方法的一具体实施例的流程图,其用于实施涉及从属填隙片互连件的数据异动。方法700可始于程序块702,其中数据请求接收(例如通过接口组件108来接收)自主控装置。于程序块704,将该数据请求转发(例如通过接口组件108来转发)至从属装置。于程序块706,维持与该数据请求相关联的时钟计数器(例如通过逾时组件110来维持)。
于程序块708,对判定达到与该时钟计数器相关联的阈值电平作出回应而将代理数据回应发送(例如通过接口组件108来发送)至该主控装置。举例而言,回应于判定自转发该数据请求至该从属装置以来已经过该预定时间期而将代理数据回应发送至该主控装置。在一态样中,可回应于接收与该数据请求相关联的逾时信号(例如与所产生的数据请求相关联的逾时信号)而将该代理数据回应发送至该主控装置。
于程序块710,对在达到与该时钟计数器相关联的该阈值电平前先从该从属装置接收数据回应作出回应而将该数据回应转发(例如通过接口组件108来转发)至该该主控装置。举例而言,可回应于在预定时间期内接收该数据回应而将该从属装置所产生的数据回应转发至该主控装置。在一态样中,可对判定尚未产生及/或收到与该数据请求相关联的逾时信号作出回应而将该从属装置所产生的数据回应转发至该主控装置。
图8为一种方法的另一具体实施例的流程图,其用于实施从属填隙片互连件中的数据异动。方法800可始于程序块802,其中数据请求是接收(例如通过从属填隙片互连件102来接收)自主控装置。于程序块804,将该数据请求发送(例如通过从属填隙片互连件102来发送)至从属装置。于程序块806,回应于自从属装置接收数据回应、及判定自发送该数据请求至从属装置以来尚未经过预定时间期而将与该数据请求相关联的该数据回应转发(例如通过从属填隙片互连件102来转发)至该主控装置。举例而言,回应于在与该数据请求相关联的时钟计数器达到预定临限值、及/或产生与该数据请求相关联的逾时信号前先自从属装置接收数据回应而可将与该数据请求相关联的该数据回应转发至该主控装置。于程序块808,回应于判定自发送该数据请求至该从属装置以来已经过该预定时间期、及未自该从属装置收到与该数据请求相关联的该数据回应而将与该数据请求相关联的该代理数据回应发送(例如通过从属填隙片互连件102来发送)至该主控装置。举例而言,回应于在与该数据请求相关联的时钟计数器达到预定临限值、及/或产生与该数据请求相关联的逾时信号前未自从属装置接收该数据回应而可将与该数据请求相关联的代理数据回应发送至该主控装置。
图9为一种方法的另一具体实施例的流程图,其用于实施从属填隙片互连件中的数据异动。方法900可始于程序块902,于此,接收数据请求(例如通过接口组件108来接收)。举例而言,该数据请求可接收自主控装置。在一项实施例中,写入请求可接收自主控装置。在另一实施例中,读取请求可接收自主控装置。在一态样中,可从该主控装置接收该数据请求作为单一数据请求。在另一态样中,接收自该主控装置的数据请求群组中可包括该数据请求。
于程序块904,储存与该数据请求相关联的异动ID项目内容(例如通过接口组件108及/或异动ID组件202来储存)。举例而言,可在已连结清单数据结构中储存与该数据请求相关联的异动ID项目内容。在一态样中,该已连结清单数据结构可与至少一个FIFO内存相关联。
于程序块906,将该数据请求转发(例如通过接口组件108来转发)至装置。举例而言,可将该数据请求转发至从属装置。
于程序块908,判断(例如通过逾时组件110来判断)自转发该数据请求以来是否已经过预定时间期。举例而言,可判断与该数据请求相关联的时钟计数器(例如回应于转发该数据请求而开始者)是否已达到预定阈值电平。
若否,方法进入程序块910。若是,方法900进入程序块916。于程序块910,判断是否已收到数据回应(例如通过接口组件108及/或定序组件204来接收)。举例而言,可判断是否已自该装置(例如该从属装置)收到与该数据请求相关联的数据回应。若是,方法900进入程序块912。若否,方法900回到程序块908。于程序块912,转发该数据回应(例如通过接口组件108及/或定序组件204来转发)。举例而言,可将接收自该装置(例如该从属装置)的数据回应转发至另一装置(例如该主控装置)。于程序块914,删除该异动ID项目内容(例如通过接口组件108及/或定序组件204来删除)。举例而言,可删除与该数据请求相关联的异动ID项目内容。在一项实施例中,可更新该已连结清单数据结构以造成转发与该数据请求相关联的数据回应。于程序块914之后,方法900可结束。
于程序块916,发送与该数据请求相关联的代理数据回应(例如通过接口组件108及/或定序组件204来发送)。举例而言,可以该装置(例如该从属装置)的名义发送代理数据回应。
于程序块918,删除该异动ID项目内容(例如通过接口组件108及/或定序组件204来删除)。举例而言,可删除与该数据请求相关联的异动ID项目内容。在一项实施例中,可更新该已连结清单数据结构以造成发送与该数据请求相关联的代理数据回应。
于程序块920,以该装置的名义管理其它数据请求及/或发送其它代理数据回应(例如通过接口组件108及/或定序组件204来管理及/或发送)。举例而言,可就与该装置(例如该从属装置)相关联的未来数据请求将代理数据回应发送至其它装置(例如一或多个主控装置)。
图10所示为一种方法的一具体实施例的流程图,其用于处理数据请求。方法1000可始于程序块1002,于此,接收数据请求(例如通过从属填隙片互连件102来接收)。举例而言,数据请求可接收自主控装置。
于程序块1004,自该数据请求撷取异动识别(ID)(例如通过从属填隙片互连件102来撷取)。举例而言,可判定与该数据请求相关联的异动ID。
于程序块1006,基于该异动ID分配数据储存空间(例如通过从属填隙片互连件102来分配)。在一项实施例中,该数据储存空间可与该已连结清单数据结构相关联。在另一实施例中,该数据储存空间可与FIFO内存相关联。
于程序块1008,判断(例如通过从属填隙片互连件102来判断)与该异动ID相关联的数据异动是否正在等待回应。举例而言,可判断该数据储存空间中是否已就前一个数据请求储存异动ID(例如与该异动ID相关联的项目内容)。
若否,方法1000进入程序块1010。于程序块1010,就新异动ID将该数据结构格式化(例如通过从属填隙片互连件102来格式化)。举例而言,可将该数据结构格式化以造成该异动ID能够成为新异动ID(例如并非已储存在该数据储存空间中的异动ID)。于程序块1012,就该异动ID将与该数据请求及/或该异动ID相关联的信息储存于该数据结构里的初始项目内容中(例如通过从属填隙片互连件102来储存)。举例而言,可就与该异动ID相关联的新数据清单(例如已连结清单数据结构的新数据清单)将与该数据请求及/或该异动ID相关联的信息储存于初始项目内容中。于程序块1012之后,方法1000可结束。
若是,方法1000进入程序块1014。于程序块1014,更新该数据结构的格式化(例如通过从属填隙片互连件102来更新)以造成与该异动ID相关联的该数据请求。举例而言,可就该已连结清单数据结构更新项目内容(例如与该异动ID相关联的项目内容),以使得该数据请求与有关于该异动ID的其它数据请求(例如已储存于该数据储存空间中与该异动ID相关联的其它数据请求)相关联。在一态样中,可更新用于对与该异动ID相关联的数据请求进行处理的顺序以造成该数据请求。于程序块1016,将与该数据请求及/或该异动ID相关联的信息储存于该数据结构中(例如通过从属填隙片互连件102来储存)。举例而言,可就与该异动ID相关联的数据清单(例如已连结清单数据结构的数据清单)将与该数据请求及/或该异动ID相关联的信息储存于新项目内容中。于程序块1016之后,方法1000可结束。
图11为一种方法的一具体实施例的流程图,其用于处理数据回应。方法1100可始于程序块1102,于此,接收数据回应(例如通过从属填隙片互连件102来接收)。在实施例中,该数据回应可接收自从属装置。在另一实施例中,该数据回应可以是通过从属填隙片互连件所产生的代理数据回应。
于程序块1104,自该数据回应撷取异动ID(例如通过从属填隙片互连件102来撷取)。举例而言,可判定与该数据回应相关联的异动ID。
于程序块1106,判断(例如通过从属填隙片互连件102来判断)该异动ID是否储存于数据结构中。举例而言,可判断是否已就与该异动ID相关联的数据请求而在该数据结构中储存项目内容(例如是否已收到与该异动ID相关联的数据请求)。
若否,方法1100进入程序块1108。于程序块1108,产生错误讯息及/或判定错误信息(例如通过从属填隙片互连件102来产生及/或判定)。举例而言,可产生与该数据回应相关联的错误讯息,及/或可判定与该数据回应相关联的错误信息。于程序块1108之后,方法1100可结束。
若是,方法1100进入程序块1110。于程序块1110,该异动ID及/或与该异动ID相关联的信息是取自该数据结构(例如通过从属填隙片互连件102来取得)。举例而言,可就该异动ID在该数据结构中找出项目内容。再者,可获得与该异动ID相关联的信息及/或与该数据回应相关联的数据请求。
于程序块1112,判断(例如通过从属填隙片互连件102来判断)该异动ID是否与单一数据请求相关联。举例而言,可判断该数据结构中就该异动ID是否仅储存一个项目内容。
若否,方法1100进入程序块1114。于程序块1114,更新该数据结构中与该异动ID相关联的信息(例如通过从属填隙片互连件102来更新)。举例而言,可删除与该异动ID相关联的数据清单(例如已连结清单结构中的数据清单)中的项目内容。于程序块1114之后,方法1100可进入程序块1118。
若是,方法1100进入程序块1116。于程序块1116,将与该异动ID相关联的信息从该数据结构移除(例如通过从属填隙片互连件102来移除)。举例而言,可删除与该异动ID相关联的数据清单(例如已连结清单结构中的数据清单)。于程序块1116之后,方法1100可进入程序块1118。
于程序块1118,将与该异动ID相关联的信息插入该数据回应(例如通过从属填隙片互连件102来插入)。举例而言,可将该异动ID、及/或与该异动ID相关联的其它信息附加至该数据回应。
于程序块1120,转发该数据回应(例如通过从属填隙片互连件102来转发)。举例而言,可转发该数据回应至传送与该数据回应相关联的数据请求的主控装置。
本文所述的技巧可应用于希望基于与数据请求相关联的时钟计数器而产生逾时信号的任何装置。各类手持式、可携式及其它运算装置及运算物件可搭配各项具体实施例使用,亦即,只要装置可能希望基于与数据请求相关联的时钟计数器产生逾时信号便可予以使用。因此,下文所述图12中的通用远端计算机只是一项实施例,并且所揭示的专利标的可利用具有网络/总线可交互运作性及互动的任何用户端来实施。
图12绘示运算系统环境1200的一实施例,可在其中实施所揭示专利标的的一些态样,运算系统环境1200仅为适用于一装置的运算环境的一项实施例,并且用意不在于对所揭示专利标的的使用或功能范畴建议任何限制。
图12为用于实施所揭示专利标的的一例示性装置,其包括形式为计算机1210的通用运算装置。计算机1210的组件可包括处理单元1220、系统内存1230、以及将包括该系统内存在内的各种系统组件耦接至处理单元1220的系统总线1221。
计算机1210包括各种计算机可读媒体。举例来说,计算机可读媒体可包含计算机储存媒体及通讯媒体。系统内存1230可包括形式为易失性及/或非易失性内存的计算机储存媒体。
图13为例示性网络连结或分散式运算环境的示意图。该分散式运算环境包含运算物件1310、1312等、及运算物件或装置1320、1322、1324、1326、1328等,其可包括程序、方法、数据存放区、可编程逻辑等,如通过应用程序1330、1332、1334、1336、1338、及(多个)数据存放区1340表示者。
在内有通讯网络1342或总线为互联网的网络环境中,举例而言,运算物件1310、1312等可以是网页服务器,其它运算物件或装置1320、1322、1324、1326、1328等经由诸如超文字传输通讯协定(HTTP)等若干已知协定中的任一者而与这些运算对象通讯。
可使用一般制造、编程或工程技巧将所揭示的专利标的实施为方法、设备、或制品,用以产生硬件、固件、软件、或以上的任何适当组合以控制用以实施所揭示专利标的的电子装置。计算机可读媒体可包括硬件媒体、软件媒体、非暂存媒体或运输媒体。

Claims (10)

1.一种系统,其包含:
内存,储存计算机可执行组件;以及
处理器,采可操作方式连接至该内存并组构成用来执行该计算机可执行组件,其包含:
接口组件,经组构用于自主控装置接收数据请求并将该数据请求转发至从属装置;以及
逾时组件,经组构用于维持与该数据请求相关联的时钟计数器,以及对判定自该从属装置接收与该数据请求相关联的数据回应前先达到与该时钟计数器相关联的阈值电平作出回应而产生逾时信号。
2.如权利要求1所述的系统,其中,该阈值电平对应于自该数据请求的该转发以来的预定时间期,以及该接口组件经组构用于回应于自该逾时组件接收该逾时信号而将代理数据回应发送至该主控装置。
3.如权利要求1所述的系统,其中,该接口组件经组构用于回应于自该从属装置接收该数据回应及未自该逾时组件接收该逾时信号而将与该数据请求相关联的该数据回应转发至该主控装置。
4.如权利要求2所述的系统,其中,该接口组件经进一步组构用于
回应于自该逾时组件接收该逾时信号而管理与该从属装置相关联的一或多个其它数据异动;以及
储存与该数据请求相关联的异动识别(ID)。
5.如权利要求1所述的系统,更包含寄存器组件,经组构用于在从该逾时组件收到逾时信号之后,发送与该从属装置相关的寄存器相关联的一或多个数据异动。
6.一种计算机实施方法,包含:
自主控装置接收计算机系统中的数据请求;
将该数据请求转发至该计算机系统中的从属装置;
维持与该计算机系统中的该数据请求相关联的时钟计数器;以及
对判定自该从属装置接收与该数据请求相关联的数据回应前先达到与该时钟计数器相关联的阈值电平作出回应而产生该计算机系统中的逾时信号。
7.如权利要求6所述的计算机实施方法,更包含:
回应于产生该逾时信号而将代理数据回应发送至该主控装置;
回应于自该从属装置接收该数据回应及未产生该逾时信号而将与该数据请求相关联的该数据回应转发至该主控装置。
8.如权利要求7所述的计算机实施方法,更包含:
回应于产生该逾时信号而管理与该从属装置相关联的一或多个其它数据异动;以及
储存与该数据请求相关联的异动识别(ID)。
9.如权利要求8所述的计算机实施方法,更包含:
使该异动ID与该代理数据回应相关联;
对该代理数据回应的该发送作出回应而删除与该异动ID相关联的项目内容;以及
回应于自该从属装置接收与该数据请求相关联的该数据回应而删除与该异动ID相关联的项目内容。
10.如权利要求6所述的计算机实施方法,更包含在产生该逾时信号之后,发送与该从属装置相关的寄存器相关联的一或多个数据异动。
CN201580082286.5A 2015-07-29 2015-07-29 基于与数据请求相关联的时钟计数器产生逾时信号 Pending CN108027786A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2015/042592 WO2017019052A1 (en) 2015-07-29 2015-07-29 Generating a timeout signal based on a clock counter associated with a data request

Publications (1)

Publication Number Publication Date
CN108027786A true CN108027786A (zh) 2018-05-11

Family

ID=57884957

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201580082286.5A Pending CN108027786A (zh) 2015-07-29 2015-07-29 基于与数据请求相关联的时钟计数器产生逾时信号

Country Status (4)

Country Link
EP (1) EP3329379A4 (zh)
JP (1) JP2018522357A (zh)
CN (1) CN108027786A (zh)
WO (1) WO2017019052A1 (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100153602A1 (en) * 2008-12-12 2010-06-17 Fujitsu Microelectronics Limited Computer system and abnormality detection circuit
CN102281330A (zh) * 2011-08-03 2011-12-14 深圳市科迪特信息技术有限公司 用于saas平台的数据存储、通讯访问及控制的方法
US20130262918A1 (en) * 2012-03-30 2013-10-03 Lsi Corporation Proxy Responder for Handling Anomalies in a Hardware System
US20140071982A1 (en) * 2012-09-07 2014-03-13 Sundeep Chandhoke Clock Synchronization Over A Switched Fabric

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3263957B2 (ja) * 1990-10-17 2002-03-11 富士通株式会社 監視タイマシステム
JPH1051490A (ja) * 1996-07-31 1998-02-20 Nippon Telegr & Teleph Corp <Ntt> 疑似応答方法及び装置
JP2001014227A (ja) * 1999-06-30 2001-01-19 Nec Corp タイムアウト時間更新方法及びその装置並びにプログラムを記録した機械読み取り可能な記録媒体
US6496890B1 (en) * 1999-12-03 2002-12-17 Michael Joseph Azevedo Bus hang prevention and recovery for data communication systems employing a shared bus interface with multiple bus masters
US7051145B2 (en) * 2001-12-10 2006-05-23 Emulex Design & Manufacturing Corporation Tracking deferred data transfers on a system-interconnect bus
JP4507875B2 (ja) * 2004-12-21 2010-07-21 日本電気株式会社 多重化装置及びレガシーデバイス多重化方法
US7694051B2 (en) * 2007-03-22 2010-04-06 Moxa Technologies Co., Ltd. Method for calculating master/slave response time-out under continuous packet format communications protocol
JP5054558B2 (ja) * 2008-02-14 2012-10-24 ルネサスエレクトロニクス株式会社 マルチコアlsi
US7900096B2 (en) * 2009-01-15 2011-03-01 International Business Machines Corporation Freeing a serial bus hang condition by utilizing distributed hang timers
EP2442231A1 (en) * 2010-09-29 2012-04-18 STMicroelectronics (Grenoble 2) SAS Reordering arrangement
WO2012066622A1 (ja) * 2010-11-15 2012-05-24 富士通株式会社 アクセス方法、およびマルチコアプロセッサシステム
US9201719B2 (en) * 2012-03-16 2015-12-01 Infineon Technologies Ag Method and system for timeout monitoring
JP6003350B2 (ja) * 2012-07-30 2016-10-05 富士通株式会社 監視装置、情報処理装置、及び監視方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100153602A1 (en) * 2008-12-12 2010-06-17 Fujitsu Microelectronics Limited Computer system and abnormality detection circuit
CN102281330A (zh) * 2011-08-03 2011-12-14 深圳市科迪特信息技术有限公司 用于saas平台的数据存储、通讯访问及控制的方法
US20130262918A1 (en) * 2012-03-30 2013-10-03 Lsi Corporation Proxy Responder for Handling Anomalies in a Hardware System
US20140071982A1 (en) * 2012-09-07 2014-03-13 Sundeep Chandhoke Clock Synchronization Over A Switched Fabric

Also Published As

Publication number Publication date
WO2017019052A1 (en) 2017-02-02
EP3329379A4 (en) 2019-06-12
EP3329379A1 (en) 2018-06-06
JP2018522357A (ja) 2018-08-09

Similar Documents

Publication Publication Date Title
US6526447B1 (en) Apparatus for restarting interrupted data transfer and method therefor
CN103946828B (zh) 数据处理系统和数据处理的方法
CN104731733B (zh) 用于跨数据处理系统的接口的频率确定的系统和方法
CN105989539A (zh) 一种金融交易行情获取系统以及获取方法
CN103441948B (zh) 一种数据访问方法、网卡及存储系统
CN104731571B (zh) 用于操作系统的数据处理系统和方法
CN104731758B (zh) 用于在多处理器数据处理中通信的系统和方法
CN106484322A (zh) 一种挂载文件系统的方法、装置及设备
CN103338243A (zh) Web节点的缓存数据更新方法和系统
CN106487896A (zh) 用于处理远程直接内存访问请求的方法和装置
CN103929439A (zh) 一种数据传输方法及modbus服务器
CN104731757B (zh) 用于基于已删除命令确定命令速率的系统和方法
US10554497B2 (en) Method for the exchange of data between nodes of a server cluster, and server cluster implementing said method
CN109391647A (zh) 存储资源回收方法、装置及系统
CN105993148B (zh) 网络接口
CN105554142A (zh) 消息推送的方法、装置及系统
CN108347459A (zh) 一种云端数据快速存储方法及装置
CN109032972A (zh) 一种热插拨事件的处理方法及系统
CN103733184B (zh) 具有数据广播的装置编程系统及其操作方法
CN110457251A (zh) 一种多处理器间的数据通信方法及装置
CN107852344A (zh) 存储网元发现方法及装置
CN108418859A (zh) 写数据的方法和装置
CN106302229A (zh) 在虚拟接入网中创建分片和删除分片的方法和装置
CN117424638B (zh) 基于星地融合的网络切片管理方法、装置及存储介质
US11449489B2 (en) Split transaction coherency protocol in a data processing system

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20180511

WD01 Invention patent application deemed withdrawn after publication