CN107910337A - 一种阵列基板、显示面板及显示装置 - Google Patents

一种阵列基板、显示面板及显示装置 Download PDF

Info

Publication number
CN107910337A
CN107910337A CN201711243157.7A CN201711243157A CN107910337A CN 107910337 A CN107910337 A CN 107910337A CN 201711243157 A CN201711243157 A CN 201711243157A CN 107910337 A CN107910337 A CN 107910337A
Authority
CN
China
Prior art keywords
data
data connection
connection conducting
array base
viewing area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201711243157.7A
Other languages
English (en)
Other versions
CN107910337B (zh
Inventor
许祖钊
席克瑞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Tianma Microelectronics Co Ltd
Original Assignee
Shanghai Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Tianma Microelectronics Co Ltd filed Critical Shanghai Tianma Microelectronics Co Ltd
Priority to CN201711243157.7A priority Critical patent/CN107910337B/zh
Publication of CN107910337A publication Critical patent/CN107910337A/zh
Application granted granted Critical
Publication of CN107910337B publication Critical patent/CN107910337B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/165Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on translational movement of particles in a fluid under the influence of an applied field
    • G02F1/166Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on translational movement of particles in a fluid under the influence of an applied field characterised by the electro-optical or magneto-optical effect
    • G02F1/167Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on translational movement of particles in a fluid under the influence of an applied field characterised by the electro-optical or magneto-optical effect by electrophoresis

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Health & Medical Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Electrochemistry (AREA)
  • Molecular Biology (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明描述了一种阵列基板、显示面板及显示装置,属于显示技术领域,该阵列基板包括多条沿第一方向延伸且沿第二方向排列的数据线,多条沿第二方向延伸且沿第一方向排列的栅极线和数据连接导线,多个沿所述第二方向延伸且沿所述第一方向重复排列的重复单元,每条数据线分别与不同的数据连接导线电连接;显示区包括V条数据线、H个像素列,V>H,V、H均为大于0的整数,像素列沿第二方向延伸且沿第一方向排列;(b‑1)/a<V/H<b/a,b>a,且b、a均为大于0的整数,d/c=b/a,d、c均为大于0的整数,且互为质数,每个重复单元包括d条数据连接导线、c个像素列。本发明能够实现窄边框,合理布设数据连接导线,相对减少虚设导线的数量,提升显示效果。

Description

一种阵列基板、显示面板及显示装置
技术领域
本发明涉及显示技术领域,特别是涉及一种阵列基板、显示面板及显示装置。
背景技术
现有技术中,如图1所示,阵列基板一般包括显示区100和围绕显示区100的非显示区200,其中,显示区100可以用来布设数据线101、扫描线102、像素电极、薄膜晶体管等,而非显示区200则可以用来布设例如控制单元103、数据连接导线104、扫描连接导线、静电防护电路等周边电路。请继续参考图1,当控制单元103未布设在数据线101的延伸方向上时,则需要从数据线101延伸方向上的左右非显示区201内绕线至控制单元103所在的位置,其中,由于数据线101的数量众多,这样就会在左右非显示区201内造成与之对应电连接的数据连接导线104的堆积,进一步会形成如图1所示的一个非常大的左右边框区,即会带来左右边框区宽大、屏占比小的不良技术效果。如何实现窄边框、甚至零边框成为了一个亟需解决的问题。
发明内容
有鉴于此,本发明提供一种阵列基板、显示面板及显示装置。
本发明提供了一种阵列基板,包括:
显示区,非显示区,所述非显示区围绕所述显示区;
多条数据线,多条栅极线,多条数据连接导线,所述多条数据线、多条栅极线以及所述多条数据连接导线分别位于所述显示区,所述多条数据线沿第一方向延伸且沿第二方向排列,所述多条栅极线沿所述第二方向延伸且沿所述第一方向排列,所述数据连接导线沿所述第二方向延伸且沿所述第一方向排列,所述多条数据线与所述多条栅极线绝缘交叉限定多个像素,所述第一方向和所述第二方向交叉;
每条所述数据线分别与不同的所述数据连接导线电连接;
所述显示区包括重复单元,所述重复单元沿所述第二方向延伸且沿所述第一方向重复排列;
所述显示区包括V条所述数据线、H个像素列,其中,
V>H,
V、H均为大于0的整数,所述像素列沿所述第二方向延伸且沿所述第一方向排列;
(b-1)/a<V/H<b/a,
b>a,且b、a均为大于0的整数,
d/c=b/a,
d、c均为大于0的整数,且互为质数,
每个所述重复单元包括d条所述数据连接导线、c个所述像素列。
可选的,所述数据连接导线包括第一子数据连接导线、第二子数据连接导线,所述第一子数据连接导线与所述数据线一一对应电连接,所述第二子数据连接导线不与所述数据线电连接;
所述显示区包括一条所述第二子数据连接导线,所述第二子数据连接导线在所述显示区内居中分布;或者,
所述显示区包括多条所述第二子数据连接导线,各所述第二子数据连接导线在所述显示区内均匀分布。
可选的,所述像素包括:
薄膜晶体管,第一像素电极,所述薄膜晶体管的栅极与所述栅极线电连接,所述薄膜晶体管的第一极与所述数据线电连接,所述薄膜晶体管的第二极与所述第一像素电极电连接;
所述数据连接导线与所述第一像素电极同层设置。
可选的,在所述第一方向上,所述数据线与所述数据连接导线的连接点按照所述数据线的排列顺序依次分布。
可选的,
a=3,b=4,c=3,d=4,
3/3<V/H<4/3,所述重复单元包括4条所述数据连接导线以及3个所述像素列。
可选的,
a=6,b=9,c=2,d=3,
8/6<V/H<9/6,所述重复单元包括3条所述数据连接导线以及2个所述像素列。
可选的,a=2,b=4,c=1,d=2,
3/2<V/H<4/2,所述重复单元包括2条所述数据连接导线以及1个所述像素列。
可选的,每个所述像素列均包括一条所述栅极线;
在一个所述重复单元内,任意相邻的两条所述数据连接导线之间均分布有一条所述栅极线。
本发明还提供了一种包含该阵列基板的显示面板。
可选的,所述显示面板为电子纸显示面板;
所述显示面板还包括电泳膜、公共电极层,所述电泳膜包括多个电泳粒子,所述电泳膜位于所述公共电极层与所述阵列基板之间;
所述电泳膜覆盖所述多个像素。
本发明还提供了一种包含该显示面板的显示装置。
与现有技术相比,本发明至少具有如下突出的优点:
本发明实施例所提供的技术方案能够在实现窄边框的同时,提供一种合理布设数据连接导线的技术方案,相对减少数据连接导线中虚设导线的数量,提升显示效果。
附图说明
图1是现有技术中一种阵列基板的结构示意图;
图2是本发明实施例提供的一种阵列基板的结构示意图;
图3是本发明实施例提供的又一种阵列基板的结构示意图;
图4是本发明实施例提供的一种重复单元的结构示意图;
图5是本发明实施例提供的又一种重复单元的结构示意图;
图6是本发明实施例提供的一个像素内阵列基板的俯视结构示意图;
图7是图6中沿A-A’的截面结构示意图;
图8是本发明实施例提供的一种显示面板的结构示意图;
图9是本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
为使本发明的上述目的、特征和优点能够更为明显易懂,下面将结合附图和实施例对本发明做进一步说明。
需要说明的是,在以下描述中阐述了具体细节以便于充分理解本发明。但是本发明能够以多种不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广。因此本发明不受下面公开的具体实施方式的限制。
图2是本发明实施例提供的一种阵列基板的结构示意图,如图2所示,阵列基板包括显示区100,非显示区200,非显示区200围绕显示区100;
多条数据线101,多条栅极线102,多条数据连接导线105,其中,数据线101、栅极线102以及数据连接导线105分别位于显示区100,多条数据线101沿第一方向延伸且沿第二方向排列,多条栅极线102沿第二方向延伸且沿第一方向排列,数据连接导线105沿第二方向延伸且沿第一方向排列,多条数据线101与多条栅极线102绝缘交叉限定多个像素106,第一方向和第二方向交叉,每条数据线101分别与不同的数据连接导线105电连接,显示区100包括重复单元107,重复单元107沿第二方向延伸且沿第一方向重复排列;
显示区100包括V条数据线101、H个像素列108,其中,
V>H,
V、H均为大于0的整数,像素列108沿第二方向延伸且沿第一方向排列;
(b-1)/a<V/H<b/a,
b>a,且b、a均为大于0的整数,
d/c=b/a,
d、c均为大于0的整数,且互为质数,
每个重复单元107包括d条数据连接导线105、c个像素列108。
具体的,请继续参考图2,阵列基板可以包括多个由数据线101与栅极线102绝缘交叉限定而成的像素106,而由沿着第二方向连续排列的多个像素106可以构成像素列108,而每个像素106中包括的像素电极(图中未示出),可以通过一个薄膜晶体管(图中未示出)分别与栅极线102和数据线101电连接,其中,在薄膜晶体管被栅极线102上的电压信号打开后,数据线101上的数据信号可以经由薄膜晶体管的源极和漏极传输到像素电极上,进而可以使包括上述阵列基板的显示面板实现相关的显示功能。本发明实施例所提供的技术方案能够在实现窄边框的同时,提供一种合理布设数据连接导线的技术方案,相对减少数据连接导线105中虚设导线的数量,提升显示效果。
如图2所示,本发明实施例所提供的技术方案将所有的数据连接导线105均布设在显示区100内,其中,每条数据连接导线105均与控制单元103电连接,而每条数据线101分别与不同的数据连接导线105电连接,即,保证每条数据线101均至少与一条数据连接导线105电连接,且每条数据连接导线105至多与一条数据线101电连接,从而保证每条数据线101都能够正常给像素电极传输显示用数据信号。而由于每条数据连接导线105均布设在显示区100内且沿第二方向延伸,则如图2所示,当数据线101沿第一方向延伸,而控制单元103布设在第二方向时,数据连接导线105可以通过在显示区100布线,而非通过在非显示区200内绕线,直接与控制单元103电连接,进而可以在数据线101的延伸方向上减少非显示区的宽度,实现窄边框甚至零边框。
显示区100在第一方向和第二方向上分别总共包括H个像素列108以及V条数据线101,V>H,V、H均为大于0的整数,由多个像素106构成的像素列108沿第一方向排列,其中每个像素列108在第二方向上的延伸长度与显示区100在第二方向上的宽度相同,同一个像素列108中各个像素106所包含的像素电极可以与同一条栅极线102电连接,不同像素列108中像素106所包含的像素电极分别与不同的栅极线102电连接,而当每条数据线101分别只对应一个在第一方向上延伸的像素行时,V/H可以理解为阵列基板在第二方向和第一方向上的分辨率。为了实现显示区100内显示效果的均一性,显示区100可以包括重复单元107,重复单元107沿第二方向延伸且沿第一方向重复排列,即显示区100包括多个在第一方向重复排列的重复单元107,而重复单元107可以包括一个或者多个像素列108(如图2所示,示例性的,每个重复单元107均可包括两个像素列108),且重复单元107在第二方向上的延伸长度与显示区100在第二方向上的宽度相同。其中,对于相同分别率的阵列基板,虽然具体的V、H值会随着显示区100物理尺寸的增大或减小而线性变化,但是对相同分辨率的不同尺寸阵列基板,可以采用相同的重复单元107去布线,以降低工艺难度以及研发、设计成本。而发明人经过研究发现,当按照某一不合适的重复单元去布线的时候,假设共需K个重复单元,其中会存在显示区100所包括的数据线101的总条数V虽然大于K,但是不能够被K整除,即上述不合适的重复单元所能提供的连接导线的数目小于V的情况,而为了使每条数据线101都有一条数据连接导线105与之对应电连接,则整个显示区100就不能够完全由上述不合适的重复单元排列形成,这样子便会在整个显示区100内造成显示效果不均一的不良现象,而为了解决上述问题,本发明实施例所提供的技术方案通过添加合适数量的虚设的数据连接导线,即合适数量的不与数据线101连接的数据连接导线105,以在整个显示区100内形成合适的重复单元107,即实现整个显示区100皆由合适的重复单元107在第一方向上重复排列形成,以增强显示效果的均一性。而虚设的数据连接导线105的增加,必然会带来与之交叠的数据线101和/或公共电压信号线(图中未示出)以及与之平行的栅极线102负载电容的增加,而为了降低这个问题的影响,需要结合实际情况,布设相对少的虚设的数据连接导线105。本发明实施例所提供的技术方案,(b-1)/a<V/H<b/a,b>a,且b、a均为大于0的整数,d/c=b/a,d、c均为大于0的整数,且互为质数,每个重复单元107包括d条数据连接导线105、c个像素列108,此时虽然V不能够被重复单元107的重复周期数K整除,但是(b-1)/a<V/H<b/a,d/c=b/a,H=c*K,每个重复单元107包括d条数据连接导线105、c个像素列108,能够保证每条数据连接导线105均由重复单元107提供,且能够使虚设的数据连接导线105的实际数目远小于每个像素列108中平均布设的数据连接导线105的数量大于d/c时,显示区100中虚设的数据连接导线的数目,而当b/a满足不等式“(b-1)/a<V/H<b/a”,且d/c(即,每个重复单元包括c个像素列,每个像素列包括d条数据连接导线)为与“V/H”差值绝对值最小的在工艺上以及研发、设计成本能够被接受的分式时,显示区100能够获得相对来说最少的虚设的数据连接导线105,进而能够尽可能的降低虚设的数据连接导线105的存在所带来的不良影响。
可选的,请继续参考图2,数据连接导线105包括第一子数据连接导线1051、第二子数据连接导线1052,第一子数据连接导线1051与数据线101一一对应电连接,第二子数据连接导线1052不与数据线101电连接,显示区100包括一条第二子数据连接导线1052,第二子数据连接导线1052在显示区100内居中分布。
具体的,(b-1)/a<V/H<b/a,b>a,且b、a均为大于0的整数,d/c=b/a,d、c均为大于0的整数,且互为质数,每个重复单元107包括d条数据连接导线105、c个像素列108,此时,由各重复单元107所提供的数据连接导线105的总数目大于显示区100内数据线101的总条数V,至少存在一条虚设的数据连接导线105,即至少存在一条第二子数据连接导线1052,其中,第二子数据连接导线1052不与数据线101电连接,但是仍然可以与控制单元103电连接。如图2所示,示例性的,整个显示区100只包括一条第二子数据连接导线1052,第二子数据连接导线1052在显示区100内居中分布,即,当整个显示区100内像素列108的数目为奇数时,第二子数据连接导线1052分布在最中间的那个像素列内;而当整个显示区100内像素列108的数目为偶数时,第二子数据连接导线1052分布在最靠近中心位置的两个像素列中的任意一个内,而具体的如图2所示V可以为14,H可以为10,b可以为9,a可以为6,每个重复单元107可以分别包括3条数据连接导线105、2个像素列108,则第二子数据连接导线1052的数目可以为1。本发明实施例所提供的技术方案,使显示区100内唯一的一条虚设的数据连接导线,即第二子数据连接导线1052居中分布,能够在第一方向上,使得各种布线相对于第二子数据连接导线对称分布,能够降低虚设的数据连接导线所带来的不良影响。
可选的,请参考图3,图3所示实施例与图2所示实施例不同的是显示区100包括多条第二子数据连接导线1052,各第二子数据连接导线1052在显示区100内均匀分布。
具体的,如图3所示,显示区100中,重复单元107在K个完整重复周期内所提供的数据连接导线105总数目为K*d,而K*d与V的差值大于等于2,即第二子数据连接导线1052的数目大于等于2。本发明实施例所提供的技术方案,将各第二子数据连接导线1052在显示区100内均匀分布,示例性的,如图3所示,V可以是42,H可以是30,每个重复单元107可以分别包括3条数据连接导线105、2个像素列108,重复单元107的重复周期K为15,则第二子数据连接导线1052的数目可以为3,可选的,每条第二子数据连接导线1052可以分别以一个重复单元107为单位在整个显示区100内均匀分布,以将多条第二子数据连接导线1052均匀地分布在整个显示区100内,即将第二子数据连接导线1052所带来的负载电容均匀地分布在整个显示区100内,以避免出现分屏现象,保持显示效果在整个显示区100内的均一性。在其他可选的实施例中,各第二子数据连接导线也可以以其自身为单位,在整个显示区内均匀分布,,以避免出现分屏现象,保持显示效果在整个显示区内的均一性。
可选的,请参考图2和图3,在第一方向上,数据线101与数据连接导线105的连接点109按照数据线101的排列顺序依次分布。
具体的,如图2和图3所示,数据线101可以与数据连接导线105中的第一子数据连接导线1051在各个连接点109一一对应电连接,可选的,数据线101与第一子数据连接导线1051可以在连接点109处通过过孔电连接,而各连接点109在第一方向上排列的先后顺序,与对应的数据线101在第二方向上的先后排列顺序相同,以降低工艺难度和研发、设计成本。
在实际版图的设计过程中,对于重复单元107中所包含的数据连接导线105以及像素列108的数目的选择,即对于d和c数值的选择,既要考虑整个显示区100中数据线101的条数V和像素列108的个数H,其中,H=c*K,K为在整个显示区100内重复单元107的重复周期数,又要考虑工艺上的可行性以及研发、设计相应版图的成本。综合考虑以上因素,本发明提供了以下可供选择的版图设计方案,以期在满足工艺条件、研发以及设计成本上的要求的同时,实现窄边框,相对减少第二子数据连接导线的数目,提升显示效果。
可选的,a=3,b=4,c=3,d=4,3/3<V/H<4/3,请参考图4,重复单元107包括4条数据连接导线105以及3个像素列108。
具体的,如图4所示,显示区100在第一方向上由K个完整周期的重复单元107排列形成,每个重复单元107包括4条数据连接导线105以及3个像素列108,H=3*K。而在本发明实施例中,1<V/H<4/3,则V<4*K,即,每条数据线101都能够存在一条数据连接导线105与之对应电连接,且数据连接导线105的数目大于数据线101的数目,存在一条或者多条虚设的数据连接导线,可选的,当只存在一条虚设的数据连接导线,该虚设的数据连接导线可以在显示区100内居中分布,而当存在多条虚设的数据连接导线时,上述多条虚设的数据连接导线可以在显示区100内均匀分布。本发明实施例所提供的技术方案,对于设计需求在1<V/H<4/3范围内各种尺寸和型号的阵列基板,发明人经过研究发现,在每个重复单元107中都分别提供4条数据连接导线105以及3个像素列108,不仅能够满足数据连接导线105数目要求,实现窄边框,相对减少第二子数据连接导线的数目,而且在工艺上也较为容易实现,同时具有相对较低的研发和设计成本。可以理解的是,对于V、H的具体数值,随着阵列基板尺寸和类型的变化,存在多种选择,本发明在此不做限制。
可选的,a=6,b=9,c=2,d=3,8/6<V/H<9/6,请参考图2和图3,重复单元107包括3条数据连接导线105以及2个像素列108。
具体地,如图2和图3所示,显示区100在第一方向上由K个完整周期的重复单元107排列形成,每个重复单元107包括3条数据连接导线105以及2个像素列108,H=2*K。而在本发明实施例中,4/3<V/H<3/2,则V<3*K,即,每条数据线101都能够存在一条数据连接导线105与之对应电连接,且数据连接导线105的数目大于数据线101的数目,存在一条或者多条虚设的数据连接导线,其中,当只存在一条虚设的数据连接导线,该虚设的数据连接导线可以在显示区100内居中分布,而当存在多条虚设的数据连接导线时,上述多条虚设的数据连接导线可以在显示区100内均匀分布。本发明实施例所提供的技术方案,对于设计需求在4/3<V/H<3/2范围内各种尺寸和型号的阵列基板,发明人经过研究发现,在每个重复单元107中都分别提供3条数据连接导线105以及2个像素列108,不仅能够满足数据连接导线105数目要求,实现窄边框,相对减少第二子数据连接导线的数目,而且在工艺上也较为容易实现,同时具有相对较低的研发和设计成本。可以理解的是,对于V、H的具体数值,随着阵列基板尺寸和类型的变化,存在多种选择,本发明在此不做限制。
可选的,a=2,b=4,c=1,d=2,3/2<V/H<4/2,请参考图5,重复单元107包括2条数据连接导线105以及1个像素列108。
具体的,如图5所示,显示区100在第一方向上由K个完整周期的重复单元107排列形成,每个重复单元107包括2条数据连接导线105以及1个像素列108,H=1*K。而在本发明实施例中,3/2<V/H<2,则V<2*K,即,每条数据线101都能够存在一条数据连接导线105与之对应电连接,且数据连接导线105的数目大于数据线101的数目,存在一条或者多条虚设的数据连接导线,可选的,当只存在一条虚设的数据连接导线,该虚设的数据连接导线可以在显示区100内居中分布,而当存在多条虚设的数据连接导线时,上述多条虚设的数据连接导线可以在显示区100内均匀分布。本发明实施例所提供的技术方案,对于设计需求在3/2<V/H<2范围内各种尺寸和型号的阵列基板,发明人经过研究发现,在每个重复单元107中都分别提供2条数据连接导线105以及1个像素列108,不仅能够满足数据连接导线105数目要求,实现窄边框,相对减少第二子数据连接导线的数目,而且在工艺上也较为容易实现,同时具有相对较低的研发和设计成本。可以理解的是,对于V、H的具体数值,随着阵列基板尺寸和类型的变化,存在多种选择,本发明在此不做限制。
可选的,请继续参考图2-图5,每个像素列108均包括一条栅极线102,在一个重复单元107内,任意相邻的两条数据连接导线105之间均分布有一条栅极线102。具体的,如图2-图5所示,在每个重复单元107内,数据连接导线105与栅极线102可以相互交错,以使数据连接导线105在重复单元107内趋向于均匀分布,进而进一步地提高显示效果的均一性。
阵列基板上除了数据线和栅极线所在的层次外,还可以包括多个其他的必需导电层,而为了实现数据连接导线与数据线的交叉绝缘电连接,数据连接导线可以独立设置,也可以与上述多个其他的必需导电层或者栅极线同层设置。
可选的,请参考图6和图7,像素106包括:薄膜晶体管110,第一像素电极111,其中,薄膜晶体管110的栅极1101与栅极线102电连接,薄膜晶体管110的第一极1102与数据线101电连接,薄膜晶体管110的第二极1103与第一像素电极111电连接,数据连接导线105与第一像素电极111同层设置。
具体的,如图6和图7所示,每个像素106中的薄膜晶体管110可以被栅极线102上的电压信号开启,而在薄膜晶体管110开启后,数据线101上的数据信号可以经由第一极1102(也可以称为源极)和第二极1103(也可以称为漏极)传输到第一像素电极111上,而第一像素电极111可以与第二极1103通过过孔1111电连接。其中,数据连接导线105与第一像素电极111同层设置,并可以通过过孔1051与对应的数据线101电连接。本发明实施例所提供的技术方案,将数据连接导线105与第一像素电极111同层设置,能够降低阵列基板的厚度,降低工艺难度,节约成产成本。
请继续参考图6和图7,在其他一些可选的实施例中,像素106还可以包括存储电极112以及第二像素电极113,而第二像素电极113、存储电极112以及第一像素电极111可以在同一个像素106内从上到下依次层叠分布,其中,存储电极112可以与用于传输公共电压信号的公共电压信号线114电连接,并与第二极1103同层设置,而第二像素电极113可以通过过孔1131与薄膜晶体管110的第二极1103电连接,进而构成一个“三明治”状的公共电压信号存储电容,以增强显示画面的保持能力。可以理解的是,阵列基板还可以包括薄膜晶体管110的有源层1104、绝缘层115、116以及衬底基板121。
图8是本发明实施例提供的一种显示面板的结构示意图
请参考图8,基于同一发明构思,本发明实施例还提供一种显示面板,该显示面板包括上述任一实施方式中描述的阵列基板001。由于该实施例提供的显示面板包含了上述实施例中描述的阵列基板,因此,也相应地具有上述阵列基板的相关优势,该显示面板的实施可以参见上述阵列基板的实施例,重复之处不再赘述。需要说明的是,本发明实施例所提供的显示面板可以是液晶显示面板、有机发光显示面板或者电子纸显示面板中的一种或者多种,本发明在此不作限制。
可选的,请继续参考图8,显示面板可以为电子纸显示面板,显示面板还可以包括电泳膜117、公共电极层118,其中,电泳膜117包括多个电泳粒子119,且电泳膜117位于公共电极层118与阵列基板001之间,电泳膜117覆盖多个像素。
具体的,电子纸显示面板可以包括从上到下依次层叠设置的公共电极层118、电泳膜117和阵列基板001,其中,电泳膜117可以包括多个能够在电场作用下游动的有色电泳粒子119,且电泳膜117覆盖多个像素,即电泳膜117能够对显示区100内的所有像素电极(包括第一像素电极111和第二像素电极113)形成有效覆盖,而公共电极118可以通过设置在非显示区200内的银胶120与公共电压信号线114电连接,其中银胶120可以在非显示区200内从上到下贯穿电泳膜117。
在电子纸显示面板显示过程中,画面转换阶段,通过第二像素电极113和公共电极层118施加在电泳膜117两端的加电电压控制电泳粒子119在电泳膜117中的位置,从而控制反射光的强弱,实现灰阶显示。在画面保持阶段,电泳膜117两端电位相等,使得电泳粒子119在电泳膜117里面保持位置,从而能够低能耗的完美保持静态画面,实现静态画面的显示,其中公共电压信号存储电容越大,静态画面保持时间就越长。而电泳粒子119的颜色可以包括黑色和白色,以形成黑白显示的电子纸,当然,还可以包括其他颜色,从而形成彩色显示的电子纸,本发明对此不做限定。本发明实施例所提供的技术方案中,由于电子纸显示面板是利用对环境光的反射来进行发光和显示,则在显示区100中布设数据连接导线105,则不用考虑数据连接导线105对显示面板开口率的影响,在数据连接导线105的具体布设位置上具有更大的灵活性,研发和设计成本较低。
请继续参考图8,在一些其他可选的实施例中,电子纸显示面板还可以包括:
保护膜121,保护膜121可以位于公共电极层118远离电泳膜117的一侧,具体可用于保护公共电极层118和电子纸显示面板免受外界的摩擦、剐蹭等机械性损伤。可以理解的是,在一些其他可选的实施例中,显示面板还可以是液晶显示面板或者有机发光显示面板中的一种或者多种,本发明对此不作限制。
图9是本发明实施例提供的一种显示装置的结构示意图。
请参考图9,基于同一发明构思,本发明实施例还提供一种显示装置,该显示装置可以包括上述任一实施方式中描述的显示面板002。具体地,该显示装置可以是电子书阅读器、移动通讯设备、广告牌、电子标签等各种显示终端,而由于该实施例提供的显示装置包含了上述实施例中描述的显示面板,因此,也相应地具有上述显示面板的相关优势,该显示装置的实施可以参见上述显示面板的实施例,重复之处不再赘述。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。

Claims (11)

1.一种阵列基板,其特征在于,包括:
显示区,非显示区,所述非显示区围绕所述显示区;
多条数据线,多条栅极线,多条数据连接导线,所述多条数据线、多条栅极线以及所述多条数据连接导线分别位于所述显示区,所述多条数据线沿第一方向延伸且沿第二方向排列,所述多条栅极线沿所述第二方向延伸且沿所述第一方向排列,所述数据连接导线沿所述第二方向延伸且沿所述第一方向排列,所述多条数据线与所述多条栅极线绝缘交叉限定多个像素,所述第一方向和所述第二方向交叉;
每条所述数据线分别与不同的所述数据连接导线电连接;
所述显示区包括重复单元,所述重复单元沿所述第二方向延伸且沿所述第一方向重复排列;
所述显示区包括V条所述数据线、H个像素列,其中,
V>H,
V、H均为大于0的整数,所述像素列沿所述第二方向延伸且沿所述第一方向排列;
(b-1)/a<V/H<b/a,
b>a,且b、a均为大于0的整数,
d/c=b/a,
d、c均为大于0的整数,且互为质数,
每个所述重复单元包括d条所述数据连接导线、c个所述像素列。
2.如权利要求1所述的阵列基板,其特征在于,所述数据连接导线包括第一子数据连接导线、第二子数据连接导线,所述第一子数据连接导线与所述数据线一一对应电连接,所述第二子数据连接导线不与所述数据线电连接;
所述显示区包括一条所述第二子数据连接导线,所述第二子数据连接导线在所述显示区内居中分布;或者,
所述显示区包括多条所述第二子数据连接导线,各所述第二子数据连接导线在所述显示区内均匀分布。
3.如权利要求1所述的阵列基板,其特征在于,所述像素包括:
薄膜晶体管,第一像素电极,所述薄膜晶体管的栅极与所述栅极线电连接,所述薄膜晶体管的第一极与所述数据线电连接,所述薄膜晶体管的第二极与所述第一像素电极电连接;
所述数据连接导线与所述第一像素电极同层设置。
4.如权利要求1所述的阵列基板,其特征在于,在所述第一方向上,所述数据线与所述数据连接导线的连接点按照所述数据线的排列顺序依次分布。
5.如权利要求1所述的阵列基板,其特征在于,
a=3,b=4,c=3,d=4,
3/3<V/H<4/3,所述重复单元包括4条所述数据连接导线以及3个所述像素列。
6.如权利要求1所述的阵列基板,其特征在于,
a=6,b=9,c=2,d=3,
8/6<V/H<9/6,所述重复单元包括3条所述数据连接导线以及2个所述像素列。
7.如权利要求1所述的阵列基板,其特征在于,a=2,b=4,c=1,d=2,
3/2<V/H<4/2,所述重复单元包括2条所述数据连接导线以及1个所述像素列。
8.如权利要求5-7任一项所述的阵列基板,其特征在于,每个所述像素列均包括一条所述栅极线;
在一个所述重复单元内,任意相邻的两条所述数据连接导线之间均分布有一条所述栅极线。
9.一种显示面板,所述显示面板包括如权利要求1-8中任一项所述的阵列基板。
10.如权利要求9所述的显示面板,其特征在于,所述显示面板为电子纸显示面板;
所述显示面板还包括电泳膜、公共电极层,所述电泳膜包括多个电泳粒子,所述电泳膜位于所述公共电极层与所述阵列基板之间;
所述电泳膜覆盖所述多个像素。
11.一种显示装置,所述显示装置包括如权利要求9-10中任一项所述的显示面板。
CN201711243157.7A 2017-11-30 2017-11-30 一种阵列基板、显示面板及显示装置 Active CN107910337B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711243157.7A CN107910337B (zh) 2017-11-30 2017-11-30 一种阵列基板、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711243157.7A CN107910337B (zh) 2017-11-30 2017-11-30 一种阵列基板、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN107910337A true CN107910337A (zh) 2018-04-13
CN107910337B CN107910337B (zh) 2020-05-15

Family

ID=61849382

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711243157.7A Active CN107910337B (zh) 2017-11-30 2017-11-30 一种阵列基板、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN107910337B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108681177A (zh) * 2018-06-21 2018-10-19 上海天马微电子有限公司 阵列基板、电子纸显示面板及其驱动方法与显示装置
CN108873550A (zh) * 2018-06-28 2018-11-23 上海天马微电子有限公司 一种阵列基板和电子纸显示装置
CN108986667A (zh) * 2018-08-24 2018-12-11 武汉天马微电子有限公司 一种显示面板及其驱动方法、显示装置
CN109541865A (zh) * 2018-12-26 2019-03-29 厦门天马微电子有限公司 阵列基板、显示面板和显示装置
CN112255852A (zh) * 2020-10-23 2021-01-22 深圳市华星光电半导体显示技术有限公司 显示装置及发光面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103903557A (zh) * 2012-12-24 2014-07-02 乐金显示有限公司 包括驱动单元的显示装置
CN104992957A (zh) * 2015-05-22 2015-10-21 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置
CN105372894A (zh) * 2015-12-24 2016-03-02 上海天马微电子有限公司 一种阵列基板及液晶显示装置
CN107065376A (zh) * 2017-05-24 2017-08-18 上海天马微电子有限公司 一种阵列基板和电子纸显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103903557A (zh) * 2012-12-24 2014-07-02 乐金显示有限公司 包括驱动单元的显示装置
CN104992957A (zh) * 2015-05-22 2015-10-21 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置
CN105372894A (zh) * 2015-12-24 2016-03-02 上海天马微电子有限公司 一种阵列基板及液晶显示装置
CN107065376A (zh) * 2017-05-24 2017-08-18 上海天马微电子有限公司 一种阵列基板和电子纸显示装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108681177A (zh) * 2018-06-21 2018-10-19 上海天马微电子有限公司 阵列基板、电子纸显示面板及其驱动方法与显示装置
CN108681177B (zh) * 2018-06-21 2023-09-01 上海天马微电子有限公司 阵列基板、电子纸显示面板及其驱动方法与显示装置
CN108873550A (zh) * 2018-06-28 2018-11-23 上海天马微电子有限公司 一种阵列基板和电子纸显示装置
CN108873550B (zh) * 2018-06-28 2022-06-28 上海天马微电子有限公司 一种阵列基板和电子纸显示装置
CN108986667A (zh) * 2018-08-24 2018-12-11 武汉天马微电子有限公司 一种显示面板及其驱动方法、显示装置
CN108986667B (zh) * 2018-08-24 2020-12-04 武汉天马微电子有限公司 一种显示面板及其驱动方法、显示装置
CN109541865A (zh) * 2018-12-26 2019-03-29 厦门天马微电子有限公司 阵列基板、显示面板和显示装置
CN112255852A (zh) * 2020-10-23 2021-01-22 深圳市华星光电半导体显示技术有限公司 显示装置及发光面板

Also Published As

Publication number Publication date
CN107910337B (zh) 2020-05-15

Similar Documents

Publication Publication Date Title
CN109188809B (zh) 显示面板和显示装置
CN107910337A (zh) 一种阵列基板、显示面板及显示装置
CN110515247B (zh) 一种显示面板和显示装置
CN109585519A (zh) 一种显示面板和显示装置
CN107065376B (zh) 一种阵列基板和电子纸显示装置
CN106165005B (zh) 有源矩阵基板和显示装置
CN104823102B (zh) 用于显示器加热的电阻器网格
CN108957890B (zh) 显示面板和显示装置
CN107293570A (zh) 一种显示面板和显示装置
CN108010947A (zh) 一种有机发光显示面板和有机发光显示装置
CN106707646A (zh) 一种阵列基板和显示面板
CN107219660A (zh) 一种阵列基板、显示面板和显示装置
CN111708199B (zh) 一种显示面板和显示装置
CN107785399A (zh) 一种显示面板及显示装置
CN110187797A (zh) 触控显示面板
CN109887458A (zh) 显示面板和显示装置
CN106444199A (zh) 阵列基板、显示面板和显示装置
CN104698711A (zh) 一种阵列基板、显示面板及电子设备
CN107608560A (zh) 一种触控显示面板及显示装置
CN104965367A (zh) 一种阵列基板、显示装置及制作方法
CN206074968U (zh) 阵列基板及显示装置
CN106449652B (zh) 阵列基板及其制造方法、显示面板和显示设备
CN106530991A (zh) 双面显示装置
CN105068344A (zh) 显示面板及其像素阵列
CN106547127A (zh) 阵列基板、液晶显示面板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant