CN107888526A - 一种机顶盒频道滤波和载波恢复电路 - Google Patents
一种机顶盒频道滤波和载波恢复电路 Download PDFInfo
- Publication number
- CN107888526A CN107888526A CN201711451500.7A CN201711451500A CN107888526A CN 107888526 A CN107888526 A CN 107888526A CN 201711451500 A CN201711451500 A CN 201711451500A CN 107888526 A CN107888526 A CN 107888526A
- Authority
- CN
- China
- Prior art keywords
- frequency
- circuit
- output
- top box
- tuner
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001914 filtration Methods 0.000 title claims abstract description 34
- 238000011084 recovery Methods 0.000 title claims abstract description 11
- 238000001514 detection method Methods 0.000 claims abstract description 22
- 230000003321 amplification Effects 0.000 claims description 3
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 3
- 230000000694 effects Effects 0.000 abstract description 3
- 238000005259 measurement Methods 0.000 abstract description 2
- 230000015572 biosynthetic process Effects 0.000 description 10
- 238000006243 chemical reaction Methods 0.000 description 6
- 238000003786 synthesis reaction Methods 0.000 description 6
- 230000005611 electricity Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 3
- 230000003044 adaptive effect Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 238000013507 mapping Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000010355 oscillation Effects 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 230000002194 synthesizing effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
- H04L2027/0044—Control loops for carrier regulation
- H04L2027/0053—Closed loops
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
- H04L2027/0044—Control loops for carrier regulation
- H04L2027/0063—Elements of loops
- H04L2027/0065—Frequency error detectors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
- H04L2027/0044—Control loops for carrier regulation
- H04L2027/0063—Elements of loops
- H04L2027/0067—Phase error detectors
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Superheterodyne Receivers (AREA)
- Circuits Of Receivers In General (AREA)
Abstract
本发明属于机顶盒场强测量技术领域,尤其涉及一种机顶盒频道滤波和载波恢复电路,所述调谐器输出连接于中频滤波放大电路,所述中频滤波放大电路输出于锁定环路,所述锁定环路输出连接于频率相位检测电路,所述频率相位检测电路反馈于调谐器控制端,本发明解决了现有技术存在频率环路引入频率偏差较大且不能提供较窄的宽带的问题,具有相位锁定环路则应具有较窄的宽带、构成了一个双向的标准锁相环回路、形成原始基带MPEG‑2信号、调谐器载波中频输出送到信号解调器的有益技术效果。
Description
技术领域
本发明属于机顶盒场强测量技术领域,尤其涉及一种机顶盒频道滤波和载波恢复电路。
背景技术
目前,机顶盒指电视机顶上的盒子,是扩展电视机功能的一种家电,机顶盒根据接收的信号种类分为模拟机顶盒和数字机顶盒,模拟机顶盒接收模拟信号,数字机顶盒接收数字信号,数字机顶盒是一种多媒体终端,有类似于家用电脑的硬件体系结构和专用的实时操作系统,现有技术存在频率环路引入频率偏差较大且不能提供较窄的宽带的问题。
发明内容
本发明提供一种机顶盒频道滤波和载波恢复电路,以解决上述背景技术中提出现有技术存在频率环路引入频率偏差较大且不能提供较窄的宽带的问题。
本发明所解决的技术问题采用以下技术方案来实现:一种机顶盒频道滤波和载波恢复电路,包括第一本振和第二本振组成的调谐器,所述调谐器输出连接于中频滤波放大电路,所述中频滤波放大电路输出于锁定环路,所述锁定环路输出连接于频率相位检测电路,所述频率相位检测电路反馈于调谐器控制端,所述锁定环路分别输出连接于I信号端和Q信号端。
进一步,所述中频滤波放大电路分别输出连接于频率锁定环路和相位锁定环路,所述频率锁定环路输出连接于第一低通滤波器,所述相位锁定环路输出连接于第二低通滤波器,所述第一低通滤波器和第二低通滤波器分别输出于频率相位检测电路相应的输入端,所述频率相位检测电路输出连接于调谐器的控制端,所述第一低通滤波器输出于I信号端,所述第二低通滤波器输出于Q信号端。
进一步,所述调谐器输入连接于射频信号。
进一步,所述调谐器输入连接于频率合成电路,所述频率合成电路输入连接于频道谐调电路。
进一步,所述频率锁定环路和相位锁定环路的相应的参考端分别输入连接于参考点电路。本发明的有益效果为:
1、本专利采用所述调谐器输出连接于中频滤波放大电路,所述中频滤波放大电路输出于锁定环路,所述锁定环路输出连接于频率相位检测电路,所述频率相位检测电路反馈于调谐器控制端,所述锁定环路分别输出连接于I信号端和Q信号端,由于第一本振由频道参数设定和频率合成完成,对设定频率的偏移在第二本振回路进行补偿,对第二本振的控制来自解调器的频率相位检测单元,在电路中包含频率环路和相位锁定环路,频率环路提供大约±100kHz的频率引入偏差,而相位锁定环路则应具有较窄的宽带。
2、本专利采用在频率捕获期间,解调器本地振荡后产生正交的I,Q信号,与输入IF(中频)合成后,其频率相位检测单元检测其偏差,控制调谐器第一本振,当频率偏差接近零时,APC将输入的中频IF信号锁相到本地始终,因此,构成了一个双向的标准锁相环回路。
3、本专利载波恢复后,形成的正交I,Q信号送到信道解码器中,经匹配滤波和自适应量化,产生二进制数字信号,差分解码后,得到按信道编码规范的数据信号,在完成符号到字节的映射后,经去交织器和R-S解码,同步反转和去随机化,形成原始基带MPEG-2信号。
4、本专利由频道调谐参数经调谐器频率合成,控制前级带通滤波和第一本振,使调谐器调谐到所需接收的频率,第一次变频将输入在110至862MHz范围的频率信号向下变频为38MHz,第二变频则进一步降低载波频率到7MHz,第二本振由数字信道解调器送出的相位控制信号驱动,完成第二次变频,由调谐器载波中频输出送到信号解调器。
附图说明
图1是本发明一种机顶盒频道滤波和载波恢复电路的模块图。
具体实施方式
以下结合附图对本发明做进一步描述:
图中:1-调谐器,2-中频滤波放大电路,3-频率锁定环路,4-相位锁定环路,5-第一低通滤波器,6-第二低通滤波器,7-频率相位检测电路,8-频率合成电路,9-频道谐调电路,10-参考点电路。
实施例:
本实施例:如图1所示,一种机顶盒频道滤波和载波恢复电路,包括第一本振和第二本振组成的调谐器1,所述调谐器1输出连接于中频滤波放大电路2,所述中频滤波放大电路2输出于锁定环路,所述锁定环路输出连接于频率相位检测电路7,所述频率相位检测电路7反馈于调谐器1控制端,所述锁定环路分别输出连接于I信号端和Q信号端。
由于采用所述调谐器输出连接于中频滤波放大电路,所述中频滤波放大电路输出于锁定环路,所述锁定环路输出连接于频率相位检测电路,所述频率相位检测电路反馈于调谐器控制端,所述锁定环路分别输出连接于I信号端和Q信号端,由于第一本振由频道参数设定和频率合成完成,对设定频率的偏移在第二本振回路进行补偿,对第二本振的控制来自解调器的频率相位检测单元,在电路中包含频率环路和相位锁定环路,频率环路提供大约±100kHz的频率引入偏差,而相位锁定环路则应具有较窄的宽带。
所述中频滤波放大电路2分别输出连接于频率锁定环路3和相位锁定环路4,所述频率锁定环路3输出连接于第一低通滤波器5,所述相位锁定环路4输出连接于第二低通滤波器6,所述第一低通滤波器5和第二低通滤波器6分别输出于频率相位检测电路7相应的输入端,所述频率相位检测电路7输出连接于调谐器1的控制端,所述第一低通滤波器5输出于I信号端,所述第二低通滤波器6输出于Q信号端。
所述调谐器1输入连接于射频信号。
由于采用在频率捕获期间,解调器本地振荡后产生正交的I,Q信号,与输入IF(中频)合成后,其频率相位检测单元检测其偏差,控制调谐器第一本振,当频率偏差接近零时,APC将输入的中频IF信号锁相到本地始终,因此,构成了一个双向的标准锁相环回路。
所述调谐器1输入连接于频率合成电路8,所述频率合成电路8输入连接于频道谐调电路9。
由于由频道调谐参数经调谐器频率合成,控制前级带通滤波和第一本振,使调谐器调谐到所需接收的频率,第一次变频将输入在110至862MHz范围的频率信号向下变频为38MHz,第二变频则进一步降低载波频率到7MHz,第二本振由数字信道解调器送出的相位控制信号驱动,完成第二次变频,由调谐器载波中频输出送到信号解调器。
所述频率锁定环路3和相位锁定环路4的相应的参考端分别输入连接于参考点电路10。
由于载波恢复后,形成的正交I,Q信号送到信道解码器中,经匹配滤波和自适应量化,产生二进制数字信号,差分解码后,得到按信道编码规范的数据信号,在完成符号到字节的映射后,经去交织器和R-S解码,同步反转和去随机化,形成原始基带MPEG-2信号。
工作原理:
本专利通过所述调谐器输出连接于中频滤波放大电路,所述中频滤波放大电路输出于锁定环路,所述锁定环路输出连接于频率相位检测电路,所述频率相位检测电路反馈于调谐器控制端,所述锁定环路分别输出连接于I信号端和Q信号端,由于第一本振由频道参数设定和频率合成完成,对设定频率的偏移在第二本振回路进行补偿,对第二本振的控制来自解调器的频率相位检测单元,在电路中包含频率环路和相位锁定环路,频率环路提供大约±100kHz的频率引入偏差,本发明解决了现有技术存在频率环路引入频率偏差较大且不能提供较窄的宽带的问题,具有相位锁定环路则应具有较窄的宽带、构成了一个双向的标准锁相环回路、形成原始基带MPEG-2信号、调谐器载波中频输出送到信号解调器的有益技术效果。
利用本发明的技术方案,或本领域的技术人员在本发明技术方案的启发下,设计出类似的技术方案,而达到上述技术效果的,均是落入本发明的保护范围。
Claims (5)
1.一种机顶盒频道滤波和载波恢复电路,其特征在于,包括第一本振和第二本振组成的调谐器,所述调谐器输出连接于中频滤波放大电路,所述中频滤波放大电路输出于锁定环路,所述锁定环路输出连接于频率相位检测电路,所述频率相位检测电路反馈于调谐器控制端,所述锁定环路分别输出连接于I信号端和Q信号端。
2.根据权利要求1所述的一种机顶盒频道滤波和载波恢复电路,其特征在于,所述中频滤波放大电路分别输出连接于频率锁定环路和相位锁定环路,所述频率锁定环路输出连接于第一低通滤波器,所述相位锁定环路输出连接于第二低通滤波器,所述第一低通滤波器和第二低通滤波器分别输出于频率相位检测电路相应的输入端,所述频率相位检测电路输出连接于调谐器的控制端,所述第一低通滤波器输出于I信号端,所述第二低通滤波器输出于Q信号端。
3.根据权利要求2所述的一种机顶盒频道滤波和载波恢复电路,其特征在于,所述调谐器输入连接于射频信号。
4.根据权利要求3所述的一种机顶盒频道滤波和载波恢复电路,其特征在于,所述调谐器输入连接于频率合成电路,所述频率合成电路输入连接于频道谐调电路。
5.根据权利要求3所述的一种机顶盒频道滤波和载波恢复电路,其特征在于,所述频率锁定环路和相位锁定环路的相应的参考端分别输入连接于参考点电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711451500.7A CN107888526A (zh) | 2017-12-27 | 2017-12-27 | 一种机顶盒频道滤波和载波恢复电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711451500.7A CN107888526A (zh) | 2017-12-27 | 2017-12-27 | 一种机顶盒频道滤波和载波恢复电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107888526A true CN107888526A (zh) | 2018-04-06 |
Family
ID=61771515
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711451500.7A Pending CN107888526A (zh) | 2017-12-27 | 2017-12-27 | 一种机顶盒频道滤波和载波恢复电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107888526A (zh) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1146120A (zh) * | 1995-07-14 | 1997-03-26 | 三星电子株式会社 | 在电视信号接收机中复原数字载波的装置及方法 |
WO1997029568A1 (en) * | 1996-02-08 | 1997-08-14 | Philips Electronics N.V. | Method and apparatus for joint frequency offset and timing estimation of a multicarrier modulation system |
KR20050052783A (ko) * | 2003-12-01 | 2005-06-07 | 엘지전자 주식회사 | 잔류측파대 수신기 및 그의 반송파 복구기 |
WO2005096578A1 (en) * | 2004-03-22 | 2005-10-13 | Thomson Licensing | Method and apparatus for use in carrier recovery in a communications system |
WO2006079990A1 (en) * | 2005-01-28 | 2006-08-03 | Nxp B.V. | Intermediate frequency processing device for processing both analogue and digital television intermediate frequency signals |
US20120176550A1 (en) * | 2011-01-06 | 2012-07-12 | Hendrickson Alan F | Receiver and Method of Receiving Analog and Digital Television Signals |
US8461886B1 (en) * | 2010-10-20 | 2013-06-11 | Marvell International Ltd. | Circuit and circuit method for reduction of PFD noise contribution for ADPLL |
CN207884668U (zh) * | 2017-12-27 | 2018-09-18 | 天津赛特凯特科技发展有限公司 | 一种机顶盒频道滤波和载波恢复电路 |
-
2017
- 2017-12-27 CN CN201711451500.7A patent/CN107888526A/zh active Pending
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1146120A (zh) * | 1995-07-14 | 1997-03-26 | 三星电子株式会社 | 在电视信号接收机中复原数字载波的装置及方法 |
WO1997029568A1 (en) * | 1996-02-08 | 1997-08-14 | Philips Electronics N.V. | Method and apparatus for joint frequency offset and timing estimation of a multicarrier modulation system |
KR20050052783A (ko) * | 2003-12-01 | 2005-06-07 | 엘지전자 주식회사 | 잔류측파대 수신기 및 그의 반송파 복구기 |
WO2005096578A1 (en) * | 2004-03-22 | 2005-10-13 | Thomson Licensing | Method and apparatus for use in carrier recovery in a communications system |
WO2006079990A1 (en) * | 2005-01-28 | 2006-08-03 | Nxp B.V. | Intermediate frequency processing device for processing both analogue and digital television intermediate frequency signals |
US8461886B1 (en) * | 2010-10-20 | 2013-06-11 | Marvell International Ltd. | Circuit and circuit method for reduction of PFD noise contribution for ADPLL |
US20120176550A1 (en) * | 2011-01-06 | 2012-07-12 | Hendrickson Alan F | Receiver and Method of Receiving Analog and Digital Television Signals |
CN207884668U (zh) * | 2017-12-27 | 2018-09-18 | 天津赛特凯特科技发展有限公司 | 一种机顶盒频道滤波和载波恢复电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2595311B1 (en) | Low noise block (lnb) down conversion chip circuit and chip, lnb down conversion circuit and method | |
JPH09294088A (ja) | チューナ回路 | |
JPH09121315A (ja) | テレビジョン信号受信機におけるディジタル搬送波復旧装置及び方法 | |
CN101771382A (zh) | 一种利用直接数字合成技术实现频率微调的方法及装置 | |
CN105027452B (zh) | 接收装置和电子设备 | |
CN102118164B (zh) | 一种内插混频器的dds激励pll的微波频率合成方法及合成器 | |
JP2009296482A (ja) | ダイバーシチ受信装置 | |
EP2693743A1 (en) | Receiver device and receiver method | |
CN101447795B (zh) | 低中频数字接收机及其调频方法 | |
CN207884668U (zh) | 一种机顶盒频道滤波和载波恢复电路 | |
CN203399199U (zh) | 一种通用调谐器以及数字电视接收机系统 | |
CN101448114B (zh) | 一种可适用于多种电视信号标准的集成化电视接收器 | |
CN107888526A (zh) | 一种机顶盒频道滤波和载波恢复电路 | |
CN103780885A (zh) | 一种ku波段双极化双输出高频头 | |
CN103490730A (zh) | 双极化集成电路结构的pll-cs波段多功能降频器 | |
CN102820899B (zh) | 集成无线电广播接收机 | |
CN107508596A (zh) | 一种带有辅助捕获装置的多环锁相电路及频率预置方法 | |
JP2002152612A (ja) | デジタル信号受信用チューナ | |
CN208638350U (zh) | 一种cass馈源一体化卫星下变频器 | |
CN201985843U (zh) | 一种内插混频器的dds激励pll的微波频率合成器 | |
CN102055543B (zh) | 解调广播接收机 | |
CN103618546A (zh) | 一种超宽倍频程压控振荡的实现方法 | |
CN201435725Y (zh) | 用于电子调谐器的锁相环回路和电子调谐器 | |
CN214101348U (zh) | 一种双参考源智能切换的锁相电路 | |
CN107835380A (zh) | 一种电视机高频调谐器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20180406 |
|
WD01 | Invention patent application deemed withdrawn after publication |