CN107612539A - 一种电平转化器的时钟输入信号异常的处理方法 - Google Patents

一种电平转化器的时钟输入信号异常的处理方法 Download PDF

Info

Publication number
CN107612539A
CN107612539A CN201710924395.8A CN201710924395A CN107612539A CN 107612539 A CN107612539 A CN 107612539A CN 201710924395 A CN201710924395 A CN 201710924395A CN 107612539 A CN107612539 A CN 107612539A
Authority
CN
China
Prior art keywords
pulse
numbering
clock input
input signal
missing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710924395.8A
Other languages
English (en)
Other versions
CN107612539B (zh
Inventor
张先明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201710924395.8A priority Critical patent/CN107612539B/zh
Priority to PCT/CN2017/117032 priority patent/WO2019061875A1/zh
Publication of CN107612539A publication Critical patent/CN107612539A/zh
Application granted granted Critical
Publication of CN107612539B publication Critical patent/CN107612539B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements

Abstract

本发明提供一种电平转化器的时钟输入信号异常的处理方法,所述处理范根包括:对第一时钟输入信号的脉冲进行计数得到第一编号,对第二时钟输入信号的脉冲进行计数得到第二编号;根据所述第一编号以及第二编号确定第一时钟输入信号的脉冲或第二时钟输入信号的脉冲是否缺失;当脉冲缺失时,调整第一编号或第二编号;在第一时钟输入信号或第二时钟输入信号的缺失的脉冲之后出现脉冲时,控制与出现的脉冲的调整后的编号的前一个编号对应的输出时钟信号的高低电平,以及与出现的脉冲的调整后的编号对应的输出时钟信号的高低电平。根据本发明的实施例的电平转化器的时钟输入信号异常的处理方法,可在脉冲出现异常时,避免输出信号异常。

Description

一种电平转化器的时钟输入信号异常的处理方法
技术领域
本发明涉及显示技术领域,具体说来,涉及一种电平转化器的时钟输入信号异常的处理方法。
背景技术
液晶显示器是一种常用的电子设备,由于其具有功耗低、体积小、重量轻等特点,备受用户的青睐,其广泛应用于液晶电视、移动电话、个人数字助理(PDA)、数字相机、计算机屏幕或笔记本电脑屏幕等,在平板显示领域中占主导地位。液晶显示器目前朝高集成度、低成本的方向发展。其中,阵列基板行驱动技术(Gate Driver on Array,GOA)的应用极大地降低了液晶显示器的成本并提高了集成度。
GOA技术将栅极开关电路集成在液晶显示面板的阵列基板上,从而可以省掉栅极驱动集成电路部分,以从材料成本和制作工艺两方面降低产品成本。目前,GOA技术将栅极部分的控制与信号分别输入到面板内以及电平转换器(Level Shifter)中,但是目前的电平位移器仅将输入的信号进行转换,如果输入的时钟信号信号有异常丢失的话就可能导致输出异常,甚至烧坏玻璃。
发明内容
本发明的示例性实施例在于提供一种电平转化器的时钟输入信号异常的处理方法,以解决时钟输入信号异常导致输出异常的问题。
本发明的一方面提供一种电平转化器的时钟输入信号异常的处理方法,包括:对第一时钟输入信号的脉冲进行计数得到第一编号,对第二时钟输入信号的脉冲进行计数得到第二编号;根据所述第一编号以及第二编号确定第一时钟输入信号的脉冲或第二时钟输入信号的脉冲是否缺失;当第一时钟输入信号的脉冲或第二时钟输入信号的脉冲缺失时,调整第一时钟输入信号的缺失的脉冲之后的脉冲的第一编号或第二时钟输入信号的缺失的脉冲之后的脉冲的第二编号;在第一时钟输入信号或第二时钟输入信号的缺失的脉冲之后出现脉冲时,控制与出现的脉冲的调整后的编号的前一个编号对应的输出时钟信号的高低电平,以及与出现的脉冲的调整后的编号对应的输出时钟信号的高低电平。
可选地,所述调整第一时钟输入信号的缺失的脉冲之后的脉冲的第一编号或第二时钟输入信号的缺失的脉冲之后的脉冲的第二编号的步骤包括:将第一时钟输入信号的缺失的脉冲之后的脉冲的第一编号在当前数值的基础上加1,或者将第二时钟输入信号的缺失的脉冲之后的脉冲的第二编号在当前数值的基础上加1。
可选地,当缺失的脉冲为第一时钟输入信号的多个连续的脉冲时,还将多个连续缺失的脉冲之后的第二时钟输入信号的脉冲的第二编号调整为与调整后的第一编号对应的第二编号;或者,当缺失的脉冲为第二时钟输入信号的多个连续的脉冲时,还将多个连续缺失的脉冲之后的第一时钟输入信号的脉冲的第一编号调整为与调整后的第二编号对应的第一编号。
可选地,所述第一编号和所述第二编号的最大值与输出时钟信号的总路数相等,所述第一时钟输入信号的脉冲的第一编号与所述第二时钟输入信号的脉冲的第二编号在1至所述最大值之间循环,每个第一编号的第一时钟输入信号的脉冲与每个第二编号的第二时钟输入信号的脉冲一同控制一路输出时钟信号的高低电平。
可选地,在对第一时钟输入信号的脉冲进行计数得到第一编号的步骤中,在检测到第一时钟输入信号的脉冲的上升沿时,对第一时钟输入信号的脉冲进行计数得到第一编号,在对第二时钟输入信号的脉冲进行计数得到第二编号的步骤中,在检测到第二时钟输入信号的脉冲的下降沿时,对第二时钟输入信号的脉冲进行计数得到第二编号。
可选地,在确定脉冲是否缺失的步骤中,在第二时钟输入信号的脉冲出现时,通过确定出现第二时钟输入信号的脉冲的第二编号与第一时钟输入信号的最新的脉冲的第一编号是否对应来确定所述第一时钟输入信号的脉冲是否缺失。
可选地,在确定脉冲是否缺失的步骤中,在第一时钟输入信号的脉冲出现时,通过确定出现的第一时钟输入信号的脉冲的第一编号与第二时钟输入信号的最新的脉冲的第二编号是否对应来确定所述第二时钟输入信号的脉冲是否缺失。
可选地,当第一时钟输入信号的脉冲或第二时钟输入信号的脉冲缺失时,进入脉冲异常模式。
本发明的另一方面提供一种计算机可读存储介质,存储有当被处理器执行时使得处理器执行如上述的处理方法的程序指令。
本发明的另一方面提供一种计算装置,包括:处理器;存储器,用于存储当被处理器执行使得处理器执行如上所述的处理方法的程序指令。
根据本发明的实施例的电平转化器的时钟输入信号异常的处理方法,可在脉冲出现异常时,调整各时钟输入信号的编号,使各时钟输入信号保持同步,并由下一个正常的脉冲来控制异常的脉冲对应的时钟输出信号的高低电平,从而避免输出信号异常。
附图说明
通过下面结合示例性地示出实施例的附图进行的描述,本发明示例性实施例的上述和其他目的和特点将会变得更加清楚,其中:
图1示出根据本发明示例性实施例的一种电平转化器的时钟输入信号异常的处理方法的流程图;
图2示出根据本发明的实施例的第一编号与第二编号之间的对应关系的示例;
图3和4示出根据本发明的实施例的对脉冲缺失处理之后的信号波形图;
图5示出本发明的实施例的缺失第一编号为4的脉冲的信号波形图;
图6示出本发明的实施例的缺失第二编号为4的脉冲的信号波形图。
具体实施方式
现将详细参照本发明的示例性实施例,所述实施例的示例在附图中示出,其中,相同的标号始终指的是相同的部件。以下将通过参照附图来说明所述示例性实施例,以便解释本发明。
图1示出根据本发明示例性实施例的一种电平转化器的时钟输入信号异常的处理方法的流程图。
参照图1,在步骤S10,对第一时钟输入信号的脉冲进行计数得到第一编号,对第二时钟输入信号的脉冲进行计数得到第二编号。
在每一帧中,除了起始时段的第一时钟输入信号(以下简称CLK1)的两个脉冲以及结束时段的第二时钟输入信号(以下简称CLK2)的两个脉冲以外,其他时段的CLK1的脉冲与CLK2的脉冲交错出现。
通过计数器分别对CLK1和CLK2的脉冲进行计数并编号,帧起始信号V出现后的第一个CLK1的脉冲的第一编号和第一个CLK2的脉冲的第二编号都为1,之后出现的脉冲的编号依次增加,直到到达第一编号和第二编号的最大值,然后又开始从1开始编号。也就是说,CLK1的脉冲的第一编号与CLK2的脉冲的第二编号在1至所述最大值之间循环。所述第一编号和所述第二编号的最大值与输出时钟信号的总路数相等,每个第一编号的第一时钟输入信号的脉冲与每个第二编号的第二时钟输入信号的脉冲一同控制一路与第一编号和第二编号对应的输出时钟信号的高低电平。以下将以第一编号和第二编号的最大值为4为例来说明本发明。
作为示例,可在检测到CLK1的脉冲的上升沿时,对CLK的脉冲进行计数并得到第一编号,在检测到CLK2的脉冲的下降沿时,对CLK2的脉冲进行计数并得到第二编号。也就是说,在检测到CLK1的脉冲的上升沿时,且上一个CLK1的脉冲的第一编号没有达到第一编号的最大值时,在上一个CLK1的脉冲的第一编号的基础上加一得到CLK1的当前脉冲的第一编号,在检测到CLK2的脉冲的下降沿时,且上一个CLK2的脉冲的第二编号没有达到第二编号的最大值时,在上一个CLK2的脉冲的第二编号的基础上加一得到CLK2的当前脉冲的第二编号。
在步骤S20,根据所述第一编号以及第二编号确定的CLK1的脉冲或CLK2的脉冲是否缺失。
由于CLK1的最新的脉冲(即,最近出现的脉冲)的第一编号与CLK2的最新的脉冲的第二编号之间具有预定的对应关系,因此,可根据CLK1的最新的脉冲的第一编号与CLK2的最新的脉冲的第二编号之间是否对应(即是否符合预定的对应关系)来确定CLK1的脉冲或CLK2的脉冲是否缺失。图2示出根据本发明的实施例的第一编号与第二编号之间的对应关系的示例。如图2所示,第一编号和第二编号在1至4之间循环,CLK1的最新的脉冲的第一编号为1时对应的CLK2的最新的脉冲的第二编号为3,CLK2的最新的脉冲的第二编号为3时对应的CLK1的最新的脉冲的第一编号为4,可以理解,在每一帧中,起始时段的CLK1的两个最新的脉冲的第一编号1和2没有第二编号与其对应,结束时段的CLK2最新的脉冲的第二编号4没有第一编号与其对应。
作为示例,可在CLK2的脉冲出现时,通过确定出现CLK2的脉冲的第二编号与CLK1的最新的脉冲的第一编号是否对应来确定所述CLK1的脉冲是否缺失。这里,可在检测到CLK2的脉冲的下降沿时确定CLK2的脉冲出现。
同样,可在CLK1的脉冲出现时,通过确定出现的CLK1的脉冲的第一编号与CLK2的最新的脉冲的第二编号是否对应来确定所述CLK2的脉冲是否缺失。这里,可在检测到CLK1的脉冲的上升沿时确定CLK2的脉冲出现。
在步骤S30,当CLK1的脉冲或CLK2的脉冲缺失时,调整CLK1的缺失的脉冲之后的脉冲的第一编号或CLK2的缺失的脉冲之后的脉冲的第二编号。
也就是说,当CLK1的脉冲缺失时,调整CLK1的缺失的脉冲之后的脉冲的第一编号,将第一编号调整为与第二编号对应,这样,可CLK1与CLK2的信号将同步,从而避免输出信号异常。
同样,当CLK2的脉冲缺失时,调整CLK2的缺失的脉冲之后的脉冲的第二编号,将第二编号调整为与第一编号对应,这样,可CLK1与CLK2的信号将同步,从而避免输出信号异常。
作为示例,当CLK1的脉冲缺失时,将CLK1的缺失的脉冲之后的脉冲的第一编号在当前数值的基础上加1。这里,可在CLK1缺失的脉冲为单个脉冲或多个连续的脉冲时,将CLK1的缺失的脉冲之后出现的第一个脉冲的第一编号在当前数值的基础上加1。
为了使调整后的第一编号与第二编号对应,当缺失的脉冲为CLK1的多个连续的脉冲时,还将多个连续缺失的脉冲之后的CLK2的脉冲的第二编号调整为与调整后的第一编号对应的第二编号。也就是说,将在CLK1的多个连续缺失的脉冲之后出现的CLK2的脉冲的第二编号调整为与调整后的CLK1的多个连续缺失的脉冲之后出现的脉冲的第一编号对应的第二编号。
同样,当CLK2的脉冲缺失时,将CLK2的缺失的脉冲之后的脉冲的第二编号在当前数值的基础上加1。这里,可在CLK2缺失的脉冲为单个脉冲或多个连续的脉冲时,将CLK2的缺失的脉冲之后出现的第一个脉冲的第二编号在当前数值的基础上加1。
为了使调整后的第二编号与第一编号对应,当缺失的脉冲为CLK2的多个连续的脉冲时,还将多个连续缺失的脉冲之后的CLK1的脉冲的第一编号调整为与调整后的第二编号对应的第一编号。也就是说,将在CLK2的多个连续缺失的脉冲之后出现的CLK1的脉冲的第一编号调整为与调整后的CLK2的多个连续缺失的脉冲之后出现的脉冲的第二编号对应的第一编号。
在步骤S40,在CLK1或CLK2的缺失的脉冲之后出现脉冲时,控制与出现的脉冲的调整的编号的前一个编号对应的输出时钟信号的高低电平,以及与出现的脉冲的调整的编号对应的输出时钟信号的高低电平。
在CLK1缺失的脉冲之后出现脉冲时,控制与CKL1缺失的脉冲之后出现的脉冲的调整后的第一编号的前一个第一编号对应的一路输出时钟信号的高低电平,以及控制与CKL1缺失的脉冲之后出现的脉冲的调整后的第一编号对应的一路输出时钟信号的高低电平。
在CLK2缺失的脉冲之后出现脉冲时,控制与CKL2缺失的脉冲之后出现的脉冲的调整后的第二编号的前一个第二编号对应的一路输出时钟信号的高低电平,以及控制与CKL2缺失的脉冲之后出现的脉冲的调整后的第二编号对应的一路输出时钟信号的高低电平。
图3和4示出根据本发明的实施例的对脉冲缺失处理之后的信号波形图。
如图3所示,CLK1缺失了第一编号为2脉冲之后的单个脉冲,将该缺失脉冲之后出现的脉冲的第一编号由3调整为4,在调整后为4的第一编号的脉冲的上升沿出现时,将第一编号为3(即调整后的第一编号4的前一个第一编号)对应的一路输出时钟信号OUT3的电平拉高,同时将调整后的第一编号为4对应的一路输出时钟信号OUT4的电平拉高。
如图4所示,CLK2缺失了第二编号为4脉冲之后的单个脉冲,将该缺失脉冲之后出现的脉冲的第二编号由1调整为2,在调整后为2的第二编号的脉冲的下降沿出现时,将第二编号为1(即调整后的第二编号2的前一个第一编号)对应的一路输出时钟信号OUT1的电平拉低,同时将调整后的第二编号为2的脉冲对应的一路输出时钟信号OUT2的电平拉低。
此外,为了记录工作状态,还设计不同的工作模式,例如,可将工作模式设置为包括脉冲异常模式和脉冲正常模式。可将系统默认处于脉冲正常模式,当确定CLK1或CLK2的脉冲缺失时,进入脉冲异常模式。
优选地,为了区分异常的脉冲属于CLK1还是CLK2,可将工作模式设置为包括CLK1异常模式、CLK1正常模式、CLK2异常模式和CLK2正常模式。
可在确定CLK1的脉冲缺失时,进入CLK1异常模式,在第一编号为4的CLK1的脉冲出现时,进入CLK1正常模式。当缺失的脉冲为第一编号为4的CLK1的脉冲时,在第二编号为3的CLK2的脉冲出现时,进入CLK1正常模式。在这种情况下,负责让系统进入CLK1正常模式的信号为几个纳秒的小脉冲,因此,第一编号为4对应的一路时钟输出信号OUT4等不到下一个第一编号为1的脉冲来拉高其,而维持为低电平直到下个周期拉高其电平的第一编号为4的脉冲的到来。图5示出本发明的实施例的缺失第一编号为4的脉冲的信号波形图。如图5所示,时钟输出信号OUT4一直到下个周期拉高其电平的第一编号为4的脉冲的到来时,其电平才被拉高。
同样,可在确定CLK2的脉冲缺失时,进入CLK2异常模式,在第二编号为4的CLK2的脉冲出现时,进入CLK1正常模式。当缺失的脉冲为第二编号为4的CLK2的脉冲时,在第一编号为2的CLK1的脉冲出现时,进入CLK2正常模式。在这种情况下,负责让系统进入CLK2正常模式的信号为几个纳秒的小脉冲,因此,第二编号为4对应的一路时钟输出信号OUT4等不到下一个第二编号为1的脉冲来拉低,而维持为高电平直到下个周期拉低其电平的第二编号为4的脉冲的到来。图6示出本发明的实施例的缺失第二编号为4的脉冲的信号波形图。如图6所示,时钟输出信号OUT4一直到下个周期拉低其电平的第二编号为4的脉冲的到来时,其电平才被拉低。
根据本发明的实施例的电平转化器的时钟输入信号异常的处理方法,可在脉冲出现异常时,调整各时钟输入信号的编号,使各时钟输入信号保持同步,并由下一个正常的脉冲来控制异常的脉冲对应的时钟输出信号的高低电平,从而避免输出信号异常。
根据本发明的实施例还提供一种计算机可读存储介质。该计算机可读存储介质存储有当被处理器执行时使得处理器执行如上所述的处理方法的程序指令。该计算机可读记录介质是可存储由计算机系统读出的数据的任意数据存储装置。计算机可读记录介质的示例包括:只读存储器、随机存取存储器、只读光盘、磁带、软盘、光数据存储装置和载波(诸如经有线或无线传输路径通过互联网的数据传输)。计算机可读记录介质也可分布于连接网络的计算机系统,从而计算机可读代码以分布式存储和执行。此外,完成本发明的功能程序、代码和代码段可容易地被与本发明相关的领域的普通程序员在本发明的范围之内解释。
根据本发明的实施例还提供一种计算装置。该计算装置包括处理器和存储器。存储器用于存储程序指令。所述程序指令被处理器执行使得处理器执行如上所述的处理方法的程序指令。
尽管已经参照其示例性实施例具体显示和描述了本发明,但是本领域的技术人员应该理解,在不脱离权利要求所限定的本发明的精神和范围的情况下,可以对其进行形式和细节上的各种改变。

Claims (8)

1.一种电平转化器的时钟输入信号异常的处理方法,其特征在于,包括:
对第一时钟输入信号的脉冲进行计数得到第一编号,对第二时钟输入信号的脉冲进行计数得到第二编号;
根据所述第一编号以及第二编号确定第一时钟输入信号的脉冲或第二时钟输入信号的脉冲是否缺失;
当第一时钟输入信号的脉冲或第二时钟输入信号的脉冲缺失时,调整第一时钟输入信号的缺失的脉冲之后的脉冲的第一编号或第二时钟输入信号的缺失的脉冲之后的脉冲的第二编号;
在第一时钟输入信号或第二时钟输入信号的缺失的脉冲之后出现脉冲时,控制与出现的脉冲的调整后的编号的前一个编号对应的输出时钟信号的高低电平,以及与出现的脉冲的调整后的编号对应的输出时钟信号的高低电平。
2.根据权利要求1所述的处理方法,其特征在于,所述调整第一时钟输入信号的缺失的脉冲之后的脉冲的第一编号或第二时钟输入信号的缺失的脉冲之后的脉冲的第二编号的步骤包括:将第一时钟输入信号的缺失的脉冲之后的脉冲的第一编号在当前数值的基础上加1,或者将第二时钟输入信号的缺失的脉冲之后的脉冲的第二编号在当前数值的基础上加1。
3.根据权利要求2所述的处理方法,其特征在于,当缺失的脉冲为第一时钟输入信号的多个连续的脉冲时,还将多个连续缺失的脉冲之后的第二时钟输入信号的脉冲的第二编号调整为与调整后的第一编号对应的第二编号;
或者,当缺失的脉冲为第二时钟输入信号的多个连续的脉冲时,还将多个连续缺失的脉冲之后的第一时钟输入信号的脉冲的第一编号调整为与调整后的第二编号对应的第一编号。
4.根据权利要求1所述的处理方法,其特征在于,所述第一编号和所述第二编号的最大值与输出时钟信号的总路数相等,所述第一时钟输入信号的脉冲的第一编号与所述第二时钟输入信号的脉冲的第二编号在1至所述最大值之间循环,每个第一编号的第一时钟输入信号的脉冲与每个第二编号的第二时钟输入信号的脉冲一同控制一路输出时钟信号的高低电平。
5.根据权利要求4所述的处理方法,其特征在于,在对第一时钟输入信号的脉冲进行计数得到第一编号的步骤中,在检测到第一时钟输入信号的脉冲的上升沿时,对第一时钟输入信号的脉冲进行计数得到第一编号,在对第二时钟输入信号的脉冲进行计数得到第二编号的步骤中,在检测到第二时钟输入信号的脉冲的下降沿时,对第二时钟输入信号的脉冲进行计数得到第二编号。
6.根据权利要求1所述的处理方法,其特征在于,在确定脉冲是否缺失的步骤中,在第二时钟输入信号的脉冲出现时,通过确定出现第二时钟输入信号的脉冲的第二编号与第一时钟输入信号的最新的脉冲的第一编号是否对应来确定所述第一时钟输入信号的脉冲是否缺失。
7.根据权利要求1所述的处理方法,其特征在于,在确定脉冲是否缺失的步骤中,在第一时钟输入信号的脉冲出现时,通过确定出现的第一时钟输入信号的脉冲的第一编号与第二时钟输入信号的最新的脉冲的第二编号是否对应来确定所述第二时钟输入信号的脉冲是否缺失。
8.根据权利要求1所述的处理方法,其特征在于,当第一时钟输入信号的脉冲或第二时钟输入信号的脉冲缺失时,进入脉冲异常模式。
CN201710924395.8A 2017-09-30 2017-09-30 一种电平转化器的时钟输入信号异常的处理方法 Active CN107612539B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201710924395.8A CN107612539B (zh) 2017-09-30 2017-09-30 一种电平转化器的时钟输入信号异常的处理方法
PCT/CN2017/117032 WO2019061875A1 (zh) 2017-09-30 2017-12-18 一种电平转化器的时钟输入信号异常的处理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710924395.8A CN107612539B (zh) 2017-09-30 2017-09-30 一种电平转化器的时钟输入信号异常的处理方法

Publications (2)

Publication Number Publication Date
CN107612539A true CN107612539A (zh) 2018-01-19
CN107612539B CN107612539B (zh) 2020-04-10

Family

ID=61068044

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710924395.8A Active CN107612539B (zh) 2017-09-30 2017-09-30 一种电平转化器的时钟输入信号异常的处理方法

Country Status (2)

Country Link
CN (1) CN107612539B (zh)
WO (1) WO2019061875A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113160735A (zh) * 2021-04-14 2021-07-23 Tcl华星光电技术有限公司 电平转换芯片和显示装置

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1337699A (zh) * 2000-06-22 2002-02-27 三菱电机株式会社 帧编号检测设备
US20040128635A1 (en) * 2002-12-19 2004-07-01 Ryusuke Sahara Semiconductor integrated circuit device
CN102956217A (zh) * 2012-11-30 2013-03-06 深圳市华星光电技术有限公司 一种液晶面板的驱动方法、驱动电路和液晶显示装置
CN103095259A (zh) * 2011-11-04 2013-05-08 镇江润欣科技信息有限公司 遗漏脉冲信号的实时补正处理
US20140062565A1 (en) * 2012-08-31 2014-03-06 Visvesh S. Sathe Clock driver for frequency-scalable systems
CN104751764A (zh) * 2013-12-31 2015-07-01 乐金显示有限公司 显示装置及其驱动方法
CN105405386A (zh) * 2015-11-16 2016-03-16 友达光电股份有限公司 显示设备及阵列上栅极驱动电路
CN205545186U (zh) * 2015-05-21 2016-08-31 意法半导体国际有限公司 电子器件
CN105913822A (zh) * 2016-06-23 2016-08-31 京东方科技集团股份有限公司 Goa信号判断电路及判断方法、栅极驱动电路及显示装置
CN106297681A (zh) * 2015-05-13 2017-01-04 南京瀚宇彩欣科技有限责任公司 栅极驱动电路和显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002271427A (ja) * 2001-03-09 2002-09-20 Ricoh Co Ltd ノイズ除去回路
JP4894183B2 (ja) * 2005-07-25 2012-03-14 三菱電機株式会社 ノイズ除去回路およびこれを用いたマトリックス表示装置、ならびに解像度弁別回路
TW200849821A (en) * 2007-06-01 2008-12-16 Holtek Semiconductor Inc Ciucuit structure for timer counter and electrical device using the same
CN101764594A (zh) * 2009-11-09 2010-06-30 天津南大强芯半导体芯片设计有限公司 一种时钟信号检测电路及异常时钟信号检测方法
CN105099435B (zh) * 2015-08-27 2018-04-10 深圳市华星光电技术有限公司 电平转换电路及其电平转换方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1337699A (zh) * 2000-06-22 2002-02-27 三菱电机株式会社 帧编号检测设备
US20040128635A1 (en) * 2002-12-19 2004-07-01 Ryusuke Sahara Semiconductor integrated circuit device
CN103095259A (zh) * 2011-11-04 2013-05-08 镇江润欣科技信息有限公司 遗漏脉冲信号的实时补正处理
US20140062565A1 (en) * 2012-08-31 2014-03-06 Visvesh S. Sathe Clock driver for frequency-scalable systems
CN102956217A (zh) * 2012-11-30 2013-03-06 深圳市华星光电技术有限公司 一种液晶面板的驱动方法、驱动电路和液晶显示装置
CN104751764A (zh) * 2013-12-31 2015-07-01 乐金显示有限公司 显示装置及其驱动方法
CN106297681A (zh) * 2015-05-13 2017-01-04 南京瀚宇彩欣科技有限责任公司 栅极驱动电路和显示装置
CN205545186U (zh) * 2015-05-21 2016-08-31 意法半导体国际有限公司 电子器件
CN105405386A (zh) * 2015-11-16 2016-03-16 友达光电股份有限公司 显示设备及阵列上栅极驱动电路
CN105913822A (zh) * 2016-06-23 2016-08-31 京东方科技集团股份有限公司 Goa信号判断电路及判断方法、栅极驱动电路及显示装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
张丽: "一种基于FPGA的微波时钟恢复的设计与实现", 《微型机与应用》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113160735A (zh) * 2021-04-14 2021-07-23 Tcl华星光电技术有限公司 电平转换芯片和显示装置
CN113160735B (zh) * 2021-04-14 2022-04-08 Tcl华星光电技术有限公司 电平转换芯片和显示装置

Also Published As

Publication number Publication date
CN107612539B (zh) 2020-04-10
WO2019061875A1 (zh) 2019-04-04

Similar Documents

Publication Publication Date Title
CN106933405A (zh) 触摸驱动信号发生及触摸驱动装置、显示装置及驱动方法
CN104969191A (zh) 针对性能和正确性使多线程软件程序的已记录执行可视化
CN106662905A (zh) 显示与始终开启显示相关的内容
CN107402881A (zh) 一种项目测试的选取方法及装置
CN106454139A (zh) 拍照方法及移动终端
CN109725185A (zh) 一种实现波形快速捕获的示波器及其运行方法
CN106934741A (zh) 课程编排的方法及装置
CN104035786A (zh) 一种软件定时器的优化方法及系统
US20230196500A1 (en) Image data storage method, image data processing method and system, and related apparatus
CN109215037A (zh) 目标图像分割方法、装置及终端设备
CN107643866A (zh) 操作不同层级图片的方法、装置、终端设备及存储介质
CN103955327B (zh) 一种信息处理方法及电子设备
CN110221729A (zh) 一种驱动方法、装置及显示装置
CN106598379A (zh) 管理应用程序的方法及装置
CN107704128A (zh) 数据处理方法和装置、存储介质及处理器
CN205282052U (zh) Goa电路、显示面板和显示装置
CN107612539A (zh) 一种电平转化器的时钟输入信号异常的处理方法
CN109495697A (zh) 基于视频切割的多屏幕扩展方法、系统、存储介质及终端
CN109800496A (zh) 一种沿pcb板边添加过孔的方法
CN108052677A (zh) 页面处理方法、装置及可读存储介质
CN203966089U (zh) 触摸显示屏
CN110377414A (zh) 电容式触摸屏的调节方法、装置、终端及存储介质
CN106331335A (zh) 一种图像数据处理方法及终端
KR101334111B1 (ko) 쿼드 데이터 레이트(qdr) 제어기 및 그의 실현방법
CN107578748A (zh) 显示设备及显示控制方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee after: TCL Huaxing Photoelectric Technology Co.,Ltd.

Address before: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen China Star Optoelectronics Technology Co.,Ltd.

CP01 Change in the name or title of a patent holder