CN107544875A - 一种基于fpga的计算机硬件故障诊断系统 - Google Patents
一种基于fpga的计算机硬件故障诊断系统 Download PDFInfo
- Publication number
- CN107544875A CN107544875A CN201610484101.XA CN201610484101A CN107544875A CN 107544875 A CN107544875 A CN 107544875A CN 201610484101 A CN201610484101 A CN 201610484101A CN 107544875 A CN107544875 A CN 107544875A
- Authority
- CN
- China
- Prior art keywords
- circuit
- fpga
- data
- computer
- computer hardware
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Debugging And Monitoring (AREA)
Abstract
本发明公开了一种基于FPGA的计算机硬件故障诊断系统,包括数据处理电路;所述数据处理电路与数据锁存电路相连;所述数据锁存电路与单片机系统相连;所述单片机系统与液晶显示电路相连;所述数据处理电路分别与数据译码电路、地址译码电路、时钟电路和状态机控制相连。本发明的基于FPGA的计算机硬件故障诊断系统,通过在FPGA上编程搭建信号采集与处理电路,根据计算机自身的加电自检原理,采用VHDL硬件描述语言在FPGA上设计硬件电路实现数据存储、分析,提取等一系列处理;通过51单片机控制液晶实现计算机硬件故障的汉字。当计算机主板上的硬件发生故障时能迅速诊断出故障发生的部件,提高计算机维修效率。
Description
技术领域
本发明涉及一种计算机硬件设备,特别涉及一种基于FPGA的计算机硬件故障诊断系统,属于计算机技术领域。
背景技术
计算机在当今社会作为一个重要的工具使用已经很普遍。但是人们也为其故障影响工作而烦恼,而计算机都是板卡设计。非专业人员若是能借助计算机故障诊断系统诊断出故障所在,自己维修也是可行的。利用计算机的加电自检,在计算机启动的时候写入在BIOS芯片中的自检程序就会自动启动[21。启动后他首先对CPU、内存、显卡、硬盘、光驱/软驱等硬件部位进行检查并分析对比系统的原始配置情况,以及对基本输出/输入端口和对其它的外部设备进行初始化,检测出无异常。将引导并加载操作系统,检测出异常,将会使加电自检程序挂起。若能根据计算机加电白检原理,设计一故障诊断系统,以文字的形式给出故障原因,则可以提高维修效率。目前,市场上有一些主板检测卡,但经常出现走码、跳码现象。使得一些错误代码不能准确的检测出来,所以急需一种基于FPGA和PCI总线的计算机故障智能诊断系统。
发明内容
(一)要解决的技术问题
为解决上述问题,本发明提出了一种基于FPGA的计算机硬件故障诊断系统,实现数据的采集、转换、存储、处理和I/O等功能。
(二)技术方案
本发明的基于FPGA的计算机硬件故障诊断系统,包括数据处理电路;所述数据处理电路与数据锁存电路相连;所述数据锁存电路与单片机系统相连;所述单片机系统与液晶显示电路相连;所述数据处理电路分别与数据译码电路、地址译码电路、时钟电路和状态机控制相连。
进一步地,所述单片机系统采用AT89S52单片机。
进一步地,所述数据处理电路由锁存器构成。
进一步地,所述数据译码电路、地址译码电路、时钟电路和状态机控制都是与上位机PCI总线相连。
(三)有益效果
与现有技术相比,本发明的基于FPGA的计算机硬件故障诊断系统,基于PCI总线传输原理,以FPGA作为控制核心。通过在FPGA上编程搭建信号采集与处理电路,根据计算机自身的加电自检原理,采用VHDL硬件描述语言在FPGA上设计硬件电路实现数据存储。分析,提取等一系列处理。通过51单片机控制液晶实现计算机硬件故障的汉字。当计算机主板上的硬件发生故障时能迅速诊断出故障发生的部件,提高计算机维修效率。
附图说明
图1是本发明的实施例结构示意图。
图2是本发明的实施例数据译码结构示意图。
图3是本发明的实施例数据处理电路结构示意图。
图4是本发明的实施例数据锁存电路结构示意图。
具体实施方式
如图1所示的基于FPGA的计算机硬件故障诊断系统,包括数据处理电路1;所述数据处理电路1与数据锁存电路2相连;所述数据锁存电路2与单片机系统3相连;所述单片机系统3与液晶显示电路4相连;所述数据处理电路1分别与数据译码电路8、地址译码电路7、时钟电路6和状态机控制5相连。
其中,所述单片机系统3采用AT89S52单片机;所述数据处理电路1由锁存器构成;所述数据译码电路8、地址译码电路7、时钟电路6和状态机控制5都是与上位机PCI总线9相连。
本发明的基于FPGA的计算机硬件故障诊断系统,通过PCI总线在FRAME#有效后的第一个时钟周期内AD上传输的是要写入目标PCI设备的地址信息。C/BE#上传输的是命令类型(I/O写命令为0011),DEVSEL#信号有效后,表明目标PCI设备已经被选择到,IRDY#和TRDY#同时有效后,主PCI设备向目标PcI设备中传输要写入的数据,在第5个时钟周期时,IRDY#和TRDY#同时变为无效状态,AD总线上被插入一个等待周期,第6和第7个时钟周期时,IRDY#有效,但是TRDY#无效,传输仍然不能有效进行,总线上被继续插入两个等待周期。第8个时钟周期时,IRDY#和TRDY#都有效,数据传输继续。地址数据译码电路在下一个时钟上升沿时读出数据,并将其引出至数据处理电路的片选信号端进行数据处理并送数据处理电路根据状态的转换对实时锁存的信息进行选择,将不同的检测信息锁存住,然后后续的数据进行对比,通过这些选择器,将没用的数据代码筛选掉,然后传递给51单片机处理,并将其显示在液晶屏上。
上面所述的实施例仅仅是对本发明的优选实施方式进行描述,并非对本发明的构思和范围进行限定。在不脱离本发明设计构思的前提下,本领域普通人员对本发明的技术方案做出的各种变型和改进,均应落入到本发明的保护范围,本发明请求保护的技术内容,已经全部记载在权利要求书中。
Claims (4)
1.一种基于FPGA的计算机硬件故障诊断系统,其特征在于:包括数据处理电路;所述数据处理电路与数据锁存电路相连;所述数据锁存电路与单片机系统相连;所述单片机系统与液晶显示电路相连;所述数据处理电路分别与数据译码电路、地址译码电路、时钟电路和状态机控制相连。
2.根据权利要求1所述的基于FPGA的计算机硬件故障诊断系统,其特征在于:所述单片机系统采用AT89S52单片机。
3.根据权利要求1所述的基于FPGA的计算机硬件故障诊断系统,其特征在于:所述数据处理电路由锁存器构成。
4.根据权利要求1所述的基于FPGA的计算机硬件故障诊断系统,其特征在于:所述数据译码电路、地址译码电路、时钟电路和状态机控制都是与上位机PCI总线相连。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610484101.XA CN107544875A (zh) | 2016-06-28 | 2016-06-28 | 一种基于fpga的计算机硬件故障诊断系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610484101.XA CN107544875A (zh) | 2016-06-28 | 2016-06-28 | 一种基于fpga的计算机硬件故障诊断系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107544875A true CN107544875A (zh) | 2018-01-05 |
Family
ID=60961642
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610484101.XA Pending CN107544875A (zh) | 2016-06-28 | 2016-06-28 | 一种基于fpga的计算机硬件故障诊断系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107544875A (zh) |
-
2016
- 2016-06-28 CN CN201610484101.XA patent/CN107544875A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105938450B (zh) | 自动除错信息收集的方法及系统 | |
CN102103535B (zh) | 多核处理器、多核处理器的调试系统和调试方法 | |
CN101556551B (zh) | 设备故障日志的硬件获取系统及方法 | |
CN101901177B (zh) | 多核微处理器及其除错方法 | |
US8707103B2 (en) | Debugging apparatus for computer system and method thereof | |
CN2932488Y (zh) | 故障检测装置 | |
EP3369015B1 (en) | Methods and circuits for debugging circuit designs | |
CN103500133A (zh) | 故障定位方法及装置 | |
CN203260029U (zh) | 基于fpga的系统芯片原型验证调试装置 | |
CN102968364A (zh) | 一种基于通用调试接口的SoC硬件调试器 | |
US7882395B2 (en) | Debug device for embedded systems and method thereof | |
US10078113B1 (en) | Methods and circuits for debugging data bus communications | |
EP0348704A2 (en) | Apparatus and method for simultaneously presenting error interrupt and error data to a support processor | |
CN101950280B (zh) | 产生多个串行总线芯片选择的方法 | |
US9459985B2 (en) | Bios tracing using a hardware probe | |
CN106708675A (zh) | 一种计算机启动前故障检测方法 | |
CN104750600A (zh) | 设备状态记录方法和系统 | |
CN102681928A (zh) | 计算机系统的异常信息输出系统 | |
CN104424086B (zh) | 电脑检错模块和方法 | |
CN102541702A (zh) | 自动重启主机板及记录除错数据的测试方法及其重启装置 | |
US10962593B2 (en) | System on chip and operating method thereof | |
US7228457B2 (en) | Performing diagnostic operations upon a data processing apparatus with power down support | |
CN110955566B (zh) | 侦错方法 | |
CN107544875A (zh) | 一种基于fpga的计算机硬件故障诊断系统 | |
KR102550886B1 (ko) | 시스템 온 칩 및 그 동작 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20180105 |
|
WD01 | Invention patent application deemed withdrawn after publication |