CN107507600B - 显示装置、像素电路及其驱动方法、驱动装置 - Google Patents
显示装置、像素电路及其驱动方法、驱动装置 Download PDFInfo
- Publication number
- CN107507600B CN107507600B CN201710972270.2A CN201710972270A CN107507600B CN 107507600 B CN107507600 B CN 107507600B CN 201710972270 A CN201710972270 A CN 201710972270A CN 107507600 B CN107507600 B CN 107507600B
- Authority
- CN
- China
- Prior art keywords
- pixel
- pixel circuit
- frame
- data signal
- driving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0209—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0223—Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明公开了一种显示装置、像素电路及其驱动方法、驱动装置,所述驱动方法包括以下步骤:在画面显示的连续X帧构成的帧序列,以第一预设方式输出栅极信号和数据信号至像素电路;在画面显示的与连续X帧构成的帧序列相邻的连续Y帧构成的帧序列,以第二预设方式输出栅极信号和数据信号至像素电路,其中,第一预设方式与第二预设方式不同,X、Y为不低于2的正整数。该方法通过在画面显示的相邻几帧采用相同的驱动方式,并在随后的几帧采用另外一种相同的驱动方式,来使像素电路的充电时间在空间上达到平衡,从而有效改善行间亮暗差异即横纹的问题,有效提高了画面的显示品质,而且方法简单易行,可靠性高。
Description
技术领域
本发明涉及显示技术领域,特别涉及一种像素电路的驱动方法、一种像素电路的驱动装置、一种像素电路以及一种显示装置。
背景技术
通常,理想的TFT-LCD驱动模型,其驱动信号以公共电极电压Vcom为基准呈对称分布,然而事实上,该驱动信号的中心电压往往与Vcom存在一定的偏移,所以将导致正负像素电压不对称。
为了解决正负像素电压不对称带来的问题,目前形成了许多驱动方式,例如点翻转、列翻转、行翻转、2H1V翻转、1H2V翻转以及Z翻转等,而具体选择哪种驱动方式可结合每种驱动方式的显示品质、功耗、驱动电压大小以及伴随的不良因素等进行利弊平衡后决定。
其中,Z翻转是目前最常用的一种翻转方式,其通过内部像素结构使得列翻转达到点翻转的效果,但是Z翻转存在一个严重的弊端,就是在画面显示时会出现横纹的问题。
发明内容
本发明旨在至少在一定程度上解决相关技术中的技术问题之一。为此,本发明的第一个目的在于提出一种像素电路的驱动方法,通过在画面显示的相邻几帧采用相同的驱动方式,并在随后的几帧采用另外一种相同的驱动方式,来使像素电路的充电时间在空间上达到平衡,从而有效改善行间亮暗差异即横纹的问题,有效提高了画面的显示品质,而且方法简单易行,可靠性高。
本发明的第二个目的在于提出一种像素电路的驱动装置。
本发明的第三个目的在于提出一种像素电路。
本发明的第四个目的在于提出一种显示装置。
本发明第一方面实施例提出了一种像素电路的驱动方法,包括以下步骤:在画面显示的连续X帧构成的帧序列,以第一预设方式输出栅极信号和数据信号至所述像素电路;在画面显示的与连续X帧构成的帧序列相邻的连续Y帧构成的帧序列,以第二预设方式输出栅极信号和数据信号至所述像素电路,其中,所述第一预设方式与所述第二预设方式不同,X、Y为不低于2的正整数。
根据本发明实施例的像素电路的驱动方法,通过在画面显示的相邻几帧采用相同的驱动方式,并在随后的几帧采用另外一种相同的驱动方式,来使像素电路的充电时间在空间上达到平衡,从而有效改善行间亮暗差异即横纹的问题,有效提高了画面的显示品质,而且方法简单易行,可靠性高。
另外,根据本发明上述实施例的像素电路的驱动方法还可以具有如下附加的技术特征:
根据本发明的一个实施例,所述以第一预设方式输出栅极信号和数据信号至所述像素电路,包括:将多行像素单元为一组对所述像素电路的所有行进行分组,在每一组中,以乱序输出栅极信号至像素单元中。
根据本发明的一个实施例,所述以第二预设方式输出栅极信号和数据信号至所述像素电路,包括:以顺序输出栅极信号至像素单元中。
根据本发明的一个实施例,当X和Y为2时,在画面显示的第N帧和第N+1帧,以所述第一预设方式输出栅极信号和数据信号至所述像素电路,其中,N为正整数;在所述画面显示的第N+2帧和第N+3帧,以所述第二预设方式输出栅极信号和数据信号至所述像素电路。
根据本发明的一个实施例,所述以所述第一预设方式输出栅极信号和数据信号至所述像素电路,包括:按照每三行像素单元为一组对所述像素电路的所有行进行分组,并且在每一组中,按照先第一行再第三行再第二行的顺序输出栅极信号至像素单元中。
根据本发明的一个实施例,所述以所述第二预设方式输出栅极信号和数据信号至所述像素电路,包括:按照从第一行至最后一行的顺序依次输出栅极信号至像素单元中。
根据本发明的一个实施例,在输出所述栅极信号至所述像素单元中时,还输出相应的数据信号至该行的每一个像素单元中。
根据本发明的一个实施例,所述第N帧与所述第N+1帧的数据信号的极性相反,所述第N+2帧与所述第N+3帧的数据信号的极性相反。
根据本发明的一个实施例,当所述第N帧的数据信号为负极性时,所述第N+1帧的数据信号为正极性,所述第N+2帧的数据信号为负极性,所述第N+3帧的数据信号为正极性。
本发明第二方面实施例提出了一种像素电路的驱动装置,包括:第一驱动单元,所述第一驱动单元用于在画面显示的连续X帧构成的帧序列,以第一预设方式输出栅极信号和数据信号至所述像素电路;第二驱动单元,所述第二驱动单元用于在画面显示的与连续X帧构成的帧序列相邻的连续Y帧构成的帧序列,以第二预设方式输出栅极信号和数据信号至所述像素电路,其中,所述第一预设方式与所述第二预设方式不同,X、Y为不低于2的正整数。
根据本发明实施例的像素电路的驱动装置,通过第一驱动单元在画面显示的相邻几帧采用相同的驱动方式,并通过第二驱动单元在随后的几帧采用另外一种相同的驱动方式,来使像素电路的充电时间在空间上达到平衡,从而有效改善行间亮暗差异即横纹的问题,有效提高了画面的显示品质,而且简单易行,可靠性高。
另外,根据本发明上述实施例的像素电路的驱动装置还可以具有如下附加的技术特征:
根据本发明的一个实施例,所述第一驱动单元以第一预设方式输出栅极信号和数据信号至所述像素电路时,其中,所述第一驱动单元将多行像素单元为一组对所述像素电路的所有行进行分组,在每一组中,以乱序输出栅极信号至像素单元中。
根据本发明的一个实施例,所述第二驱动单元以第二预设方式输出栅极信号和数据信号至所述像素电路时,其中,所述第二驱动单元以顺序输出栅极信号至像素单元中。
根据本发明的一个实施例,当X和Y为2时,所述第一驱动单元用于在画面显示的第N帧和第N+1帧,以所述第一预设方式输出栅极信号和数据信号至所述像素电路,其中,N为正整数;所述第二驱动单元用于在所述画面显示的第N+2帧和第N+3帧,以所述第二预设方式输出栅极信号和数据信号至所述像素电路。
根据本发明的一个实施例,所述第一驱动单元以所述第一预设方式输出栅极信号和数据信号至所述像素电路时,其中,所述第一驱动单元按照每三行像素单元为一组对所述像素电路的所有行进行分组,并且在每一组中,按照先第一行再第三行再第二行的顺序输出栅极信号至像素单元中。
根据本发明的一个实施例,所述第二驱动单元以所述第二预设方式输出栅极信号和数据信号至所述像素电路时,其中,所述第二驱动单元按照从第一行至最后一行的顺序依次输出栅极信号至像素单元中。
根据本发明的一个实施例,在所述第一驱动单元/所述第二驱动单元输出所述栅极信号至所述像素单元中时,所述第一驱动单元/所述第二驱动单元还输出相应的数据信号至该行的每一个像素单元中。
根据本发明的一个实施例,所述第N帧与所述第N+1帧的数据信号的极性相反,所述第N+2帧与所述第N+3帧的数据信号的极性相反。
根据本发明的一个实施例,当所述第N帧的数据信号为负极性时,所述第N+1帧的数据信号为正极性,所述第N+2帧的数据信号为负极性,所述第N+3帧的数据信号为正极性。
本发明第三方面实施例提出了一种像素电路,其包括上述的驱动装置。
本发明实施例的像素电路,通过上述的驱动装置,能够使得像素电路的充电时间在空间上达到平衡,从而有效改善行间亮暗差异即横纹的问题,有效提高了画面的显示品质,而且可靠性高。
本发明第四方面实施例提出了一种显示装置,其包括上述的像素电路。
本发明实施例的显示装置,通过上述的像素电路,能够有效改善行间亮暗差异即横纹的问题,从而有效提高画面的显示品质,而且可靠性高。
附图说明
图1是根据本发明实施例的像素电路的驱动方法的流程图;
图2是相关技术中像素电路的结构示意图;
图3是采用Z翻转驱动方式驱动像素电路时产生横纹的原理示意图;
图4是根据本发明一个实施例的画面显示时每帧像素电压的示意图;
图5是根据本发明一个实施例的像素电路的驱动装置的方框示意图;
图6是根据本发明实施例的像素电路的方框示意图;
图7是根据本发明实施例的显示装置的方框示意图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。
下面参照附图来描述根据本发明实施例提出的像素电路的驱动方法、像素电路的驱动装置、像素电路以及显示装置。
图1是根据本发明实施例的像素电路的驱动方法的流程图。如图1所示,该像素电路的驱动方法可包括以下步骤:
S1,在画面显示的连续X帧构成的帧序列,以第一预设方式输出栅极信号和数据信号至像素电路。
S2,在画面显示的与连续X帧构成的帧序列相邻的连续Y帧构成的帧序列,以第二预设方式输出栅极信号和数据信号至像素电路,其中,第一预设方式与第二预设方式不同,X、Y为不低于2的正整数。
具体而言,以图2所示的像素电路为例。如图2所示,Ri-j表示红色像素单元、Gi-j表示绿色像素单元、Bi-j表示蓝色像素单元,Gi表示第i行像素单元的栅极信号输入端,Sj表示第j列像素单元的数据信号输入端,其中,i和j为正整数。当采用常规的Z翻转驱动方式对像素电路进行驱动时,在画面显示的每一帧,依次输出栅极信号至栅极信号输入端G1、G2、…G6,并在输出栅极信号的同时,输出数据信号至数据信号输入端S1、S2、…S7,从而实现画面的显示,但是该驱动方式会导致在某些特定画面下存在横纹的现象。
参考图3,假设将gray8灰阶电压设定为0,将gray134灰阶电压设定为H(正极性),将gray165灰阶电压设定为L(负极性),那么当数据信号输入端的电压由0→H或由0→L时,由于数据信号输入端的电压突变,存在数据信号延时的问题,可能引发像素充电不足。例如,在采用Z翻转驱动方式时,当显示画面R8+G134+B165时,其充电情况为:红色像素单元基本不亮,偶数行绿色像素单元充电不足,奇数行蓝色像素单元充电不足;当显示画面R165+G134+B8时,其充电情况为:蓝色像素单元基本不良,偶数行红色像素单元充电不足,奇数行绿色像素单元充电不足。但由于绿色像素单元的亮度最高,并且人眼对绿色比较敏感,当行间充电有差异时,人眼感觉到的混色受绿色像素充电不足影响较大,故宏观上可看到行间亮暗差异的不良现象(即横纹),从而影响画面的显示品质。
通过上述分析可以看出,导致行间亮暗差异(即横纹)的主要原因在于:像素充电不足。为此,在本发明的实施例中,通过在画面显示的连续X帧构成的帧序列采用第一预设方式(如常规的Z翻转驱动方式)来驱动像素电路,而在画面显示的与连续X帧构成的帧序列相邻的连续Y帧构成的帧序列采用第二预设方式(如不同于常规的Z翻转驱动方式)来驱动像素电路,以使像素电路的充电时间在空间上达到平衡,从而有效改善行间亮暗差异即横纹的问题,有效提高画面的显示品质。
可以理解的是,画面显示的连续X帧构成的帧序列采用的第一预设方式与画面显示的与连续X帧构成的帧序列相邻的连续Y帧构成的帧序列采用的第二预设方式可以进行互换,例如,画面显示的连续X帧构成的帧序列采用不同于常规的Z翻转驱动方式,而画面显示的与连续X帧构成的帧序列相邻的连续Y帧构成的帧序列采用常规的Z翻转驱动方式。
进一步地,在本发明的一个实施例中,以第一预设方式输出栅极信号和数据信号至像素电路,包括:将多行像素单元为一组对像素电路的所有行进行分组,在每一组中,以乱序输出栅极信号至像素单元中;以第二预设方式输出栅极信号和数据信号至像素电路,包括:以顺序输出栅极信号至像素单元中。
具体而言,仍以图2所示的像素电路为例。如图2所示,当以第一预设方式输出栅极信号和数据信号至像素电路时,可将第一行、第二行、第三行和第四行像素单元划分为一组,将第五行、第六行、第六行和第八行像素单元划分为一组,依次类推,然后在每一组中,以乱序的方式输出栅极信号至像素单元中。例如,先输出栅极信号至第一行像素单元的栅极信号输入端G1,再输出栅极信号至第三行像素单元的栅极信号输入端G3,再输出栅极信号至第二行像素单元的栅极信号输入端G2,再输出栅极信号至第四行像素单元的栅极信号输入端G4,然后,先输出栅极信号至第五行像素单元的栅极信号输入端G5,再输出栅极信号至第七行像素单元的栅极信号输入端G7,…依次类推,直至完成对所有行栅极信号的输入。当然,也可以采用其它顺序对所有行栅极信号的输入,这里就不一一列举。
当以第二预设方式输出栅极信号和数据信号至像素电路时,以顺序的方式输出栅极信号至像素单元中。例如,先输出栅极信号至第一行像素单元的栅极信号输入端G1,再输出栅极信号至第二行像素单元的栅极信号输入端G2,再输出栅极信号至第三行像素单元的栅极信号输入端G3,接下来,依次输出栅极信号至第四行像素单元、第五行像素单元、第六行像素单元…,直至完成对所有行栅极信号的输入。
这样在画面显示的相邻几帧采用上述的第一预设方式,并在随后的几帧采用上述的第二预设方式可以使得像素电路的充电时间在空间上达到平衡,从而有效改善行间亮暗差异即横纹的问题,有效提高了画面的显示品质,而且方法简单易行,可靠性高。
为使本领域技术人员能够更加清楚的了解本发明,下面结合本发明的具体示例来做进一步说明。
根据本发明的一个实施例,当X和Y为2时,在画面显示的第N帧和第N+1帧,以第一预设方式输出栅极信号和数据信号至像素电路,其中,N为正整数;在画面显示的第N+2帧和第N+3帧,以第二预设方式输出栅极信号和数据信号至像素电路。
也就是说,当X和Y为2时,可通过在画面显示的第N帧和第N+1帧采用第一预设方式(如常规的Z翻转驱动方式)来驱动像素电路,而在画面显示的第N+2帧和第N+3帧采用第二预设方式(如不同于常规的Z翻转驱动方式)来驱动像素电路,以使像素电路的充电时间在空间上达到平衡,从而有效改善行间亮暗差异即横纹的问题,有效提高画面的显示品质。
进一步地,在本发明的一个实施例中,以第一预设方式输出栅极信号和数据信号至像素电路,包括:按照每三行像素单元为一组对像素电路的所有行进行分组,并且在每一组中,按照先第一行再第三行再第二行的顺序输出栅极信号至像素单元中。再进一步,在输出栅极信号至像素单元中时,还输出相应的数据信号至该行的每一个像素单元中。
具体而言,仍以图2所示的像素电路为例。如图2所示,可将第一行、第二行和第三行像素单元划分为一组,将第四行、第五行和第六行像素单元划分为一组,依次类推,然后在每一组中,按照预设顺序输出栅极信号。
作为一个具体示例,在画面显示的第N帧,先输出栅极信号至第一行像素单元的栅极信号输入端G1,同时输出数据信号至数据信号输入端S1、S2、…S7,此时第一行像素单元的数据信号(即像素电压)被写入。然后,输出栅极信号至第三行像素单元的栅极信号输入端G3,同时输出数据信号至数据信号输入端S1、S2、…S7,此时第三行像素单元的数据信号(即像素电压)被写入。然后,输出栅极信号至第二行像素单元的栅极信号输入端G2,同时输出数据信号至数据信号输入端S1、S2、…S7,此时第二行像素单元的数据信号(即像素电压)被写入。接下来,依次输出栅极信号至第四行像素单元、第六行像素单元和第五行像素单元,并在输出栅极信号至像素单元中时,输出相应的数据信号至该行的每一个像素单元中,以将数据信号(即像素电压)写入相应像素单元中。而画面显示的第N+1帧与第N帧的驱动方式相同,这里就不再赘述。
作为另一个具体示例,在画面显示的第N帧,先输出栅极信号至第二行像素单元的栅极信号输入端G2,同时输出数据信号至数据信号输入端S1、S2、…S7,此时第二行像素单元的数据信号(即像素电压)被写入。然后,输出栅极信号至第一行像素单元的栅极信号输入端G1,同时输出数据信号至数据信号输入端S1、S2、…S7,此时第一行像素单元的数据信号(即像素电压)被写入。然后,输出栅极信号至第三行像素单元的栅极信号输入端G3,同时输出数据信号至数据信号输入端S1、S2、…S7,此时第三行像素单元的数据信号(即像素电压)被写入。接下来,依次输出栅极信号至第五行像素单元、第四行像素单元和第六行像素单元,并在输出栅极信号至像素单元中时,输出相应的数据信号至该行的每一个像素单元中,以将数据信号(即像素电压)写入相应像素单元中。而画面显示的第N+1帧与第N帧的驱动方式相同,这里就不再赘述。
另外,在本发明的其它实施例中,也可以按照先第三行再第一行再第二行,然后再第四行再第六行再第五行的顺序输出栅极信号至像素单元中,并在输出栅极信号至像素单元中时,输出相应的数据信号至该行的每一个像素单元中,具体这里就不再详述。
根据本发明的一个实施例,以第二预设方式输出栅极信号和数据信号至像素电路,包括:按照从第一行至最后一行的顺序依次输出栅极信号至像素单元中。进一步,在输出栅极信号至像素单元中时,还输出相应的数据信号至该行的每一个像素单元中。
具体而言,仍以图2所示的像素电路为例。如图2所示,在画面显示的第N+2帧,先输出栅极信号至第一行像素单元的栅极信号输入端G1,同时输出数据信号至数据信号输入端S1、S2、…S7,此时第一行像素单元的数据信号(即像素电压)被写入。然后,输出栅极信号至第二行像素单元的栅极信号输入端G2,同时输出数据信号至数据信号输入端S1、S2、…S7,此时第二行像素单元的数据信号(即像素电压)被写入。然后,输出栅极信号至第三行像素单元的栅极信号输入端G3,同时输出数据信号至数据信号输入端S1、S2、…S7,此时第三行像素单元的数据信号(即像素电压)被写入。接下来,依次输出栅极信号至第四行像素单元、第五行像素单元和第六行像素单元,并在输出栅极信号至像素单元中时,输出相应的数据信号至该行的每一个像素单元中,以将数据信号(即像素电压)写入相应像素单元中。而画面显示的第N+3帧与第N+2帧的驱动方式相同,这里就不再赘述。
也就是说,第二预设方式可以为采用常规的Z翻转驱动方式,当然在第二预设方式为Z翻转驱动方式时,第一预设方式将不同于Z翻转驱动方式。简单来说,就是两帧像素电压的写入方式相同(如可以为正向的Z翻转驱动方式),接下来两帧像素电压的写入方式不同于前两帧(如可以为反向的Z翻转驱动方式),如此交替下去,使得像素电路的充电时间在空间上达到平衡,从而有效改善Z翻转驱动方式带来的行间亮暗差异即横纹的问题,有效提高了画面的显示品质,而且方法简单易行,可靠性高。
进一步地,根据本发明的一个实施例,第N帧与第N+1帧的数据信号的极性相反,第N+2帧与第N+3帧的数据信号的极性相反。
再进一步地,当第N帧的数据信号为负极性时,第N+1帧的数据信号为正极性,第N+2帧的数据信号为负极性,第N+3帧的数据信号为正极性。
具体而言,如图4所示,在画面显示的第N帧可以采用第一预设方式对像素电路进行充电,其充电电压(即数据信号,也即像素电压)的极性可以为负极性,在画面显示的第N+1帧也采用第一预设方式对像素电路进行充电,只是该帧的充电电压的极性为正极性,接下来在画面显示的第N+2帧采用第二预设方式对像素电路进行充电,其充电电压的极性为负极性,在画面显示的第N+3帧也采用第二预设方式对像素电路进行充电,只是该帧的充电电压的极性为正极性,依次交替下去。
也就是说,两帧像素电压的写入方式相同,但写入的像素电压的极性相反,接下来的两帧像素电压的写入方式也相同,但不同于前两帧,并且这两帧像素电压的极性也是相反的,如此交替下去,能够使得使像素电路的充电时间在空间上达到平衡,有效改善行间亮暗差异即横纹的问题,有效提高了画面的显示品质,而且方法简单易行,可靠性高。
另外,当X、Y为大于2的整数时,其驱动过程与X、Y为2时的驱动过程相同,只是相同驱动方式所对应的连续帧数不同,具体可参考X、Y为2时的驱动过程,这里就不再详述。
综上,根据本发明实施例的像素电路的驱动方法,通过在画面显示的相邻几帧采用相同的驱动方式,并在随后的几帧采用另外一种相同的驱动方式,来使像素电路的充电时间在空间上达到平衡,从而有效改善行间亮暗差异即横纹的问题,有效提高了画面的显示品质,而且方法简单易行,可靠性高。
图5是根据本发明一个实施例的像素电路的驱动装置的方框示意图。如图5所示,该像素电路的驱动装置10可包括第一驱动单元11和第二驱动单元12。
其中,第一驱动单元11用于在画面显示的连续X帧构成的帧序列,以第一预设方式输出栅极信号和数据信号至像素电路;第二驱动单元12用于在画面显示的与连续X帧构成的帧序列相邻的连续Y帧构成的帧序列,以第二预设方式输出栅极信号和数据信号至像素电路,其中,第一预设方式与第二预设方式不同,X、Y为不低于2的正整数。
根据本发明的一个实施例,第一驱动单元11以第一预设方式输出栅极信号和数据信号至像素电路时,其中,第一驱动单元11将多行像素单元为一组对像素电路的所有行进行分组,在每一组中,以乱序输出栅极信号至像素单元中。
根据本发明的一个实施例,第二驱动单元12以第二预设方式输出栅极信号和数据信号至像素电路时,其中,第二驱动单元12以顺序输出栅极信号至像素单元中。
进一步地,在本发明的一个实施例中,当X和Y为2时,第一驱动单元11用于在画面显示的第N帧和第N+1帧,以第一预设方式输出栅极信号和数据信号至像素电路,其中,N为正整数;第二驱动单元12用于在画面显示的第N+2帧和第N+3帧,以第二预设方式输出栅极信号和数据信号至像素电路。
根据本发明的一个实施例,第一驱动单元11以第一预设方式输出栅极信号和数据信号至像素电路时,其中,第一驱动单元11按照每三行像素单元为一组对像素电路的所有行进行分组,并且在每一组中,按照先第一行再第三行再第二行的顺序输出栅极信号至像素单元中。
根据本发明的一个实施例,第二驱动单元12以第二预设方式输出栅极信号和数据信号至像素电路时,其中,第二驱动单元12按照从第一行至最后一行的顺序依次输出栅极信号至像素单元中。
进一步地,在第一驱动单元11/第二驱动单元12输出栅极信号至像素单元中时,第一驱动单元11/第二驱动单元12还输出相应的数据信号至该行的每一个像素单元中。
根据本发明的一个实施例,第N帧与第N+1帧的数据信号的极性相反,第N+2帧与第N+3帧的数据信号的极性相反。
进一步地,当第N帧的数据信号为负极性时,第N+1帧的数据信号为正极性,第N+2帧的数据信号为负极性,第N+3帧的数据信号为正极性。
需要说明的是,本发明实施例的像素电路的驱动装置中未披露的细节,请参照本发明实施例的像素电路的驱动方法中所披露的细节,这里不再赘述。
根据本发明实施例的像素电路的驱动装置,通过第一驱动单元在画面显示的相邻几帧采用相同的驱动方式,并通过第二驱动单元在随后的几帧采用另外一种相同的驱动方式,来使像素电路的充电时间在空间上达到平衡,从而有效改善行间亮暗差异即横纹的问题,有效提高了画面的显示品质,而且简单易行,可靠性高。
图6是根据本发明实施例的像素电路的方框示意图。如图6所示,本发明实施例的像素电路100包括上述的驱动装置10。
本发明实施例的像素电路,通过上述的驱动装置,能够使得像素电路的充电时间在空间上达到平衡,从而有效改善行间亮暗差异即横纹的问题,有效提高了画面的显示品质,而且可靠性高。
图7是根据本发明实施例的显示装置的方框示意图。如图7所示,本发明实施例的显示装置1000包括上述的像素电路100。
本发明实施例的显示装置,通过上述的像素电路,能够有效改善行间亮暗差异即横纹的问题,从而有效提高画面的显示品质,而且可靠性高。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。
Claims (14)
1.一种像素电路的驱动方法,其特征在于,包括以下步骤:
在画面显示的连续X帧构成的帧序列,以第一预设方式输出栅极信号和数据信号至所述像素电路;
在画面显示的与连续X帧构成的帧序列相邻的连续Y帧构成的帧序列,以第二预设方式输出栅极信号和数据信号至所述像素电路,其中,所述第一预设方式与所述第二预设方式不同,X、Y为不低于2的正整数,其中,所述第一预设方式为正向的Z翻转驱动方式和反向的Z翻转驱动方式中的一种,所述第二预设方式为正向的Z翻转驱动方式和反向的Z翻转驱动方式中的另一种,所述以第一预设方式输出栅极信号和数据信号至所述像素电路,包括:将多行像素单元为一组对所述像素电路的所有行进行分组,在每一组中,以乱序输出栅极信号至像素单元中,所述以第二预设方式输出栅极信号和数据信号至所述像素电路,包括:以顺序输出栅极信号至像素单元中。
2.如权利要求1所述的像素电路的驱动方法,其特征在于,当X和Y为2时,
在画面显示的第N帧和第N+1帧,以所述第一预设方式输出栅极信号和数据信号至所述像素电路,其中,N为正整数;
在所述画面显示的第N+2帧和第N+3帧,以所述第二预设方式输出栅极信号和数据信号至所述像素电路。
3.如权利要求2所述的像素电路的驱动方法,其特征在于,
所述以所述第一预设方式输出栅极信号和数据信号至所述像素电路,包括:按照每三行像素单元为一组对所述像素电路的所有行进行分组,并且在每一组中,按照先第一行再第三行再第二行的顺序输出栅极信号至像素单元中;
所述以所述第二预设方式输出栅极信号和数据信号至所述像素电路,包括:按照从第一行至最后一行的顺序依次输出栅极信号至像素单元中。
4.如权利要求3所述的像素电路的驱动方法,其特征在于,在输出所述栅极信号至所述像素单元中时,还输出相应的数据信号至该行的每一个像素单元中。
5.如权利要求4所述的像素电路的驱动方法,其特征在于,所述第N帧与所述第N+1帧的数据信号的极性相反,所述第N+2帧与所述第N+3帧的数据信号的极性相反。
6.如权利要求5所述的像素电路的驱动方法,其特征在于,当所述第N帧的数据信号为负极性时,所述第N+1帧的数据信号为正极性,所述第N+2帧的数据信号为负极性,所述第N+3帧的数据信号为正极性。
7.一种像素电路的驱动装置,其特征在于,包括:
第一驱动单元,所述第一驱动单元用于在画面显示的连续X帧构成的帧序列,以第一预设方式输出栅极信号和数据信号至所述像素电路;
第二驱动单元,所述第二驱动单元用于在画面显示的与连续X帧构成的帧序列相邻的连续Y帧构成的帧序列,以第二预设方式输出栅极信号和数据信号至所述像素电路,其中,所述第一预设方式与所述第二预设方式不同,X、Y为不低于2的正整数,其中,所述第一预设方式为正向的Z翻转驱动方式和反向的Z翻转驱动方式中的一种,所述第二预设方式为正向的Z翻转驱动方式和反向的Z翻转驱动方式中的另一种,所述第一驱动单元以第一预设方式输出栅极信号和数据信号至所述像素电路时,其中,所述第一驱动单元将多行像素单元为一组对所述像素电路的所有行进行分组,在每一组中,以乱序输出栅极信号至像素单元中,所述第二驱动单元以第二预设方式输出栅极信号和数据信号至所述像素电路时,其中,所述第二驱动单元以顺序输出栅极信号至像素单元中。
8.如权利要求7所述的像素电路的驱动装置,其特征在于,当X和Y为2时,
所述第一驱动单元用于在画面显示的第N帧和第N+1帧,以所述第一预设方式输出栅极信号和数据信号至所述像素电路,其中,N为正整数;
所述第二驱动单元用于在所述画面显示的第N+2帧和第N+3帧,以所述第二预设方式输出栅极信号和数据信号至所述像素电路。
9.如权利要求8所述的像素电路的驱动装置,其特征在于,
所述第一驱动单元以所述第一预设方式输出栅极信号和数据信号至所述像素电路时,其中,所述第一驱动单元按照每三行像素单元为一组对所述像素电路的所有行进行分组,并且在每一组中,按照先第一行再第三行再第二行的顺序输出栅极信号至像素单元中;
所述第二驱动单元以所述第二预设方式输出栅极信号和数据信号至所述像素电路时,其中,所述第二驱动单元按照从第一行至最后一行的顺序依次输出栅极信号至像素单元中。
10.如权利要求9所述的像素电路的驱动装置,其特征在于,在所述第一驱动单元/所述第二驱动单元输出所述栅极信号至所述像素单元中时,所述第一驱动单元/所述第二驱动单元还输出相应的数据信号至该行的每一个像素单元中。
11.如权利要求10所述的像素电路的驱动装置,其特征在于,所述第N帧与所述第N+1帧的数据信号的极性相反,所述第N+2帧与所述第N+3帧的数据信号的极性相反。
12.如权利要求11所述的像素电路的驱动装置,其特征在于,当所述第N帧的数据信号为负极性时,所述第N+1帧的数据信号为正极性,所述第N+2帧的数据信号为负极性,所述第N+3帧的数据信号为正极性。
13.一种像素电路,其特征在于,包括如权利要求7-12中任一项所述的驱动装置。
14.一种显示装置,其特征在于,包括如权利要求13所述的像素电路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710972270.2A CN107507600B (zh) | 2017-10-18 | 2017-10-18 | 显示装置、像素电路及其驱动方法、驱动装置 |
US16/331,649 US11393420B2 (en) | 2017-10-18 | 2018-08-16 | Display device, pixel circuit and its driving method and driving device |
PCT/CN2018/100784 WO2019076121A1 (zh) | 2017-10-18 | 2018-08-16 | 显示装置、像素电路及其驱动方法和驱动装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710972270.2A CN107507600B (zh) | 2017-10-18 | 2017-10-18 | 显示装置、像素电路及其驱动方法、驱动装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107507600A CN107507600A (zh) | 2017-12-22 |
CN107507600B true CN107507600B (zh) | 2020-03-06 |
Family
ID=60701974
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710972270.2A Expired - Fee Related CN107507600B (zh) | 2017-10-18 | 2017-10-18 | 显示装置、像素电路及其驱动方法、驱动装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11393420B2 (zh) |
CN (1) | CN107507600B (zh) |
WO (1) | WO2019076121A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107507600B (zh) | 2017-10-18 | 2020-03-06 | 京东方科技集团股份有限公司 | 显示装置、像素电路及其驱动方法、驱动装置 |
CN109739461B (zh) * | 2019-01-02 | 2020-09-29 | 合肥京东方光电科技有限公司 | 触控显示面板的驱动方法及可读性存储介质 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101055708A (zh) * | 2007-05-09 | 2007-10-17 | 友达光电股份有限公司 | 驱动方法 |
CN101963732A (zh) * | 2010-08-26 | 2011-02-02 | 华映视讯(吴江)有限公司 | 双栅lcd及其驱动方法 |
US8743043B2 (en) * | 2008-04-09 | 2014-06-03 | Au Optronics Corporation | Method for driving scan lines on display device |
CN103943075A (zh) * | 2013-01-23 | 2014-07-23 | 联咏科技股份有限公司 | 栅极驱动电路及显示面板的栅极线驱动方法 |
US8896584B2 (en) * | 2011-07-14 | 2014-11-25 | Novatek Microelectronics Corp. | Scan method for displaying image |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8330700B2 (en) | 2007-03-29 | 2012-12-11 | Casio Computer Co., Ltd. | Driving circuit and driving method of active matrix display device, and active matrix display device |
JP4270310B2 (ja) * | 2007-03-29 | 2009-05-27 | カシオ計算機株式会社 | アクティブマトリックス型表示装置の駆動回路、駆動方法及びアクティブマトリックス型表示装置 |
KR20080088728A (ko) * | 2007-03-30 | 2008-10-06 | 삼성전자주식회사 | 액정 표시 장치 및 구동 방법 |
TW200933576A (en) | 2008-01-16 | 2009-08-01 | Au Optronics Corp | Flat display and driving method thereof |
TW201117173A (en) * | 2009-11-02 | 2011-05-16 | Chunghwa Picture Tubes Ltd | Display method for color sequential display |
EP3403256A4 (en) * | 2016-01-13 | 2019-05-22 | Shenzhen Yunyinggu Technology Co., Ltd. | DISPLAY DEVICE AND ITS PIXEL CIRCUIT |
CN107507600B (zh) * | 2017-10-18 | 2020-03-06 | 京东方科技集团股份有限公司 | 显示装置、像素电路及其驱动方法、驱动装置 |
-
2017
- 2017-10-18 CN CN201710972270.2A patent/CN107507600B/zh not_active Expired - Fee Related
-
2018
- 2018-08-16 US US16/331,649 patent/US11393420B2/en active Active
- 2018-08-16 WO PCT/CN2018/100784 patent/WO2019076121A1/zh active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101055708A (zh) * | 2007-05-09 | 2007-10-17 | 友达光电股份有限公司 | 驱动方法 |
US8743043B2 (en) * | 2008-04-09 | 2014-06-03 | Au Optronics Corporation | Method for driving scan lines on display device |
CN101963732A (zh) * | 2010-08-26 | 2011-02-02 | 华映视讯(吴江)有限公司 | 双栅lcd及其驱动方法 |
US8896584B2 (en) * | 2011-07-14 | 2014-11-25 | Novatek Microelectronics Corp. | Scan method for displaying image |
CN103943075A (zh) * | 2013-01-23 | 2014-07-23 | 联咏科技股份有限公司 | 栅极驱动电路及显示面板的栅极线驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
US20210327378A1 (en) | 2021-10-21 |
US11393420B2 (en) | 2022-07-19 |
CN107507600A (zh) | 2017-12-22 |
WO2019076121A1 (zh) | 2019-04-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10249252B2 (en) | Color cast compensation method | |
TWI517128B (zh) | 顯示器、顯示器驅動方法以及源極驅動電路 | |
CN107886923B (zh) | 显示面板的驱动方法及显示装置 | |
US20170148404A1 (en) | Liquid crystal display panel, display device, and driving method | |
CN106920527B (zh) | 一种显示面板的驱动方法、驱动装置及显示装置 | |
CN110956921B (zh) | 阵列基板及其驱动方法、像素驱动装置、显示装置 | |
CN104407479B (zh) | 一种液晶显示面板和显示装置 | |
TW200939194A (en) | Data multiplexer architecture for realizing dot inversion for use in a liquid crystal display device and associated driving method | |
JP2008033312A (ja) | 画像表示システムとその駆動方法 | |
CN101109875B (zh) | 一种tft lcd像素电极结构及驱动电路 | |
CN108761938B (zh) | 像素排布结构、其驱动方法、显示面板及显示装置 | |
US20170032749A1 (en) | Liquid crystal display device | |
CN107978287B (zh) | 显示面板的驱动方法及显示装置 | |
US10692450B2 (en) | Display panel, display device, and driving method | |
CN105654917B (zh) | 极性反转驱动方法、数据驱动器及液晶面板 | |
KR101714952B1 (ko) | 액정 표시 패널 및 그 구동 방법 | |
CN110879500B (zh) | 显示基板及其驱动方法、显示面板、显示装置 | |
CN105938283A (zh) | Hsd液晶显示面板及液晶显示装置 | |
CN105788549A (zh) | 像素驱动结构、驱动方法及显示装置 | |
JP4904550B2 (ja) | 表示装置およびその駆動方法 | |
CN103488016A (zh) | 像素阵列 | |
CN105093745A (zh) | 一种液晶显示器 | |
CN107507600B (zh) | 显示装置、像素电路及其驱动方法、驱动装置 | |
CN107863082B (zh) | 显示面板的驱动方法及显示装置 | |
CN104934006B (zh) | 显示面板及其驱动方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20200306 Termination date: 20211018 |