CN107491400B - 一种硬盘信息存储方法及装置 - Google Patents

一种硬盘信息存储方法及装置 Download PDF

Info

Publication number
CN107491400B
CN107491400B CN201710751435.3A CN201710751435A CN107491400B CN 107491400 B CN107491400 B CN 107491400B CN 201710751435 A CN201710751435 A CN 201710751435A CN 107491400 B CN107491400 B CN 107491400B
Authority
CN
China
Prior art keywords
hard disk
slot position
information
controller
position information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710751435.3A
Other languages
English (en)
Other versions
CN107491400A (zh
Inventor
张政
钱海军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN201710751435.3A priority Critical patent/CN107491400B/zh
Publication of CN107491400A publication Critical patent/CN107491400A/zh
Application granted granted Critical
Publication of CN107491400B publication Critical patent/CN107491400B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/187Mounting of fixed and removable disk drives

Abstract

本发明公开了一种硬盘信息存储方法及装置,应用于双控制器存储设备,该方法包括:CPLD接收控制器槽位信息;其中,控制器槽位信息包括上控槽位信息和下控槽位信息;根据控制器槽位信息对应的写入顺序,依次将读取的每个硬盘的硬盘信息,写入到CPLD中的寄存器;本发明通过根据控制器槽位信息对应的写入顺序,依次将读取的每个硬盘的硬盘信息,写入到CPLD中的寄存器,利用CPLD根据控制器连接的槽位,在对应的寄存器存储硬盘信息,使得在上控槽位的连接器和下控槽位的连接器与硬盘连接器的均采用就近顺序连接时,连接在上控槽位和下控槽位的控制器均可以正常使用,降低了背板走线的复杂度,减少了背板板层厚度,节省了成本。

Description

一种硬盘信息存储方法及装置
技术领域
本发明涉及存储技术领域,特别涉及一种硬盘信息存储方法及装置。
背景技术
随着现代社会科技的发展,双控制器存储产品占据了很大的市场份额,而双控制器的存储产品中,有很多是上下控制器的形态,两个控制器是完全一样的。
现有技术中,在盘控一体的存储产品中,一般两个控制器会正反插,由于控制器主板上控制信号的定义是相同的,当控制器作为下控时,左侧的连接器与左侧的硬盘控制信号相连,右侧的连接器与右侧的硬盘控制信号连接器,走线比较方便,而控制器反插作为上控时,原本右侧的连接器到了左侧,此时再与右侧的硬盘控制信号相连,则是要横跨大半张背板,走线很不方便。因此,如何能够在不影响控制器的使用的前提下,降低背板走线的复杂度,减少背板板层厚度,节省成本,是现今急需解决的问题。
发明内容
本发明的目的是提供一种硬盘信息存储方法及装置,以利用CPLD(ComplexProgrammable Logic Device,复杂可编程逻辑器件)存储控制器连接的硬盘的硬盘信息,优化背板走线。
为解决上述技术问题,本发明提供一种硬盘信息存储方法,应用于双控制器存储设备,包括:
CPLD接收控制器槽位信息;其中,所述控制器槽位信息包括上控槽位信息和下控槽位信息;
根据所述控制器槽位信息对应的写入顺序,依次将读取的每个硬盘的硬盘信息,写入到所述CPLD中的寄存器;其中,所述写入顺序为顺序或倒序。
可选的,根据所述控制器槽位信息对应的写入顺序,将读取的每个硬盘的硬盘信息,写入到所述CPLD中的寄存器,包括:
当所述控制器槽位信息为所述上控槽位信息时,利用所述上控槽位信息对应的循环语句依次将读取的每个硬盘的硬盘信息,顺序写入到所述CPLD中的寄存器;其中,每个寄存器存储一个硬盘的硬盘信息;
当所述控制器槽位信息为所述下控槽位信息时,利用所述下控槽位信息对应的循环语句依次将读取的每个硬盘的硬盘信息,倒序写入到所述CPLD中的寄存器。
可选的,所述CPLD接收控制器槽位信息之前,还包括:
控制器识别连接的槽位,将所述槽位对应的控制器槽位信息发送到所述CPLD;其中,所述槽位包括上控槽位和下控槽位。
可选的,所述控制器识别连接的槽位,包括:
所述控制器根据接收的电平信息,确定所述槽位;其中,所述电平信息包括高电平信息和低电平信息。
可选的,所述上控槽位对应的连接器与所述下控槽位对应的连接器均采用就近连接的方式与硬盘背板中的硬盘连接器相连;
其中,所述上控槽位对应的连接器和所述硬盘背板中的硬盘连接器相连的顺序与所述下控槽位对应的连接器和所述硬盘背板中的硬盘连接器相连的顺序相反。
此外,本发明还提供了一种硬盘信息存储装置,应用于双控制器存储设备,包括:
接收模块,用于接收控制器槽位信息;其中,所述控制器槽位信息包括上控槽位信息和下控槽位信息;
写入模块,用于根据所述控制器槽位信息对应的写入顺序,依次将读取的每个硬盘的硬盘信息,写入到CPLD中的寄存器;其中,所述写入顺序为顺序或倒序。
可选的,所述写入模块,包括:
第一写入子模块,用于当所述控制器槽位信息为所述上控槽位信息时,利用所述上控槽位信息对应的循环语句依次将读取的每个硬盘的硬盘信息,顺序写入到所述CPLD中的寄存器;其中,每个寄存器存储一个硬盘的硬盘信息;
第二写入子模块,用于当所述控制器槽位信息为所述下控槽位信息时,利用所述下控槽位信息对应的循环语句依次将读取的每个硬盘的硬盘信息,倒序写入到所述CPLD中的寄存器。
本发明所提供的一种硬盘信息存储方法,应用于双控制器存储设备,包括:CPLD接收控制器槽位信息;其中,控制器槽位信息包括上控槽位信息和下控槽位信息;根据控制器槽位信息对应的写入顺序,依次将读取的每个硬盘的硬盘信息,写入到CPLD中的寄存器;其中,写入顺序为顺序或倒序;
可见,本发明通过根据控制器槽位信息对应的写入顺序,依次将读取的每个硬盘的硬盘信息,写入到CPLD中的寄存器,利用CPLD根据控制器连接的槽位,在对应的寄存器存储硬盘信息,使得在上控槽位的连接器和下控槽位的连接器与硬盘连接器的均采用就近顺序连接时,连接在上控槽位和下控槽位的控制器均可以正常使用,降低了背板走线的复杂度,减少了背板板层厚度,节省了成本。此外,本发明还提供了一种硬盘信息存储装置,同样具有上述有益效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例所提供的一种硬盘信息存储方法的流程图;
图2为本发明实施例所提供的一种硬盘信息存储方法的背板示意图;
图3为本发明实施例所提供的一种硬盘信息存储方法的CPLD管脚连接的示意图;
图4为本发明实施例所提供的一种硬盘信息存储装置的结构图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参考图1,图1为本发明实施例所提供的一种硬盘信息存储方法的流程图。该方法应用于双控制器存储设备,可以包括:
步骤101:CPLD接收控制器槽位信息;其中,控制器槽位信息包括上控槽位信息和下控槽位信息。
可以理解的是,控制器槽位信息可以为控制器对自身连接的槽位进行识别后,告知CPLD的所连接的槽位的信息。也就是说,本实施例所提供的方法,在本步骤之前,还可以包括控制器识别连接的槽位,将槽位对应的控制器槽位信息发送到CPLD的步骤。其中,槽位可以包括上控槽位和下控槽位。
具体的,对于控制器识别连接的槽位的具体方式,可以接收的电平信息,确定槽位,如当控制器连接的槽位为上控槽位时,接收到的电平信息为0(低电平信息);如当控制器连接的槽位为下控槽位时,接收到的电平信息为1(高电平信息)。只要控制器识别连接的槽位并向CPLD发送对应的控制器槽位信息,对于具体的识别方式,本实施例不做任何限制。
需要说明的是,控制器所连接的背板的布局可以如图2所示,图中上下侧的1-6为控制器所在的主板与背板互联的高速连接器,上侧的1-6的高速连接器可以为控制器连接的上控槽位,对应的下侧的1-6的高速连接器可以为下控槽位。中间的1-9-…N的连接器为硬盘连接器,与上述高速连接器分别在背板的正反面。控制器插在下控槽位时,高速连接器1-6中的信号由左到右依次跟硬盘连接器1-N连接,这样走线比较顺,不会有交叉;但当控制器作为上控时,原本高速连接器1的位置到了右侧,此时再让高速连接器1-6依次连接硬盘连接器1-N,走线会交叉,走线非常困难;因此控制器反插作为上控时,可以将高速连接器6-1依次连接到硬盘连接器1-N,这样,上控槽位到硬盘的走线也不存在交叉了。
也就是说,本实施例所提供的方法中,上控槽位对应的连接器与下控槽位对应的连接器可以均采用就近连接的方式与硬盘背板中的硬盘连接器相连;其中,上控槽位对应的连接器和硬盘背板中的硬盘连接器相连的顺序与下控槽位对应的连接器和硬盘背板中的硬盘连接器相连的顺序相反。
具体的,本实施例中的CPLD可以为控制器所在的主板上的一个芯片,对于该芯片的具体类型和在主板中的位置,可以采用与现有技术相似的方式设置,本实施例对此不做任何限制。
步骤102:根据控制器槽位信息对应的写入顺序,依次将读取的每个硬盘的硬盘信息,写入到CPLD中的寄存器;其中,写入顺序为顺序或倒序。
可以理解的是,本实施例所提供的方法中,上控槽位和下控槽位中的连接器与硬盘连接器的线路可以是完全一样的,在控制器插入上控槽位或者下控槽位时,需要CPLD根据接收到的控制器槽位信息,确定寄存器存储硬盘信息的顺序,也就是说,CPLD可以对硬盘信号进行翻转。
需要说明的是,本步骤可以为当控制器槽位信息为上控槽位信息时,利用上控槽位信息对应的循环语句依次将读取的每个硬盘的硬盘信息,顺序写入到CPLD中的寄存器;其中,每个寄存器存储一个硬盘的硬盘信息;当控制器槽位信息为下控槽位信息时,利用下控槽位信息对应的循环语句依次将读取的每个硬盘的硬盘信息,倒序写入到CPLD中的寄存器。
具体的,可以如图3所示,可以理解为由上往下依次跟高速连接器1-6中的硬盘信号连接;当控制器作为下控时,CPLD管脚由上往下依次读取1-N的硬盘的硬盘信息,用循环语句写入CPLD内1-N的硬盘信息各自对应的寄存器中;当控制器作为上控时,CPLD管脚由上往下依次读到的是N-1的硬盘信息,此时可以使用对应的循环语句从寄存器N开始写入,即用循环语句依次写入到N-1的硬盘信息各自对应的寄存器中。
可以理解的是,对于CPLD中的存储硬盘信息的寄存器的顺序,也就是,本实施例所提供的方法中控制器槽位信息对应的写入顺序,可以由设计人员根据实用场景和用户需求自行设置,只要控制器可以根据CPLD的寄存器中存储的硬盘信息进行正常使用,本实施例对此不做任何限制。
本实施例中,本发明实施例通过根据控制器槽位信息对应的写入顺序,依次将读取的每个硬盘的硬盘信息,写入到CPLD中的寄存器,利用CPLD根据控制器连接的槽位,在对应的寄存器存储硬盘信息,使得在上控槽位的连接器和下控槽位的连接器与硬盘连接器的均采用就近顺序连接时,连接在上控槽位和下控槽位的控制器均可以正常使用,降低了背板走线的复杂度,减少了背板板层厚度,节省了成本。
请参考图4,图4为本发明实施例所提供的一种硬盘信息存储装置的结构图。该装置应用于双控制器存储设备,可以包括:
接收模块100,用于接收控制器槽位信息;其中,控制器槽位信息包括上控槽位信息和下控槽位信息;
写入模块200,用于根据控制器槽位信息对应的写入顺序,依次将读取的每个硬盘的硬盘信息,写入到CPLD中的寄存器;其中,写入顺序为顺序或倒序。
可选的,写入模块200,可以包括:
第一写入子模块,用于当控制器槽位信息为上控槽位信息时,利用上控槽位信息对应的循环语句依次将读取的每个硬盘的硬盘信息,顺序写入到CPLD中的寄存器;其中,每个寄存器存储一个硬盘的硬盘信息;
第二写入子模块,用于当控制器槽位信息为下控槽位信息时,利用下控槽位信息对应的循环语句依次将读取的每个硬盘的硬盘信息,倒序写入到CPLD中的寄存器。
本实施例中,本发明实施例通过写入模块200根据控制器槽位信息对应的写入顺序,依次将读取的每个硬盘的硬盘信息,写入到CPLD中的寄存器,利用CPLD根据控制器连接的槽位,在对应的寄存器存储硬盘信息,使得在上控槽位的连接器和下控槽位的连接器与硬盘连接器的均采用就近顺序连接时,连接在上控槽位和下控槽位的控制器均可以正常使用,降低了背板走线的复杂度,减少了背板板层厚度,节省了成本。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
以上对本发明所提供的硬盘信息存储方法及装置进行了详细介绍。本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。

Claims (7)

1.一种硬盘信息存储方法,其特征在于,应用于双控制器存储设备,包括:
CPLD接收控制器槽位信息;其中,所述控制器槽位信息包括上控槽位信息和下控槽位信息;
根据所述控制器槽位信息对应的写入顺序,依次将读取的每个硬盘的硬盘信息,写入到所述CPLD中的寄存器;其中,所述写入顺序为顺序或倒序;上控槽位对应的连接器与下控槽位对应的连接器均采用就近连接的方式与硬盘背板中的硬盘连接器相连。
2.根据权利要求1所述的硬盘信息存储方法,其特征在于,根据所述控制器槽位信息对应的写入顺序,将读取的每个硬盘的硬盘信息,写入到所述CPLD中的寄存器,包括:
当所述控制器槽位信息为所述上控槽位信息时,利用所述上控槽位信息对应的循环语句依次将读取的每个硬盘的硬盘信息,倒序写入到所述CPLD中的寄存器;其中,每个寄存器存储一个硬盘的硬盘信息;
当所述控制器槽位信息为所述下控槽位信息时,利用所述下控槽位信息对应的循环语句依次将读取的每个硬盘的硬盘信息,顺序写入到所述CPLD中的寄存器。
3.根据权利要求1或2所述的硬盘信息存储方法,其特征在于,所述CPLD接收控制器槽位信息之前,还包括:
控制器识别连接的槽位,将所述槽位对应的控制器槽位信息发送到所述CPLD;其中,所述槽位包括所述上控槽位和所述下控槽位。
4.根据权利要求3所述的硬盘信息存储方法,其特征在于,所述控制器识别连接的槽位,包括:
所述控制器根据接收的电平信息,确定所述槽位;其中,所述电平信息包括高电平信息和低电平信息。
5.根据权利要求4所述的硬盘信息存储方法,其特征在于,所述上控槽位对应的连接器和所述硬盘背板中的硬盘连接器相连的顺序与所述下控槽位对应的连接器和所述硬盘背板中的硬盘连接器相连的顺序相反。
6.一种硬盘信息存储装置,其特征在于,应用于双控制器存储设备,包括:
接收模块,用于接收控制器槽位信息;其中,所述控制器槽位信息包括上控槽位信息和下控槽位信息;
写入模块,用于根据所述控制器槽位信息对应的写入顺序,依次将读取的每个硬盘的硬盘信息,写入到CPLD中的寄存器;其中,所述写入顺序为顺序或倒序;上控槽位对应的连接器与下控槽位对应的连接器均采用就近连接的方式与硬盘背板中的硬盘连接器相连。
7.根据权利要求6所述的硬盘信息存储装置,其特征在于,所述写入模块,包括:
第一写入子模块,用于当所述控制器槽位信息为所述上控槽位信息时,利用所述上控槽位信息对应的循环语句依次将读取的每个硬盘的硬盘信息,倒序写入到所述CPLD中的寄存器;其中,每个寄存器存储一个硬盘的硬盘信息;
第二写入子模块,用于当所述控制器槽位信息为所述下控槽位信息时,利用所述下控槽位信息对应的循环语句依次将读取的每个硬盘的硬盘信息,顺序写入到所述CPLD中的寄存器。
CN201710751435.3A 2017-08-28 2017-08-28 一种硬盘信息存储方法及装置 Active CN107491400B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710751435.3A CN107491400B (zh) 2017-08-28 2017-08-28 一种硬盘信息存储方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710751435.3A CN107491400B (zh) 2017-08-28 2017-08-28 一种硬盘信息存储方法及装置

Publications (2)

Publication Number Publication Date
CN107491400A CN107491400A (zh) 2017-12-19
CN107491400B true CN107491400B (zh) 2020-06-19

Family

ID=60646731

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710751435.3A Active CN107491400B (zh) 2017-08-28 2017-08-28 一种硬盘信息存储方法及装置

Country Status (1)

Country Link
CN (1) CN107491400B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109460129B (zh) * 2018-11-16 2021-10-29 郑州云海信息技术有限公司 一种服务器及其支持盘控一体和盘控分离的存储设备

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201153943Y (zh) * 2008-02-19 2008-11-26 浪潮电子信息产业股份有限公司 一种多心跳信号双控存储控制器
CN102043447B (zh) * 2010-11-24 2012-12-12 华为技术有限公司 先进电信计算架构atca扩展背板和系统
CN102255653B (zh) * 2011-03-29 2014-10-08 华为技术有限公司 光信号控制方法、光信号控制系统和光背板系统
US20160232112A1 (en) * 2015-02-06 2016-08-11 Futurewei Technologies, Inc. Unified Memory Bus and Method to Operate the Unified Memory Bus
CN206249296U (zh) * 2016-09-30 2017-06-13 浙江宇视科技有限公司 一种双控存储服务器

Also Published As

Publication number Publication date
CN107491400A (zh) 2017-12-19

Similar Documents

Publication Publication Date Title
CN108920397B (zh) 设备识别方法、装置、存储介质及电子设备
CN112799985B (zh) Usb接口控制方法、usb控制电路及智能网联设备主板
CN108362992B (zh) 主板测试方法、装置、可读存储介质及测试终端
CN108170620A (zh) 一种服务器用硬盘拓展系统及方法、硬盘信号增强方法
CN110795317A (zh) 一种使用cpld实现自适应硬盘背板点灯的方法与系统
CN104021101A (zh) 基于lpc1768平台的usb接口系统及实现方法
CN110399276A (zh) 一种硬盘指示灯的控制方法及相关装置
CN110825454B (zh) 一种服务器主板jtag链路装置和设计方法
CN107491400B (zh) 一种硬盘信息存储方法及装置
CN114003528A (zh) Ocp转接卡、转接系统及转接方法
CN108255759A (zh) Pci-e转接卡及数据处理系统
CN203056331U (zh) 非标准接口的连接部件
US20220342835A1 (en) Method and apparatus for disaggregation of computing resources
CN111290476B (zh) 一种兼容单时钟源和多时钟源服务器的拓扑装置和时钟板
CN113177388B (zh) 用于ip核测试与验证的装置、系统及方法
CN112100950B (zh) 用于芯片设计的方法、系统、设备以及存储介质
US11880583B2 (en) Systems, methods, and devices for attachable compute resources for storage devices
CN108986853B (zh) 一种存储控制芯片、存储设备及自适应接口方法
CN111737181A (zh) 异构处理设备、系统、端口配置方法、装置及存储介质
CN112306920A (zh) 一种减少硬盘逻辑控制器的方法及服务器
CN214540750U (zh) Usb控制电路、智能网联设备主板及电子设备
CN115983192B (zh) 验证系统及配置验证系统的外设子卡资源的方法
CN114443387B (zh) 一种服务器共用串口测试方法及相关装置
CN217739896U (zh) 一种智能计算模块电路、计算板卡及计算机
US20240160379A1 (en) Systems, methods, and devices for attachable compute resources for storage devices

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20200522

Address after: 215100 No. 1 Guanpu Road, Guoxiang Street, Wuzhong Economic Development Zone, Suzhou City, Jiangsu Province

Applicant after: SUZHOU LANGCHAO INTELLIGENT TECHNOLOGY Co.,Ltd.

Address before: 450018 Henan province Zheng Dong New District of Zhengzhou City Xinyi Road No. 278 16 floor room 1601

Applicant before: ZHENGZHOU YUNHAI INFORMATION TECHNOLOGY Co.,Ltd.

GR01 Patent grant
GR01 Patent grant