CN107491398A - 数据同步方法、装置和电子设备 - Google Patents

数据同步方法、装置和电子设备 Download PDF

Info

Publication number
CN107491398A
CN107491398A CN201710662573.4A CN201710662573A CN107491398A CN 107491398 A CN107491398 A CN 107491398A CN 201710662573 A CN201710662573 A CN 201710662573A CN 107491398 A CN107491398 A CN 107491398A
Authority
CN
China
Prior art keywords
data
read
write
read operation
reading
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710662573.4A
Other languages
English (en)
Other versions
CN107491398B (zh
Inventor
程霖
李慧君
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Goertek Techology Co Ltd
Original Assignee
Goertek Techology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Goertek Techology Co Ltd filed Critical Goertek Techology Co Ltd
Priority to CN201710662573.4A priority Critical patent/CN107491398B/zh
Publication of CN107491398A publication Critical patent/CN107491398A/zh
Application granted granted Critical
Publication of CN107491398B publication Critical patent/CN107491398B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0844Multiple simultaneous or quasi-simultaneous cache accessing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/01Protocols
    • H04L67/10Protocols in which an application is distributed across nodes in the network
    • H04L67/1095Replication or mirroring of data, e.g. scheduling or transport for data synchronisation between network nodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Software Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

本发明提供了一种数据同步方法、装置和电子设备,所述方法包括:在读取写入到缓存区内的数据时,获取当前时间间隔内的读写数据状态指标;确定与所述读写数据状态指标对应的读取操作与写入操作的同步偏差程度;根据所述同步偏差程度调整所述当前时间间隔内每次读取操作对应的数据,以降低所述同步偏差程度。通过实施本方案的实施例,可以解决读写数据不同步的问题。

Description

数据同步方法、装置和电子设备
技术领域
本发明涉及通信技术领域,尤其涉及一种数据同步方法、装置和电子设备。
背景技术
实际应用中,经常会涉及到两个设备之间的数据传输操作,一种常见的场景下,可以将进行数据传输的两个设备分别称为主设备和从设备,从而可能需要将从设备中的数据传输至主设备,也可能需要将主设备中的数据传输到从设备。
在通常的使用场景中,往往要求主设备和从设备之间的数据传输具有较高的同步性。而通常情况下主从设备的时钟源是独立的,往往存在时钟不同步的现象,进而主从设备间传输数据时读写频率存在差异,导致读写数据不同步的问题。当数据读写不同步时,可能出现重复读取数据或遗漏读取数据等情况,因此,所读取数据的可靠性差,进而导致根据数据还原的声音失真的问题。
发明内容
有鉴于此,本发明提供一种数据同步方法、装置和电子设备,用以保证读写数据的同步性。
本发明提供的一种数据同步方法,包括:
在读取写入到缓存区内的数据时,获取当前时间间隔内的读写数据状态指标;
确定与所述读写数据状态指标对应的读取操作与写入操作的同步偏差程度;
根据所述同步偏差程度调整所述当前时间间隔内每次读取操作对应的数据,以降低所述同步偏差程度。
本发明提供的一种数据同步装置,包括:
获取模块,用于在读取写入到缓存区内的数据时,获取当前时间间隔内的读写数据状态指标;
确定模块,用于确定与所述读写数据状态指标对应的读取操作与写入操作的同步偏差程度;
调整模块,用于根据所述同步偏差程度调整所述当前时间间隔内每次读取操作对应的数据,以降低所述同步偏差程度。
本发明提供的一种电子设备,包括:
处理器、存储器;
所述存储器用于存储一条或多条计算机指令,其中,所述一条或多条计算机指令被所述处理器执行时实现本发明所提供的数据同步方法。
本发明所提供的数据同步方法、装置和电子设备,根据所获取到的当前时间间隔内的读写数据状态指标确定读取操作与写入操作的同步偏差程度,进而根据上述同步偏差程度调整当前时间间隔内每次读取操作对应的数据。本发明通过读写数据状态指标监测读写操作是否同步,以在读写操作不同步的情况下,对读取操作对应的数据进行调整,以使得读写数据同步。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例所提供的数据同步方法的流程图;
图2为本发明实施例所提供的数据同步方法的另一流程图;
图3为本发明实施例所提供的数据同步方法的又一流程图;
图4为本发明实施例所提供的数据同步方法的再一流程图;
图5为本发明实施例所提供的数据同步装置的结构示意图;
图6为本发明实施例所提供的与数据同步装置对应的电子设备的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合本发明中的附图,对本发明的各实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明的各实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义,“多种”一般包含至少两种,但是不排除包含至少一种的情况。
应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
应当理解,尽管在本发明的各实施例中可能采用术语第一、第二、第三等来描述XXX,但这些XXX不应限于这些术语。这些术语仅用来将XXX区分开。例如,在不脱离本发明范围的情况下,第一XXX也可以被称为第二XXX,类似地,第二XXX也可以被称为第一XXX。
取决于语境,如在此所使用的词语“如果”、“若”可以被解释成为“在……时”或“当……时”或“响应于确定”或“响应于检测”。类似地,取决于语境,短语“如果确定”或“如果检测(陈述的条件或事件)”可以被解释成为“当确定时”或“响应于确定”或“当检测(陈述的条件或事件)时”或“响应于检测(陈述的条件或事件)”。
还需要说明的是,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的商品或者系统不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种商品或者系统所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的商品或者系统中还存在另外的相同要素。
进一步值得说明的是,本发明各实施例中各步骤之间的顺序是可以调整的,不是必须按照以下举例的顺序执行。
本实施例提供的数据同步方法,可以应用于主设备与从设备进行数据同步的场景中,具体应用场景中,所述主设备与从设备可以为应用于USB声卡中的主、从设备。可选地,可以是从设备向主设备传入数据的同步场景,也可以是主设备向从设备传入数据的同步场景。以一个实际的应用场景为例来说:拾音设备可以将采集的音频数据传入主机设备,主机设备进而可以将该音频数据传入到播放设备进行播放,该场景中,拾音设备与主机设备之间需要进行数据同步,主机设备与播放设备之间也需要进行数据同步。
可选地,本发明提供的数据同步方法还可以由数据同步装置来执行,该数据同步装置具体可以实现为软件或软件与硬件的组合。该数据同步装置可以设置在需要进行数据同步的双方中的读取数据的一方,比如在上述举例的场景中,当拾音设备将采集的音频数据传入主机设备时,该数据同步装置可以设置在主机设备中;当主机设备将该音频数据传入到播放设备时,该数据同步装置可以设置在播放设备中。
如图1所示,本发明提供的数据同步方法,包括如下步骤:
S101:在读取写入到缓存区内的数据时,获取当前时间间隔内的读写数据状态指标。
通常情况下,数据读写时会因为写入操作对应的设备与读取操作对应的设备的时钟不同,而导致读写数据不同步。本发明获取读写数据状态指标,以对读写操作进行监测,以避免读写操作不同步的状况。
在一种可选实施例中,所获取的读写数据状态指标具体可以为写入指针位置与读取指针位置间的第一差值。可以理解到,写入指针位置可以反映写入操作状态,读取指针位置可以反映读取操作状态,因此,第一差值可以反映读写数据的当前状态,获取第一差值可以监测读写操作。可选地,本实施例中可以通过将写入指针所指向的地址数值减去读取指针所指向的地址数值的方式,计算第一差值,当然并不限于此,也就是说,第一差值还可以通过现有的其他方式计算。
实际应用中,可以设置写入指针在写入一定量的位置空间后,读取指针才开始进行读取操作,因此,理想情况下,写入指针与读取指针的位置间差值应该是某个定值。
可选地,本实施例中的读写数据状态指标还可以为已写入数据量与已读取数据量间的第二差值。写入数据量反映写入操作的写入结果,而读取数据量反映读取操作的读取结果,因此,以第二差值反映读写状态指标也是合理的。具体地,可以通过将已写入数据量减去已读取数据量的方式,计算第二差值。
值得说明的是,本实施例中,计算机可以周期性地对读写是否同步进行判定以及调整处理,因此,上述当前时间间隔内的读写数据状态指标可以理解为是当前周期内的读写数据状态指标。具体来说,在当前周期内首先需要获取上述读写数据状态指标,以基于该读写数据状态指标进行读写是否同步的判断,并根据不同判断结果进行相应调整处理。
S102:确定与读写数据状态指标对应的读取操作与写入操作的同步偏差程度。
具体地,读取操作与写入操作的不同的同步偏差程度可以对应不同的区间范围,因此,可以基于获得的读写数据状态指标所位于的区间范围来确定读写操作的同步偏差程度。具体地,若读写数据状态指标为第一差值,则不同程度的同步偏差对应第一差值的不同区间;若读写数据状态指标为第二差值,则不同程度的同步偏差对应第二差值的不同区间。
S103:根据同步偏差程度调整当前时间间隔内每次读取操作对应的数据,以降低同步偏差程度。
调整读取操作对应的数据可以包括:调整每次读取到的数据量、或者调整每次读取的数据所在的位置两种情况。可选地,若同步偏差程度表示读取操作快于写入操作,则降低每次读取操作可读取到的数据量,以减慢读取操作,进而使读取操作与写入操作趋于同步,以同步读写数据;若同步偏差程度表示读取操作慢于写入操作,则调整所读取数据的位置,具体表现为后移每次读取操作读取指针的读取位置,以加快读取操作,进而使读取操作与写入操作趋于同步,以达到同步读写数据的目的。
由此,本发明提供的数据同步方法,根据当前时间间隔内的读写数据状态指标确定读取操作与写入操作的同步偏差程度,进而根据上述同步偏差程度调整当前时间间隔内每次读取操作对应的数据,以保证读写数据同步。
在一种可选实施例中,根据同步偏差程度调整当前时间间隔内每次读取操作对应的数据,具体可以包括:若C1<T1,或者C1>T2,则清零读取指针和写入指针,其中,C1为第一差值,T2>T1。可以理解的是,T1、T2为两个极限值,上述两极限值划定两个不闭合区间,当C1位于T1、T2所划定的不闭合区间之内时,说明读取操作与写入操作同步偏差程度非常严重,此时通过微调已经无法保证读写数据的同步,因此,通过将读取指针和写入指针清零的方式,以重新开始进行读写数据的操作。
可选地,T1、T2根据缓存区域的长度buffer_length、以及预设的数据包长度packet_length设定。具体地,T2=buffer_length-packet_length,T1=packet_length。可以理解的是,由于C1为写入指针位置与读取指针位置间的第一差值,当C1>T2时,则说明写入指针位置与读取指针位置过远,进而说明读取操作与写入操作同步偏差程度过大,且读取操作相对于写入操作来说过慢,此时较容易发生缓存区域中数据还未来得及读取便被新写入的数据覆盖的情况。当C1<T1时,则说明写入指针位置与读取指针位置过近,同样说明读取操作与写入操作同步偏差程度过大,且读取操作相对于写入操作来说过快,此时容易发生重复读取缓存区域数据的情况。进而,需要将读写指针清零,以重新进行读写,保证读取数据的可靠性。
如图2所示,在一种可选实施例中,根据同步偏差程度调整当前时间间隔内每次读取操作对应的数据,可以包括如下步骤:
S201:若T1<C1<T3,则确定读取操作快于写入操作,降低每次读取操作可读取到的数据量为预设最小读取数据量sample_size。
也就是说,若T1<C1<T3,则说明读取操作相对于写入操作来说较快,因此将每次可读取的数据量减少,以减慢读取操作,具体减少数值可选地为sample_size,当然,本发明中减少每次所读取到的数据量的减少数值不限于sample_size,还可以为sample_size的整数倍。
S202:若T2>C1>T4,则确定读取操作慢于写入操作,根据预设最小读取数据量sample_size和每个位置空间存储的数据量大小确定需后移的位置空间数量,根据位置空间数量后移读取指针的读取位置,T4>T3。
也就是说,若T2>C1>T4,则说明读取操作相对于写入操作来说较慢,将读取指针后移,以加快读取操作,且后移量为位置空间数量。举例而言,若此时读取指针指向第50个地址空间,确定出位置空间数量为5,则将读取指针从第50个地址空间后移5个地址空间,移动到第55个地址空间。
对于位置空间数量的确定方式,可以根据预设最小读取数据量sample_size和每个位置空间存储的数据量大小确定。具体地,若每个位置空间存储的存储数据量为1字节,则位置空间数量为sample_size;若每个位置空间存储的数据量为X字节,则位置空间数量为sample_size/X。需要说明的是,X可以将sample_size整除。当然,本发明中确定位置空间数量的参数并不限于sample_size和每个位置空间存储的数据量大小,本发明中确定位置空间数量的参数还可以为sample_size的整数倍、以及每个位置空间存储的数据量大小。
可选地,本实施例中,T3、T4根据缓冲区域buffer_length确定。例如,T3=(1/4)buffer_length,T4=(3/4)buffer_length。当写入指针位置与读取指针位置间的第一差值C1位于S201、S202中的两区间内,则说明读取操作与写入操作的同步偏差程度虽然没有到达前述所说的非常严重的、无法微调的情况,但是也已经偏差较大了。也就是说,即将发生两种情况:情况一,缓存区域的数据还未来得及读取便被新写入的数据覆盖;情况二,重复读取缓存区域数据的。因此,为避免出现严重的同步偏差,需要直接按照上述步骤的调整策略调整本次读取操作对应的数据。
如图3所示,在一种可选实施例中,根据同步偏差程度调整当前时间间隔内每次读取操作对应的数据,可以包括:
S301:若T3<C1<T4,|C2|>T5,则将预设最小读取数据量sample_size赋值给预设累计变量frac_sum,C2为第二差值。
其中,T5为预设数据量,具体数值可以等于预设倍数的数据包长度packet_length。可选地,T5可以根据实际情况进行设定,本实施例不做具体限定。
由前述实施例可知,当C1>T2,或C1<T1,或T1<C1<T3,或T2>C1>T4时,仅通过读取指针和写入指针的差值C1即可判定读写同步偏差很大。而本实施例中,当T3<C1<T4时,可以认为读取指针和写入指针的偏差不太严重,此时,为准确判定读写同步偏差,引入当前周期已写入数据量与已读取数据量间的第二差值C2对读取操作与写入操作的同步偏差程度做进一步判断,同时还可以根据第二差值C2获知读取操作与写入操作的快慢程度,进而能够对每次读取操作对应的数据进行相应地调整。
具体地,当T3<C1<T4,并且|C2|>T5时,读取指针与写入指针的偏差较小,同时当前已写入数据量和已读取数据量的偏差较大,进而,判定读取操作与写入操作的同步偏差程度没有过大但是仍然存在一定的偏差。
本实施例中,设置sample_size作为执行调整步骤的门限,设置frac_sum作为判断参数。也就是说,frac_sum大于sample_size时,执行调整当前时间间隔内每次读取操作对应的数据的步骤。同时将sample_size赋值给frac_sum,以使得上述步骤较为容易地被执行。
S302:根据如下公式确定单位时间内读取数据的变化量sample_step:
其中,current_frequency为当前时间间隔内写入频率,standard_frequency为预设读取频率。可以理解的是,公式中预设单位时间内读取的数据量具体与传输模式相对应,例如,当传输模式为高速模式(High-Speed模式,简称HS模式)时,则预设单位时间内读取的数据量为每秒8000个数据包,其中,每个数据包长度可以为:预设的数据包长度packet_length。
S303:更新预设累计变量frac_sum为:frac_sum=sample_size+sample_step。
S304:若C2<(-T5),则确定读取操作快于写入操作,降低每次读取操作可读取到的数据量为预设最小读取数据量sample_size。
S305:若C2>T5,则确定读取操作慢于写入操作,根据预设最小读取数据量sample_size和每个位置空间存储的数据量大小确定需后移的位置空间数量,根据位置空间数量后移读取指针的读取位置。
S306:更新预设累计变量frac_sum为:frac_sum=frac_sum-sample_size。
本实施例中,累计变量frac_sum用于累计sample_step,当根据预设最小读取数据量sample_size进行了上述调整之后,应该减去sample_size,更新后的累计变量frac_sum将用于下一时间间隔。
如图4所示,在一种可选实施例中,根据同步偏差程度调整当前时间间隔内每次读取操作对应的数据,包括:
S401:若T3<C1<T4,|C2|<T5,则根据如下公式确定单位时间内读取数据的变化量sample_step:
本实施例中,第一差值C1位于T3、T4所划定的闭合区间之内,同时,第二差值C2也位于-T5、+T5所划定的闭合区间之内,则说明读取操作与写入操作的同步偏差程度没有过大,且只是存在较小偏差。
S402:更新预设累计变量frac_sum为:frac_sum=frac_sum+sample_step。
S403:若frac_sum大于预设最小读取数据量sample_size,并且(-T5)<C2<0,则确定读取操作快于写入操作,降低每次读取操作可读取到的数据量为预设最小读取数据量sample_size。
S404:若frac_sum大于预设最小读取数据量sample_size,并且T5>C2>0,则确定读取操作慢于写入操作,根据预设最小读取数据量sample_size和每个位置空间存储的数据量大小确定后移的位置空间数量,根据位置空间数量后移读取指针的读取位置。
S405:更新预设累计变量frac_sum为:frac_sum=frac_sum-sample_size。
本实施例引入累计变量frac_sum以累计单位时间内读取数据的变化量sample_step的数值,当累计变量符合判断条件时,对读取操作对应的数据进行相应调整。也就述说,只有当frac_sum大于sample_size时,才调整读取操作对应的数据,因此,抬高了执行调整步骤的门限,使得调整次数减小。
进一步可以理解到,若frac_sum大于预设最小读取数据量sample_size,则触发S403、或者S404,以对读取操作对应的数据进行相应地调整,相反地,如果frac_sum不大于sample_size,则无需进行上述调整。
如图5所示,相应于上述方法实施例,本发明还提供了一种数据同步装置,包括:获取模块510、确定模块520、调整模块530。
获取模块510,用于在读取写入到缓存区内的数据时,获取当前时间间隔内的读写数据状态指标。
确定模块520,用于确定与所述读写数据状态指标对应的读取操作与写入操作的同步偏差程度。
调整模块530,用于根据所述同步偏差程度调整所述当前时间间隔内每次读取操作对应的数据,以降低所述同步偏差程度。
本发明提供的数据同步装置,根据当前时间间隔内的读写数据状态指标确定读取操作与写入操作的同步偏差程度,进而根据上述同步偏差程度调整当前时间间隔内每次读取操作对应的数据,以保证读写数据同步。
在一种可选实施例中,所述调整模块530,包括:第一处理子模块531、第二处理子模块532。
第一处理子模块531,用于若所述同步偏差程度表示读取操作快于写入操作,则降低每次读取操作可读取到的数据量。
第二处理子模块532,用于若所述同步偏差程度表示读取操作慢于写入操作,则后移每次读取操作读取指针的读取位置。
在一种可选实施例中,所述读写数据状态指标包括:写入指针位置与读取指针位置间的第一差值以及已写入数据量与已读取数据量间的第二差值。
所述确定模块520,具体用于:
确定所述第一差值和所述第二差值各自位于的同步偏差程度区间。
在一种可选实施例中,所述调整模块530,具体用于:
若C1<T1,或者C1>T2,则清零读取指针和写入指针,其中,C1为所述第一差值,T2>T1,其中,T1、T2表示极限值,T1、T2根据缓存区域的长度buffer_length、以及预设的数据包长度packet_length设定。
在一种可选实施例中,所述调整模块530,包括:第三处理子模块533、第四处理子模块534。
第三处理子模块533,用于若T1<C1<T3,则确定读取操作快于写入操作,降低每次读取操作可读取到的数据量为预设最小读取数据量sample_size。
第四处理子模块534,用于若T2>C1>T4,则确定读取操作慢于写入操作,根据所述预设最小读取数据量sample_size和每个位置空间存储的数据量大小确定需后移的位置空间数量,根据所述位置空间数量后移读取指针的读取位置,T4>T3;
其中,T3、T4根据缓冲区域buffer_length确定。
在一种可选实施例中,所述调整模块530,包括:赋值子模块535、第一确定子模块536、第一更新子模块537、第五处理子模块538、第六处理子模块539、第二更新子模块540。
赋值子模块535,用于若T3<C1<T4,|C2|>T5,则将预设最小读取数据量sample_size赋值给预设累计变量frac_sum,C2为所述第二差值。
第一确定子模块536,用于根据如下公式确定单位时间内读取数据的变化量sample_step:
其中,current_frequency为当前时间间隔内写入频率,standard_frequency为预设读取频率。
第一更新子模块537,用于更新所述预设累计变量frac_sum为:
frac_sum=sample_size+sample_step。
第五处理子模块538,用于若C2<(-T5),则确定读取操作快于写入操作,降低每次读取操作可读取到的数据量为预设最小读取数据量sample_size。
第六处理子模块539,用于若C2>T5,则确定读取操作慢于写入操作,根据所述预设最小读取数据量sample_size和每个位置空间存储的数据量大小确定需后移的位置空间数量,根据所述位置空间数量后移读取指针的读取位置。
第二更新子模块540,用于更新预设累计变量frac_sum为:
frac_sum=frac_sum-sample_size;
T5为预设数据量。。
在一种可选实施例中,所述调整模块530,包括:第二确定子模块541、第三更新子模块542、第七处理子模块543、第八处理子模块544、第四更新子模块545。
第二确定子模块541,用于若T3<C1<T4,|C2|<T5,则根据如下公式确定单位时间内读取数据的变化量sample_step:
第三更新子模块542,用于更新预设累计变量frac_sum为:frac_sum=frac_sum+sample_step。
第七处理子模块543,用于若frac_sum大于预设最小读取数据量sample_size,并且(-T5)<C2<0,则确定读取操作快于写入操作,降低每次读取操作可读取到的数据量为所述预设最小读取数据量sample_size。
第八处理子模块544,用于若frac_sum大于预设最小读取数据量sample_size,并且T5>C2>0,则确定读取操作慢于写入操作,根据所述预设最小读取数据量sample_size和每个位置空间存储的数据量大小确定后移的位置空间数量,根据所述位置空间数量后移读取指针的读取位置。
第四更新子模块545,用于更新预设累计变量sum为:frac_sum=frac_sum-sample_size。
如图6所示,本发明实施例还提供了一种电子设备,包括:
处理器610、存储器620;
所述存储器620用于存储一条或多条计算机指令,其中,所述一条或多条计算机指令被所述处理器610执行时实现本发明提供的数据同步方法。
可选地,所述电子设备为与拾音设备进行数据同步的主机设备;或者,所述电子设备为与主机设备进行数据同步的播放设备。
需要强调的是,本发明不限定处理器、存储器的种类。
需要说明的是,对于装置实施例而言,由于其基本相似于方法实施例,所以描述得较为简单,相关之处参见方法实施例的部分说明即可。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (10)

1.一种数据同步方法,其特征在于,包括:
在读取写入到缓存区内的数据时,获取当前时间间隔内的读写数据状态指标;
确定与所述读写数据状态指标对应的读取操作与写入操作的同步偏差程度;
根据所述同步偏差程度调整所述当前时间间隔内每次读取操作对应的数据,以降低所述同步偏差程度。
2.根据权利要求1所述的方法,其特征在于,所述根据所述同步偏差程度调整所述当前时间间隔内每次读取操作对应的数据,包括:
若所述同步偏差程度表示读取操作快于写入操作,则降低每次读取操作可读取到的数据量;
若所述同步偏差程度表示读取操作慢于写入操作,则后移每次读取操作读取指针的读取位置。
3.根据权利要求1所述的方法,其特征在于,所述读写数据状态指标包括写入指针位置与读取指针位置间的第一差值以及已写入数据量与已读取数据量间的第二差值;
所述确定与所述读写数据状态指标对应的读取操作与写入操作的同步偏差程度,包括:
确定所述第一差值和所述第二差值各自位于的同步偏差程度区间。
4.根据权利要求3所述的方法,其特征在于,所述根据所述同步偏差程度调整所述当前时间间隔内每次读取操作对应的数据,包括:
若C1<T1,或者C1>T2,则清零读取指针和写入指针,其中,C1为所述第一差值,T2>T1,其中,T1、T2表示极限值,T1、T2根据缓存区域的长度buffer_length、以及预设的数据包长度packet_length设定。
5.根据权利要求3所述的方法,其特征在于,所述根据所述同步偏差程度调整所述当前时间间隔内每次读取操作对应的数据,包括:
若T1<C1<T3,则确定读取操作快于写入操作,降低每次读取操作可读取到的数据量为预设最小读取数据量sample_size;
若T2>C1>T4,则确定读取操作慢于写入操作,根据所述预设最小读取数据量sample_size和每个位置空间存储的数据量大小确定需后移的位置空间数量,根据所述位置空间数量后移读取指针的读取位置,T4>T3;
其中,T3、T4根据缓冲区域buffer_length确定。
6.根据权利要求3所述的方法,其特征在于,所述根据所述同步偏差程度调整所述当前时间间隔内每次读取操作对应的数据,包括:
若T3<C1<T4,|C2|>T5,则将预设最小读取数据量sample_size赋值给预设累计变量frac_sum,C2为所述第二差值;
根据如下公式确定单位时间内读取数据的变化量sample_step:
其中,current_frequency为当前时间间隔内写入频率,standard_frequency为预设读取频率;
更新所述预设累计变量frac_sum为:frac_sum=sample_size+sample_step;
若C2<(-T5),则确定读取操作快于写入操作,降低每次读取操作可读取到的数据量为预设最小读取数据量sample_size;
若C2>T5,则确定读取操作慢于写入操作,根据所述预设最小读取数据量sample_size和每个位置空间存储的数据量大小确定需后移的位置空间数量,根据所述位置空间数量后移读取指针的读取位置;
更新预设累计变量frac_sum为:frac_sum=frac_sum-sample_size;
T5为预设数据量。
7.根据权利要求3所述的方法,其特征在于,所述根据所述同步偏差程度调整所述当前时间间隔内每次读取操作对应的数据,包括:
若T3<C1<T4,|C2|<T5,则根据如下公式确定单位时间内读取数据的变化量sample_step:
更新预设累计变量frac_sum为:frac_sum=frac_sum+sample_step;
若frac_sum大于预设最小读取数据量sample_size,并且(-T5)<C2<0,则确定读取操作快于写入操作,降低每次读取操作可读取到的数据量为所述预设最小读取数据量sample_size;
若frac_sum大于预设最小读取数据量sample_size,并且T5>C2>0,则确定读取操作慢于写入操作,根据所述预设最小读取数据量sample_size和每个位置空间存储的数据量大小确定后移的位置空间数量,根据所述位置空间数量后移读取指针的读取位置;
更新预设累计变量frac_sum为:frac_sum=frac_sum-sample_size。
8.一种数据同步装置,其特征在于,包括:
获取模块,用于在读取写入到缓存区内的数据时,获取当前时间间隔内的读写数据状态指标;
确定模块,用于确定与所述读写数据状态指标对应的读取操作与写入操作的同步偏差程度;
调整模块,用于根据所述同步偏差程度调整所述当前时间间隔内每次读取操作对应的数据,以降低所述同步偏差程度。
9.一种电子设备,其特征在于,包括:
处理器、存储器;
所述存储器用于存储一条或多条计算机指令,其中,所述一条或多条计算机指令被所述处理器执行时实现如权利要求1至7中任一项所述的数据同步方法。
10.根据权利要求9所述的电子设备,其特征在于,所述电子设备为与拾音设备进行数据同步的主机设备;或者,所述电子设备为与主机设备进行数据同步的播放设备。
CN201710662573.4A 2017-08-04 2017-08-04 数据同步方法、装置和电子设备 Active CN107491398B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710662573.4A CN107491398B (zh) 2017-08-04 2017-08-04 数据同步方法、装置和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710662573.4A CN107491398B (zh) 2017-08-04 2017-08-04 数据同步方法、装置和电子设备

Publications (2)

Publication Number Publication Date
CN107491398A true CN107491398A (zh) 2017-12-19
CN107491398B CN107491398B (zh) 2021-04-02

Family

ID=60644246

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710662573.4A Active CN107491398B (zh) 2017-08-04 2017-08-04 数据同步方法、装置和电子设备

Country Status (1)

Country Link
CN (1) CN107491398B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110557341A (zh) * 2018-05-31 2019-12-10 北京京东尚科信息技术有限公司 数据限流的方法和装置
CN111966498A (zh) * 2020-08-27 2020-11-20 南京电研电力自动化股份有限公司 一种配电房物联网网关数据快速处理方法、系统及存储介质
CN112148435A (zh) * 2019-06-28 2020-12-29 北京初速度科技有限公司 用于自动驾驶系统的确定目标模块调度策略的方法及装置
CN114598620A (zh) * 2022-02-17 2022-06-07 杭州晨晓科技股份有限公司 一种运算电路
CN116501657A (zh) * 2023-06-19 2023-07-28 阿里巴巴(中国)有限公司 缓存数据的处理方法、设备及系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1370017A (zh) * 2001-02-13 2002-09-18 华为技术有限公司 基站收发信台与网络时钟同步方法
JP2008083827A (ja) * 2006-09-26 2008-04-10 Toshiba Corp データ幅可変fifoメモリ、fifoメモリ及び記憶装置
CN104603868A (zh) * 2012-09-07 2015-05-06 夏普株式会社 存储器控制装置、便携终端、存储器控制程序和计算机可读取的记录介质
CN106775436A (zh) * 2015-11-24 2017-05-31 群联电子股份有限公司 数据存取方法、存储器控制电路单元与存储器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1370017A (zh) * 2001-02-13 2002-09-18 华为技术有限公司 基站收发信台与网络时钟同步方法
JP2008083827A (ja) * 2006-09-26 2008-04-10 Toshiba Corp データ幅可変fifoメモリ、fifoメモリ及び記憶装置
CN104603868A (zh) * 2012-09-07 2015-05-06 夏普株式会社 存储器控制装置、便携终端、存储器控制程序和计算机可读取的记录介质
CN106775436A (zh) * 2015-11-24 2017-05-31 群联电子股份有限公司 数据存取方法、存储器控制电路单元与存储器

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110557341A (zh) * 2018-05-31 2019-12-10 北京京东尚科信息技术有限公司 数据限流的方法和装置
CN112148435A (zh) * 2019-06-28 2020-12-29 北京初速度科技有限公司 用于自动驾驶系统的确定目标模块调度策略的方法及装置
CN112148435B (zh) * 2019-06-28 2024-03-29 北京魔门塔科技有限公司 用于自动驾驶系统的确定目标模块调度策略的方法及装置
CN111966498A (zh) * 2020-08-27 2020-11-20 南京电研电力自动化股份有限公司 一种配电房物联网网关数据快速处理方法、系统及存储介质
CN111966498B (zh) * 2020-08-27 2023-08-25 南京电研电力自动化股份有限公司 一种配电房物联网网关数据快速处理方法、系统及存储介质
CN114598620A (zh) * 2022-02-17 2022-06-07 杭州晨晓科技股份有限公司 一种运算电路
CN114598620B (zh) * 2022-02-17 2024-01-30 杭州晨晓科技股份有限公司 一种运算电路
CN116501657A (zh) * 2023-06-19 2023-07-28 阿里巴巴(中国)有限公司 缓存数据的处理方法、设备及系统
CN116501657B (zh) * 2023-06-19 2023-11-10 阿里巴巴(中国)有限公司 缓存数据的处理方法、设备及系统

Also Published As

Publication number Publication date
CN107491398B (zh) 2021-04-02

Similar Documents

Publication Publication Date Title
CN107491398A (zh) 数据同步方法、装置和电子设备
US9237164B2 (en) Systems and methods for capturing, replaying, or analyzing time-series data
CN102185729B (zh) 测试装置、测试方法及系统
US7082504B2 (en) Method and apparatus for asynchronous read control
CN107315761A (zh) 一种数据更新方法、数据查询方法及装置
CN110381310B (zh) 一种检测视觉系统的健康状态的方法及装置
CN106648994A (zh) 一种备份操作日志的方法,设备和系统
CN114217738A (zh) 一种动态队列式循环存储方法、装置、设备及介质
CN110019496A (zh) 数据读写方法和系统
CN109558091A (zh) 查找表存储方法、装置及计算机可读存储介质
CN103198001A (zh) 能够自测pcie接口的存储系统及测试方法
CN114095110B (zh) 一种提高频谱数据传输的同步性方法及系统
CN106843748A (zh) 一种提高数据写入移动存储设备速度的方法和系统
CN108108148B (zh) 一种数据处理方法和装置
CN115580497B (zh) 容器环境下数据传输控制方法、设备及存储介质
CN109637540B (zh) 智能语音设备的蓝牙评测方法、装置、设备及介质
EP1674999A1 (en) Fault-tolerant computer and method of controlling same
CN110034987A (zh) 一种基于fpga的can通信控制器
CN109165305A (zh) 一种特征值存储、检索方法及装置
CN111008002B (zh) 自动计算并更新fifo深度的装置和方法
CN114499728B (zh) E1链路的随路时钟抖动抑制方法、装置及电子设备
CN115293096B (zh) 线路生成方法、装置、电子设备及存储介质
CN102843619B (zh) Sdh光网络复用段保护倒换方法及装置
US20240220620A1 (en) Systems, methods, and media for preventing trojan source attacks
CN109150764A (zh) 流量管理方法、装置、设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant