CN107483170A - 一种二进制基带信号位同步时钟提取及数显方法 - Google Patents

一种二进制基带信号位同步时钟提取及数显方法 Download PDF

Info

Publication number
CN107483170A
CN107483170A CN201710574601.7A CN201710574601A CN107483170A CN 107483170 A CN107483170 A CN 107483170A CN 201710574601 A CN201710574601 A CN 201710574601A CN 107483170 A CN107483170 A CN 107483170A
Authority
CN
China
Prior art keywords
baseband signal
digital display
mcu
rising edge
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710574601.7A
Other languages
English (en)
Inventor
金志刚
杨洋
苏毅珊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianjin University
Original Assignee
Tianjin University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianjin University filed Critical Tianjin University
Priority to CN201710574601.7A priority Critical patent/CN107483170A/zh
Publication of CN107483170A publication Critical patent/CN107483170A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明涉及一种二进制基带信号位同步时钟提取及数显方法,包括下列步骤:将二进制基带信号作为输入,利用k个线性移位寄存器产生伪随机码m序列。将产生的伪随机码m序列经过低通滤波和衰减得到易于MCU处理的基带信号。用A/D转换器对所得到的易于MCU处理的基带信号进行数据采集。数据处理,提取位同步时钟信号并获得频率数显。

Description

一种二进制基带信号位同步时钟提取及数显方法
技术领域
本发明涉及通信系统技术领域,特别涉及一种二进制基带信号位同步时钟提取及数显方法。
背景技术
在数字通信系统中,位同步信号提取是接收端的关键一环。位同步信号提取是指在接收端产生一个与接收信号符号速率相同、相位与最佳判决时刻一致的定时脉冲序列信号。在接收端进行位同步信号提取的目的是使接收端的每个码元均得到最佳的解调和判决。
在现有技术中,接收端在进行位同步信号提取时通常采用锁相法,一般由高稳定石英晶体振荡器、分频器、相位比较器、脉冲加减控制器等部分组成。这种方法需要先验知识,即已知码元速率,由其决定分频器的分频系数,当码元速率调整后,很难再次达到同步效果。此外现有技术多依赖于FPGA或CPLD等平台上,成本较高且操作复杂。
发明内容
本发明旨在克服现有技术上的不足,利用m序列,提出一种二进制基带信号位同步时钟提取及数显方法,提取位同步时钟信号并获得其频率数显。为了达到上述目的,本发明采用如下的技术方案:
一种二进制基带信号位同步时钟提取及数显方法,包括下列步骤:
1)将二进制基带信号作为输入,利用k个线性移位寄存器产生伪随机码m序列。
2)将产生的伪随机码m序列经过低通滤波和衰减得到易于MCU处理的基带信号。
3)用A/D转换器对步骤2)得到的易于MCU处理的基带信号进行数据采集。
4、数据处理,提取位同步时钟信号并获得频率数显,方法如下:利用MCU对数据进行处理,统计周期为2k-1的m序列的上升沿,通过上升沿确定基带信号的周期,进一步得到基带信号的码元频率,再利用MCU提取n个上升沿,n为m序列一个周期的上升沿个数,利用定时器统计时间,即可得到周期T,通过f=1/T算得时钟频率,并进行数字显示。
具体实施方式
本发明具体包含如下的步骤:
1、将基带信号作为输入产生伪随机码m序列。
将二进制基带信号作为输入,由74LS174等传统的线性移位寄存器芯片加上外围电路产生伪随机码m序列。
2、将产生的序列经过滤波和衰减得到易于MCU处理的基带信号。
经低噪声,非斩波稳零的双极性运算放大器集成电路op07构成的通带起伏小过渡带陡峭的切比雪夫型二阶有源低通滤波器滤波,再经π型电阻衰减网络衰减。π型电阻衰减网络利用电阻分压原理,由若干电阻搭建而成。该衰减网络无需控制、频带宽。输入输出阻抗稳定,工作频率宽,动态范围大,并且价格低廉。其增益误差由电阻值的精度决定。
3、将得到的易于MCU处理的基带信号进行数据采集。
采集电路选用AD7821作为A/D转换器。该器件是一款高速、八位采样模数转换器(ADC),采样速率为1Msps,采用半快速性转换技术,无需为ADC提供CLK信号,且性能与颇受欢迎的AD7820相比更为优越,采样点的界定更为精确,非常适合于本设计的需要。将采集到的电压转化为数字量送至单片机处理。
4、通过A/D转换电路后,利用MCU对数据进行处理,统计周期为2k-1的m序列的上升沿,通过上升沿确定基带信号的周期,进一步得到基带信号的码元频率,再利用MCU提取n个上升沿,n为m序列一个周期的上升沿个数,利用定时器统计时间,即可得到周期T,通过f=1/T算得时钟频率,并进行数字显示。

Claims (1)

1.一种二进制基带信号位同步时钟提取及数显方法,包括下列步骤:
1)将二进制基带信号作为输入,利用k个线性移位寄存器产生伪随机码m序列。
2)将产生的伪随机码m序列经过低通滤波和衰减得到易于MCU处理的基带信号。
3)用A/D转换器对步骤2)得到的易于MCU处理的基带信号进行数据采集。
4)数据处理,提取位同步时钟信号并获得频率数显,方法如下:利用MCU对数据进行处理,统计周期为2k-1的m序列的上升沿,通过上升沿确定基带信号的周期,进一步得到基带信号的码元频率,再利用MCU提取n个上升沿,n为m序列一个周期的上升沿个数,利用定时器统计时间,即可得到周期T,通过f=1/T算得时钟频率,并进行数字显示。
CN201710574601.7A 2017-07-14 2017-07-14 一种二进制基带信号位同步时钟提取及数显方法 Pending CN107483170A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710574601.7A CN107483170A (zh) 2017-07-14 2017-07-14 一种二进制基带信号位同步时钟提取及数显方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710574601.7A CN107483170A (zh) 2017-07-14 2017-07-14 一种二进制基带信号位同步时钟提取及数显方法

Publications (1)

Publication Number Publication Date
CN107483170A true CN107483170A (zh) 2017-12-15

Family

ID=60595618

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710574601.7A Pending CN107483170A (zh) 2017-07-14 2017-07-14 一种二进制基带信号位同步时钟提取及数显方法

Country Status (1)

Country Link
CN (1) CN107483170A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114298075A (zh) * 2021-12-30 2022-04-08 江苏集萃智能集成电路设计技术研究所有限公司 基于mcu的超高频国标阅读器基带解码方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070243900A1 (en) * 2006-04-18 2007-10-18 Spec Tralink Method and apparatus for broadcasting software update information to mobile phones over a wireless communications network
CN102300235A (zh) * 2010-06-28 2011-12-28 中兴通讯股份有限公司 一种主备时钟同步的装置及方法
CN104506471A (zh) * 2014-12-25 2015-04-08 中国电子科技集团公司第四十一研究所 多制式数字基带发生调制装置
CN104702552A (zh) * 2013-12-05 2015-06-10 上海华虹集成电路有限责任公司 Bpsk副载波相关解调位边界确定电路及方法
CN106169949A (zh) * 2016-08-22 2016-11-30 江苏理工学院 一种基带信号位同步时钟宽频自适应提取装置及方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070243900A1 (en) * 2006-04-18 2007-10-18 Spec Tralink Method and apparatus for broadcasting software update information to mobile phones over a wireless communications network
CN102300235A (zh) * 2010-06-28 2011-12-28 中兴通讯股份有限公司 一种主备时钟同步的装置及方法
CN104702552A (zh) * 2013-12-05 2015-06-10 上海华虹集成电路有限责任公司 Bpsk副载波相关解调位边界确定电路及方法
CN104506471A (zh) * 2014-12-25 2015-04-08 中国电子科技集团公司第四十一研究所 多制式数字基带发生调制装置
CN106169949A (zh) * 2016-08-22 2016-11-30 江苏理工学院 一种基带信号位同步时钟宽频自适应提取装置及方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114298075A (zh) * 2021-12-30 2022-04-08 江苏集萃智能集成电路设计技术研究所有限公司 基于mcu的超高频国标阅读器基带解码方法
CN114298075B (zh) * 2021-12-30 2024-02-06 江苏集萃智能集成电路设计技术研究所有限公司 基于mcu的超高频国标阅读器基带解码方法

Similar Documents

Publication Publication Date Title
KR102269195B1 (ko) 변조된 신호의 수신자의 초기 타이밍 동기화를 수행하는 시스템 및 방법
CN104883249B (zh) 基于无线通信的时间同步中继系统与方法
CN103346988A (zh) 一种fsk数字解调器
CN102611447B (zh) 一种基于fpga的加噪信号同步时钟提取装置
CN101226213A (zh) 电机相电流检测方法及装置
CN108241143B (zh) 基于Costas环的快速测频和跟踪输出装置的实现方法
CN109407501B (zh) 一种基于相关信号处理的时间间隔测量方法
CN107483170A (zh) 一种二进制基带信号位同步时钟提取及数显方法
Ortega et al. Analog to digital and digital to analog conversion based on stochastic logic
CN103748846A (zh) 数字通信系统中的频率偏差估计方法和模块
CN101183869A (zh) 一种数字锁相环
CN101212213A (zh) 时钟信号生成装置以及模拟-数字变换装置
CN101060509B (zh) 符号定时检测器和无线终端
CN206135932U (zh) 一种基于fpga的模拟位同步时钟信号传输及提取电路系统
CN103596260B (zh) 多载波gsm系统的时隙同步方法和系统
CN107561918A (zh) 基于fpga超宽带定位toa估计方法及装置
CN108712190B (zh) 多载波跟踪方法及跟踪装置
CN202586998U (zh) 一种基于fpga的加噪信号同步时钟提取装置
CN103916341B (zh) 一种针对升余弦成型mpsk信号的盲符号速率估计与定时方法
CN107453668B (zh) 相电流检测方法及装置
CN116192190A (zh) 一种高速跳频信号捕获装置及方法
CN114221842B (zh) 一种8psk调制信号的载波射频指纹提取系统及方法
Zhao et al. Design and implementation of the BPSK modem based on software defined radio
CN104734715A (zh) 一种提高a/d转换器分辨率的方法
CN106054589B (zh) 一种导航卫星星间链路设备自适应精准时间建立方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20171215