CN107403734A - 电子结构制程 - Google Patents
电子结构制程 Download PDFInfo
- Publication number
- CN107403734A CN107403734A CN201710657021.4A CN201710657021A CN107403734A CN 107403734 A CN107403734 A CN 107403734A CN 201710657021 A CN201710657021 A CN 201710657021A CN 107403734 A CN107403734 A CN 107403734A
- Authority
- CN
- China
- Prior art keywords
- supporting construction
- sealing
- processing procedure
- electronic structure
- electronic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004519 manufacturing process Methods 0.000 title abstract description 11
- 238000000034 method Methods 0.000 claims abstract description 47
- 238000010276 construction Methods 0.000 claims description 129
- 238000007789 sealing Methods 0.000 claims description 65
- 238000000576 coating method Methods 0.000 claims description 12
- 239000011248 coating agent Substances 0.000 claims description 11
- 238000005520 cutting process Methods 0.000 claims description 4
- 239000000126 substance Substances 0.000 claims 1
- 239000000565 sealant Substances 0.000 abstract 2
- 238000005538 encapsulation Methods 0.000 description 8
- 230000002787 reinforcement Effects 0.000 description 6
- 239000004020 conductor Substances 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- 239000004744 fabric Substances 0.000 description 3
- 239000003292 glue Substances 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 238000005488 sandblasting Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/4857—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/43—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68345—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68359—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
- H01L2924/15172—Fan-out arrangement of the internal vias
- H01L2924/15174—Fan-out arrangement of the internal vias in different layers of the multilayer substrate
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
一种电子结构制程,其包括以下步骤:提供重布线路结构及承载板;于重布线路结构上形成多个第一接合凸部及第一支撑结构;形成填充于第一开口与第一接合凸部之间的第一封胶;移除承载板;于重布线路结构上形成多个第二接合凸部及第二支撑结构;形成填充于第二开口与第二接合凸部之间的第二封胶。本发明能提升结构强度且降低其制程的生产成本。
Description
技术领域
本发明是有关于一种电子结构,且特别是有关于一种应用于晶片封装领域的电子结构以及电子结构阵列。
背景技术
在半导体封装技术领域中,晶片载体(chip carrier)是一种用以将集成电路晶片(IC chip)连接至下一层级的电子元件,例如主机板或模组板等。具有高布线密度的线路基板(circuit board)经常作为高接点数的晶片载体。线路基板主要由多个图案化导体层(patterned conductive layer)及多个介电层(dielectric layer)交替叠合而成,而两图案化导体层之间可通过导体孔(conductive via)来彼此电性连接。然而在现今的线路基板以及晶片封装制程中,有制程过程中容易发生的翘曲的问题以及成品结构强度不足的问题。
发明内容
本发明提供一种电子结构制程,能提升结构强度且降低其制程的生产成本。
本发明提出一种电子结构制程,其包括以下步骤:提供重布线路结构及承载板,其中重布线路结构配置于承载板上;于重布线路结构上形成多个第一接合凸部及第一支撑结构,第一支撑结构具有多个第一开口,第一接合凸部位于第一开口中;形成第一封胶,第一封胶填充于第一开口与第一接合凸部之间;移除该承载板;于重布线路结构上形成多个第二接合凸部及第二支撑结构,第二支撑结构具有多个第二开口,第二接合凸部位于第二开口中,重布线路结构位于第一支撑结构与第二支撑结构之间;以及形成第二封胶,第二封胶填充于第二开口与第二接合凸部之间。
基于上述,在本发明的电子结构制程中,由于电子结构阵列的各电子结构的外围区域配置有支撑结构,因此,能改善制程中发生的翘曲,并且能提升电子结构阵列的结构强度且降低其制程的生产成本,进而增加电子结构的产量。除此之外,支撑结构的配置也可以改善各电子结构的整体结构强度。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。
附图说明
图1A至图1D依序为本发明的一实施例的电子结构制程的俯视示意图。
图1E至图1G依序为图1D的电子结构制程的接续制程的仰视示意图。
图1H至图1I依序为图1G的电子结构制程的接续制程的俯视示意图。
图2A至图2I分别是图1A至图1I的结构沿图1A的线A-A’的剖面示意图。
图3A及图3B分别是图2H及图2I的结构的仰视示意图。
图4A是图1A及图2A的结构于完整状态下的立体示意图。
图4B是图1C及图2C的结构于完整状态下的立体示意图。
图4C是图1E及图2E的结构于完整状态下的立体示意图。
图4D是图1F及图2F的结构于完整状态下的立体示意图。
图4E是图1H、图2H及图3A的结构于完整状态下的立体示意图。
图5为本发明的另一实施例的电子结构的剖面示意图。
图6为本发明的又一实施例的电子结构的剖面示意图。
图7为本发明的再一实施例的电子结构的剖面示意图。
图8A至图8C依序为图2H的电子结构制程的接续制程的仰视示意图。
图9A至图9C分别是图8A至图8C的结构沿图1A的线A-A’的剖面示意图。
图10A为图8B的电子结构制程的另一实施例接续制程的仰视示意图。
图10B为图10A的结构沿图1A的线A-A’的剖面示意图。
其中,附图中符号的简单说明如下:
50、50A、50B:电子结构阵列;100、100A、100B、100C:电子结构;120:重布线路结构;130:第一接合凸部;132:第二接合凸部;140:第一粘着层;142:第二粘着层;144:第三粘着层;150A、150B:第一支撑结构;152A、152B:第二支撑结构;154A:第三支撑结构;160:第一封胶;162:第二封胶;164A、164B:第三封胶;170:晶片;170a:接垫;L:切割线;Q1:第一开口;Q2:第二开口;Q3:第三开口;S1:第一面;S2:第二面。
具体实施方式
请参考图1A、图2A及图4A,其中图1A及图2A的结构的完整状态如图4A所示,意即图4A的结构的局部呈现于图1A及图2A。在本实施例的电子结构制程中,提供承载板110及重布线路结构120,其中重布线路结构120具有相对的第一面S1及第二面S2,重布线路结构120配置于承载板110上。详细而言,重布线路结构120的第二面S2连接于承载板110。重布线路结构120可通过增层法(build-up process)于承载板110上直接地制作完成,其详细的制作方式可从相关领域的通常知识中获得足够的启示、建议与实施说明,故在此不再赘述。为了方便说明,图1A及图4A仅绘示出图2A中位于第一面S1上的部分图案化线路。
请参考图1B及图2B。在上述步骤之后,形成多个第一接合凸部130于重布线路结构120上。详细而言,在制作完重布线路结构120之后,继续在重布线路结构120的第一面S1的部分图案化线路上电镀出导电柱,导电柱的材质例如是铜或其他种类的金属。多个第一接合凸部130的排列方式例如是阵列排列如图1B所示,然而在其他实施例中,可依照电性需求电镀成不同的图案,本发明不以此为限。
请参考图1C、图2C及图4B,其中图1C及图2C的结构的完整状态如图4B所示,意即图4B的结构的局部呈现于图1C及图2C。在上述步骤之后,形成第一支撑结构150A于重布线路结构120上,其中第一支撑结构150A具有多个第一开口Q1,而上述多个第一接合凸部130位于这些第一开口Q1中。在本实施例中,此步骤中还包括经由第一粘着层140将第一支撑结构150A粘贴至重布线路结构120上,以使第一支撑结构150A固定于重布线路结构120上。详细而言,第一粘着层140配置于重布线路结构120与第一支撑结构150A之间。第一支撑结构120为一个网状结构,例如是一个网状的加强支撑件。如此一来,通过具有多个开口的支撑结构及承载板可改善封装过程中发生的翘曲,特别是对于尺寸较大的封装体,且整体厚度较薄处,其改善效果更加明显。此外,通过具有多个第一开口Q1的第一支撑结构150A能提升电子结构阵列50(见于图4E)的结构强度且降低其制程的生产成本,进而增加电子结构100(见于图1I、2I及图3B)的产量。
请参考图1D及图2D。在上述步骤之后,形成第一封胶160覆盖第一支撑结构150A与第一接合凸部130,并且使第一封胶160填充于第一开口Q1与第一接合凸部130之间。换句话说,在此步骤中,将第一封胶160填充在第一支撑结构150A上并且完整地覆盖住第一支撑结构150A及第一接合凸部130,以使得第一支撑结构150A中的每一个第一开口Q1皆充满第一封胶160进而固定第一支撑结构150A及第一接合凸部130。在其他实施例中,也可以将第一封胶160填充于第一开口Q1与第一接合凸部130之间而不覆盖第一支撑结构150A与第一接合凸部130,本发明不以此为限。
请参考图1E、图2E及图4C,其中图1E及图2E的结构的完整状态如图4C所示,意即图4C的结构的局部呈现于图1E及图2E。在上述步骤之后,移除承载板110。由于第一封胶160充满在每一个第一开口Q1,因此第一支撑结构150A与重布线路结构120通过第一封胶160彼此固定连接而不会分离。为了方便说明,图1E仅绘示出图2E中位于第二面S2上的部分图案化线路。
请参考图1F、图2F及图4D,其中图1F及图2F的结构的完整状态如图4D所示,意即图4D的结构的局部呈现于图1F及图2F。在上述步骤之后,形成多个第二接合凸部132及第二支撑结构152B于重布线路结构120上,其中第二支撑结构152B具有多个第二开口Q2,第二接合凸部132位于第二开口Q2中,其中重布线路结构120位于第一支撑结构150A与第二支撑结构152B之间。详细而言,在上述步骤之后,继续在重布线路结构120的第二面S2的部分图案化线路上电镀出导电柱。在本实施例中,其导电柱的材质及排列的方式可依照电性需求而相同或不同于第一接合凸部130,本发明不以此为限。同时,在电镀出导电柱的步骤中,亦电镀出第二支撑结构152B。换句话说,在本实施例中,第二支撑结构15B2可与多个第二接合凸部132同时以电镀法形成在重布线路结构120上,意即,第二支撑结构152B与第二接合凸部132一体成形。如此一来,可节省制作第二支撑结构152B的材料。第二支撑结构152B相同于第一支撑结构150A为一个网状结构,例如是一个网状的加强支撑件。如此一来,可改善封装过程中发生的翘曲,特别是重布线路结构120的厚度较薄处(见于图2E)。此外,通过具有多个第二开口Q2的第二支撑结构152B能提升电子结构阵列50(见于图4E)的结构强度且降低其制程的生产成本,进而增加电子结构100(见于图1I、2I及图3B)的产量。
请参考图1G及图2G。在上述步骤之后,形成第二封胶162覆盖第二支撑结构152B与第二接合凸部132,第二封胶162填充于第二开口Q2与第二接合凸部132之间。换句话说,在此步骤中,将第二封胶162填充在第二支撑结构152B上并且完整地覆盖住第二支撑结构152B及第二接合凸部132,以使得第二支撑结构152B中的每一个第二开口Q2皆充满第二封胶162进而固定第二支撑结构152B及第二接合凸部132。在其他实施例中,也可以第二封胶162填充于第二开口Q2与第二接合凸部132之间而不覆盖第二支撑结构152B与第二接合凸部132,本发明不以此为限。
请参考图1H、图2H、图3A及图4E,其中图1H、图2H及图3A的结构的完整状态如图4E所示,意即图4E的结构的局部呈现于图1H、图2H及图3A。在上述步骤之后,还可以移除第一封胶160的一部分及第二封胶162的一部分,以使第一支撑结构150A以及第一接合凸部130裸露于第一封胶160,且第二支撑结构152B以及第二接合凸部132裸露于第二封胶162,进而使第一接合凸部130及第二接合凸部132作后续接合其他元件或装置之用。详细而言,在本实施例中,例如可通过蚀刻、喷砂、抛光等制程方法,将第一封胶160凸出于第一接合凸部130的一部分以及第二封胶162凸出于第二接合凸部132的一部分移除,使得第一接合凸部130及第二接合凸部132可以分别暴露第一封胶160及第二封胶162。此外,在本实施例中,第二接合凸部132裸露于第二封胶162的面积小于第一接合凸部130裸露于第一封胶160的面积,以达到扇出(fan-out)信号至后续所欲接合目标的电路的目的。除此之外,第一接合凸部130及第二接合凸部132所凸出于第一封胶160及第二封胶162的裸露部分可依据所欲接合的目标改变而决定,本发明不以此为限。至此,完成电子结构阵列50,其包含多个尚未切割的电子结构100,如图4E所示。
请参考图1I、图2I以及图3B。在上述步骤之后,沿第一开口Q1彼此之间的多个切割线L(见于图1H、图2H、图3A及图4E)切割第一支撑结构150A、第二支撑结构152B以及重布线路结构120以形成多个电子结构100。换句话说,每个沿着切割线L切割第一支撑结构150A以及第二支撑结构152B所形成的电子结构100中具有第一支撑结构150A的一部分与第二支撑结构152B的一部分,而此第一支撑结构150A的一部分以及第二支撑结构152B对于单一个电子结构100而言即为两个环状的加强支撑件,其能提升电子结构100的整体结构强度,特别是整体结构厚度较薄处。更进一步来说,由于两个环状的加强支撑件对齐于切割线L进行切割而形成,故两加强支撑件皆会暴露于单一个电子结构100的侧面102,因此对于电子结构100外围区域来说,提供了较强的保护。同样地,重布线路结构120也对齐于切割线L被切割而使得重布线路结构120的一部分暴露于单一个电子结构100的侧面102。
请再参考图1H、图2H、图3A及图4E,具体而言,在本实施例中,电子结构阵列50包括多个电子结构100,且电子结构100适于阵列排列以形成电子结构阵列50,如图4E所呈现。各该电子结构100包括重布线路结构120、第一支撑结构150A、第二支撑结构152B、多个第一接合凸部130、多个第二接合凸部132、第一封胶160以及第二封胶162。第一支撑结构150A具有第一开口Q1并配置于重布线路结构120的第一面S1上。第二支撑结构152B具有第二开口Q2,配置于重布线路结构120相对于第一面S1的第二面S2上。多个第一接合凸部130配置于重布线路结构120的第一面S1上,且位于第一开口Q1中。多个第二接合凸部132配置于重布线路结构120的第二面S2上,且位于第二开口Q2中。第一封胶160填充于第一开口Q1与第一接合凸部130之间。第二封胶162填充于第二开口Q2与第二接合凸部132之间。换句话说,电子结构100是由电子结构阵列50切割而成,因此重布线路结构120、第一支撑结构150A以及第二支撑结构152B也被切割而形成于各电子结构100中。由于电子结构阵列50的各电子结构100的外围区域配置有第一支撑结构150A以及第二支撑结构152B,因此,能改善电子结构阵列50封装过程中发生的翘曲,并且能提升电子结构阵列50的结构强度且降低其制程的生产成本,进而增加电子结构100的产量。除此之外,第一支撑结构150A以及第二支撑结构152B的配置也可以改善各电子结构100的整体结构强度。
请再参考图1I、图2I以及图3B,具体而言,在本实施例中,电子结构100包括重布线路结构120、第一支撑结构150A、第二支撑结构152B、多个第一接合凸部130、多个第二接合凸部132、第一封胶160以及第二封胶162。第一支撑结构150A具有第一开口Q1并配置于重布线路结构120的第一面S1上。第二支撑结构152B具有第二开口Q2并配置于重布线路结构120相对于第一面S1的第二面S2上。多个第一接合凸部130配置于重布线路结构120的第一面S1上,且位于第一开口Q1中。多个第二接合凸部132配置于重布线路结构120的第二面S2上,且位于第二开口Q2中。第一封胶160填充于第一开口Q1与第一接合凸部130之间。第二封胶162填充于第二开口Q2与第二接合凸部132之间。其中电子结构100是由电子结构阵列50(见于图4E)切割而成,因此重布线路结构120、第一支撑结构150A以及第二支撑结构152B也被切割而形成于各电子结构100中。由于电子结构100的外围区域配置有第一支撑结构150A以及第二支撑结构152B,因此,能改善电子结构100的整体结构强度,特别是整体结构厚度较薄处。
请参考图5,本实施例的电子结构100A类似于图2I的电子结构100,两者之间主要差异在于,在形成多个第一接合凸部130于重布线路结构120的步骤中(见于图2B),第一支撑结构150B与第一接合凸部130同时以电镀法形成在重布线路结构120上,意即,第一支撑结构150B与第一接合凸部130一体成形。如此一来,可节省制作第一支撑结构150B的材料。
请参考图6,本实施例的电子结构100B类似于图5的电子结构100A,两者之间主要差异在于,在形成多个第二接合凸部132于重布线路结构120的步骤中,经由第二粘着层142将第二支撑结构152A粘贴至重布线路结构120上,以使第二支撑结构152A固定于重布线路结构120上。详细而言,第二粘着层142配置于重布线路结构120与第二支撑结构152A之间。如此一来,通过具有多个开口的支撑结构可改善封装过程中发生的翘曲,特别是整体结构厚度较薄处。
请参考图7,本实施例的电子结构100C类似于图2I的电子结构100,两者之间主要差异在于,在形成多个第二接合凸部132于重布线路结构120的步骤中(见于图2F),经由第二粘着层142将第二支撑结构152A粘贴至重布线路结构120上,以使第二支撑结构152A固定于重布线路结构120上。详细而言,第二粘着层142配置于重布线路结构120与第二支撑结构152A之间。如此一来,通过具有多个开口的支撑结构可改善封装过程中发生的翘曲,特别是整体结构厚度较薄处。
请参考图8A及图9A。在移除第一封胶160的一部分及第二封162胶的一部分的步骤之后,形成第三支撑结构154A于第二支撑结构152A上,第二支撑结构152A位于第一支撑结构150B与第三支撑结构154A之间,第三支撑结构154A具有多个第三开口Q3。在形成第三支撑结构154A于第二支撑结构152A的步骤中,经由第三粘着层144将第三支撑结构154A粘贴至第二支撑结构152A上,其中第三支撑结构154A为网状结构,例如是一个网状的加强支撑件。如此一来,可对后续所欲接合至第二接合凸部132上的目标改善其封装过程中发生的翘曲并改善整体结构强度,特别是整体结构厚度较薄处。
请参考图8B及图9B。在上述步骤之后,于各第三开口Q3中设置晶片170,且晶片170连接于对应的第二开口Q2中的多个第二接合凸部132。换句话说,在每个第二开口Q2中的多个第二接合凸部132上设置一个晶片170。然而,在其他实施例中,也可以设置两个以上晶片,本发明不以此为限。详细而言,配置晶片170并且直接地连接第二接合凸部132,通过重布线路结构120的配置,可将晶片170上的信号扇出(fan-out)至重布线路结构120的晶片170投影区外,进而增加晶片170的信号配置的弹性。另外,第二接合凸部132可直接与晶片170上的接垫170a电性连接,而不需要额外再配置凸块(bump)。此外,还可以配置多个焊球(未绘示)在第一接合凸部130上,而重布线路结构120位于晶片170与焊球之间。
请参考图8C及图9C。在上述步骤之后,形成第三封胶164A于第二封胶162上,该第三封胶164A填充于第二封胶162与对应的晶片170之间,以完成晶片封装阵列50A。换句话说,在此步骤中,将第三封胶164A填充在第二封胶162上并且完整地覆盖住第三支撑结构154A及晶片170,以使得第三支撑结构154A中的每一个第三开口Q3皆充满第三封胶164A进而固定第三支撑结构154A及晶片170。
请参考图10A及图10B。本实施例的电子结构制程步骤类似于图8C及图9C的电子结构制程步骤,两者之间主要差异在于第三封胶164B的配置。详细而言,在上述的步骤中,第三封胶164B可仅填充于第二封胶162与对应的晶片170之间,或着是,移除第三封胶164A(见于图8C及图9C)的一部分以形成第三封胶164B进而使晶片170裸露,进而完成晶片封装阵列50B。如此一来,晶片170可暴露于电子结构阵列50B外以接触散热导体,进而使后续所切割的单一个电子结构有更好的散热性。
综上所述,在本发明的电子结构制程中,由于电子结构阵列的个别电子结构的外围区域配置有支撑结构,因此,能改善制程中发生的翘曲,特别是整体结构厚度较薄处,并且能提升电子结构阵列的结构强度且降低其制程的生产成本,进而增加电子结构的产量。除此之外,支撑结构的配置也可以改善个别电子结构的整体结构强度。
以上所述仅为本发明较佳实施例,然其并非用以限定本发明的范围,任何熟悉本项技术的人员,在不脱离本发明的精神和范围内,可在此基础上做进一步的改进和变化,因此本发明的保护范围当以本申请的权利要求书所界定的范围为准。
Claims (14)
1.一种电子结构制程,其特征在于,包括:
提供重布线路结构及承载板,其中该重布线路结构配置于该承载板上;
于该重布线路结构上形成多个第一接合凸部及第一支撑结构,其中该第一支撑结构具有多个第一开口,该多个第一接合凸部位于该多个第一开口中;
形成第一封胶,其中该第一封胶填充于该多个第一开口与该多个第一接合凸部之间;
移除该承载板;
于该重布线路结构上形成多个第二接合凸部及第二支撑结构,其中该第二支撑结构具有多个第二开口,该多个第二接合凸部位于该多个第二开口中,该重布线路结构位于该第一支撑结构与该第二支撑结构之间;
形成第二封胶,其中该第二封胶填充于该多个第二开口与该多个第二接合凸部之间。
2.根据权利要求1所述的电子结构制程,其特征在于,还包括:
沿该多个第一开口彼此之间的多个切割线切割该第一支撑结构、该第二支撑结构以及该重布线路结构以形成多个电子结构。
3.根据权利要求2所述的电子结构制程,其特征在于,该第一支撑结构的一部分与该第二支撑结构的一部分裸露于该重布线路结构。
4.根据权利要求1所述的电子结构制程,其特征在于,该第一支撑结构与该第二支撑结构为网状结构。
5.根据权利要求1所述的电子结构制程,其特征在于,还包括:
移除该第一封胶的一部分及该第二封胶的一部分,以使该第一支撑结构以及该多个第一接合凸部裸露于该第一封胶,且该第二支撑结构以及该多个第二接合凸部裸露于该第二封胶。
6.根据权利要求5所述的电子结构制程,其特征在于,该多个第一接合凸部与该多个第二接合凸部是以电镀法形成,且该多个第二接合凸部裸露于该第二封胶的面积小于该多个第一接合凸部裸露于该第一封胶的面积。
7.根据权利要求1所述的电子结构制程,其特征在于,该第一支撑结构与该多个第一接合凸部同时以电镀法形成。
8.根据权利要求1所述的电子结构制程,其特征在于,该第二支撑结构与该多个第二接合凸部同时以电镀法形成。
9.根据权利要求1所述的电子结构制程,其特征在于,于该重布线路结构上形成该第一支撑结构的步骤还包括:
经由第一粘着层将该第一支撑结构粘贴至该重布线路结构上。
10.根据权利要求1所述的电子结构制程,其特征在于,于该重布线路结构上形成该第二支撑结构的步骤还包括:
经由第二粘着层将该第二支撑结构粘贴至该重布线路结构上。
11.根据权利要求1所述的电子结构制程,其特征在于,还包括:
于该第二支撑结构上形成第三支撑结构,该第二支撑结构位于该第一支撑结构与该第三支撑结构之间,该第三支撑结构具有多个第三开口;
于各该第三开口中设置至少一晶片,且该至少一晶片连接于对应的该第二开口中的该多个第二接合凸部;以及
于该第二封胶上形成第三封胶,该第三封胶填充于该第二封胶与对应的各该至少一晶片之间。
12.根据权利要求11所述的电子结构制程,其特征在于,该第三支撑结构为网状结构。
13.根据权利要求11所述的电子结构制程,其特征在于,于该第二支撑结构上形成该第三支撑结构的步骤还包括:
经由第三粘着层将该第三支撑结构粘贴至该第二支撑结构上。
14.根据权利要求11所述的电子结构制程,其特征在于,该第三封胶覆盖该第三支撑结构及该至少一晶片。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201662380960P | 2016-08-29 | 2016-08-29 | |
US62/380,960 | 2016-08-29 | ||
TW106115536A TWI643275B (zh) | 2016-08-29 | 2017-05-11 | 電子結構製程 |
TW106115536 | 2017-05-11 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107403734A true CN107403734A (zh) | 2017-11-28 |
CN107403734B CN107403734B (zh) | 2020-06-02 |
Family
ID=60401962
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710657021.4A Active CN107403734B (zh) | 2016-08-29 | 2017-08-03 | 电子结构制程 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9905519B1 (zh) |
CN (1) | CN107403734B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI768552B (zh) * | 2020-11-20 | 2022-06-21 | 力成科技股份有限公司 | 堆疊式半導體封裝結構及其製法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1484482A (zh) * | 2002-09-17 | 2004-03-24 | �ձ�������ҵ��ʽ���� | 多层布线基片及其制造方法 |
CN1656611A (zh) * | 2002-05-27 | 2005-08-17 | 日本电气株式会社 | 半导体器件安装板、其制造方法、其检查方法及半导体封装 |
CN1893767A (zh) * | 2005-07-07 | 2007-01-10 | 日东电工株式会社 | 布线电路板 |
CN101409238A (zh) * | 2007-10-11 | 2009-04-15 | 全懋精密科技股份有限公司 | 无核层封装基板的制作方法 |
CN103400777A (zh) * | 2013-08-06 | 2013-11-20 | 江苏长电科技股份有限公司 | 先蚀后封芯片正装凸点三维系统级金属线路板及工艺方法 |
CN104703399A (zh) * | 2013-12-06 | 2015-06-10 | 富葵精密组件(深圳)有限公司 | 电路板及其制作方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI476888B (zh) * | 2011-10-31 | 2015-03-11 | Unimicron Technology Corp | 嵌埋穿孔中介層之封裝基板及其製法 |
TWI554174B (zh) * | 2014-11-04 | 2016-10-11 | 上海兆芯集成電路有限公司 | 線路基板和半導體封裝結構 |
-
2017
- 2017-06-29 US US15/636,648 patent/US9905519B1/en active Active
- 2017-08-03 CN CN201710657021.4A patent/CN107403734B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1656611A (zh) * | 2002-05-27 | 2005-08-17 | 日本电气株式会社 | 半导体器件安装板、其制造方法、其检查方法及半导体封装 |
CN1484482A (zh) * | 2002-09-17 | 2004-03-24 | �ձ�������ҵ��ʽ���� | 多层布线基片及其制造方法 |
CN1893767A (zh) * | 2005-07-07 | 2007-01-10 | 日东电工株式会社 | 布线电路板 |
CN101409238A (zh) * | 2007-10-11 | 2009-04-15 | 全懋精密科技股份有限公司 | 无核层封装基板的制作方法 |
CN103400777A (zh) * | 2013-08-06 | 2013-11-20 | 江苏长电科技股份有限公司 | 先蚀后封芯片正装凸点三维系统级金属线路板及工艺方法 |
CN104703399A (zh) * | 2013-12-06 | 2015-06-10 | 富葵精密组件(深圳)有限公司 | 电路板及其制作方法 |
Also Published As
Publication number | Publication date |
---|---|
US9905519B1 (en) | 2018-02-27 |
US20180061790A1 (en) | 2018-03-01 |
CN107403734B (zh) | 2020-06-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101252096B (zh) | 芯片封装结构以及其制作方法 | |
CN104576517B (zh) | 平衡有虚设铜图案的嵌入pcb单元表面的半导体器件和方法 | |
TWI527175B (zh) | 半導體封裝件、基板及其製造方法 | |
CN103681397B (zh) | 在载体上形成累积式互连结构用于在中间阶段的测试的半导体装置及方法 | |
CN102468257B (zh) | 晶圆级半导体封装件及其制造方法 | |
TWI541918B (zh) | 積體電路封裝之組裝方法及其封裝 | |
CN103915353B (zh) | 半导体器件以及使用标准化载体形成嵌入式晶片级芯片尺寸封装的方法 | |
US9443827B2 (en) | Semiconductor device sealed in a resin section and method for manufacturing the same | |
JP2008016855A (ja) | 積層チップを備えた半導体素子、および、その製造方法 | |
US20090085224A1 (en) | Stack-type semiconductor package | |
CN107644847A (zh) | 半导体封装 | |
TW202137338A (zh) | 半導體裝置及形成具有嵌入式電感或封裝的整合式系統級封裝模組之方法 | |
US8399980B2 (en) | Electronic component used for wiring and method for manufacturing the same | |
CN102144291B (zh) | 半导体基板、封装与装置 | |
CN102201382B (zh) | 半导体封装件及其制造方法 | |
CN110010553A (zh) | 形成超高密度嵌入式半导体管芯封装的半导体器件和方法 | |
KR20000043574A (ko) | 반도체 패키지 및 그의 제조방법 | |
US6955944B2 (en) | Fabrication method for a semiconductor CSP type package | |
KR101332859B1 (ko) | 원 레이어 섭스트레이트를 갖는 반도체 패키지를 이용한 팬 아웃 타입 반도체 패키지 및 이의 제조 방법 | |
US8178959B2 (en) | Process for fabricating a semiconductor component support, support and semiconductor device | |
WO2004102653A1 (ja) | 半導体装置およびインターポーザー | |
US6278618B1 (en) | Substrate strips for use in integrated circuit packaging | |
CN107403734A (zh) | 电子结构制程 | |
US6730539B2 (en) | Method of manufacturing semiconductor device package | |
US7242083B2 (en) | Substrate for IC package |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address |
Address after: Room 301, 2537 Jinke Road, Zhangjiang High Tech Park, Pudong New Area, Shanghai 201203 Patentee after: Shanghai Zhaoxin Semiconductor Co.,Ltd. Address before: Room 301, 2537 Jinke Road, Zhangjiang hi tech park, Pudong New Area, Shanghai 201203 Patentee before: VIA ALLIANCE SEMICONDUCTOR Co.,Ltd. |
|
CP03 | Change of name, title or address |