CN1073327C - 编码视频信号优先级处理 - Google Patents

编码视频信号优先级处理 Download PDF

Info

Publication number
CN1073327C
CN1073327C CN94103564A CN94103564A CN1073327C CN 1073327 C CN1073327 C CN 1073327C CN 94103564 A CN94103564 A CN 94103564A CN 94103564 A CN94103564 A CN 94103564A CN 1073327 C CN1073327 C CN 1073327C
Authority
CN
China
Prior art keywords
code word
data
priority
buffer
processor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN94103564A
Other languages
English (en)
Other versions
CN1104013A (zh
Inventor
R·J·科尔津斯基
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Licensing Corp
Original Assignee
RCA Licensing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by RCA Licensing Corp filed Critical RCA Licensing Corp
Publication of CN1104013A publication Critical patent/CN1104013A/zh
Application granted granted Critical
Publication of CN1073327C publication Critical patent/CN1073327C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/90Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using coding techniques not provided for in groups H04N19/10-H04N19/85, e.g. fractals
    • H04N19/91Entropy coding, e.g. variable length coding [VLC] or arithmetic coding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/236Assembling of a multiplex stream, e.g. transport stream, by combining a video stream with other content or additional data, e.g. inserting a URL [Uniform Resource Locator] into a video stream, multiplexing software data into a video stream; Remultiplexing of multiplex streams; Insertion of stuffing bits into the multiplex stream, e.g. to obtain a constant bit-rate; Assembling of a packetised elementary stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/30Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
    • H04N19/37Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability with arrangements for assigning different transmission priorities to video input data or to video coded data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/60Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
    • H04N19/61Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding in combination with predictive coding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/434Disassembling of a multiplex stream, e.g. demultiplexing audio and video streams, extraction of additional data from a video stream; Remultiplexing of multiplex streams; Extraction or processing of SI; Disassembling of packetised elementary stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/70Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards

Abstract

一个用于处理高清晰度电视信号的系统,包括一个响应出自于一MPEG型编码器的码字数据流码字优先级器(30-34,40-44)。该优先级器产生一个标志,以指示给定图象数据组内的高优先级和标准优先级码字之间的断点。当该优先级器在进行分析码字以确定在何处设立该优先级断点时,在此期间,无效码字(26)被插入码字数据流。随后的传送处理器(50)将码字组成单元,而忽略无效码字。

Description

编码视频信号优先级处理
本发明涉及用于处理一编码视频信号的装置。尤其是涉及对于经过按照MPEG标准进行可变长度编码(VLC)的视频信号进行优先级化的装置。
由Raychaudhuri等人的美国5,112,875号专利描述了一个用于处理经过MPEG型可变长度编码的高清晰度电视(HDTV)信号的系统。MPEG是由国际标准化组织确立的一种标准化编码格式。这种标准在文件“国际标准化组织”ISD/IEC DIS 11172中的文章“用于数字存储介质的运动图象及其相关伴音的编码”(91年11月23日出版)中有所描述,该文件被引用在此作为一般编码格式的参考描述。该Baychaud-huri系统包括有将码字分离成高与低优先级码字序列的一个优先权选择器。这种高与低优先权码字序列分别地对应于对图象再现来说重要性较大和较小的压缩视频数据。
该优先权选择器对码字进行分析以计算对于一给定图象数据片的高与低优先级段之间的断点。将会看到“数据片”是对应MPEG编码语法的多层之一的一个图象的数据段。码字数据流随即被经过一传送处理器,它将码字数据组成其每一个都含标题和有效负载部分的传送单元并用来输出HP和SP数据流。
如在描述中所指出的那样,在一个数据优先级化系统中的一个优先权选择器单元要展示出同步性的操作以简化定时要求,例如只需求一个单一时钟。此外,还如在描述中所指出的那样,在送到一输出通道之前,当已优先级化的数据由一传送处理器所接收且组合时,对于该优先级选择器来说,对码字数据流的处理不会引起该数据流与一个诸如MPEG的标准数据格式的不相容性。
根据本发明的装置包括一个码字优先级器,它提供了按照一规定的码字关系将码字数据流分段成多个码字的序列。在一个公开的最佳实施例中,当该优先级器暂停下来以对一码字序列进行分析以确定在何处确立高优先级(HP)和标准优先级(SP)码字之间的断点时,码字优先级器即在此间隔内将一无效码字插入到码字数据流之中。随后将码字组成单元的传送处理器略去这些无效字的处理,从而保持与MPEG格式的相容性。
图1是用于处理诸如高清晰度电视数据的视频数据系统的一部分,其中有包括按照本发明的装置的一个优先级处理器;
图2是已编码视频信号的图象场/帧顺序的图示表示;
图3是一个HDTV编码系统的方框图,其中有包括依照本发明装置的一个码字优先级器;
图4是由图3中的编码压缩装置所形成的数据块产生的图示;
图5是图3系统的编码压缩装置提供的数据格式的一般化图示表示。
图1中,来自高清晰度电视信号源10的数字视频数据在处理器14中经受MPEG型的可变长度编码(即数据压缩)。数据源10将一原始图象场/帧数据(如图2A所示)的序列重新排序,以便得到如图2B所示的一个输出。重新排序的序列被加到产生一个符合MPEG型格式的已编码的帧压缩序列的处理器/压缩器14。这种格式是一种分级式的,且在图5中以缩略形式示出。该MPEG分级格式包括有多层,每层都有各自的标题信息。从定义上说,每个标题都包括有起始码、相关于各层的数据以及用于附加标题扩展的备用位。对于在一个MPEG系统环境,为了同步的目的,多数标题信息(如在所参考的MPEG文件所指出的)都是需要的。压缩的视频数据,即如图5所示的分级格式的可变长度编码(VLC)并行码字被从处理器14送到一个FIFO优先级分析缓冲器22,恰在由一个优先级处理器20的分析电路分析这些码字之前,该缓冲器存储这些码字。
处理器14生成包含优先级处理器20所需要的码字类型数据的码字。具体地说,处理器14采用多个ROM,以将每一个并行输入码字转换成表示7比特的类型(type)字段和15比特数值字段的一个并行22比特等效格式。该类型字段包括有在MPEG分级之内区分具有不同涵义的码字以及以类型为基础的不同相关性质的信息。该数值字段包含用于特定码字类型的量化信息。数值字段的所有15个比特并不总都被使用。例如类型“51”是一个移动矢量,而与之相关的9比特数值表示的是该矢量的幅值。处理器14还提供与每一码字并存的一个长度字,指示以并行比特格式出现在分开的总线上的码字长度。Ray-chaudhuri的5,122,875号美国专利公开了典型的处理器装置,可被用作单元14,来提供MPEG型分级式已分层压缩视频数据。
连同来自处理器14的“写”(WRITE)信号一起,来自处理器14的22比特码字被非同步地送到优先级处理器20,该WRITE信号通知缓冲器22一个(有效)新码字何时已经准备好被接收。一个写启动时钟WRITE EN被提供,以使有效码字被写至缓冲器22。由系统时钟产生器25产生的一个23.6MHZ“读”(RDAD)信号是由优先级处理器20全部单元所用的单一系统时钟。当单元24检测到缓冲器22正在从单元14接收数据时,则由控制单元24产生一个读启动信号READ EN,该信号在其它时间被禁止。该READ EN信号的其它特征将在后讨论。
在一个时刻,优先级处理器20分析码字数据流的一个数据片,并在当该优先级处理器将每一数据片优先级赋予成HP和SP数据段的断点值进行计数时,在分析同隔内将无效码字(具有一指定的零长度的码字)插入到数据片之间。最后由传送处理器50将这些数据段组成SP或HP单元。一个数据片是一个MPEG所规定的图象数据段,这些数据段结合图4与图5示出并作描述。包括无效码字,与每一个码字相关联的是一个平行长度码字,它指示了相关码字的比特长度。当没有由处理器14产生的码字时(即在图象间隔内无或很少运动或图象细节时),在各间隔期内,无效码字也被插入。该无效码字有利于处理器20的同步操作,并允许单个系统时钟(READ)的使用。由于与每一无效码字相关的长度字赋以零值,所以,在数据进行分组操作期间,该无效码字被传送处理器50所略去。
缓冲器22可以是传统方式的。例如,缓冲器22可包括一对并联的8比特宽度的缓冲器,用于以不同的部分来接收15比特的数值码字,而以一个8比特宽度的缓冲器接收7比特的类型码字。由集成器件技术公司生产的IDT 72241型缓冲器是一个适于此目的的8比特宽度单元。来自这些8比特单元的缓冲输出经过各自的“D”触发器可被转换成缓冲器22的数值或类型码字输出,这些D触发器由READ信号所钟控,并以它们的“D”输入端从各自的8比特缓冲器的输出接收数据。可用READ EN信号控制一个门,该门允许或禁止从8比特缓冲器至输出D触发器的数据流通。
响应READ时钟,码字被从缓冲器22同步地读出,一个时间对应一个码字,但在两个数据片间,读出停止。在当缓冲器22是空态期间,并且当对于一个给定数据片的优先级断点正在被计算、即当在分析间隔期内缓冲器22无读出之时,多路复用器28将无效码字插入到来自缓冲器22的数据流之中。一个无效码字和相关(零)长度字由一个比较器和无效码字产生器26所产生。单元26的比较器部分监视缓冲器22的输出,并且被编程以检测一个图象起始码字(它恰在每一个图象帧之前出现)和一个数据片起始码字(它恰在每一图象数据片之前出现)的出现。例如,数据片起始码字的出现指示一个给定数据片(N)已从缓冲器22读出,并且下一个数据片(N+1)将被写入缓冲器22。由一断点分析器42执行的数据片数据的分析占用了一预定数目的时钟周期,在其结束时,缓冲器22被启动,以再次响应该READ EN信号来读出,并且无效字产生被停止。无效码字和它的相关并行长度字被送到时同多路复用器28的一个输入,而它的另一个输入接收从缓冲器22来的类型和数值数据输出。
寄存器30由READ系统时钟所钟控,它再次定时数据流,以考虑可能起因于该多路复用器28不属钟控器件且会引起时间延时这样一个事实的定时偏差。寄存器30的同步码字输出经一比较器和标志产生器32加到一个码字缓冲器36的一个输入,并经一个三时钟周期的延时网络34加到缓冲器36的另一输入。单元32的比较器部分被编程来检测用于产生四个相关指示器、即标志位的四个码字类型,以使得这些码字类型被传送处理器50所接收时被正确地标记。传送处理器所需要的四个标志是一个成组起始标志、图象起始标志、一个记录标题标志和一个宏数据块地址递增标志。这些标志与码字数据流并行传送。
对于一个“I”帧(如将在图4和图5中见到及讨论的),单元32给成组起始标志产生一个早于图象起始码字的码字,并因而以两个时钟的延时通至码字缓冲器36。成组起始标志与无效码字一致,早于图象起始码字一个码字。图象起始标志的产生与每一帧(图4中的帧I、P、B)的图象起始码字一致。图象起始标志是通过检测图象起始码字类型所产生,并以具有三个时钟周期的方式将该标志送到码字缓冲器36,以便与该图象起始码字时间对准。记录标题标志在每一数据片的开始处被产生,早于数据片起始码字一个码字,并与一个无效码字相一致,该无效码字随后由MUX41的优先级断点值所取代。该记录标题码字含有指示相关数据片优先级断点的值。在单元32中的比较器检测数据片起始类型码字,并以二个时钟延时将数据片起始标志送到缓冲器36。在一定数目的时钟周期之后,当记录标题码字从码字缓冲器36出现时,对于当前数据片的该优先级断点数值可从分析器42得到,并利用多路复用器41插入到与该记录标题相一致的无效码字的数值字段中。缓冲器36的标志输出线加到多路复用器41的控制输入,以使得在当记录标题标志出现在缓冲器36的标志输出线时,该优先级断点值被插入到与记录标题一致的无效字的数值字段中。断点值被插入与记录标题标志相关无效字的数值字段中,以使得其构成记录标题本身时,传送处理器可得到该值。宏数据块地址递增指示器标志指示一宏数据块的开始,并且当宏数据块地址递增码字类型被检测时,与宏数据块地址递增码字一起产生。
码字缓冲器在长度上是一个固定的时钟周期数目。在本例中是8192个时钟周期。当码字从一延时单元34输入到缓冲器36时,由单元32产生的标志与它们各自的码字时间对准,并与这些码字一起经过缓冲器36。这样,由缓冲器36展现出的固定长度的延时使得断点分析器和相关电路有充分的时间处理在一数据片中的码字的统计并产生一优先级断点值,以便当码字从缓冲器36出现时,将其进行优先级划分。
正确地时间对准的码字和标志从缓冲器36以并行方式传送到优先级标志产生器40各自的输入端,该产生器还从断点分析器42接收优先级断点值。借助于单元48,从单元40输出的码字被反变换回到在处理器14输入处的码字格式,并利用传送处理器50排列成HP和SP单元,即数据包,每一个都具有一个标题和一个数据(有效负载)部分。在经一数据通道传送之前,来自传送处理器50的HP与SP数据包由输出处理器55所处理。如图3及Raychaudhuri等人的5,122,875号美国专利所示,输出处理器可以包括一个速率缓冲器、误差纠正及调制解调网络。如后面讨论的那样,Raychaudhuri的专利还描述了可用于MPEG型分级编码、用于优先级划分目的的码字分析以及传送处理的网络。
为确定数据片优先级断点和随后优先级化的HP和SP比特流,该优先级处理电路要求有不受影响的、对于该数据片的数据统计,这种影响可以是因为在下一个数据片间隔期间新的码字进入到该优先级处理器所引起的变化所产生的。旨在解决本问题的一个结构包括使用两个优先级分析输入缓冲器,它们工作在一种“往复交替”的方式,从而使用作当前数据片的码字被写入一个缓冲器而前一个数据片的码字从另一个缓冲器读出。这种类型的双缓冲器设计被采用在先前提到的Raychaudhuri专利描述的系统中。虽然这种双缓冲器技术工作已足够好,但由于需要用两个缓冲器,因而从硬件上来说它属于昂贵的。此外,因为可变长度编码数据片的码字一般都展示出不同的长度,因而使产生定时控制信号的电路被复杂化。图1的优先级处理器提供了更简单、更低价的结构,它只采用了形如输入缓冲器22的一个输入缓冲器,并利用了编码器12不传送数据的时间间隔。
从控制单元24送到缓冲器22的读启动信号READ EN促进了含单一缓冲器22的输入缓冲器结构。如前面提到的,当没有码字从缓冲器22读出并当缓冲器22是空态时,就没有READ EN信号出现。此时由多路复用器28将无效码字插入数据流,以使码字数据流保持同步。当READ EN信号出现在断点分析间隔的末端时,缓冲器22开始读出数据,并且,除非是在输入码字流中的断点出现(即响应一个具有很少或没有细节的图象),将通常会连续读出,以使得在缓冲器22中的码字储量被读完,这会使得READ EN被禁上,且经过单元26和28将无效码字插入数据流。当控制单元在缓冲器22的输出端检测到(例如利用比较器)一个图象开始码字类型或数据片开始码字类型时,READEN也被禁止。这一条件表示,恰在缓冲器读出操作被停止之前已从缓冲器22读出的数据都属于前一数据片(N),且一新的数据片(N+1)即将开始。
对这些码字类型进行的检测出现在码字本身被从缓冲器22时钟输出之前,并且当READ EN被禁止时,该码字将保存在缓冲器22的输出寄存器中。由于为了一个数据片的末端就需要观察下一个数据片起始码字或图象起始码字,所以(上述的)这种操作是需要的。因此即使是其被用于检测当前数据片间隔的末端,该被检测的特定码字将保留在缓冲器22中,直到下一个数据片间隔。在READ EN被禁止的同时,该优先级处理器是处在一个分析模式,且输入的码字被后备于缓冲器22中,直到达到一预定容量为止,此时,一个传送准备控制信号被禁止,通过单元14不能再接收数据。
数据片优先级断点的确定包括了断点分析器42和双端口随机存取存储器(RAM)44之间的相互作用,这种相互作用在一个数据片间隔上工作,并在每一个数据片分析间隔之后被清除。在一个数据片数据累加模式中,当输入缓冲器22被读出数据之时,RAM44在一个第一地址端口接收数据片码字类型数据。在本分析间隔中至此对于先前的码字类型出现的全部累加而获得的一个长度码字被送至该累加器其它输入节点。累如器的输出包含有在此分析间隔中该点处对于特定码字类型的码字比特的全部刷新的码字比特,并利用第二个数据端口存储在RAM44中。在该数据分析模式期间,RAM44信号源数据及其地址发生改变。从代表最高优先级码字类型地址0开始到代表最低优先级码字类型的最高码字类型计数的一个增量器输出被送到RAM44的第一地址端口。该第一数据端口将把对于每一逐次更低的优先级码字类型的累加比特长度送到累加器的一个输入节点。该累加器的另外输入被从其自己的输出反馈,以使得累加器按重要性下降的次序有效地取每一个码字类型的总比特长度之和。在当该取和达到一个信号HP FRAC BITS(下面将要讨论)的值时,由该总和所引起其比特长度达到HP FRAC BITS值的码字类型被指出,并将被用作该分析间隔的优先级断点。RAM44的第二地址端口接收该增量器计数的一个被延时的内容,且同时该第二数据端口送一个零值以清除其(存储)单元,并准备好RAM用于下一个分析间隔的累加模式。对于分别的码字类型,由RAM44累加及存储的长度值经RAM44的第二数据端口送到分析器42。数据询问信号INTERR从分析器42送到RAM44的第二地址端口。在对码字类型和长度数据进行累加的过程中,该询问信号使该RAM44递增到下一个存储器地址,以使来自下一地址的数据被送到单元42作分析。从对应于最高优先级数据的最高地址开始,RAM44以重要性逐次降低的次序累加对于每一码字类型的码字长度值,直至达到由一输入信号HP FRAC BITS所指示的一个地址,并将累加的码字长度值输出到分析器42。
分析器42确定优先级断点作为累加的码字长度值和输入信号HP FRAC BITS值的函数。该信号把将在高优先级通道内传送而作为被分析的数据片的比特目标数目指示给在单元42中的断点确定电路。信号HP FRAC BITS是当前被分析的数据片中的比特数和代表高优先级一总比特速率百分比的、逻辑运算确定的参数HP FRAC的乘积。HP FRAC基本上是在整个一帧上动态计算的一个数据分裂参数,例如是作为从编码器速率缓冲器接收的比特分配信息和缓冲器占据信息的一个函数。将被分析的数据片比特数可由一个处理器(未示出)所计算,而参数HP FRAC可按Joseph的5,144,425号美国专利所述去计算。该专利还描述了包括有响应长度及类型码字及对应于HP FRAC参数的值的断点分析器和累加器的装置。
在单元42对数据片N的码字进行分析的同时(此时将无效字插入数据流),当随后的数据片的码字由单元14送出时,它们被缓冲寄存于单元22中。由于在分析期间内的READ EN信号被禁止,则由缓冲器22存储的下一数据片的码字量继续增加。可这并不被视为一个问题,因为业已看到,尽管单元14能将可观的数据量送到缓冲器22,但数据经常是长时间地不存在,例如当被处理的图象拥有极少或没有细节或运动信息时。这种闲空周期被开发,从而使缓冲器22在从单元14接收下一个数据串之前来得及且最终能经过读出过程移空。
当单元准备好将下一个码字数据串发送到缓冲器22时,有可能该缓冲器22是满的或几乎满的。在此情形中,来自缓冲器22的一个TRANSPORT READY信号被禁止,指令一个与单元14相关的输出缓冲器不送数据,从而使单元14的该缓冲器继续填充而不是读出。这种功用提供了一个安全机制,以防止在单元14和优先级处理器20之间的数据丢失。如果缓冲器22的容量足够大,则很少采用TRANSPORT READY信号。
在至目前为止讨论的系统中,利用无效字的插入,非同步的码字被转换成一个同步码字数据流,以便使随后的硬件能够响应一共同时钟操作。由于只要求单一的FIFO缓冲器、双口RAM及分析器单元,硬件的需求被简化,同时减少了来自编码器的数据流必须被停顿的次数。
为了分别地指示由优先级断点所确定的高与标准优先级码字序列的出现,优先级标志产生器40产生高优先级和标准优先级标志。为实现此目的,标志产生器40有响应来自分析器42的优先级断点值的一个比较网络。经缓冲器36和多路复用器41,单元40还象先前讨论的那样从缓冲器36接收记录标题标志和其它标志,以及类型和数值码字(CW)。这些码字包含在每一数据片的记录标题无效码字数值字段中的优先级断点值,它是由多路复用器41响应来自码字缓冲器36的记录标题的出现插入的。由于它指示出将在何处(即,在一个数据片中的哪一种码字类型)出现HP/SP优先级断开,在每一数据片记录标题中的优先级断点值将加速在接收机的解码。传送处理器50利用由单元40产生的HP和SP标志,以将它的输出码字数据流划分成输出的HP和SP数据流。随HP标志之后的码字被通过一个输出的HP数据通路,而随SP标志之后的码字被通过一个输出的SP数据通路。出自单元40的并行输出数据包括有来自多路复用器41的码字及实际不被单元40改变的来自缓冲器36的若干个标志,并与单元40所产生的HP和SP标志正确地时间对准。
在被送到传送处理器50之前,来自单元40的输出码字数据流被框48处理。它提供了与由单元14提供的码字处理相反的处理。单元48通过一定的不受改变的数据流成分,例如标志。在单元48中的分别的ROM将类型及数值码数据转换成高至32比特长度的可变长度码字。由优先级处理器20提供到传送处理器50的并行数据包括有码字、长度字、由单元32产生的包含这些内容的标志以及单元40产生的HP和SP标志。传送处理器50响应HP和SP标志,以便将来自优先级处理器20的码字数据流分段成含有有效负载与标题部分的数据包的HP及SP数据流象将在图3中相关讨论中所见到的,它们由输出处理器55处理。关于传送处理器50产生已划分优先级的输出HP和SP数据流的方式的其它信息可在A.A Acampra的5,231 486号美国专利中找到。
图3给出了采用根据本发明的装置的一个示例HDTV编码系统。图3示出的系统处理一个单一视频输入信号,但应当明白,亮度及色度分量是被分别处理的,并且该亮度运动矢量被用于产生压缩的色度分量。压缩的亮度及色度成分被交错,以在码字优先级分析之前形成宏数据块。
图2A所示的图象场/帧的序列加到电路305,它将该场/帧按照图2B重排。重排的序列送到压缩器310,它按MPEG类型的格式编码帧产生压缩的帧序列。这种格式是分级式的,并在图5中以缩略形式示出。MPEG分级格式包括有多层,每一层都有各自的标题信息。定义上说,每一个标题都包括一个起始码、关于各自层的数据和用于附加标题扩展的备用位。
当论及由本系统所产生的MPEG型信号时,其意味着:(a)视频信号的连续图象场/帧按照一个I、P、B的编码顺序而被编码,以及(b)以图象电平的编码数据被编码成MPEG型的数据片或数据块组,其中的每场/帧的数据片的数目可不同,且每数据片的宏数据块数目可不同。一个I编码帧是一个帧内压缩的帧,从而为产生一个图象只要求I帧压缩数据。几个P编码帧是被按照正向运动补偿预测方法编码,此处的P帧编码数据是从当前帧以及在当前帧之前的一个P或I帧中产生出的。B编码帧是按照双向运动补偿预测方法而被编码的。B编码帧的数据是从当前帧以及在当前帧之前和之后的I和P帧产生出来的。
本系统的编码输出信号被分段成由方框行L1(图5)所示的场/帧的多组、即图象组(GOP)。每一个GOP(L2)包括一个标题,其后是图象数据段。GOP标题包括涉及水平和垂直图象尺寸、宽高比、场/帧速率、比特速率等的数据。
对应于分别的图象场/帧的图象数据(L3)包含一个图象标题,随后是数据片数据(L4)。这种图象标题包括一个场/帧数和一个图象码型。每一个数据片(L4)包括有数据片标题及随后的数据MBi的多个数据块。这种数据片标题包括一组数和一个量化参数。
每一个数据块MBi(L5)代表一个宏数据块,并包括一个随其后是运动矢量和编码系数的标题。MBi标题包括一个宏数据块地址、一个宏数据块类型和量化参数。编码系数在层L6中示出。如图4,每一个宏数据块包括6个数据块,其中四个亮度数据块、一个U色度数据块和一个V色度数据块。一个数据块代表一个例如为8×8的象素矩阵,在此之上进行离散余弦变换(DCT)。四个亮度数据块是相邻亮度数据块的一个2×2矩阵,表示例如一个16×16的象素矩阵。色度(U与V)数据块表示与四个亮度数据块相同的总面积。就是说,在压缩之前,该色度信号由一个2的因数与亮度水平地和垂直地相关而被亚取样。一个数据的数据片对应于表示一个图象的矩形部分的数据,该图象对应于由一个相邻宏数据块组表示的区域。一帧可包括360个数据片的光栅扫描,即60个垂直数据片乘6个水平数据片。
在某一时间,由DCT提供给一个数据块以数据块系数。DC系数首先出现,随后是按相对重要性排列的DCT AC系数。一个数据块结束码EOB被附加在连续出现的数据的数据块的每一个的末端。
在送到传送处理器312之前,来自压缩器310的数据由一个优先级器311所处理,处理器312将数据分段成高优先级(HP)和标准优先级(SP)成分。经过速率缓冲器313与314将这些成分送到各自的正向误差编码单元315和316。一个速率控制器318与缓冲器313和314配合,以调节由压缩器310提供的平均数据速率。随后,信号送到一个调制解调器317,其中该HP与SP数据与一个标准6MHZ的NTSC电视频道内正交调制各自的载波。

Claims (4)

1.在一个视频信号处理系统中,一种便于将码字数据流分段成第一和第二已优先级划分的码字序列的装置,所说的装置的特征在于:
装置(14),用于提供包含连续数据组的一个视频信号码字数据流;
码字处理装置(30-36,40-44),包括响应所说的码字数据流的分析装置(42)并在一分析间隔中操作,以确定在一数据组中码字之间的优先级断点;
装置(26),用于在所说的分析间隔期内产生无效码字;和
传送处理器装置(50),用于从所说的码字处理器装置接收包含所说无效码字的码字数据流,以便将所说的数据流格式化成所说的第一和第二已优先级划分的码字序列,经第一和第二已优先级划分的频道传输。
2.如权利要求1的装置,其特征在于,
由所说提供装置所提供的所说的码字数据流呈现一种MPEG类型的格式,并且
所说的传送处理装置在将码字组成用于传送的数据单元的过程中忽略所说的无效字。
3.如权利要求1的装置,其特征在于,
所说的视频信号是一个包含由多个图象帧构成的图象信息的电视信号,而每一个图象帧包括多个图象数据片;和
所说的分析间隔包括一个图象数据片间隔。
4.如权利要求1的装置,进一步特征在于,
变换装置,用于将MPEG编码的视频信号的变换形式提供到所说码字处理装置;和
变换装要,用于将MPEG编码视频信号提供到所说的传送处理器。
CN94103564A 1993-04-02 1994-03-31 编码视频信号优先级处理 Expired - Fee Related CN1073327C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US042173 1993-04-02
US08/042,173 US5361097A (en) 1993-04-02 1993-04-02 Priority processing of encoded video signal including insertion of datastream null words during priority analysis intervals
US042,173 1993-04-02

Publications (2)

Publication Number Publication Date
CN1104013A CN1104013A (zh) 1995-06-21
CN1073327C true CN1073327C (zh) 2001-10-17

Family

ID=21920439

Family Applications (1)

Application Number Title Priority Date Filing Date
CN94103564A Expired - Fee Related CN1073327C (zh) 1993-04-02 1994-03-31 编码视频信号优先级处理

Country Status (8)

Country Link
US (1) US5361097A (zh)
EP (1) EP0618730B1 (zh)
JP (1) JP3708974B2 (zh)
KR (1) KR100290312B1 (zh)
CN (1) CN1073327C (zh)
DE (1) DE69425010T2 (zh)
SG (1) SG93759A1 (zh)
TW (1) TW275178B (zh)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5563920A (en) * 1993-02-17 1996-10-08 Zenith Electronics Corporation Method of processing variable size blocks of data by storing numbers representing size of data blocks in a fifo
JP3614448B2 (ja) * 1993-07-22 2005-01-26 日本放送協会 画像信号符号化多重方法及びその装置
JP3496220B2 (ja) * 1994-06-27 2004-02-09 エイストリーム・テクノロジーズ・インコーポレーテッド イメージを表すデータの有損失の圧縮及び伸張方法
US5481312A (en) * 1994-09-12 1996-01-02 At&T Corp. Method of and apparatus for the transmission of high and low priority segments of a video bitstream over packet networks
KR0160668B1 (ko) * 1994-12-30 1999-01-15 김광호 영상압축 비트스트림의 스타트코드 검출장치
US5621772A (en) * 1995-01-20 1997-04-15 Lsi Logic Corporation Hysteretic synchronization system for MPEG audio frame decoder
JP2809126B2 (ja) * 1995-03-30 1998-10-08 日本電気株式会社 音声信号処理回路および音声信号処理方法
US5920572A (en) * 1995-06-30 1999-07-06 Divicom Inc. Transport stream decoder/demultiplexer for hierarchically organized audio-video streams
KR100461211B1 (ko) 1995-12-07 2005-06-13 코닌클리케 필립스 일렉트로닉스 엔.브이. 디지털다용도디스크디바이스와다중채널재생장치간의비-pcm비트스트림을엔코딩,전송및디코딩하기위한방법및디바이스
DE19547707A1 (de) * 1995-12-20 1997-07-03 Thomson Brandt Gmbh Verfahren, Encoder und Decoder zur Übertragung von hierarchisch in mehrere Teile gegliederten digitalen Signalen
US5835493A (en) * 1996-01-02 1998-11-10 Divicom, Inc. MPEG transport stream remultiplexer
US5668599A (en) * 1996-03-19 1997-09-16 International Business Machines Corporation Memory management for an MPEG2 compliant decoder
US6122316A (en) * 1997-07-31 2000-09-19 Lsi Logic Corporation MPEG decoding system meeting 2-frame store and letterboxing requirements
US6266091B1 (en) 1997-07-31 2001-07-24 Lsi Logic Corporation System and method for low delay mode operation video decoding
US6310918B1 (en) 1997-07-31 2001-10-30 Lsi Logic Corporation System and method for motion vector extraction and computation meeting 2-frame store and letterboxing requirements
US6236681B1 (en) 1997-07-31 2001-05-22 Lsi Logic Corporation Method for decoding MPEG compliant video bitstreams meeting 2-frame and letterboxing requirements
US6101221A (en) * 1997-07-31 2000-08-08 Lsi Logic Corporation Video bitstream symbol extractor for use in decoding MPEG compliant video bitstreams meeting 2-frame and letterboxing requirements
US6289053B1 (en) 1997-07-31 2001-09-11 Lsi Logic Corporation Architecture for decoding MPEG compliant video bitstreams meeting 2-frame and letterboxing requirements
US6006291A (en) * 1997-12-31 1999-12-21 Intel Corporation High-throughput interface between a system memory controller and a peripheral device
US6246701B1 (en) 1998-01-14 2001-06-12 Skystream Corporation Reference time clock locking in a remultiplexer for video program bearing transport streams
US6292490B1 (en) 1998-01-14 2001-09-18 Skystream Corporation Receipts and dispatch timing of transport packets in a video program bearing stream remultiplexer
US6351471B1 (en) * 1998-01-14 2002-02-26 Skystream Networks Inc. Brandwidth optimization of video program bearing transport streams
US6351474B1 (en) 1998-01-14 2002-02-26 Skystream Networks Inc. Network distributed remultiplexer for video program bearing transport streams
US6195368B1 (en) 1998-01-14 2001-02-27 Skystream Corporation Re-timing of video program bearing streams transmitted by an asynchronous communication link
US6333935B1 (en) * 1998-04-09 2001-12-25 Pmc-Sierra Ltd. State machine architecture with multiplexed random access memory
JP2000350197A (ja) * 1999-06-02 2000-12-15 Hitachi Ltd 映像伝送方法とそれを用いた監視システム
KR100618226B1 (ko) * 2001-06-05 2006-09-01 엘지전자 주식회사 무선송수신장치 및 방법
US8880709B2 (en) 2001-09-12 2014-11-04 Ericsson Television Inc. Method and system for scheduled streaming of best effort data
KR100762132B1 (ko) * 2001-09-28 2007-10-02 엘지전자 주식회사 디지털 전송 시스템
US7693222B2 (en) * 2003-08-13 2010-04-06 Ericsson Television Inc. Method and system for re-multiplexing of content-modified MPEG-2 transport streams using PCR interpolation
CN101989252B (zh) * 2009-07-30 2012-10-03 华晶科技股份有限公司 连续数据的数值分析方法及系统
KR101712098B1 (ko) * 2009-09-04 2017-03-03 삼성전자 주식회사 구문 요소에 기초한 비트스트림 생성 방법 및 장치
US11157433B2 (en) 2020-01-26 2021-10-26 Mellanox Technologies Tlv Ltd. Multi-chip module rate adjustment

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1065567A (zh) * 1991-02-27 1992-10-21 通用电气公司 一种高清晰度电视压缩系统

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4954892A (en) * 1989-02-14 1990-09-04 Mitsubishi Denki Kabushiki Kaisha Buffer controlled picture signal encoding and decoding system
JP2787599B2 (ja) * 1989-11-06 1998-08-20 富士通株式会社 画像信号符号化制御方式
US5111292A (en) * 1991-02-27 1992-05-05 General Electric Company Priority selection apparatus as for a video signal processor
TW237589B (zh) * 1991-02-27 1995-01-01 Gen Electric
US5168356A (en) * 1991-02-27 1992-12-01 General Electric Company Apparatus for segmenting encoded video signal for transmission
JPH04314236A (ja) * 1991-04-12 1992-11-05 Ando Electric Co Ltd Atmセルの遅延時間付加回路
US5144425A (en) * 1991-08-26 1992-09-01 General Electric Company Apparatus for hierarchically dividing video signals
US5243419A (en) * 1991-10-31 1993-09-07 At&T Bell Laboratories Soft coding for HDTV
US5241383A (en) * 1992-05-13 1993-08-31 Bell Communications Research, Inc. Pseudo-constant bit rate video coding with quantization parameter adjustment
US5231486A (en) * 1992-07-27 1993-07-27 General Electric Company Data separation processing in a dual channel digital high definition television system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1065567A (zh) * 1991-02-27 1992-10-21 通用电气公司 一种高清晰度电视压缩系统

Also Published As

Publication number Publication date
US5361097A (en) 1994-11-01
CN1104013A (zh) 1995-06-21
KR940025346A (ko) 1994-11-19
JPH0779432A (ja) 1995-03-20
EP0618730A3 (en) 1995-03-22
TW275178B (zh) 1996-05-01
EP0618730A2 (en) 1994-10-05
SG93759A1 (en) 2003-01-21
KR100290312B1 (ko) 2001-09-17
DE69425010T2 (de) 2001-03-08
JP3708974B2 (ja) 2005-10-19
DE69425010D1 (de) 2000-08-03
EP0618730B1 (en) 2000-06-28

Similar Documents

Publication Publication Date Title
CN1073327C (zh) 编码视频信号优先级处理
CN1029067C (zh) 视频信号压缩装置
CN1080516C (zh) 视频压缩-扩张系统用的场消除装置
CN1052606C (zh) 视频信号编码装置
US5260783A (en) Layered DCT video coder for packet switched ATM networks
US5995146A (en) Multiple video screen display system
US5257113A (en) Video mixing technique using JPEG compressed data
US6542162B1 (en) Color mapped and direct color OSD region processor with support for 4:2:2 profile decode function
TW245871B (en) Method and apparatus for efficient addressing of dram in a video decompression processor
TW237589B (zh)
CN1048135C (zh) 数字变换压缩的视频数据的低分辨率解压缩设备
US6151075A (en) Device and method for converting frame rate
US5325126A (en) Method and apparatus for real time compression and decompression of a digital motion video signal
US5504823A (en) Image data partitioning circuit for parallel image decoding system
CN1082801A (zh) 在一数字电视系统中的数据分离处理装置
US5410355A (en) Video signal processor including input codeword buffer for providing stored codewords to codeword priority analysis circuit
US6529244B1 (en) Digital video decode system with OSD processor for converting graphics data in 4:4:4 format to 4:2:2 format by mathematically combining chrominance values
CN1164078C (zh) 通过字母框法对mpeg图象作16∶9宽高比变换
CN102186085A (zh) 视频处理方法、设备和系统
CN105025347B (zh) 一种gop图像组的发送和接收方法
US5481307A (en) Method and apparatus for compressing and decompressing a sequence of digital video images using sync frames
US5485212A (en) Software video compression for teleconferencing
CN1126411A (zh) 并行编码/解码数字视频信号的装置
BE904101A (nl) Beeldverwerkingssysteem en daarin toegepaste fazevergrendelingslus.
US6137920A (en) Method and system for generating image frame sequences using morphing transformations

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20011017