CN107317508A - 一种电能变换器 - Google Patents

一种电能变换器 Download PDF

Info

Publication number
CN107317508A
CN107317508A CN201710698504.9A CN201710698504A CN107317508A CN 107317508 A CN107317508 A CN 107317508A CN 201710698504 A CN201710698504 A CN 201710698504A CN 107317508 A CN107317508 A CN 107317508A
Authority
CN
China
Prior art keywords
switching device
diode
switching
igbt
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710698504.9A
Other languages
English (en)
Other versions
CN107317508B (zh
Inventor
陈东
石磊
王朝辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Digital Power Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201710698504.9A priority Critical patent/CN107317508B/zh
Publication of CN107317508A publication Critical patent/CN107317508A/zh
Application granted granted Critical
Publication of CN107317508B publication Critical patent/CN107317508B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/53Generators characterised by the type of circuit or by the means used for producing pulses by the use of an energy-accumulating element discharged through the load by a switching device controlled by an external signal and not incorporating positive feedback
    • H03K3/57Generators characterised by the type of circuit or by the means used for producing pulses by the use of an energy-accumulating element discharged through the load by a switching device controlled by an external signal and not incorporating positive feedback the switching device being a semiconductor device
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/567Circuits characterised by the use of more than one type of semiconductor device, e.g. BIMOS, composite devices such as IGBT

Landscapes

  • Dc-Dc Converters (AREA)

Abstract

本申请涉及一种电能变换器,属于电子技术领域,能够降低电能变换器的损耗。该电能变换器包括:第一开关单元、第二开关单元以及第三开关单元;第一开关单元包含第一开关器件、第二开关器件、第三开关器件和第四开关器件;第二开关单元包含第五开关器件和第六开关器件;第三开关单元包含第七开关器件和第八开关器件。第一开关器件和第五开关器件同时导通期间,第七开关器件闭合全部时间或者部分时间;第四开关器件和第六开关器件同时导通期间,第八开关器件闭合全部时间或者部分时间。

Description

一种电能变换器
技术领域
本申请涉及电子技术领域,尤其涉及一种电能变换器。
背景技术
电能变换器,广泛应用于太阳能逆变器、电动机驱动器、不间断供电电源等系统中,其 能够实现直流电压与交流电压的转换。提高电能变换器的转换效率,意味着更低的损耗,可 以有效的减小设备中散热装置的体积和重量。同时,在保证充足散热的前提下,更高的转换 效率允许电能变换器采用更高的半导体器件开关频率,从而减小设备中无源器件(主要为滤 波电感)的体积和重量。因此,从整体上,变换器转换效率的提高,可以提高设备整体的功 率密度,降低设备的体积、重量及成本,从而增加变换器设备的商业竞争力。
现有技术中,通常采用T型三电平电路拓扑、NPC(Neutral-Point-Clamped,中性点嵌 位)三电平电路拓扑、ANPC(Active Neutral-Point-Clamped,有源中性点嵌位)三电平电路 拓扑的电能变换器,而这三类电能变换器通常损耗较高。
发明内容
本申请提供一种电能变换器,能够降低电能变换器的损耗。
为达到上述目的,本申请的实施例采用如下技术方案:
第一方面,提供一种电能变换器,电能变换器的输出端输出脉冲,经滤波后用以提供交 流电,该电能变换器包括:第一开关单元、第二开关单元以及第三开关单元;第一开关单元包 含第一开关器件、第二开关器件、第三开关器件和第四开关器件;第一开关器件的第一端连 接第一直流电压源的正端,第一开关器件的第二端连接第一节点;第二开关器件的第一端连 接第一节点,第二开关器件的第二端连接第二节点;第三开关器件的第一端连接第二节点, 第三开关器件的第二端连接第三节点;第四开关器件的第一端连接第三节点,第四开关器件 的第二端连接第二直流电压源的负端;第一直流电压源的负端连接中间节点,第二直流电压 源的正端连接中间节点;第二节点连接中间节点;第二开关单元包含第五开关器件和第六开 关器件,第五开关器件的第一端连接第一节点,第五开关器件的第二端连接电能变换器的输 出端;第六开关器件的第一端连接电能变换器的输出端,第六开关器件的第二端连接第三节 点;第三开关单元包含第七开关器件和第八开关器件,第七开关器件的第一端连接第一直流 电压源的正端,第七开关器件的第二端连接电能变换器的输出端;第八开关器件的第一端连 接电能变换器的输出端,第八开关器件的第二端连接第二直流电压源的负端;第二开关器件 和第三开关器件的驱动信号互补,并且在交流电的电压的正半周期,第一开关器件和第三开 关器件的驱动信号相同;在交流电的电压的负半周期,第四开关器件和第二开关器件的驱动 信号相同;第五开关器件和第六开关器件的驱动信号互补;第一开关器件和第五开关器件同 时导通期间,第七开关器件闭合全部时间或者部分时间;第四开关器件和第六开关器件同时 导通期间,第八开关器件闭合全部时间或者部分时间。上述方案中,电能变换器的输出端输 出正电压时,除第一开关器件和第五开关器件的闭合能够导通第一直流电压源的正端与电能 变换器的输出端之外,第七开关器件的闭合降低了第一直流电压源的正端与电能变换器的输 出端之间的压降;电能变换器的输出端输出负电压时,除第四开关器件和第六开关器件的闭 合能够导通第二直流电压源的负端与电能变换器的输出端之外,第八开关器件的闭合降低了 第二直流电压源的负端与电能变换器的输出端之间的压降,从而降低了电能变换器的导通损 耗;此外,第二开关器件与第五开关器件同时导通期间,或者第三开关器件与第六开关器件 同时导通期间,电能变换器的输出端输出零电压,此时第七开关器件和第八开关器件保持关 断状态;因此,电能变换器的输出端在正电压与零电压之间切换,或者电能变换器的输出端 在零电压与负电压之间切换时,第一开关单元和第二开关单元中的开关器件进行切换动作, 从而不额外引入第七开关器件和第八开关器件的开关损耗。
在一种示例性的方案中,第二开关器件和第三开关器件的驱动信号根据第一占空比得到; 第五开关器件和第六开关器件的驱动信号根据第二占空比得到;第七开关器件和第八开关器 件的驱动信号根据电能变换器的输出端的输出电压以及第一占空比和第二占空比得到;其中, 第一占空比为100%时,第三开关器件保持导通状态,第二开关器件保持关断状态;第一占空 比为0%时,第三开关器件保持关断状态,第二开关器件保持导通状态;第二占空比为100% 时,第五开关器件保持导通状态,第六开关器件保持关断状态;第二占空比为0%时,第五开 关器件保持关断状态,第六开关器件保持导通状态;第一直流电压源的正端提供正电压,第 二直流电压源的负端提供负电压,中间节点提供零电压;当电能变换器的输出端输出正电压, 且第一占空比或第二占空比小于100%时,第七开关器件相对于第一开关器件和第五开关器件 同时导通的时间段的起始时刻延迟第一时段闭合,并且第七开关器件相对于第一开关器件和 第五开关器件同时导通的时间段的结束时刻提前第二时段断开;当电能变换器的输出端输出 正电压,且第一占空比和第二占空比等于100%时,第七开关器件相对于第一开关器件和第五 开关器件同时导通的时间段的起始时刻同时闭合或者提前第三时段闭合,并且第七开关器件 相对于第一开关器件和第五开关器件同时导通的时间段的结束时刻同时断开或者延迟第四时 段断开;当电能变换器的输出端输出负电压,且第一占空比或第二占空比大于0%时,第八开 关器件相对于第四开关器件和第六开关器件同时导通的时间段的起始时刻延迟第五时段闭 合,并且第八开关器件相对于第四开关器件和第六开关器件同时导通的时间段的结束时刻提 前第六时段断开;当电能变换器的输出端输出负电压,且第一占空比和第二占空比等于0% 时,第八开关器件相对于第四开关器件和第六开关器件同时导通的时间段的起始时刻同时闭 合或者提前第七时段闭合,并且第八开关器件相对于第四开关器件和第六开关器件同时导通 的时间段的结束时刻同时断开或者延迟第八时段断开。
在一种示例性的方案中,第一开关器件至第六开关器件均包含绝缘栅双极型晶体管IGBT (Insulated Gate Bipolar Transistor)和二极管;其中,IGBT与二极管反并联;第七开关器件、 第八开关器件均包含IGBT。
在一种示例性的方案中,第二开关器件、第三开关器件、第五开关器件、第六开关器件、 第七开关器件以及第八开关器件均包含IGBT和二极管;其中,IGBT与二极管反并联;第一 开关器件、第四开关器件均包含IGBT。
在一种示例性的方案中,第一开关器件至第八开关器件均包含IGBT和二极管;其中, IGBT与二极管反并联。
在一种示例性的方案中,第一开关器件至第八开关器件中至少存在一个开关器件包含至 少两个串联的IGBT,以及与每个IGBT反并联的二极管;或者,第一开关器件至第八开关器 件中至少存在一个开关器件包含至少两个串联的金属氧化物半导体场效应晶体管MOSFET (Metal-Oxide-Semiconductor Field-Effect Transistor)。由于开关器件包含至少两个串联的 IGBT或者MOSFET,因此,由于分压作用,可以选用耐压值较低的器件,并且可以选用统 一耐压值的器件。
在一种示例性的方案中,第一开关器件至第六开关器件均包含IGBT和第一二极管,其 中,IGBT与第一二极管反并联;第七开关器件和第八开关器件均包含宽禁带半导体晶体管和 第二二极管,其中宽禁带半导体晶体管和第二二极管正向串联。
在一种示例性的方案中,第二开关器件、第三开关器件、第五开关器件、第六开关器件、 第七开关器件和第八开关器件均包含IGBT和第一二极管,其中,IGBT与第一二极管反并联; 第一开关器件和第四开关器件均包含宽禁带半导体晶体管和第二二极管,其中宽禁带半导体 晶体管和第二二极管正向串联。
在一种示例性的方案中,宽禁带半导体晶体管替换为硅基MOSFET。此外,主流的宽禁 带半导体晶体管包括碳化硅IGBT,碳化硅MOSFET和氮化镓器件。在低功率场景,硅基MOSFET及宽禁带半导体晶体管通常比硅基IGBT导通压降低,选用硅基MOSFET或宽禁带 半导体晶体管以及与其串联的二极管的结构可以降低导通损耗。
第二方面,提供一种电能变换器,电能变换器的输出端输出脉冲,经滤波后用以提供交 流电,该电能变换器包括:第一开关单元、第二开关单元以及第三开关单元;第一开关单元包 含第一开关器件、第一二极管、第二二极管和第二开关器件;第一开关器件的第一端连接第 一直流电压源的正端,第一开关器件的第二端连接第一节点;第一二极管的阴极连接所述第 一节点,第一二极管的阳极连接第二节点;第二二极管的阴极连接第二节点,第二二极管的 阳极连接第三节点;第二开关器件的第一端连接第三节点,第二开关器件的第二端连接第二 直流电压源的负端;第一直流电压源的负端连接中间节点,第二直流电压源的正端连接中间 节点;第二节点连接中间节点;第二开关单元包含第三开关器件和第四开关器件,第三开关 器件的第一端连接第一节点,第三开关器件的第二端连接电能变换器的输出端;第四开关器 件的第一端连接电能变换器的输出端,第四开关器件的第二端连接第三节点;第三开关单元 包含第五开关器件和第六开关器件,第五开关器件的第一端连接第一直流电压源的正端,第 五开关器件的第二端连接电能变换器的输出端;第六开关器件的第一端连接电能变换器的输 出端,第六开关器件的第二端连接第二直流电压源的负端;在交流电的电压的正半周期,第 一开关器件和第四开关器件的驱动信号互补,第三开关器件保持导通状态,第二开关器件保 持关断状态;在交流电的电压的负半周期,第二开关器件和第三开关器件的驱动信号互补, 第四开关器件保持导通状态,第一开关器件保持关断状态;第一开关器件和第三开关器件同时 导通期间,第五开关器件闭合全部时间;第二开关器件和第四开关器件同时导通期间,第六 开关器件闭合全部时间。上述方案中,电能变换器的输出端输出正电压时,除第一开关器件 和第三开关器件的闭合能够导通第一直流电压源的正端与电能变换器的输出端之外,第五开 关器件的闭合降低了第一直流电压源的正端与电能变换器的输出端之间的压降;电能变换器 的输出端输出负正电压时,除第二开关器件和第四开关器件的闭合能够导通第二直流电压源 的负端与电能变换器的输出端之外,第六开关器件的闭合降低了第二直流电压源的负端与电 能变换器的输出端之间的压降,从而降低了电能变换器的导通损耗;此外,第一二极管与第 三开关器件同时导通期间,或者第四开关器件与第二二极管同时导通期间,电能变换器的输 出端输出零电压,此时第五开关器件和第六开关器件保持关断状态;因此,电能变换器的输 出端在正电压与零电压之间切换,或者电能变换器的输出端在零电压与负电压之间切换时, 第一开关单元和第二开关单元中的开关器件进行切换动作,从而不额外引入第五开关器件和 第六开关器件的开关损耗。
在一种示例性的方案中,第一开关器件至第四开关器件的驱动信号根据预定占空比得到; 第五开关器件和第六开关器件的驱动信号根据电能变换器的输出端的输出电压以及预定占空 比得到;其中,在交流电的电压的正半周期,且预定占空比为100%时,第一开关器件保持导 通状态,第四开关器件保持关断状态;在交流电的电压的负半周期,且预定占空比为0%时, 第三开关器件保持关断状态,第二开关器件保持导通状态;第一直流电压源的正端提供正电 压,第二直流电压源的负端提供负电压,中间节点提供零电压;当电能变换器的输出端输出 正电压,且预定占空比等于100%时,第五开关器件相对于第一开关器件导通的时间段的起始 时刻同时闭合或者提前第一时段闭合,并且第五开关器件相对于第一开关器件导通的时间段 的结束时刻同时断开或者延迟第二时段断开;当电能变换器的输出端输出负电压,且预定占 空比等于0%时,第六开关器件相对于第二开关器件导通的时间段的起始时刻同时闭合或者提 前第三时段闭合,并且第六开关器件相对于第二开关器件导通的时间段的结束时刻同时断开 或者延迟第四时段断开。
在一种示例性的方案中,所述第一开关器件至第四开关器件均包含IGBT和二极管;其 中,IGBT与二极管反并联;第五开关器件、第六开关器件均包含IGBT。
在一种示例性的方案中,第三开关器件至第六开关器件均包含IGBT和二极管;其中, IGBT与二极管反并联;第一开关器件、第二开关器件均包含IGBT。
在一种示例性的方案中,所述第一开关至第六开关器件均包含IGBT和二极管;其中, IGBT与二极管反并联。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍。
图1为本申请的实施例提供的一种电能变换器的电路拓扑结构示意图;
图2为本申请的实施例提供的一种电能变换器的驱动信号时序图;
图3为本申请的实施例提供的一种电能变换器的电路结构示意图一;
图4为本申请的实施例提供的一种电能变换器的驱动信号时序图的一部分;
图5为本申请的实施例提供的一种电能变换器的电路结构示意图二;
图6为本申请的实施例提供的一种电能变换器的电路结构示意图三;
图7为本申请的实施例提供的一种电能变换器的电路结构示意图四;
图8为本申请的实施例提供的一种电能变换器的电路结构示意图五;
图9为本申请的实施例提供的一种电能变换器的电路结构示意图六;
图10为本申请的另一实施例提供的一种电能变换器的电路拓扑结构示意图;
图11为本申请的实施例提供的一种电能变换器的电路结构示意图七;
图12为本申请的另一实施例提供的一种电能变换器的驱动信号时序图的一部分;
图13为本申请的实施例提供的一种电能变换器的电路结构示意图八;
图14为本申请的实施例提供的一种电能变换器的电路结构示意图九。
具体实施方式
下面结合附图,对本申请的实施例进行描述。
参照图1所示,本申请的实施例提供一种电能变换器,该电能变换器基于直流侧两个串联 直流电压源第一直流电压源Cp和第二直流电压源Cn,在电能变换器的输出端(O)产生脉冲, 经滤波后用以提供交流电。其中,第一直流电压源的正端(P)、第二直流电压源的负端(N) 及Cp和Cn串联的中间节点(M)上的三个电压分别为+Vdc/2、-Vdc/2、0,即分别提供正电压、 负电压及零电压。
参照图1所示的电路拓扑,电能变换器包括:第一开关单元SU1、第二开关单元SU2以及 第三开关单元SU3。
第一开关单元SU1包含第一开关器件S1、第二开关器件S2、第三开关器件S3和第四开关 器件S4;第一开关器件S1的第一端连接第一直流电压源的正端(P),第一开关器件S1的第 二端连接第一节点SP;第二开关器件S2的第一端连接第一节点SP,第二开关器件S2的第二端 连接第二节点(中间节点(M));第三开关器件S3的第一端连接第二节点,第三开关器件 S3的第二端连接第三节点SN;第四开关器件S4的第一端连接第三节点SN,第四开关器件S4 的第二端连接第二直流电压源的负端(N);第一直流电压源的负端连接中间节点(M),第 二直流电压源的正端连接中间节点(M);第二节点连接中间节点(M)。
第二开关单元SU2包含第五开关器件S5和第六开关器件S6,第五开关器件S5的第一端连 接第一节点SP,第五开关器件S5的第二端连接电能变换器的输出端(O);第六开关器件S6 的第一端连接电能变换器的输出端(O),第六开关器件S6的第二端连接第三节点SN;第三 开关单元SU3包含第七开关器件S7和第八开关器件S8,第七开关器件S7的第一端连接第一直 流电压源的正端(P),第七开关器件S7的第二端连接电能变换器的输出端(O);第八开关 器件S8的第一端连接电能变换器的输出端(O),第八开关器件S8的第二端连接第二直流电 压源的负端(N)。
参照图2所示的驱动信号时序图,其中图2中的(a)提供了在交流电的电压的正半周期各个 开关器件的驱动信号的时序,其中图2中的(b)提供了在交流电的电压的负半周期各个开关器 件的驱动信号的时序。其中,1表示对应的开关器件闭合(导通),0表示对应的开关器件断 开(关断),Vo为电能变换器输出端(O)的输出电压。第二开关器件S2和第三开关器件S3 的驱动信号互补,并且在交流电的电压的正半周期,第一开关器件S1和第三开关器件S3的驱 动信号相同;在交流电的电压的负半周期,第四开关器件S4和第二开关器件S2的驱动信号相 同;第五开关器件S5和第六开关器件S6的驱动信号互补;第一开关器件S1和第五开关器件 S5同时导通期间,第七开关器件S7闭合全部时间或者部分时间;第四开关器件S4和第六开 关器件S6同时导通期间,第八开关器件S8闭合全部时间或者部分时间。
上述方案中,电能变换器的输出端输出正电压时,除第一开关器件和第五开关器件的闭 合能够导通第一直流电压源的正端与电能变换器的输出端之外,第七开关器件的闭合降低了 第一直流电压源的正端与电能变换器的输出端之间的压降;电能变换器的输出端输出负电压 时,除第四开关器件和第六开关器件的闭合能够导通第二直流电压源的负端与电能变换器的 输出端之外,第八开关器件的闭合降低了第二直流电压源的负端与电能变换器的输出端之间 的压降,从而降低了电能变换器的导通损耗;此外,第二开关器件与第五开关器件同时导通 期间,或者第三开关器件与第六开关器件同时导通期间,电能变换器的输出端输出零电压, 此时第七开关器件和第八开关器件保持关断状态;因此,电能变换器的输出端在正电压与零 电压之间切换,或者电能变换器的输出端在零电压与负电压之间切换时,第一开关单元和第 二开关单元中的开关器件进行切换动作,从而不额外引入第七开关器件和第八开关器件的开 关损耗。
此外,第二开关器件S2和第三开关器件S3的驱动信号根据第一占空比得到;第五开关器 件S5和第六开关器件S6的驱动信号根据第二占空比得到;第七开关器件S7和第八开关器件S8 的驱动信号根据电能变换器的输出端(O)的输出电压以及第一占空比和第二占空比得到; 其中,第一占空比为100%时,第三开关器件S3保持导通状态,第二开关器件S2保持关断状态; 第一占空比为0%时,第三开关器件S3保持关断状态,第二开关器件S2保持导通状态;第二占 空比为100%时,第五开关器件S5保持导通状态,第六开关器件S6保持关断状态;第二占空比 为0%时,第五开关器件S5保持关断状态,第六开关器件S6保持导通状态。
当电能变换器的输出端(O)输出正电压,且第一占空比或第二占空比小于100%时,第 七开关器件S7相对于第一开关器件S1和第五开关器件S5同时导通的时间段的起始时刻延迟 第一时段闭合,并且第七开关器件S7相对于第一开关器件S1和第五开关器件S5同时导通的时 间段的结束时刻提前第二时段断开;当电能变换器的输出端(O)输出正电压,且第一占空 比和第二占空比等于100%时,第七开关器件S7相对于第一开关器件S1和第五开关器件S5同时 导通的时间段的起始时刻同时闭合或者提前第三时段闭合,并且第七开关器件S7相对于第一 开关器件S1和第五开关器件S5同时导通的时间段的结束时刻同时断开或者延迟第四时段断 开;当电能变换器的输出端(O)输出负电压,且第一占空比或第二占空比大于0%时,第八 开关器件S8相对于第四开关器件S4和第六开关器件S6同时导通的时间段的起始时刻延迟第 五时段闭合,并且第八开关器件S8相对于第四开关器件S4和第六开关器件S6同时导通的时间 段的结束时刻提前第六时段断开;当电能变换器的输出端(O)输出负电压,且第一占空比 和第二占空比等于0%时,第八开关器件S8相对于第四开关器件S4和第六开关器件S6同时导通 的时间段的起始时刻同时闭合或者提前第七时段闭合,并且第八开关器件S8相对于第四开关 器件S4和第六开关器件S6同时导通的时间段的结束时刻同时断开或者延迟第八时段断开。
以下结合各个开关器件具体采用的器件对本申请的实施例进行详细说明。在以下实施例 中,结合开关型器件的控制原理:导通指开关器件处于可以通过电流的状态,闭合指开关器 件进入导通状态进行的切换动作;关断指开关器件处于不能通过电流的状态,断开指开关器 件进入关断状态进行的切换动作;保持导通状态和保持关断状态均指此时开关器件不再在开 关周期内进行切换动作。
参照图3所示,第一开关器件S1至第六开关器件S6均包含绝缘栅双极型晶体管IGBT和二 极管;其中,IGBT与二极管反并联;第七开关器件S7、第八开关器件S8均包含IGBT。具体 的,S1包含IGBT T1和二极管D1,S2包含IGBT T2和二极管D2、S3包含IGBT T3和二极管D3、 S4包含IGBT T4和二极管D4、S5包含IGBT T5和二极管D5、S6包含IGBT T6和二极管D6、S7 包含IGBT T7、S8包含IGBT T8;并且每个开关器件中的IGBT与二极管反并联。在形态上将 图3中IGBT最上方的端口称作漏极、中间的端口成为栅极、最下方的端口称为源极;这里二 极管与IGBT的源漏极并联,并且,二极管电压降的方向与IGBT电压降的方向相反,即如图3 所示,IGBT从漏极向源极形成电压降,则二极管的阴极连接IGBT的漏极,二极管的阳极连 接IGBT的源极;按照二极管正向导通的原理,IGBT源极的电流可以从二极管流向IGBT的漏 极,以下各方案类似不再赘述。
结合图2所示的驱动信号时序图并参照图4所示,对其中的部分驱动信号进行说明,其中 1表示对应的开关器件闭合(导通),0表示对应的开关器件断开(关断),∧表示逻辑与, Vo为电能变换器输出端(O)的输出电压;图4中的(a)为输出端(O)输出正电压与零电压, 且第一占空比或第二占空比小于100%时;图4中的(b)为输出端(O)输出正电压与零电压, 且第一占空比与第二占空比均等于100%时;图4中的(c)为输出端(O)输出零电压与负电 压,且第一占空比或第二占空比大于0%时;图4中的(d)为输出端(O)输出零电压与负电压,且第一占空比与第二占空比均等于0%时。
第一开关单元SU1中的T2、T3的驱动信号根据第一占空比得到,并且互补;在交流电的 电压的正半周期,T1与T3的驱动信号相同,T4与T2的驱动信号相同或保持关断状态;在交流 电的电压的负半周期,T4与T2的驱动信号相同,T1与T3的驱动信号相同或保持关断状态。第 二开关单元SU2中的T5、T6的驱动信号根据第二占空比得到,并且互补。当且仅当第一占空 比为100%时,T3保持导通状态,T2保持关断状态;当且仅当第一占空比为0%时,T3保持关 断状态,T2保持导通状态;当且仅当第二占空比为100%时,T5保持导通状态,T6保持关断 状态;当且仅当第二占空比为0%时,T5保持关断状态,T6保持导通状态。T1~T6的驱动逻辑 与图2中开关器件S1~S6的驱动逻辑一一对应。
T1、T5同时闭合或T7闭合时,输出端(O)连接至正端(P),输出端(O)输出正电压;T4、T6同时闭合或T8闭合时,输出端(O)连接至负端(N),输出端(O)输出负电压;当 电流从直流侧流向交流侧,且D2、T5或T3、D6形成通路时,或者当电流从交流侧流向直流 侧,且D5、T2或T6、D3形成通路时,输出端(O)连接至中间节点(M),输出端(O)输 出零电压。
第三开关单元SU3中的T7、T8的驱动信号根据输出端(O)的输出电压及第一占空比、第 二占空比得到。如图4中的(a),当输出端(O)输出正电压,且第一占空比或第二占空比 小于100%时,T7相对于T1∧T5的驱动信号的时序延迟一段时间td1_on(td1_on>0)闭合,提 前一段时间td1_off(td1_off>0)断开;如图4中的(b),当输出端(O)输出正电压,且第 一占空比与第二占空比均等于100%时,T7相对于T1∧T5的驱动信号的时序同时闭合或提前 一段时间td2_on闭合(即td2_on≥0),同时断开或延迟一段时间td2_off断开(即td2_off≥0)。 如图4中的(c),当输出端(O)输出负电压,且第一占空比或第二占空比大于0%时,T8相 对于T4∧T6的驱动信号的时序延迟一段时间td3_on(td3_on>0)闭合,提前一段时间td3_off (td3_off>0)断开;如图4中的(d),当输出端(O)输出负电压,且第一占空比与第二占 空比均等于0%时,T8相对于T4∧T6的驱动信号的时序同时闭合或提前一段时间td4_on闭合 (即td4_on≥0),同时断开或延迟一段时间td4_off断开(即td4_off≥0)。当输出端(O)输 出零电压时,T7、T8保持关断状态。
图4中的(b)(d)中仅以第二占空比较晚达到100%或0%,且较早离开100%或0%为例;其余 三种情况,即第一占空比较晚达到100%或0%且较早离开100%或0%;第一占空比较晚达到 100%或0%而第二占空比较早离开100%或0%,第二占空比较晚达到100%或0%而第一占空比 较早离开100%或0%,其原理与此一致,均未示出。
参照图5所示,第二开关器件S2、第三开关器件S3、第五开关器件S5、第六开关器件S6、 第七开关器件S7以及第八开关器件S8均包含IGBT和二极管;其中,IGBT与二极管反并联; 第一开关器件S1、第四开关器件S4均包含IGBT。具体的,S1包含IGBT T1,S2包含IGBTT2 和二极管D2、S3包含IGBT T3和二极管D3、S4包含IGBT T4、S5包含IGBT T5和二极管D5、S6包含IGBT T6和二极管D6、S7包含IGBT T7和二极管D7、S8包含IGBT T8和二极管D8;并 且每个开关器件中的IGBT与二极管反并联。与图3对应的实施例的区别为S1、S4仅由IGBT(T1、T4)构成,S7、S8由IGBT(T7、T8)及其反并联二极管(D7、D8)构成,其他开 关器件与图3对应的实施例相同。这样,当输出端(O)连接至正端(P),且电流从交流侧 流向直流侧时,D7导通,与图3对应的实施例相比,D7的导通压降小于D1、D5的导通压降之 和,导通损耗降低。D8与此同理。
参照图6所示,第一开关器件S1至第八开关器件S8均包含IGBT和二极管;其中,IGBT与 二极管反并联。具体的,S1包含IGBT T1和二极管D1,S2包含IGBT T2和二极管D2、S3包含 IGBT T3和二极管D3、S4包含IGBT T4和二极管D4、S5包含IGBT T5和二极管D5、S6包含IGBT T6和二极管D6、S7包含IGBT T7和二极管D7、S8包含IGBT T8和二极管D8;并且每个 开关器件中的IGBT与二极管反并联。与图3对应的实施例的区别为S7、S8由IGBT(T7、T8) 及其反并联二极管(D7、D8)构成,其他开关器件与图3对应的实施例相同。这样,当输出 端(O)连接至正端(P),且电流从交流侧流向直流侧时,D1、D5与D7导通,与图3对应的 实施例相比,D1、D5与D7的并联导通压降远小于D1、D5的导通压降之和,导通损耗降低。D4、 D6与D8与此同理。
参照图7所示,第一开关器件至第八开关器件中至少存在一个开关器件包含至少两个串联 的IGBT,以及与每个IGBT反并联的二极管;或者,第一开关器件至第八开关器件中至少存 在一个开关器件包含至少两个串联的金属氧化物半导体场效应晶体管MOSFET;示例性的, 第一开关器件至第六开关器件均包含两个串联的IGBT或者两个MOSFET,第七开关器件和第 八开关器件均包含四个串联的IGBT或者四个MOSFET。具体的,如图7所示,S1包含IGBT T1a、T1b和二极管D1a、D1b;S2包含IGBT T2a、T2b和二极管D2a、D2b;S3包含IGBTT3a、 T3b和二极管D3a、D3b;S4包含IGBT T4a、T4b和二极管D4a、D4b;S5包含IGBT T5a、T5b和二极管D5a、D5b;S6包含IGBT T6a、T6b和二极管D6a、D6b;S7包含IGBT T7a、T7b、T7c、 T7d和二极管D7a、D7b、D7c、D7d;S8包含IGBT T8a、T8b、T8c、T8d和二极管D8a、D8b、 D8c、D8d;S1中T1a和T1b串联,即T1a的源极连接T1b的漏极;其他开关器件中的IGBT连接 方式与S1中类似不再赘述,并且每个开关器件中的IGBT与二极管反并联。由于每个开关器件 均包含至少两个串联的IGBT或者MOSFET,因此,由于分压作用,可以选用耐压值较低的器 件,此外,如图7所示,S1至S6均包括两个串联的IGBT、S7和S8均包括四个串联的IGBT,因 此每个IGBT分压值相同,可以选用统一耐压值的器件。
参照图8所示,第一开关器件S1至第六开关器件S6均包含IGBT和第一二极管,其中,IGBT 与第一二极管反并联;第七开关器件和第八开关器件均包含宽禁带半导体晶体管和第二二极 管,其中宽禁带半导体晶体管与第二二极管正向串联。宽禁带半导体晶体管可替换为硅基 MOSFET。主流的宽禁带半导体晶体管包括碳化硅IGBT,碳化硅MOSFET和氮化镓器件。具 体的,如图8所示,S1包含IGBT T1和二极管D1,S2包含IGBT T2和二极管D2、S3包含IGBT T3和二极管D3、S4包含IGBT T4和二极管D4、S5包含IGBT T5和二极管D5、S6包含IGBTT6 和二极管D6、S7包含硅基MOSFET T7和二极管D7、S8包含硅基MOSFET T8和二极管D8; 并且,S1至S6中的IGBT与二极管反并联;D7的阳极连接正端(P),D7的阴极连接T7的漏极, D8的阳极连接输出端(O),D8的阴极连接T8的漏极。在低功率场景,硅基MOSFET及宽 禁带半导体晶体管通常比硅基IGBT导通压降低,选用硅基MOSFET或宽禁带半导体晶体管以 及与其串联的二极管的结构可以降低导通损耗。此外,由于硅基MOSFET的体二极管反向恢 复损耗较大,故串联二极管可以防止硅基MOSFET的体二极管导通,避免了反向恢复造成损 耗。
参照图9所示,第二开关器件S2、第三开关器件S3、第五开关器件S5、第六开关器件S6、 第七开关器件S7和第八开关器件S8均包含IGBT和第一二极管,其中,IGBT与第一二极管反 并联;第一开关器件S1和第四开关器件S4均包含宽禁带半导体晶体管和第二二极管,其中宽 禁带半导体晶体管与第二二极管正向串联。宽禁带半导体晶体管可替换为MOSFET。具体的, 如图9所示,S1包含硅基MOSFET T1和二极管D1,S2包含IGBT T2和二极管D2、S3包含IGBT T3和二极管D3、S4包含硅基MOSFET T4和二极管D4、S5包含IGBT T5和二极管D5、S6包 含IGBT T6和二极管D6、S7包含IGBT T7和二极管D7、S8包含IGBT T8和二极管D8;并且,S2、S3、S5、S6、S7及S8中的IGBT与二极管反并联;D1的阳极连接正端(P),D7的阴极 连接T1的漏极,D4的阳极连接第三节点SN,D4的阴极连接T4的漏极。在低功率场景,硅基 MOSFET及宽禁带半导体晶体管通常比硅基IGBT导通压降低,选用硅基MOSFET或宽禁带半 导体晶体管以及与其串联的二极管的结构可以降低导通损耗。此外,由于硅基MOSFET的体 二极管反向恢复损耗较大,故串联二极管可以防止硅基MOSFET的体二极管导通,避免了反 向恢复造成损耗。
参照图10所示,本申请的实施例提供一种电能变换器,该电能变换器基于直流侧两个串 联直流电压源第一直流电压源Cp和第二直流电压源Cn,在电能变换器的输出端(O)产生脉 冲,经滤波后用以提供交流电。其中,第一直流电压源的正端(P)、第二直流电压源的负端 (N)及Cp和Cn串联的中间节点(M)上的三个电压分别为+Vdc/2、-Vdc/2、0,即分别提供 正电压、负电压及零电压。
参照图10所示的电路拓扑,电能变换器包括:第一开关单元SU1、第二开关单元SU2以及 第三开关单元SU3。
第一开关单元SU1包含第一开关器件S1、第一二极管D10、第二二极管D20和第二开关器 件S2;第一开关器件S1的第一端连接第一直流电压源的正端(P),第一开关器件S1的第二 端连接第一节点SP;第一二极管D10的阴极连接第一节点SP,第一二极管D10的阳极连接第 二节点(中间节点(M));第二二极管D20的阴极连接第二节点,第二二极管D20的阳极连 接第三节点SN;第二开关器件S2的第一端连接第三节点SN,第二开关器件S2的第二端连接 第二直流电流源的负端(N);第一直流电压源的负端连接中间节点(M),第二直流电压源的正端连接中间节点(M);第二节点连接所述中间节点(M);第二开关单元SU2包含第三 开关器件S3和第四开关器件S4,第三开关器件S3的第一端连接第一节点SP,第三开关器件S3的第二端连接电能变换器的输出端(O);第四开关器件S4的第一端连接电能变换器的输出端(O),第四开关器件S4的第二端连接第三节点SN;第三开关单元SU3包含第五开关器件 S5和第六开关器件S6,第五开关器件S5的第一端连接第一直流电流源的正端(P),第五开 关器件S5的第二端连接电能变换器的输出端(O);第六开关器件S6的第一端连接电能变换 器的输出端(O),第六开关器件S6的第二端连接第二直流电流源的负端(N)。在交流电的 电压的正半周期,第一开关器件S1和第四开关器件S4的驱动信号互补,第三开关器件S3保持 导通状态,第二开关器件S2保持关断状态;在交流电的电压的负半周期,第二开关器件S2和第三开关器件S3的驱动信号互补,第四开关器件S4保持导通状态,第一开关器件S1保持关断 状态;第一开关器件和第三开关器件同时导通期间,第五开关器件闭合全部时间;第二开关器 件和第四开关器件同时导通期间,第六开关器件闭合全部时间。上述方案中,电能变换器的 输出端输出正电压时,除第一开关器件和第三开关器件的闭合能够导通第一直流电压源的正 端与电能变换器的输出端之外,第五开关器件的闭合降低了第一直流电压源的正端与电能变 换器的输出端之间的压降;电能变换器的输出端输出负正电压时,除第二开关器件和第四开 关器件的闭合能够导通第二直流电压源的负端与电能变换器的输出端之外,第六开关器件的 闭合降低了第二直流电压源的负端与电能变换器的输出端之间的压降,从而降低了电能变换 器的导通损耗;此外,第一二极管与第三开关器件同时导通期间,或者第四开关器件与第二 二极管同时导通期间,电能变换器的输出端输出零电压,此时第五开关器件和第六开关器件 保持关断状态;因此,电能变换器的输出端在正电压与零电压之间切换,或者电能变换器的 输出端在零电压与负电压之间切换时,第一开关单元和第二开关单元中的开关器件进行切换 动作,从而不额外引入第五开关器件和第六开关器件的开关损耗。
此外,第一开关器件S1、第二开关器件S2、第三开关器件S3和第四开关器件S4的驱动信 号根据预定占空比得到;第五开关器件和第六开关器件的驱动信号根据电能变换器的输出端 (O)的输出电压以及预定占空比得到;其中,在交流电的电压的正半周期,且预定占空比 为100%时,第一开关器件S1保持导通状态,第四开关器件S4保持关断状态;在交流电的电压 的负半周期,且预定占空比为0%时,第三开关器件S3保持关断状态,第二开关器件S2保持导 通状态;当电能变换器的输出端(O)输出正电压,且预定占空比等于100%时,第五开关器 件S5相对于第一开关器件S1导通的时间段的起始时刻同时闭合或者提前第一时段闭合,并且 第五开关器件S5相对于第一开关器件S1导通的时间段的结束时刻同时断开或者延迟第二时段 断开;当电能变换器的输出端(O)输出负电压,且预定占空比等于0%时,第六开关器件S6 相对于第二开关器件S2导通的时间段的起始时刻同时闭合或者提前第三时段闭合,并且第六 开关器件S6相对于第二开关器件S2导通的时间段的结束时刻同时断开或者延迟第四时段断 开。参照图11所示,第一开关器件S1至第四开关器件S4均包含IGBT和二极管;其中,IGBT 与二极管反并联;第五开关器件S5、第六开关器件S6均包含IGBT。具体的,S1包含IGBT T1 和二极管D1,S2包含IGBT T2和二极管D2、S3包含IGBT T3和二极管D3、S4包含IGBT T4 和二极管D4、S5包含IGBT T5、S6包含IGBT T6;并且每个开关器件中的IGBT与二极管反并 联。与图3对应的实施例相比,此实施例的电路拓扑中,开关器件S2、S3替换为二极管(D10、 D20),其他开关器件与图3对应的实施例相同。
参照图11的电能转换器的控制策略如下:T1、T2及T3、T4的驱动信号根据同一预定占 空比得到。在交流电的电压的正半周期,T1与T4的驱动信号互补,T3保持导通状态,T2保持 关断状态;在交流电的电压的负半周期,T2与T3的驱动信号互补,T4保持导通状态,T1保持 关断状态。在交流电的电压的正半周期,当且仅当预定占空比为100%时,T1保持导通状态, T4保持关断状态;在交流电的电压的的负半周期,当且仅当占空比为0%时,T3保持关断状态, T2保持导通状态。T1、T3同时闭合或T5闭合时,输出端(O)连接至正端(P),输出端(O) 输出正电压;T2、T4同时闭合或T6闭合时,输出端(O)连接至负端(N),输出端(O)输 出负电压;当电流从直流侧流向交流侧,且D10、T3形成通路时,或者当电流从交流侧流向 直流侧,且T4、D20形成通路时,输出端(O)连接至中间节点(M),输出端(O)输出零 电压。T5、T6的驱动信号根据输出端(O)的输出电压及预定占空比得到。如图12所示,对 其中的部分驱动信号进行说明,其中1表示对应的开关器件闭合(导通),0表示对应的开关 器件断开(关断),Vo为电能变换器输出端(O)的输出电压;图12(a)为输出端(O)输出 正电压与零电压,且预定占空比等于100%时;图12(b)为输出端(O)输出零电压与负电压, 且预定占空比等于0%时。当输出端(O)输出正电压,且预定占空比等于100%时,T5相对于 T1的驱动信号的时序同时闭合或提前一段时间td1_on闭合(即td1_on≥0),同时断开或延迟 一段时间td1_off断开(即td1_off≥0)。当输出端(O)输出负电压,且占空比等于0%时,T6 相对于T2的驱动信号的时序同时闭合或提前一段时间td2_on闭合(即td2_on≥0),同时断开 或延迟一段时间td2_off断开(即td2_off≥0);其余情况T5、T6保持关断状态。与图3对应的 实施例相比,此实施例节省两个IGBT(T2、T3)及其驱动电路,驱动逻辑较为简单。
参照图13所示,第三开关器件S3至第六开关器件S6均包含IGBT和二极管;其中,IGBT 与二极管反并联;第一开关器件S1、第二开关器件S2均包含IGBT。具体的,S1包含IGBTT1, S2包含IGBT T2、S3包含IGBT T3和二极管D3、S4包含IGBT T4和二极管D4、S5包含IGBTT5和二极管D5、S6包含IGBT T6和二极管D6;并且每个开关器件中的IGBT与二极管反并联。与图5对应的实施例相比,此实施例的电路拓扑中,开关器件S2、S3替换为二极管(D10、D20), 其他开关器件与图5对应的实施例相同,其驱动策略与图11对应的实施例相同不再赘述。
参照图14所示,第一开关器件S1至第六开关器件S6均包含IGBT和二极管;其中,IGBT 与所述二极管反并联。具体的,S1包含IGBT T1和二极管D1,S2包含IGBT T2和二极管D2、S3 包含IGBT T3和二极管D3、S4包含IGBT T4和二极管D4、S5包含IGBT T5和二极管D5、S6 包含IGBT T6和二极管D6;并且每个开关器件中的IGBT与二极管反并联。与图6对应的实施 例相比,此实施例的电路拓扑中,开关器件S2、S3替换为二极管(D10、D20),其他开关器件与图6对应的实施例相同,其驱动策略与图11对应的实施例相同不再赘述。此外将图11、13、 14中的S5和S6替换为如图8中的S7和S8的结构,或者将图11、13、14中S1和S2替换为如图9中 的S1和S4的结构也是可以的,本申请的实施例不再赘述。
当然以上只是一种控制逻辑,以上控制逻辑是基于本申请的实施例提供的电子设备的各 个结构的基本功能实现的,当然其他可以依据本申请实施例提供的电子设备实现的控制逻辑 也是应当属于本申请的保护范围的。

Claims (14)

1.一种电能变换器,所述电能变换器的输出端输出脉冲,经滤波后用以提供交流电,其特征在于,包括:第一开关单元、第二开关单元以及第三开关单元;
所述第一开关单元包含第一开关器件、第二开关器件、第三开关器件和第四开关器件;所述第一开关器件的第一端连接第一直流电压源的正端,所述第一开关器件的第二端连接第一节点;所述第二开关器件的第一端连接所述第一节点,所述第二开关器件的第二端连接第二节点;所述第三开关器件的第一端连接所述第二节点,所述第三开关器件的第二端连接第三节点;所述第四开关器件的第一端连接所述第三节点,所述第四开关器件的第二端连接第二直流电压源的负端;所述第一直流电压源的负端连接中间节点,所述第二直流电压源的正端连接所述中间节点;所述第二节点连接所述中间节点;
所述第二开关单元包含第五开关器件和第六开关器件,所述第五开关器件的第一端连接所述第一节点,所述第五开关器件的第二端连接所述电能变换器的输出端;所述第六开关器件的第一端连接所述电能变换器的输出端,所述第六开关单元的第二端连接所述第三节点;
所述第三开关单元包含第七开关器件和第八开关器件,所述第七开关器件的第一端连接所述第一直流电压源的正端,所述第七开关器件的第二端连接所述电能变换器的输出端;所述第八开关器件的第一端连接所述电能变换器的输出端,所述第八开关器件的第二端连接所述第二直流电压源的负端;
所述第二开关器件和所述第三开关器件的驱动信号互补,并且在所述交流电的电压的正半周期,所述第一开关器件和所述第三开关器件的驱动信号相同;在所述交流电的电压的负半周期,所述第四开关器件和所述第二开关器件的驱动信号相同;所述第五开关器件和所述第六开关器件的驱动信号互补;
所述第一开关器件和所述第五开关器件同时导通期间,所述第七开关器件闭合全部时间或者部分时间;所述第四开关器件和所述第六开关器件同时导通期间,所述第八开关器件闭合全部时间或者部分时间。
2.根据权利要求1所述的电能变换器,其特征在于,
所述第二开关器件和所述第三开关器件的驱动信号根据第一占空比得到;
所述第五开关器件和所述第六开关器件的驱动信号根据第二占空比得到;
所述第七开关器件和所述第八开关器件的驱动信号根据所述电能变换器的输出端的输出电压以及所述第一占空比和第二占空比得到;
其中,所述第一占空比为100%时,所述第三开关器件保持导通状态,所述第二开关器件保持关断状态;所述第一占空比为0%时,所述第三开关器件保持关断状态,所述第二开关器件保持导通状态;所述第二占空比为100%时,所述第五开关器件保持导通状态,所述第六开关器件保持关断状态;所述第二占空比为0%时,所述第五开关器件保持关断状态,所述第六开关器件保持导通状态;
所述第一直流电压源的正端提供正电压,所述第二直流电压源的负端提供负电压,所述中间节点提供零电压;
当所述电能变换器的输出端输出所述正电压,且所述第一占空比或所述第二占空比小于100%时,所述第七开关器件相对于所述第一开关器件和所述第五开关器件同时导通的时间段的起始时刻延迟第一时段闭合,并且所述第七开关器件相对于所述第一开关器件和所述第五开关器件同时导通的时间段的结束时刻提前第二时段断开;
当所述电能变换器的输出端输出所述正电压,且所述第一占空比和所述第二占空比等于100%时,所述第七开关器件相对于所述第一开关器件和所述第五开关器件同时导通的时间段的起始时刻同时闭合或者提前第三时段闭合,并且所述第七开关器件相对于所述第一开关器件和所述第五开关器件同时导通的时间段的结束时刻同时断开或者延迟第四时段断开;
当所述电能变换器的输出端输出所述负电压,且所述第一占空比或所述第二占空比大于0%时,所述第八开关器件相对于所述第四开关器件和所述第六开关器件同时导通的时间段的起始时刻延迟第五时段闭合,并且所述第八开关器件相对于所述第四开关器件和所述第六开关器件同时导通的时间段的结束时刻提前第六时段断开;
当所述电能变换器的输出端输出所述负电压,且所述第一占空比和所述第二占空比等于0%时,所述第八开关器件相对于所述第四开关器件和所述第六开关器件同时导通的时间段的起始时刻同时闭合或者提前第七时段闭合,并且所述第八开关器件相对于所述第四开关器件和所述第六开关器件同时导通的时间段的结束时刻同时断开或者延迟第八时段断开。
3.根据权利要求1所述的电能变换器,其特征在于,所述第一开关器件至第六开关器件均包含绝缘栅双极型晶体管IGBT和二极管;其中,所述IGBT与所述二极管反并联;第七开关器件、第八开关器件均包含IGBT。
4.根据权利要求1所述的电能变换器,其特征在于,所述第二开关器件、第三开关器件、第五开关器件、第六开关器件、第七开关器件以及第八开关器件均包含IGBT和二极管;其中,所述IGBT与所述二极管反并联;第一开关器件、第四开关器件均包含IGBT。
5.根据权利要求1所述的电能变换器,其特征在于,所述第一开关器件至第八开关器件均包含IGBT和二极管;其中,所述IGBT与所述二极管反并联。
6.根据权利要求1所述的电能变换器,其特征在于,所述第一开关器件至第八开关器件中至少存在一个开关器件包含至少两个串联的IGBT,以及与每个所述IGBT反并联的二极管;或者,
所述第一开关器件至第八开关器件中至少存在一个开关器件包含至少两个串联的金属氧化物半导体场效应晶体管MOSFET。
7.根据权利要求1所述的电能变换器,其特征在于,所述第一开关器件至第六开关器件均包含IGBT和第一二极管,其中,所述IGBT与所述第一二极管反并联;
所述第七开关器件和第八开关器件均包含宽禁带半导体晶体管和第二二极管,其中,所述宽禁带半导体晶体管与所述第二二极管正向串联。
8.根据权利要求1所述的电能变换器,其特征在于,所述第二开关器件、第三开关器件、第五开关器件、第六开关器件、第七开关器件和第八开关器件均包含IGBT和第一二极管,其中,所述IGBT与所述第一二极管反并联;
所述第一开关器件和第四开关器件均包含宽禁带半导体晶体管和第二二极管,其中,所述宽禁带半导体晶体管与所述第二二极管正向串联。
9.根据权利要求7或8所述的电能变换器,其特征在于,所述宽禁带半导体晶体管替换为硅基MOSFET。
10.一种电能变换器,所述电能变换器的输出端输出脉冲,经滤波后用以提供交流电,其特征在于,包括:第一开关单元、第二开关单元以及第三开关单元;
所述第一开关单元包含第一开关器件、第一二极管、第二二极管和第二开关器件;所述第一开关器件的第一端连接第一直流电压源的正端,所述第一开关器件的第二端连接第一节点;所述第一二极管的阴极连接所述第一节点,所述第一二极管的阳极连接第二节点;所述第二二极管的阴极连接所述第二节点,所述第二二极管的阳极连接第三节点;所述第二开关器件的第一端连接所述第三节点,所述第二开关器件的第二端连接第二直流电压源的负端;所述第一直流电压源的负端连接中间节点,所述第二直流电压源的正端连接所述中间节点;所述第二节点连接所述中间节点;
所述第二开关单元包含第三开关器件和第四开关器件,所述第三开关器件的第一端连接所述第一节点,所述第三开关器件的第二端连接所述电能变换器的输出端;所述第四开关器件的第一端连接所述电能变换器的输出端,所述第四开关器件的第二端连接所述第三节点;
所述第三开关单元包含第五开关器件和第六开关器件,所述第五开关器件的第一端连接所述第一直流电压源的正端,所述第五开关器件的第二端连接所述电能变换器的输出端;所述第六开关器件的第一端连接所述电能变换器的输出端,所述第六开关器件的第二端连接所述第二直流电压源的负端;
在所述交流电的电压的正半周期,所述第一开关器件和所述第四开关器件的驱动信号互补,所述第三开关器件保持导通状态,所述第二开关器件保持关断状态;
在所述交流电的电压的负半周期,所述第二开关器件和所述第三开关器件的驱动信号互补,所述第四开关器件保持导通状态,所述第一开关器件保持关断状态;
所述第一开关器件和所述第三开关器件同时导通期间,所述第五开关器件闭合全部时间;所述第二开关器件和所述第四开关器件同时导通期间,所述第六开关器件闭合全部时间。
11.根据权利要求10所述的电能变换器,其特征在于,
所述第一开关器件至第四开关器件的驱动信号根据预定占空比得到;
所述第五开关器件和所述第六开关器件的驱动信号根据所述电能变换器的输出端的输出电压以及所述预定占空比得到;
其中,在所述交流电的电压的正半周期,且所述预定占空比为100%时,所述第一开关器件保持导通状态,所述第四开关器件保持关断状态;在所述交流电的电压的负半周期,且所述预定占空比为0%时,所述第三开关器件保持关断状态,所述第二开关器件保持导通状态;
所述第一直流电压源的正端提供正电压,所述第二直流电压源的负端提供负电压,所述中间节点提供零电压;
当所述电能变换器的输出端输出所述正电压,且所述预定占空比等于100%时,所述第五开关器件相对于所述第一开关器件导通的时间段的起始时刻同时闭合或者提前第一时段闭合,并且所述第五开关器件相对于所述第一开关器件导通的时间段的结束时刻同时断开或者延迟第二时段断开;
当所述电能变换器的输出端输出所述负电压,且所述预定占空比等于0%时,所述第六开关器件相对于所述第二开关器件导通的时间段的起始时刻同时闭合或者提前第三时段闭合,并且所述第六开关器件相对于所述第二开关器件导通的时间段的结束时刻同时断开或者延迟第四时段断开。
12.根据权利要求10所述的电能变换器,其特征在于,所述第一开关器件至第四开关器件均包含IGBT和二极管;其中,所述IGBT与所述二极管反并联;第五开关器件、第六开关器件均包含IGBT。
13.根据权利要求10所述的电能变换器,其特征在于,所述第三开关器件至第六开关器件均包含IGBT和二极管;其中,所述IGBT与所述二极管反并联;第一开关器件、第二开关器件均包含IGBT。
14.根据权利要求10所述的电能变换器,其特征在于,所述第一开关至第六开关器件均包含IGBT和二极管;其中,所述IGBT与所述二极管反并联。
CN201710698504.9A 2017-08-15 2017-08-15 一种电能变换器 Active CN107317508B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710698504.9A CN107317508B (zh) 2017-08-15 2017-08-15 一种电能变换器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710698504.9A CN107317508B (zh) 2017-08-15 2017-08-15 一种电能变换器

Publications (2)

Publication Number Publication Date
CN107317508A true CN107317508A (zh) 2017-11-03
CN107317508B CN107317508B (zh) 2019-11-29

Family

ID=60176260

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710698504.9A Active CN107317508B (zh) 2017-08-15 2017-08-15 一种电能变换器

Country Status (1)

Country Link
CN (1) CN107317508B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108712098A (zh) * 2018-08-02 2018-10-26 宝雨控股有限公司 用于静止无功补偿装置的三电平逆变器及其逆变电路结构
WO2019029694A1 (zh) * 2017-08-11 2019-02-14 华为技术有限公司 一种变换电路、控制方法和供电设备
EP3734824A4 (en) * 2018-01-31 2021-03-03 Huawei Technologies Co., Ltd. METHOD FOR CONTROLLING A POWER CONVERTER CIRCUIT AND ASSOCIATED POWER CONVERTER CIRCUIT
EP4258532A3 (en) * 2017-11-20 2023-11-22 Solaredge Technologies Ltd. Efficient switching for converter circuit

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103236796A (zh) * 2013-04-19 2013-08-07 华为技术有限公司 一种逆变器和控制逆变器的方法
CN103354427A (zh) * 2013-06-24 2013-10-16 华为技术有限公司 一种单相逆变器和三相逆变器
CN105207510A (zh) * 2015-09-16 2015-12-30 上海交通大学 一种三电平模块并联结构及并联方法
EP3188355A1 (en) * 2015-12-29 2017-07-05 General Electric Company Hybrid converter system
CN109104098A (zh) * 2017-06-21 2018-12-28 华为技术有限公司 变流器及其驱动方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103236796A (zh) * 2013-04-19 2013-08-07 华为技术有限公司 一种逆变器和控制逆变器的方法
CN103354427A (zh) * 2013-06-24 2013-10-16 华为技术有限公司 一种单相逆变器和三相逆变器
CN105207510A (zh) * 2015-09-16 2015-12-30 上海交通大学 一种三电平模块并联结构及并联方法
EP3188355A1 (en) * 2015-12-29 2017-07-05 General Electric Company Hybrid converter system
CN109104098A (zh) * 2017-06-21 2018-12-28 华为技术有限公司 变流器及其驱动方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019029694A1 (zh) * 2017-08-11 2019-02-14 华为技术有限公司 一种变换电路、控制方法和供电设备
US11201565B2 (en) 2017-08-11 2021-12-14 Huawei Technologies Co., Ltd. Conversion circuit, control method, and power supply device
EP4258532A3 (en) * 2017-11-20 2023-11-22 Solaredge Technologies Ltd. Efficient switching for converter circuit
US11973438B2 (en) 2017-11-20 2024-04-30 Solaredge Technologies Ltd. Efficient switching for converter circuit
EP3734824A4 (en) * 2018-01-31 2021-03-03 Huawei Technologies Co., Ltd. METHOD FOR CONTROLLING A POWER CONVERTER CIRCUIT AND ASSOCIATED POWER CONVERTER CIRCUIT
US11201549B2 (en) 2018-01-31 2021-12-14 Huawei Technologies Co., Ltd. Control method of power conversion circuit, and related power conversion circuit
CN108712098A (zh) * 2018-08-02 2018-10-26 宝雨控股有限公司 用于静止无功补偿装置的三电平逆变器及其逆变电路结构
CN108712098B (zh) * 2018-08-02 2024-02-09 宝雨控股有限公司 用于静止无功补偿装置的三电平逆变器及其逆变电路结构

Also Published As

Publication number Publication date
CN107317508B (zh) 2019-11-29

Similar Documents

Publication Publication Date Title
CN107888100B (zh) 一种逆变器、控制逆变器的方法及控制装置
CN107317508B (zh) 一种电能变换器
CN107210684B (zh) 五电平拓扑单元及五电平逆变器
US8462524B2 (en) 3-level pulse width modulation inverter with snubber circuit
EP2662968B1 (en) Three-level inverter
JP6319824B2 (ja) マルチレベルインバータデバイスおよび動作方法
CN104682736A (zh) 五电平整流器
US9431917B2 (en) Switching power supply including a rectifier circuit having switching elements, and electric power converter
CN101980437B (zh) 一种五电平并网逆变器
EP3105846B1 (en) Multilevel hybrid inverter and operating method
CN106936298B (zh) 一种半导体器件、控制方法以及变流器
US20120187879A1 (en) Zero-voltage-transition soft switching converter
EP3327920A1 (en) Multi-level inverter
US20140153287A1 (en) System and method for improving power conversion efficiency
WO2019154138A1 (zh) 一种用于逆变器或整流器的电桥电路
CN109104098B (zh) 变流器及其驱动方法
CN108141147B (zh) 高电压增益的五电平逆变器拓扑电路
CN105305861B (zh) 一种级联多电平逆变器
CN105765818B (zh) 四部分ac mosfet开关
US20230299690A1 (en) Neutral point clamped inverter and photovoltaic power supply system
US20130128644A1 (en) Dual bridge inverter usable with reactive power
Boora et al. A new general topology for asymmetrical multilevel inverter with reduced number of switching components
Sugimoto et al. Multilevel inverter topology for switching loss reduction
CN117277850B (zh) 一种多电平逆变器的拓扑电路及多电平逆变装置
CN219999227U (zh) 一种三电平变换器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20211111

Address after: 518043 No. 01, 39th floor, building a, antuoshan headquarters building, No. 33, antuoshan Sixth Road, Xiang'an community, Xiangmihu street, Futian District, Shenzhen, Guangdong Province

Patentee after: Huawei Digital Energy Technology Co., Ltd

Address before: 518129 Huawei headquarters office building, Bantian, Longgang District, Shenzhen, Guangdong

Patentee before: Huawei Technology Co., Ltd

TR01 Transfer of patent right