CN107168927B - 一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法 - Google Patents

一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法 Download PDF

Info

Publication number
CN107168927B
CN107168927B CN201710280512.1A CN201710280512A CN107168927B CN 107168927 B CN107168927 B CN 107168927B CN 201710280512 A CN201710280512 A CN 201710280512A CN 107168927 B CN107168927 B CN 107168927B
Authority
CN
China
Prior art keywords
register group
point
value
data
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201710280512.1A
Other languages
English (en)
Other versions
CN107168927A (zh
Inventor
单涛
裴肖和
陶然
冯远
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Institute of Technology BIT
Original Assignee
Beijing Institute of Technology BIT
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Institute of Technology BIT filed Critical Beijing Institute of Technology BIT
Priority to CN201710280512.1A priority Critical patent/CN107168927B/zh
Publication of CN107168927A publication Critical patent/CN107168927A/zh
Application granted granted Critical
Publication of CN107168927B publication Critical patent/CN107168927B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions
    • G06F17/10Complex mathematical operations
    • G06F17/14Fourier, Walsh or analogous domain transformations, e.g. Laplace, Hilbert, Karhunen-Loeve, transforms
    • G06F17/141Discrete Fourier transforms

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Data Mining & Analysis (AREA)
  • Theoretical Computer Science (AREA)
  • Discrete Mathematics (AREA)
  • Algebra (AREA)
  • Databases & Information Systems (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Complex Calculations (AREA)

Abstract

一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法,属于数字信号处理领域和嵌入式系统技术应用领域。提出了一种新的流水反馈滤波结构,替代了传统稀疏傅里叶变换实现方法中的候选值投票结构,实现了更快、更灵活、更稳定的稀疏傅里叶变换处理。针对时域或频域稀疏的信号,先对输入信号进行缓存、重排、叠加、时频变换、大值选择和自适应筛选,然后进行流水反馈滤波,最后将补偿后的最终结果输出。相比于传统的稀疏傅里叶变换实现方法,本发明方法可以用相同的结构适应不同参数的稀疏傅里叶变换运算,并可以大量减少运算的时间消耗,显著地提高循环运算的容错率。

Description

一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法
技术领域
本发明涉及一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法,属于数字信号处理领域和嵌入式系统技术应用领域。
背景技术
随着雷达信号处理、医学成像、天文、测控、导航等领域的快速发展,需要实时处理的数据规模越来越大,而绝大多数的数字信号处理过程都离不开快速傅里叶变换(FFT)。然而,由于FFT算法的时间复杂度都至少正比于信号的长度,所以当输入数据的点数特别多时,实时处理所需的处理量太大,硬件实现的难度也太大。然而在这些应用领域中,恰恰存在大量这样的信号:它们的全部傅里叶系数中只有很小一部分的值显著不为零,而其余大部分系数的值都极小甚至可以忽略不计。即这些信号在频域上是稀疏的。而稀疏傅里叶变换(SFT)正是利用了这些信号在频域上的稀疏特性,通过提取信号的主要信息且忽略信号的次要信息,构建出了一套时间复杂度与信号长度成亚线性关系的新算法。
SFT算法的核心思想,是通过对原始信号的频点进行分类入桶操作,将一个大点数(N点)的FFT运算转化若干个小点数(B点,B远小于N)的FFT运算,然后根据一定规则以很高的概率重构出原信号的若干个大值频点。假设某个信号在其频谱上有N个频率分量,但其中只有少数K个大值频点,则称这个信号的稀疏度为K。在SFFT运算中,只要能将这K个大值频点重构出来,那么几个小点数的FFT运算就实现了一个大点数FFT运算主要的功能。由于若干个B点FFT相比于一个N点FFT而言,占用资源和运算时间都少了很多。因此在嵌入式设备中,SFT经常被用来实现一些传统FFT无法实现的运算和功能。
近些年出版了几种不同的SFT硬件实现方法,虽然这些方法在细节上千差万别,但它们的理论框架是几乎一致的。2012年,Hassanieh和Indyk提出了一种近最优的实用SFT算法,这种算法奠定了SFT各种硬件实现结构的理论框架。2014年,Abari提出了一种75万点的SFT的硬件实现方法,同年,Agarwal提出了一种百万点的SFT的硬件实现方法,而Schumacher也提出了一种改进的SFT的硬件实现方法。然而,这些方法均有着容错率不高、硬件结构相对于参数不够灵活、运算时间上消耗较多等缺陷。
综上可知,在SFT原理算法基本完善的情况下,其硬件实现上还存在很大的改进空间。本发明的目的是致力于解决之前的SFT硬件实现方法所暴露出来的缺陷,提出了一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法。而用本发明中的流水反馈滤波结构代替传统SFT实现方法中的候选值投票结构,可以用相同的结构适应不同参数的SFT运算,并可以大量减少运算的时间消耗,显著地提高循环运算的容错率。
发明内容
本发明的目的是为了克服传统的SFT硬件实现方法中容错率不高、硬件结构相对于参数不够灵活、运算时间上消耗较多等缺陷,提出了一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法。
本发明的核心内容为:针对时域或频域稀疏的信号,先对输入信号进行缓存、重排、叠加、FFT/IFFT、大值选择和自适应筛选,然后进行流水反馈滤波,最后将补偿后的最终结果输出;
本发明所依托的稀疏傅里叶变换硬件处理系统,简称SFT处理系统,主要包括FPGA;其中,FPGA中还包括时钟管理器、FIFO、控制计数器、重排乘法器组、混叠器、RAM、FFT-IP核、大值选择排序器、重构乘法器组、流水反馈滤波器、除法器和补偿乘法器;其中,重排乘法器组包括线性数地址;
一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法,包括如下步骤:
步骤一、对输入数据进行缓存,再进行地址重排和混叠运算;
1.1当输入数据进入到SFT处理模块中,对这些数据进行缓存,具体为:
步骤1.1A在FPGA中开辟一个先进先出缓存空间来对这些数据进行缓存和跨时钟域处理,将SFT处理系统的系统时钟设置为200MHz;先进先出缓存空间,即FIFO;
步骤1.1B在FIFO的输入端和输出端分别设置一个控制计数器,通过对输入输出的点数进行计数,进而控制FIFO的读写和后续处理状态机的开始和停止,从而实现缓冲存储;
1.2在数据缓存的同时进行地址随机重排,具体为:
步骤1.2A在SFT处理模块的多次循环运算中,每一次循环都需要随机生成一个小于N的质数作为重排系数,并求出这个重排系数的模逆作为重构系数;
步骤1.2B将原始的线性数地址与重排系数相乘并对N求模,得到本次循环中重排后的新地址;
其中,原始的线性数地址与重排系数相乘可通过一组并行的乘法器组来实现;当N为2的幂次的时候,对N求模可用截位运算来代替;
步骤1.3等到1.1和1.2中的数据缓存和地址随机重排都完成的时候,建立一个随机存取存储器,其中,随机存取存储器,记为RAM;再将步骤1.2输出的重排后的新地址作为RAM的写地址,将缓存数据作为RAM的写数据,即可将重排后的数据暂存到RAM中;
步骤1.4然后对步骤1.3中重排后的数据在混叠器中进行混叠运算,混叠器由一个缓存器和一个移位寄存器组构成;在每一个系统时钟周期中,缓存器将上一个点的数据赋值给移位寄存器组的最右端,同时移位寄存器组内整体向左移一个点,而移位寄存器组最左端溢出的那个点的数据和RAM中读出的重排后的数据相加,在下一个系统时钟周期赋值给缓存器;当重排后的数据从RAM中全部读出之后,移位寄存器组里面即是混叠后的数据;其中,重排后的数据即是重拍后的新地址中的数据;
步骤二、对步骤一混叠运算后的数据做时频变换,再自适应筛选出时频变换结果的大值点,作为候选大值频点,具体为:
步骤2.1对步骤一混叠后的数据做FFT/IFFT运算;
其中,FFT/IFFT运算通过调用Xilinx公司的FFT-IP核来实现;从FFT-IP核输出的结果中筛选出若干个大值点,筛选过程可通过大值选择排序器来实现,而其核心结构是一种流水线移位交换队列架构;该种结构主要是由一个大值寄存器组、一个移位寄存器组以及若干个查找表构成的,寄存器组都是流水线形式的,且长度都为N/B;
步骤2.2在每个系统时钟周期中,将步骤2.1的FFT/IFFT结果赋值给移位寄存器组中最左边的那个点,而移位寄存器组整体向右平移一个点,原来最右边的那个点溢出丢掉;将大值寄存器组和移位寄存器组相对应位置上的点逐个对比大小,如果移位寄存器组中点的值大于大值寄存器组中点的值,则互换两个点的值;而大值寄存器组上面最后留下来的就是幅值最大的N/B个点,且这些大值点从左到右从大到小排列;
步骤2.3将步骤2.2得到的大值寄存器组中的值累加,利用截位运算求出平均值,平均值乘以加权系数的结果作为自适应阈值,小于这个阈值的大值点全部舍弃,而将大于等于这个阈值的大值点输出到后续模块;
步骤2.4将步骤2.3输出到后续模块的大值点的幅值和地址以新的格式拼接在一起,然后对这些大值点的地址进行重构;将大值点的地址与重构系数相乘并对N求模,得到本次循环中重构后的地址,再用此重构后的地址替换掉旧地址;
其中,乘法运算通过一个重排乘法器组来实现,对N求模用截位来代替;
步骤三、对步骤二拼输出的候选大值频点进行流水反馈滤波,具体为:
步骤3.1将步骤二拼接后的候选大值频点输入到流水反馈滤波器中;
其中,流水反馈滤波器主要由一个流水寄存器组、一个反馈寄存器组、一个缓存寄存器组、一个累加寄存器组和若干个查找表构成的;
步骤3.2将步骤3.1输入的数据,即候选大值频点赋值给流水寄存器组最左边的点,而每经过一个时钟周期,流水寄存器组会整体向右移动一个点;再将流水寄存器组中的每一个点与其对应位置右下方和正下方的反馈寄存器组中点作对比,如果对应点的地址相同,流水寄存器组中相应点的地址清零,幅值则累加到反馈寄存器组的对应点中,同时计数器加一;而如果地址没有对应上,则流水寄存器组和反馈寄存器组的相应位置不做改动;
步骤3.3接下来判断步骤3.2中流水寄存器组最右边溢出的那个点;如果这个点的地址为零,则丢弃这个点;如果这个点的地址不为零,则将这个点打入到反馈寄存器组的最右边,同时反馈寄存器组整体左移一个点;
步骤3.4然后判断步骤3.3中反馈寄存器组最左边溢出的那个点;如果这个点的计数器计数值小于2,则丢弃这个点;如果这个点的计数值大于等于2,则将这个点打入到缓存寄存器组的最左边,同时缓存寄存器组整体右移一个点;
步骤3.5将步骤3.4中缓存寄存器组每个系统时钟周期都右移动一个点,这时缓存寄存器组中的每一个点与其对应位置正下方的累加寄存器组中点作对比;如果对应点的地址相同,缓存寄存器组中相应点的地址清零,幅值和计数值则累加到反馈寄存器组的对应点中;而如果地址没有对应上,则缓存寄存器组和累加寄存器组的相应位置不做改动;
步骤3.6将步骤3.5中累加寄存器组中所有点的计数值累加,利用截位运算求出平均值,平均值乘以加权系数的结果作为自适应阈值,将大于等于这个阈值的结果输出到后续模块;
步骤四、对步骤三流水反馈滤波后的结果取平均值,再进行校正补偿,具体为:
步骤4.1对步骤三中流水反馈滤波模块输出的每个大值频点中的幅值做相除运算来求其平均值;
其中,步骤三中流水反馈滤波模块输出的每个大值频点中的幅值都是多次循环的幅值累加之和;相除运算通过Xilinx公司的除法器IP核来实现,用累加寄存器组中每个点的幅值除以其计数值,就得到了多次循环的平均值;
步骤4.2对步骤4.1输出的平均值乘以一个校正系数,来进行幅度补偿;
其中,乘以一个校正系数通过Xilinx公司的乘法器IP核来实现,补偿后结果为SFT运算最终的输出结果;
至此,从步骤一到步骤四,完成了一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法。
有益效果
本发明所提出的一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法,对比传统的SFT硬件实现方法,具有如下有益效果:
1.本发明所提方法利用流水反馈滤波结构代替了传统SFT实现方法中的候选值投票器结构,这节省接近一半的运算时间;
2.本发明所提方法采用了自适应阈值判断,不需要像传统SFT实现方法那样需要提前设置稀疏度、票数阈值等参数,而是由系统通过计算结果来判断和筛选,其结构上对不同的稀疏参数具有更强的适应性和兼容性;
3.本发明所提方法中的流水反馈滤波结构是以点作为单位对数据进行滤波处理的,所以其与循环次数无关,与输入数据量的多少也无关,即不同循环不同数据量的运算可以使用相同的硬件结构;
4.传统方法中如果SFT的前两次循环运算中出现了漏算和错算,会对最后的计算结果造成很大影响,而本方法中的流水反馈滤波结构利用了循环与循环之间的相关性解决了这一问题,很大程度地提高了SFT运算的容错率。
附图说明
图1是本发明“一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法”中实施例1中的整体流程图;
图2是本发明“一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法”中实施例1中的数据缓存结构;
图3是本发明“一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法”中实施例1中的随机重排结构和存储方式;
图4是本发明“一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法”中实施例1中的混叠器的结构;
图5是本发明“一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法”中实施例1中的大值选择排序器结构;
图6是本发明“一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法”中实施例1中的流水反馈滤波结构;
图7是本发明“一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法”中实施例1中的流水反馈滤波工作原理;
图8是本发明“一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法”中实施例2中的实际测试结果;
图9是本发明“一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法”中实施例2中的直接做FFT的理论结果;
图10是本发明“一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法”中实施例2中的不同硬件实现方法的运算时间对比。
具体实施方式
下面将结合附图及具体实例对本发明技术方法进行详细说明,需要指出的是,所描述的实施例仅旨在便于对本发明的理解,而不起任何限定作用。
实施例1
本实施例阐述了将本发明“一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法”应用于对输入信号实时做百万点稀疏傅里叶变换的流程。
图1为本发明“一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法”的本实施例的流程图。
从图1中可以看出,本方法包含如下步骤:
步骤A、对输入数据进行缓存、地址重排和混叠运算;
具体到本实施例,为了能实时处理百万点的SFT运算,在综合考虑运算精度与资源消耗之后,本实施例将数据总长度N设置为1048576点,子采样长度B设置为4096点,SFT循环次数设置为8次;图2显示了数据缓存模块的结构,输入数据的长度如果不是2的整数次幂个,则需要在尾部补零;图3显示了随机重排结构和存储方式,乘法器的个数与SFT循环次数一致;图4显示了混叠器的结构,通过混叠将一个1048576点的长序列变成了一个4096点的短序列;
步骤B、对稀疏后的数据做时频变换,然后自适应筛选出结果中的大值点;
FFT-IP核的参数设置为:FFT类型选择Radix-4Burst I/O,舍入类型选择四舍五入,输入位宽和输出位宽分别为25bit和35bit,数据类型为定点有符号数;大值选择排序器的结构如图5所示,由于本实施例中寄存器组的长度为256,所以它最多可以从大到小排序出最大的256个候选大值点,然后再通过自适应阈值筛选出若干个幅值最大的大值点;大值点的存储方式为:每个点均为96位,其中低21位放置地址,中间的66位放置幅值,最高位增加9位放计数器;
步骤C、对候选的大值频点进行流水反馈滤波;
图6为流水反馈滤波结构的示意图,图7展示的是流水反馈滤波结构的工作原理;可以看出,流水反馈滤波结构采用了全流水线移位寄存器组的设计思想,相比于传统的候选值投票结构,工作原理上有以下几个明显的不同之处:
(1)传统的候选值投票结构在每一次循环中,在全部输入数据进入寄存器组之后,都需要专门留出一部分时间用来进行排序、比较和替换计算;而改为全流水线的结构后,输入数据可以一直不停地流入,比较和替换运算可以同时进行,这样就可以节省接近一半的运算时间;
(2)传统的候选值投票结构对应不用的循环次数,其结构也是不一样的;而流水反馈滤波结构则与循环次数无关,与输入数据量的多少也无关,其本质是不同循环结果之间的相互比对,所以它可以用完全相同的硬件结构来实现;
(3)传统的候选值投票结构十分依赖前两次循环运算的正确性,如果前两次循环中出现了漏算和错算,最终计算结果一定会受到影响;而流水反馈滤波结构则利用不用循环之间的关联性来进行过滤,只要某个候选的大值点在前后4个循环运算中的2次被计算出来,就被认定为有效,进入后续的筛选流程,与其所在循环运算出现的先后次序无关,这就有效地提高了SFT循环运算的容错率;
步骤D、对运算结果取平均值,进行校正补偿;
至此,从步骤A到步骤D,完成了一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法。
实施例2
本实施例按照实施例1中所述的参数设置,利用Xilinx公司的ISE 14.7软件对稀疏傅里叶变换模块进行了程序编写、综合、布局、布线和下载文件生成,运用Modelsim软件进行仿真之后,在一片FPGA(XC6VLX240T)上进行了测试;在测试实验中,本实施例模拟了一个频域上有5个大值频率分量的时域稀疏信号作为SFT运算模块的输入信号。
在测试试验中,输入信号加上一定量的高斯白噪声后,再输入到SFT处理模块;图8显示了实际测试中SFT模块的运算结果,图9显示的是直接对输入信号做FFT的理论计算结果;对比可以发现,输入信号的主要信息被保留,而次要信息被全部滤掉,而相比于直接做FFT,使用稀疏傅里叶变换节省了大量的硬件资源和运算时间,硬件实现的难度也大大降低;测试试验中,还图10显示了不同硬件实现方法的运算时间对比,其中传统方法1指的是Agarwal在2014年提出的百万点SFT硬件实现方法;传统方法2指的是Schumacher在2014年提出的一种改进的SFT硬件实现方法;传统方法3指的是本发明人在2017年提出的另一种改进的SFT硬件实现方法;而本发明方法是在传统方法3的基础上,提出了一种新的流水反馈滤波结构,替代了旧的候选值投票结构;可以看出,本发明中的实现方法相比于其他的实现方法,运算时间上大大减少。
以上所述仅为本发明的具体实施例而已,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (5)

1.一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法,其特征在于:该方法所依托的稀疏傅里叶变换硬件处理系统,简称SFT处理系统,主要包括FPGA;其中,FPGA中还包括时钟管理器、FIFO、控制计数器、重排乘法器组、混叠器、RAM、FFT-IP核、大值选择排序器、重构乘法器组、流水反馈滤波器、除法器和补偿乘法器;其中,重排乘法器组包括线性数地址;输入时域或频域稀疏的信号,先对输入信号进行缓存、重排、叠加、FFT/IFFT、大值选择和自适应筛选,然后进行流水反馈滤波,最后将补偿后的最终结果输出;包括如下步骤:
步骤一、对输入数据进行缓存,再进行地址重排和混叠运算;
步骤二、对步骤一混叠运算后的数据做时频变换,再自适应筛选出时频变换结果的大值点,作为候选大值频点;
步骤三、对步骤二输出的候选大值频点进行流水反馈滤波;
步骤四、对步骤三流水反馈滤波后的结果取平均值,再进行校正补偿;
至此,从步骤一到步骤四,完成了一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法。
2.根据权利要求1所述的一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法,其特征在于:步骤一,具体为:1.1当输入数据进入到SFT处理系统中,对这些数据进行缓存,具体为:
步骤1.1A在FPGA中开辟一个先进先出缓存空间来对这些数据进行缓存和跨时钟域处理,将SFT处理系统的系统时钟设置为200MHz;先进先出缓存空间,即FIFO;
步骤1.1B在FIFO的输入端和输出端分别设置一个控制计数器,通过对输入输出的点数进行计数,进而控制FIFO的读写和后续处理状态机的开始和停止,从而实现缓冲存储;
1.2在数据缓存的同时进行地址随机重排,具体为:
步骤1.2A在SFT处理系统的多次循环运算中,每一次循环都需要随机生成一个小于N的质数作为重排系数,并求出这个重排系数的模逆作为重构系数;
步骤1.2B原始的线性数地址与重排系数相乘并对N求模,得到本次循环中重排后的新地址;
其中,原始的线性数地址与重排系数相乘通过一组并行的乘法器组来实现;当N为2的幂次的时候,对N求模用截位运算来代替;
步骤1.3等到1.1和1.2中的数据缓存和地址随机重排都完成的时候,建立一个随机存取存储器,其中,随机存取存储器,记为RAM;再将步骤1.2输出的重排后的新地址作为RAM的写地址,将缓存数据作为RAM的写数据,即可将重排后的数据暂存到RAM中;其中,重排后的数据即是重排后的新地址中的数据;
步骤1.4对步骤1.3中重排后的数据在混叠器中进行混叠运算,混叠器由一个缓存器和一个移位寄存器组构成;在每一个系统时钟周期中,缓存器将上一个点的数据赋值给移位寄存器组的最右端,同时移位寄存器组内整体向左移一个点,而移位寄存器组最左端溢出的那个点的数据和RAM中读出的重排后的数据相加,在下一个系统时钟周期赋值给缓存器;当重排后的数据从RAM中全部读出之后,移位寄存器组里面即完成了混叠运算,得到了混叠后的数据。
3.根据权利要求1所述的一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法,其特征在于:步骤二、具体为:
步骤2.1对步骤一混叠后的数据做FFT/IFFT运算;
其中,FFT/IFFT运算通过调用Xilinx公司的FFT-IP核来实现;从FFT-IP核输出的结果中筛选出若干个大值点,筛选过程通过大值选择排序器来实现,而其核心结构是一种流水线移位交换队列架构;该结构主要是由一个大值寄存器组、一个移位寄存器组以及若干个查找表构成的,寄存器组都是流水线形式的,且长度都为N/B;
步骤2.2在每个系统时钟周期中,将步骤2.1的FFT/IFFT运算结果赋值给移位寄存器组中最左边的那个点,而移位寄存器组整体向右平移一个点,原来最右边的那个点溢出丢掉;将大值寄存器组和移位寄存器组相对应位置上的点逐个对比大小,如果移位寄存器组中点的值大于大值寄存器组中点的值,则互换两个点的值;而大值寄存器组上面最后留下来的就是幅值最大的N/B个点,且这些大值点从左到右从大到小排列;
步骤2.3将步骤2.2得到的大值寄存器组中的值累加,利用截位运算求出平均值,平均值乘以加权系数的结果作为自适应阈值,小于这个阈值的大值点全部舍弃,而将大于等于这个阈值的大值点输出到后续模块;
步骤2.4将步骤2.3输出到后续模块的大值点的幅值和地址以新的格式拼接在一起,然后对这些大值点的地址进行重构;将大值点的地址与重构系数相乘并对N求模,得到本次循环中重构后的地址,再用此重构后的地址替换掉旧地址;
其中,乘法运算通过一个重排乘法器组来实现,对N求模用截位来代替。
4.根据权利要求1所述的一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法,其特征在于:步骤三、具体为:
步骤3.1将步骤二的结果输入到流水反馈滤波器中的流水寄存器组中;
其中,流水反馈滤波器主要是由一个流水寄存器组、一个反馈寄存器组、一个缓存寄存器组、一个累加寄存器组和若干个查找表构成的;
步骤3.2将步骤3.1输入的数据,即候选大值频点赋值给流水寄存器组最左边的点,而每个时钟周期中,流水寄存器组会整体向右移动一个点;再将流水寄存器组中的每一个点与其对应位置右下方和正下方的反馈寄存器组中点作对比,如果对应点的地址相同,流水寄存器组中相应点的地址清零,幅值则累加到反馈寄存器组的对应点中,同时计数器加一;而如果地址没有对应上,则流水寄存器组和反馈寄存器组的相应位置不做改动;
步骤3.3接下来判断步骤3.2中流水寄存器组最右边溢出的那个点;如果这个点的地址为零,则丢弃这个点;如果这个点的地址不为零,则将这个点打入到反馈寄存器组的最右边,同时反馈寄存器组整体左移一个点;
步骤3.4然后判断步骤3.3中反馈寄存器组最左边溢出的那个点;如果这个点的计数器计数值小于2,则丢弃这个点;如果这个点的计数值大于等于2,则将这个点打入到缓存寄存器组的最左边,同时缓存寄存器组整体右移一个点;
步骤3.5将步骤3.4中缓存寄存器组每个系统时钟周期都右移动一个点,这时缓存寄存器组中的每一个点与其对应位置正下方的累加寄存器组中点作对比;如果对应点的地址相同,缓存寄存器组中相应点的地址清零,幅值和计数值则累加到反馈寄存器组的对应点中;而如果地址没有对应上,则缓存寄存器组和累加寄存器组的相应位置不做改动;
步骤3.6将步骤3.5中累加寄存器组中所有点的计数值累加,利用截位运算求出平均值,平均值乘以加权系数的结果作为自适应阈值,将大于等于这个阈值的结果输出到后续模块。
5.根据权利要求1所述的一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法,其特征在于:步骤四、具体为:
步骤4.1对步骤三中流水反馈滤波输出的每个大值频点中的幅值做相除运算来求平均值;
其中,步骤三中流水反馈滤波输出的每个大值频点中的幅值都是多次循环的幅值累加之和;
其中,相除运算通过Xilinx公司的除法器IP核来实现,用累加寄存器组中每个点的幅值除以其计数值,就得到了多次循环的平均值;
步骤4.2对步骤4.1输出的平均值乘以一个校正系数,来进行幅度补偿;
其中,乘以一个校正系数通过Xilinx公司的乘法器IP核来实现,补偿后结果为SFT系统最终的输出结果。
CN201710280512.1A 2017-04-26 2017-04-26 一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法 Expired - Fee Related CN107168927B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710280512.1A CN107168927B (zh) 2017-04-26 2017-04-26 一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710280512.1A CN107168927B (zh) 2017-04-26 2017-04-26 一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法

Publications (2)

Publication Number Publication Date
CN107168927A CN107168927A (zh) 2017-09-15
CN107168927B true CN107168927B (zh) 2020-04-21

Family

ID=59812294

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710280512.1A Expired - Fee Related CN107168927B (zh) 2017-04-26 2017-04-26 一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法

Country Status (1)

Country Link
CN (1) CN107168927B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107894966A (zh) * 2017-12-11 2018-04-10 上海齐网网络科技有限公司 一种基于流水线的块浮点模式下的fft处理器引擎原型
CN110082752B (zh) * 2019-04-23 2020-11-03 四川九洲空管科技有限责任公司 一种基于二次雷达询问机点迹数据容错处理的方法
KR20200125212A (ko) * 2019-04-26 2020-11-04 에스케이하이닉스 주식회사 신경망 가속 장치 및 그것의 동작 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006003667A1 (en) * 2004-06-30 2006-01-12 Department Of Information Technology Field programmable gate array (fpga) based wave pipelined array multiplier (wparam)
CN100576200C (zh) * 2008-05-15 2009-12-30 北京理工大学 一种基于多抽样的分数阶傅立叶变换实现方法
CN105116398A (zh) * 2015-08-27 2015-12-02 南京航空航天大学 基于FPGA的实时Hough变换检测微弱目标的方法
CN106353742B (zh) * 2016-08-10 2018-10-16 北京理工大学 一种基于稀疏逆傅里叶变换的快速脉压方法

Also Published As

Publication number Publication date
CN107168927A (zh) 2017-09-15

Similar Documents

Publication Publication Date Title
CN107168927B (zh) 一种基于流水反馈滤波结构的稀疏傅里叶变换实现方法
CN105681628B (zh) 一种卷积网络运算单元及可重构卷积神经网络处理器和实现图像去噪处理的方法
US9087166B2 (en) Simulation using parallel processors
CN111667051A (zh) 适用边缘设备的神经网络加速器及神经网络加速计算方法
CN103294446B (zh) 一种定点乘累加器
CN103870438B (zh) 一种利用数论变换计算循环卷积的电路结构
CN101847986B (zh) 一种实现fft/ifft变换的电路及方法
Athalye et al. Generic hardware architectures for sampling and resampling in particle filters
EP2738675B1 (en) System and method for efficient resource management of a signal flow programmed digital signal processor code
CN109284824A (zh) 一种基于可重构技术的用于加速卷积和池化运算的装置
CN111768458A (zh) 一种基于卷积神经网络的稀疏图像处理方法
CN116483319A (zh) 用于软件定义芯片的算子处理方法、装置、设备及介质
CN209708122U (zh) 一种计算单元、阵列、模块、硬件系统
CN103197287A (zh) 高速实时频域脉冲压缩器及其处理方法
Xiao et al. FPGA-based scalable and highly concurrent convolutional neural network acceleration
CN104967428A (zh) 用于fpga的高速高阶fir滤波器的频域实现方法
Löfgren et al. Improved matching-pursuit implementation for LTE channel estimation
Chen et al. Energy-efficient architecture for stride permutation on streaming data
CN112988229B (zh) 基于异构计算的卷积神经网络资源优化配置方法
CN116974951A (zh) 基于sv实现的储存器地址管理方法及系统
CN105975436A (zh) 一种SoC系统中通用可配置加速单元的IP电路
CN111047037A (zh) 数据处理方法、装置、设备及存储介质
JP2009245381A (ja) 積和演算回路、その設計装置、プログラム
CN109144793A (zh) 一种基于数据流驱动计算的故障校正装置和方法
CN112446501B (zh) 真实网络环境中缓存分配模型的获取方法、装置及系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20200421

Termination date: 20210426