CN107155267B - 电路板填胶方法、设备、系统及计算机存储介质 - Google Patents

电路板填胶方法、设备、系统及计算机存储介质 Download PDF

Info

Publication number
CN107155267B
CN107155267B CN201710515532.2A CN201710515532A CN107155267B CN 107155267 B CN107155267 B CN 107155267B CN 201710515532 A CN201710515532 A CN 201710515532A CN 107155267 B CN107155267 B CN 107155267B
Authority
CN
China
Prior art keywords
area
prepreg
total rubber
residual copper
copper ratio
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710515532.2A
Other languages
English (en)
Other versions
CN107155267A (zh
Inventor
吴森
李娟�
李艳国
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Fastprint Circuit Tech Co Ltd
Yixing Silicon Valley Electronic Technology Co Ltd
Original Assignee
Shenzhen Fastprint Circuit Tech Co Ltd
Yixing Silicon Valley Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Fastprint Circuit Tech Co Ltd, Yixing Silicon Valley Electronic Technology Co Ltd filed Critical Shenzhen Fastprint Circuit Tech Co Ltd
Priority to CN201710515532.2A priority Critical patent/CN107155267B/zh
Publication of CN107155267A publication Critical patent/CN107155267A/zh
Priority to PCT/CN2017/120090 priority patent/WO2019000889A1/zh
Priority to KR1020207002853A priority patent/KR20200062166A/ko
Application granted granted Critical
Publication of CN107155267B publication Critical patent/CN107155267B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4626Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
    • H05K3/4632Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials laminating thermoplastic or uncured resin sheets comprising printed circuits without added adhesive materials between the sheets
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • H05K3/368Assembling printed circuits with other printed circuits parallel to each other
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/01Tools for processing; Objects used during processing
    • H05K2203/0104Tools for processing; Objects used during processing for patterning or coating
    • H05K2203/0126Dispenser, e.g. for solder paste, for supplying conductive paste for screen printing or for filling holes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/068Features of the lamination press or of the lamination process, e.g. using special separator sheets

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Reinforced Plastic Materials (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

本发明涉及一种电路板填胶方法、设备、系统及计算机存储介质。所述电路板填胶方法包括以下步骤:提供PCB板及总胶量为P的半固化片;获取PCB板上无铜区的面积S1及要求的整板残铜率C1;根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶面积S2;计算出与该无铜区对应的局部残铜率C2=1‑S1/(S1+S2);比较整板残铜率C1与局部残铜率C2的大小,若C1≥C2,则使用该半固化片进行填胶。所述电路板填胶设备包括:获取单元、运算单元、计算单元及比较单元。本发明提供的电路板填胶方法、设备、系统及计算机存储介质,能够避免电路板出现局部缺胶的问题,保证产品质量。

Description

电路板填胶方法、设备、系统及计算机存储介质
技术领域
本发明涉及电路板加工技术领域,特别是涉及一种电路板填胶方法、设备、系统及计算机存储介质。
背景技术
层压是电路板生产流程中的关键一环,电路板的压合品质对后工序的制作以及产品的可靠性有直接影响。在使用半固化片进行填胶时,一般保证半固化片的总胶量与线路间隙所需胶量之差大于等于某一设定值即可。但是,由于图形分布均匀性的问题,线路分布稀疏区域所需的填胶量远大于线路分布密集区域所需的填胶量。尤其对于具有大面积无铜区的电路板,在满足上述整板残铜率要求的情况下也有可能出现局部缺胶的问题,造成层压分层、空洞或白斑等缺陷,影响产品质量。
发明内容
基于此,本发明在于克服现有技术的缺陷,提供一种电路板填胶方法、设备、系统及计算机存储介质,能够避免电路板出现局部缺胶的问题,保证产品质量。
一种电路板填胶方法,包括以下步骤:
提供PCB板及总胶量为P的半固化片;
获取PCB板上无铜区的面积S1及要求的整板残铜率C1
根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶面积S2
计算出与该无铜区对应的局部残铜率C2=1-S1/(S1+S2);
比较整板残铜率C1与局部残铜率C2的大小,若C1≥C2,则使用该半固化片进行填胶。
上述电路板填胶方法,通过半固化片的总胶量P得出对应的流胶面积S2,根据获取的PCB板上无铜区的面积S1计算出与该无铜区对应的局部残铜率C2,再对整板残铜率C1与局部残铜率C2的大小进行比较,若C1≥C2,则说明半固化片的总胶量P充分。使用该半固化片进行填胶就能够避免电路板出现局部缺胶的问题,保证产品质量。
进一步地,若C1<C2,则更换总胶量P更大的半固化片,并重复上述步骤直至C1≥C2。对整板残铜率C1与局部残铜率C2的大小进行比较,若C1<C2,则说明半固化片的总胶量P不充分,此时调整半固化片的总胶量P并重复上述步骤直至C1≥C2,能够避免造成层压分层、空洞或白斑等缺陷。
进一步地,若C1<C2,则在无铜区上进行铺铜。对整板残铜率C1与局部残铜率C2的大小进行比较,若C1<C2,则说明半固化片的总胶量P不充分,此时在无铜区上进行铺铜,能够避免造成层压分层、空洞或白斑等缺陷。
具体地,若无铜区为多个,则选取面积最大的无铜区的面积作为所述面积S1。如此,能够选取最具有代表性的无铜区进行计算,实现处理速度的提高。
具体地,所述根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶面积S2,包括以下步骤:
提供多个相同的试验PCB板,所述试验PCB板上具有多个面积不同的试验无铜区;
提供多个总胶量不同的试验半固化片,多个试验半固化片与多个试验PCB板一一对应进行填胶,压合后分别获取各个试验无铜区的流胶面积;
利用各个试验无铜区的流胶面积拟合得出预估数学模型;
将半固化片的总胶量P代入预估数学模型,得出与该半固化片的总胶量P对应的流胶面积S2
利用多个试验半固化片与多个试验PCB板一一对应填胶压合后得到的各个试验无铜区的流胶面积数据进行拟合,从而得出关于半固化片的总胶量P和流胶面积S2的预估数学模型。将半固化片的总胶量P代入预估数学模型即可得出与该半固化片的总胶量P对应的流胶面积S2,处理效率高。
本发明还提供一种电路板填胶设备,包括:
获取单元,用于获取PCB板上无铜区的面积S1及要求的整板残铜率C1
运算单元,用于根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶面积S2
计算单元,用于计算出与该无铜区对应的局部残铜率C2=1-S1/(S1+S2);
比较单元,用于比较整板残铜率C1与局部残铜率C2的大小。
上述电路板填胶设备,运算单元通过半固化片的总胶量P得出对应的流胶面积S2,计算单元根据获取单元获取的PCB板上无铜区的面积S1计算出与该无铜区对应的局部残铜率C2,比较单元再对整板残铜率C1与局部残铜率C2的大小进行比较,若C1≥C2,则说明半固化片的总胶量P充分。使用该半固化片进行填胶就能够避免电路板出现局部缺胶的问题,保证产品质量。
在其中一个实施例中,所述运算单元包括第一运算单元及第二运算单元;
第一运算单元,用于利用各个试验无铜区的流胶面积拟合得出预估数学模型;
第二运算单元,用于将半固化片的总胶量P代入预估数学模型,得出与该半固化片的总胶量P对应的流胶面积S2
第一运算单元利用多个试验半固化片与多个试验PCB板一一对应填胶压合后得到的各个试验无铜区的流胶面积数据进行拟合,从而得出关于半固化片的总胶量P和流胶面积S2的预估数学模型。第二运算单元将半固化片的总胶量P代入预估数学模型即可得出与该半固化片的总胶量P对应的流胶面积S2,处理效率高。
本发明还提供一种电路板填胶系统,包括:
获取单元、运算单元、计算单元、比较单元及控制器;
控制器,所述控制器包括存储器和处理器,所述存储器存储有计算机程序,所述计算机程序被处理器执行时能够实现以下步骤:
获取单元获取PCB板上无铜区的面积S1及要求的整板残铜率C1
运算单元根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶面积S2
计算单元计算出与该无铜区对应的局部残铜率C2=1-S1/(S1+S2);
比较单元比较整板残铜率C1与局部残铜率C2的大小。
上述电路板填胶系统,计算机程序被处理器执行时,运算单元通过半固化片的总胶量P得出对应的流胶面积S2,计算单元根据获取单元获取的PCB板上无铜区的面积S1计算出与该无铜区对应的局部残铜率C2,比较单元再对整板残铜率C1与局部残铜率C2的大小进行比较,若C1≥C2,则说明半固化片的总胶量P充分。使用该半固化片进行填胶就能够避免电路板出现局部缺胶的问题,保证产品质量。
本发明还提供一种计算机存储介质,其存储有计算机程序,该计算机程序被处理器执行时能够实现以下步骤:
获取PCB板上无铜区的面积S1及要求的整板残铜率C1
根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶面积S2
计算出与该无铜区对应的局部残铜率C2=1-S1/(S1+S2);
比较整板残铜率C1与局部残铜率C2的大小。
上述计算机存储介质,计算机程序被处理器执行时,通过半固化片的总胶量P得出对应的流胶面积S2,根据获取的PCB板上无铜区的面积S1计算出与该无铜区对应的局部残铜率C2,再对整板残铜率C1与局部残铜率C2的大小进行比较,若C1≥C2,则说明半固化片的总胶量P充分。使用该半固化片进行填胶就能够避免电路板出现局部缺胶的问题,保证产品质量。
附图说明
图1为本发明实施例所述的电路板的填胶示意图。
附图标记说明:
10、PCB板,20、无铜区,30、流胶。
具体实施方式
为了便于理解本发明,下面将参照相关附图对本发明进行更全面的描述。附图中给出了本发明的较佳实施方式。但是,本发明可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本发明的公开内容理解的更加透彻全面。
需要说明的是,当元件被称为“固定于”另一个元件,它可以直接在另一个元件上或者也可以存在居中的元件。当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件。相反,当元件被称作“直接在”另一元件“上”时,不存在中间元件。本文所使用的术语“垂直的”、“水平的”、“左”、“右”以及类似的表述只是为了说明的目的,并不表示是唯一的实施方式。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本发明。本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。
结合图1所示,本实施例所述的电路板填胶方法,包括以下步骤:
S100:提供PCB板10及总胶量为P的半固化片;
S200:获取PCB板10上无铜区20的面积S1及要求的整板残铜率C1
具体地,若无铜区20为多个,则选取面积最大的无铜区20的面积作为所述面积S1。如此,能够选取最具有代表性的无铜区20进行计算,实现处理速度的提高。
S300:根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶30面积S2
具体地,所述根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶30面积S2,包括以下步骤:
提供多个相同的试验PCB板,所述试验PCB板上具有多个面积不同的试验无铜区;
提供多个总胶量不同的试验半固化片,多个试验半固化片与多个试验PCB板一一对应进行填胶,压合后分别获取各个试验无铜区的流胶面积;
利用各个试验无铜区的流胶面积拟合得出预估数学模型;
将半固化片的总胶量P代入预估数学模型,得出与该半固化片的总胶量P对应的流胶30面积S2
利用多个试验半固化片与多个试验PCB板一一对应填胶压合后得到的各个试验无铜区的流胶面积数据进行拟合,从而得出关于半固化片的总胶量P和流胶30面积S2的预估数学模型。将半固化片的总胶量P代入预估数学模型即可得出与该半固化片的总胶量P对应的流胶30面积S2,处理效率高。
S400:计算出与该无铜区20对应的局部残铜率C2=1-S1/(S1+S2);
S500:比较整板残铜率C1与局部残铜率C2的大小,若C1≥C2,则使用该半固化片进行填胶。
上述电路板填胶方法,通过半固化片的总胶量P得出对应的流胶30面积S2,根据获取的PCB板10上无铜区20的面积S1计算出与该无铜区20对应的局部残铜率C2,再对整板残铜率C1与局部残铜率C2的大小进行比较,若C1≥C2,则说明半固化片的总胶量P充分。使用该半固化片进行填胶就能够避免电路板出现局部缺胶的问题,保证产品质量。
S600:若C1<C2,则更换总胶量P更大的半固化片,并重复上述步骤直至C1≥C2。对整板残铜率C1与局部残铜率C2的大小进行比较,若C1<C2,则说明半固化片的总胶量P不充分,此时调整半固化片的总胶量P并重复上述步骤直至C1≥C2,能够避免造成层压分层、空洞或白斑等缺陷。
S700:若C1<C2,则在无铜区20上进行铺铜。对整板残铜率C1与局部残铜率C2的大小进行比较,若C1<C2,则说明半固化片的总胶量P不充分,此时在无铜区20上进行铺铜,能够避免造成层压分层、空洞或白斑等缺陷。
可以理解地是,步骤S600和步骤S700可以择一施行,也可以同时施行,具体根据实际需要选择。
上述电路板填胶方法,通过半固化片的总胶量P得出对应的流胶30面积S2,根据获取的PCB板10上无铜区20的面积S1计算出与该无铜区20对应的局部残铜率C2,再对整板残铜率C1与局部残铜率C2的大小进行比较,若C1≥C2,则说明半固化片的总胶量P充分。使用该半固化片进行填胶就能够避免电路板出现局部缺胶的问题,保证产品质量。
本实施例还提供一种电路板填胶设备,包括:
获取单元,用于获取PCB板10上无铜区20的面积S1及要求的整板残铜率C1
运算单元,用于根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶30面积S2
计算单元,用于计算出与该无铜区20对应的局部残铜率C2=1-S1/(S1+S2);
比较单元,用于比较整板残铜率C1与局部残铜率C2的大小。
上述电路板填胶设备,运算单元通过半固化片的总胶量P得出对应的流胶30面积S2,计算单元根据获取单元获取的PCB板10上无铜区20的面积S1计算出与该无铜区20对应的局部残铜率C2,比较单元再对整板残铜率C1与局部残铜率C2的大小进行比较,若C1≥C2,则说明半固化片的总胶量P充分。使用该半固化片进行填胶就能够避免电路板出现局部缺胶的问题,保证产品质量。
在本实施例中,所述运算单元包括第一运算单元及第二运算单元;
第一运算单元,用于利用各个试验无铜区的流胶面积拟合得出预估数学模型;
第二运算单元,用于将半固化片的总胶量P代入预估数学模型,得出与该半固化片的总胶量P对应的流胶30面积S2
第一运算单元利用多个试验半固化片与多个试验PCB板一一对应填胶压合后得到的各个试验无铜区的流胶面积数据进行拟合,从而得出关于半固化片的总胶量P和流胶30面积S2的预估数学模型。第二运算单元将半固化片的总胶量P代入预估数学模型即可得出与该半固化片的总胶量P对应的流胶30面积S2,处理效率高。
本实施例还提供一种电路板填胶系统,包括:
获取单元、运算单元、计算单元、比较单元及控制器;
控制器,所述控制器包括存储器和处理器,所述存储器存储有计算机程序,所述计算机程序被处理器执行时能够实现以下步骤:
获取单元获取PCB板10上无铜区20的面积S1及要求的整板残铜率C1
运算单元根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶30面积S2
计算单元计算出与该无铜区20对应的局部残铜率C2=1-S1/(S1+S2);
比较单元比较整板残铜率C1与局部残铜率C2的大小。
上述电路板填胶系统,计算机程序被处理器执行时,运算单元通过半固化片的总胶量P得出对应的流胶30面积S2,计算单元根据获取单元获取的PCB板10上无铜区20的面积S1计算出与该无铜区20对应的局部残铜率C2,比较单元再对整板残铜率C1与局部残铜率C2的大小进行比较,若C1≥C2,则说明半固化片的总胶量P充分。使用该半固化片进行填胶就能够避免电路板出现局部缺胶的问题,保证产品质量。
本实施例还提供一种计算机存储介质,其存储有计算机程序,该计算机程序被处理器执行时能够实现以下步骤:
获取PCB板10上无铜区20的面积S1及要求的整板残铜率C1
根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶30面积S2
计算出与该无铜区20对应的局部残铜率C2=1-S1/(S1+S2);
比较整板残铜率C1与局部残铜率C2的大小。
上述计算机存储介质,计算机程序被处理器执行时,通过半固化片的总胶量P得出对应的流胶30面积S2,根据获取的PCB板10上无铜区20的面积S1计算出与该无铜区20对应的局部残铜率C2,再对整板残铜率C1与局部残铜率C2的大小进行比较,若C1≥C2,则说明半固化片的总胶量P充分。使用该半固化片进行填胶就能够避免电路板出现局部缺胶的问题,保证产品质量。
下面通过一个具体的实施例验证本实施例电路板填胶方法的可行性:
本实施例采用底铜厚度为105μm的PCB板及规格为1080+3313的半固化片,其对应的总胶量为45μm。
PCB板上的无铜区为8个,8个无铜区均为圆形区域,8个无铜区的半径r分别是5mm、10mm、15mm、20mm、30mm、40mm、60mm、70mm。要求的整板残铜率C1为61%。
将半固化片的总胶量45μm代入预估数学模型,得出对应的流胶面积S2=π(38.1+r)2-πr2
计算出与8个无铜区对应的局部残铜率C2==1-πr2/π(38.1+r)2,结果如下表所示;
无铜区半径r(mm) 5 10 15 20 30 40 60 70
局部残铜率C<sub>2</sub>(%) 98.6 95.7 92.0 88.1 80.5 73.7 62.5 58.0
实际压合发现,无铜区半径r≤60mm的无铜区压合后品质良好,没有出现层压分层、空洞或白斑等缺陷。而无铜区半径r=70mm的无铜区压合后出现层压分层、空洞和白斑等缺陷,半固化片的总胶量45μm不能满足该无铜区的填胶需求。
经比较,由于半径r=70mm的无铜区对应的局部残铜率C2=58%,而要求的整板残铜率C1为61%,即C1<C2,说明半固化片的总胶量45μm不充分,该结论与实际压合结果符合。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (9)

1.一种电路板填胶方法,其特征在于,包括以下步骤:
提供PCB板及总胶量为P的半固化片;
获取PCB板上无铜区的面积S1及要求的整板残铜率C1
根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶面积S2
计算出与该无铜区对应的局部残铜率C2=1-S1/(S1+S2);
比较整板残铜率C1与局部残铜率C2的大小,若C1≥C2,则使用该半固化片进行填胶。
2.根据权利要求1所述的电路板填胶方法,其特征在于,若C1<C2,则更换总胶量P更大的半固化片,并重复上述步骤直至C1≥C2
3.根据权利要求1所述的电路板填胶方法,其特征在于,若C1<C2,则在无铜区上进行铺铜。
4.根据权利要求1所述的电路板填胶方法,其特征在于,若无铜区为多个,则选取面积最大的无铜区的面积作为所述面积S1
5.根据权利要求1所述的电路板填胶方法,其特征在于,所述根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶面积S2,具体包括以下步骤:
提供多个相同的试验PCB板,所述试验PCB板上具有多个面积不同的试验无铜区;
提供多个总胶量不同的试验半固化片,多个试验半固化片与多个试验PCB板一一对应进行填胶,压合后分别获取各个试验无铜区的流胶面积;
利用各个试验无铜区的流胶面积拟合得出预估数学模型;
将半固化片的总胶量P代入预估数学模型,得出与该半固化片的总胶量P对应的流胶面积S2
6.一种电路板填胶设备,其特征在于,包括:
获取单元,用于获取PCB板上无铜区的面积S1及要求的整板残铜率C1
运算单元,用于根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶面积S2
计算单元,用于计算出与该无铜区对应的局部残铜率C2=1-S1/(S1+S2);
比较单元,用于比较整板残铜率C1与局部残铜率C2的大小。
7.根据权利要求6所述的电路板填胶设备,其特征在于,所述运算单元包括第一运算单元及第二运算单元;
第一运算单元,用于利用各个试验无铜区的流胶面积拟合得出预估数学模型;
第二运算单元,用于将半固化片的总胶量P代入预估数学模型,得出与该半固化片的总胶量P对应的流胶面积S2
8.一种电路板填胶系统,其特征在于,包括:
获取单元、运算单元、计算单元、比较单元及控制器;
控制器,所述控制器包括存储器和处理器,所述存储器存储有计算机程序,所述计算机程序被处理器执行时能够实现以下步骤:
获取单元获取PCB板上无铜区的面积S1及要求的整板残铜率C1
运算单元根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶面积S2
计算单元计算出与该无铜区对应的局部残铜率C2=1-S1/(S1+S2);
比较单元比较整板残铜率C1与局部残铜率C2的大小。
9.一种计算机存储介质,其存储有计算机程序,其特征在于,该计算机程序被处理器执行时能够实现以下步骤:
获取PCB板上无铜区的面积S1及要求的整板残铜率C1
根据半固化片的总胶量P,得出与该半固化片的总胶量P对应的流胶面积S2
计算出与该无铜区对应的局部残铜率C2=1-S1/(S1+S2);
比较整板残铜率C1与局部残铜率C2的大小。
CN201710515532.2A 2017-06-29 2017-06-29 电路板填胶方法、设备、系统及计算机存储介质 Active CN107155267B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710515532.2A CN107155267B (zh) 2017-06-29 2017-06-29 电路板填胶方法、设备、系统及计算机存储介质
PCT/CN2017/120090 WO2019000889A1 (zh) 2017-06-29 2017-12-29 电路板填胶方法、设备、系统及计算机存储介质
KR1020207002853A KR20200062166A (ko) 2017-06-29 2017-12-29 회로 기판의 접착제 충진 방법, 장치, 시스템 및 컴퓨터 저장 매체

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710515532.2A CN107155267B (zh) 2017-06-29 2017-06-29 电路板填胶方法、设备、系统及计算机存储介质

Publications (2)

Publication Number Publication Date
CN107155267A CN107155267A (zh) 2017-09-12
CN107155267B true CN107155267B (zh) 2019-08-27

Family

ID=59796691

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710515532.2A Active CN107155267B (zh) 2017-06-29 2017-06-29 电路板填胶方法、设备、系统及计算机存储介质

Country Status (3)

Country Link
KR (1) KR20200062166A (zh)
CN (1) CN107155267B (zh)
WO (1) WO2019000889A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107155267B (zh) * 2017-06-29 2019-08-27 广州兴森快捷电路科技有限公司 电路板填胶方法、设备、系统及计算机存储介质
CN107623992A (zh) * 2017-09-22 2018-01-23 广州兴森快捷电路科技有限公司 Pcb内层图形的优化方法及pcb、拼板结构和层压结构
CN108008288B (zh) * 2017-12-29 2020-05-12 大连崇达电路有限公司 多层线路板无铜区铜厚自识别及缺胶风险预警系统
CN109219276B (zh) * 2018-10-31 2020-04-21 西安微电子技术研究所 一种提高多层印制电路板层压工艺的方法
CN110636717A (zh) * 2019-09-24 2019-12-31 北大方正集团有限公司 降低印制电路板压合报废率的方法和装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3499836B2 (ja) * 2001-03-13 2004-02-23 住友ベークライト株式会社 プリプレグ及びその製造方法
JP2003249742A (ja) * 2002-02-26 2003-09-05 Shin Kobe Electric Mach Co Ltd 大電流回路基板の製造法
JP2008244189A (ja) * 2007-03-28 2008-10-09 Sumitomo Bakelite Co Ltd 回路基板および半導体装置
US8304878B2 (en) * 2010-05-17 2012-11-06 Advanced Semiconductor Engineering, Inc. Embedded component substrate, semiconductor package structure using the same and fabrication methods thereof
CN103582324B (zh) * 2012-07-26 2017-02-08 深南电路有限公司 一种电路板的压合填胶方法及设备
CN102883534B (zh) * 2012-09-27 2015-08-12 沪士电子股份有限公司 印刷电路厚铜板内层无铜区失压问题解决方法
CN104735906B (zh) * 2013-12-24 2017-11-17 张逸 一种金手指线路板
CN105007696A (zh) * 2015-06-17 2015-10-28 深圳崇达多层线路板有限公司 一种厚铜印制电路板的压合方法
CN106572600B (zh) * 2016-10-12 2019-05-21 江西景旺精密电路有限公司 一种pcb线性涨缩控制方法
CN106659000A (zh) * 2016-11-17 2017-05-10 深圳崇达多层线路板有限公司 一种印制板层间无铜区的制作方法
CN106535471A (zh) * 2016-12-27 2017-03-22 广东合通建业科技股份有限公司 一种电子线路板的制作工艺及该电子线路板
CN107155267B (zh) * 2017-06-29 2019-08-27 广州兴森快捷电路科技有限公司 电路板填胶方法、设备、系统及计算机存储介质

Also Published As

Publication number Publication date
KR20200062166A (ko) 2020-06-03
CN107155267A (zh) 2017-09-12
WO2019000889A1 (zh) 2019-01-03

Similar Documents

Publication Publication Date Title
CN107155267B (zh) 电路板填胶方法、设备、系统及计算机存储介质
CN105572498B (zh) 一种电子产品可靠性加速试验方法
CN106696292B (zh) 立体打印装置
JP6407316B2 (ja) 複数のプリント基板を各実装ラインへと割り当てるための方法
US10800106B2 (en) Apparatus and method for estimating material usage amount and printing time for three-dimensional printer
CN106570301B (zh) 一种基于三维环境的卫星分布式协同设计方法
TW200711483A (en) System and method for data delivery
WO2015020831A3 (en) Methods and systems for generating baselines regarding vehicle service request data
CN104581748B (zh) 一种在无线通信网络中识别场景的方法和装置
EP2458331A3 (en) Road estimation device and method for estimating road
Urata et al. Does participation in global value chains increase productivity? An analysis of trade in value added data
CN103582324A (zh) 一种电路板的压合填胶方法及设备
CN104057618A (zh) 利用3d打印平台形成所需物品及点阵图形的方法
MX355119B (es) Aparato y metodo para sistema de comunicacion inalambrica.
CN104361583B (zh) 一种确定非对称失真立体图像客观质量的方法
CN103551464B (zh) 交互式模具设计方法及系统
CN105976151B (zh) 配送区域的绘制方法和装置
CN110868330B (zh) 云平台可划分cpu资源的评估方法、装置及评估系统
CN103894610A (zh) 一种可控温成形平台系统
CN104572408B (zh) 进度条显示处理方法和装置
CN104636198B (zh) 一种基于OSGi的计算任务近数据源迁移方法
CN106033984B (zh) 智能天线下行通道、上行通道校准的方法和系统
CN104657797A (zh) 移动互联网电子政务平台系统
CN107220739A (zh) 企业碳排放核算管理系统
CN105722321B (zh) 压膜机的控制方法、压膜机的控制系统和压膜机

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant