CN107105128A - 视频信号处理系统、视频信号处理芯片及视频信号处理方法 - Google Patents

视频信号处理系统、视频信号处理芯片及视频信号处理方法 Download PDF

Info

Publication number
CN107105128A
CN107105128A CN201610091964.0A CN201610091964A CN107105128A CN 107105128 A CN107105128 A CN 107105128A CN 201610091964 A CN201610091964 A CN 201610091964A CN 107105128 A CN107105128 A CN 107105128A
Authority
CN
China
Prior art keywords
signal processing
processing chip
video frequency
frequency signal
video
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610091964.0A
Other languages
English (en)
Inventor
陈恺瑜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MStar Semiconductor Inc Taiwan
Original Assignee
MStar Semiconductor Inc Taiwan
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MStar Semiconductor Inc Taiwan filed Critical MStar Semiconductor Inc Taiwan
Priority to CN201610091964.0A priority Critical patent/CN107105128A/zh
Publication of CN107105128A publication Critical patent/CN107105128A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/2628Alteration of picture size, shape, position or orientation, e.g. zooming, rotation, rolling, perspective, translation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明提出一种视频信号处理系统、视频信号处理芯片及视频信号处理方法。视频信号处理系统包括一第一视频信号处理芯片及一第二视频信号处理芯片。该第一视频信号处理芯片判断一第一视频信号及一第二视频信号是否皆位于一稳定状态。该第一视频信号处理芯片,在该第一视频信号处理芯片判定该第一视频信号及该第二视频信号皆位于该稳定状态后,发送一同步信号至该第一视频信号处理芯片与该第二视频信号处理芯片。该第一视频信号处理芯片及该第二视频信号处理芯片接收该同步信号后,输出一第一处理后视频信号及一第二处理后视频信号至一显示器。

Description

视频信号处理系统、视频信号处理芯片及视频信号处理方法
技术领域
本发明是有关于一种信号处理系统、信号处理芯片及信号处理方法,且特别是有关于一种视频信号处理系统、视频信号处理芯片及视频信号处理方法。
背景技术
随着显示面板的技术不断增进,显示器的尺寸不断增加。在大尺寸的显示器中,能够显示更精细的视频,以呈现出更好的画质。
当显示器的尺寸较大时,必须采取双视频信号处理芯片来对视频信号进行处理。请参照图1,其绘示传统的视频信号处理系统9000的示意图。视频信号处理系统9000包括一第一视频信号处理芯片(first video signal processing chip)910、一第二视频信号处理芯片(second video signal processing chip)920、一显示卡980及一显示器990。第一视频信号处理芯片910包括一第一控制器911及一第一缩放器912。显示卡980输出一第一视频信号S91及一第二视频信号S92。第一视频信号S91例如是左半边画面的信号,第二视频信号S92例如是右半边画面的信号。
第一视频信号S91输入至第一缩放器912之后,第一缩放器912依据显示器990的画面比例、解析度等信息调整第一视频信号S91为一第一处理后视频信号S91’。
第一控制器911则用以接收来自第一缩放器912的一信息检视信号S93,以检视第一视频信号S91是否稳定。当第一控制器911判断出第一视频信号S91位于稳定状态时,则输出一通知信号S95至第一缩放器912,以通知第一缩放器912可以输出第一处理后视频信号S91’至显示器990。
同样的,第二视频信号S92输入至第二缩放器922之后,第二缩放器922依据显示器990的画面比例、解析度等信息调整第二视频信号S92为一第二处理后视频信号S92’。
第二控制器921则用以接收来自第二缩放器922的一信息检视信号S94,以检视第二视频信号S92是否稳定。当第二控制器921判断出第二视频信号S92位于稳定状态时,则输出一通知信号S96至第二缩放器922,以通知第二缩放器922可以输出第二处理后视频信号S92’至显示器990。
然而,第一控制器911判断出第一视频信号S91位于稳定状态的时间点与第二控制器921判断出第二视频信号S92位于稳定状态的时间点可能不会是同一个时间点,而导致显示器990所呈现的画面有不同步的现象。因此,采用双视频信号处理芯片的技术中,如何使视频信号同步已成为技术上的一大瓶颈,研究人员均致力于这方面的突破。
发明内容
本发明是有关于一种视频信号处理系统、视频信号处理芯片及视频信号处理方法,其利用同步信号,使得第一处理后视频信号及第二处理后视频信号同步地输出至显示器。显示器所呈现的画面不再有不同步的现象。
根据本发明的第一方面,提出一种视频信号处理系统。视频信号处理系统包括一第一视频信号处理芯片(first video signal processing chip)及一第二视频信号处理芯片(second video signal processing chip)。第一视频信号处理芯片自一显示卡接收一第一视频信号。第二视频信号处理芯片自该显示卡接收一第二视频信号。该第一视频信号处理芯片判断该第一视频信号及该第二视频信号是否皆位于一稳定状态。该第一视频信号处理芯片在该第一视频信号处理芯片判定该第一视频信号及该第二视频信号皆位于该稳定状态后,发送一同步信号至该第一视频信号处理芯片与该第二视频信号处理芯片。该第一视频信号处理芯片接收该同步信号后,根据该第一视频信号输出一第一处理后视频信号至一显示器。该第二视频信号处理芯片接收该同步信号后,根据该第二视频信号输出一第二处理后视频信号至该显示器。
根据本发明的第二方面,提出一种视频信号处理芯片(video signalprocessing chip)。视频信号处理芯片包括一缩放器及一控制器。缩放器接收一视频信号。控制器判断该视频信号及另一视频信号处理芯片所接收的另一视频信号是否皆位于一稳定状态。在该控制器判定该视频信号及该另一视频信号处理芯片所接收的该另一视频信号皆位于该稳定状态后,发送一同步信号至该视频信号处理芯片与该另一视频信号处理芯片。该控制器接收到该同步信号后,控制该缩放器根据该视频信号输出一缩放后信号至一显示器。
根据本发明的第一方面,提出一种视频信号处理方法。视频信号处理方法用以控制一视频信号处理系统。该视频信号处理系统连接于一显示器及一显示卡之间。该视频信号处理系统包括一视频信号处理芯片(first video signalprocessing chip)及另一视频信号处理芯片(second video signal processing chip)。该视频信号处理方法包括以下步骤。该视频信号处理芯片自该显示卡接收一视频信号。该视频信号处理芯片判断该视频信号及由另一视频信号处理芯片自该显示卡接收的另一视频信号是否皆位于一稳定状态。该视频信号处理芯片,在该视频信号处理芯片判定该视频信号及该另一视频信号皆位于该稳定状态后,发送一同步信号至该视频信号处理芯片与该另一第二视频信号处理芯片。该视频信号处理芯片接收该同步信号后,根据该视频信号输出一处理后视频信号至一显示器。
附图说明
为让本发明的上述目的、特征和优点能更明显易懂,以下结合附图对本发明的具体实施方式作详细说明,其中:
图1绘示传统的视频信号处理系统的示意图。
图2绘示根据本发明一实施例的视频信号处理系统的示意图。
图3绘示根据一实施例的视频信号处理方法的流程图。
图4绘示根据一实施例的图3的步骤S130的细部流程图。
图5绘示根据一实施例的图3的步骤S140的细部流程图。
图中元件标号说明:
1000、9000:视频信号处理系统
110、910:第一视频信号处理芯片
111、911:第一控制器
112、912:第一缩放器
120、920:第二视频信号处理芯片
121、921:第二控制器
122、922:第二缩放器
180、980:显示卡
190、990:显示器
P1~P7:通用型输入输出端口
S11、S91:第一视频信号
S11’、S91’:第一处理后视频信号
S12、S92:第二视频信号
S12’、S92’:第二处理后视频信号
S13、S14、S93、S94:数据检视信号
S15:同步信号
S16、S17、S95、S96:通知信号
S18:第一预备信号
S19:第二预备信号
S110、S120、S130、S131、S132、S133、S134、S135、S136、S140、S141、S142、S143、S144、S145、S150、S160:流程步骤
具体实施方式
请参照图2,其绘示根据本发明一实施例的视频信号处理系统1000的示意图。视频信号处理系统1000例如是包括一第一视频信号处理芯片(first videosignal processing chip)110、一第二视频信号处理芯片(second video signalprocessing chip)120、一显示卡180及一显示器190。第一视频信号处理芯片110与第二视频信号处理芯片120可以是分别独立的两个封装芯片,也可以封装于同一封装模块内。在本实施例中,视频信号处理芯片的数量例如是二,在一实施例中,视频信号处理芯片的数量亦可以是大于二。显示器190例如是液晶显示面板、OLED显示面板、等离子显示器或投影机。
第一视频信号处理芯片110例如是包括第一控制器111及一第一缩放器112。第二视频信号处理芯片120例如是包括一第二控制器121及一第二缩放器122。第一控制器111及第二控制器121用以执行各种分析与控制程序。第一缩放器112及第二缩放器122用以执行缩放与解析度调整程序。
第一视频信号处理芯片110的第一缩放器112自显示卡180接收一第一视频信号S11之后,第一视频信号处理芯片110的第一缩放器112依据显示器190的画面比例、解析度等信息调整第一视频信号S11为一第一处理后视频信号S11’。同样的,第二视频信号处理芯片120的第二缩放器122自显示卡180接收一第二视频信号S12之后,第二视频信号处理芯片120的第二缩放器122依据显示器190的画面比例、解析度等信息调整第二视频信号S12为第二处理后视频信号S12’。
举例来说,当显示器190的解析度高于第一视频信号S11与第二视频信号S12的解析度时,第一缩放器112及第二缩放器122可以分别对第一视频信号S11及第二视频信号S12进行插补程序。或者,当显示器190的解析度低于第一视频信号S11与第二视频信号S12的解析度时,第一缩放器112及第二缩放器122可以分别对第一视频信号S11及第二视频信号S12进行浓缩程序。
或者,当显示器190的画面比例为16:9,而第一视频信号S11与第二视频信号S12的画面比例为4:3时,第一缩放器112及第二缩放器122可以分别对第一视频信号S11及第二视频信号S12进行裁切程序或列插补程序。
第一缩放器112接收第一视频信号S11后,可以获得第一视频信号S11的相关信息,例如水平扫描数值(Hperiod)、垂直扫描数值(Vtotal)及同步极性(Sync polarity)等,并输出一数据检视信号S13至第一控制器111,以告知第一控制器111第一视频信号S11的相关信息。第一控制器111则根据数据检视信号S13判断第一视频信号S11是否位于稳定状态。
在一实施例中,第一控制器111根据数据检视信号S13判断第一视频信号S11是否位于稳定状态例如是判断第一视频信号S11的水平扫描数值、垂直扫描数值及同步极性是否皆符合一预定条件且维持了一预定持续时间。举例来说,该预定条件例如是第一视频信号S11的水平扫描数值是否位于±80的区间,第一视频信号S11的垂直扫描数值是否位于±4的区间,以及第一视频信号S11的同步极性是否没有改变,该预定持续时间例如是100毫秒(millisecond,ms)。当上述三个条件的成立维持了100毫秒,则第一控制器111可判断出第一视频信号S11位于稳定状态。
类似地,第二缩放器122接收第二视频信号S12后,可以获得第二视频信号S12的相关信息,并输出输出一数据检视信号S14至第二控制器121,以告知第二控制器121第二视频信号S12的相关信息。第二控制器121则根据数据检视信号S14判断第二视频信号S12是否位于稳定状态。由于第二控制器121根据数据检视信号S14判断第二视频信号S12是否位于稳定状态的方法,与第一控制器111根据数据检视信号S13判断第二视频信号S11是否位于稳定状态的方法相似,故在此省略。
在第一视频信号处理芯片110的第一控制器111判定第一视频信号S11位于稳定状态后,便输出一第一预备信号S18至第一视频信号处理芯片110;相似地,在第二视频信号处理芯片120的第二控制器121判定第二视频信号S12位于稳定状态后,便输出一第二预备信号S19至第一视频信号处理芯片110。第一视频信号处理芯片110的第一控制器111则根据第一预备信号S18与第二预备信号S19,判断第一视频信号S11及第二视频信号S12是否皆位于稳定状态。
在一实施例中,如图2所示,第一预备信号S18是通过第一视频信号处理芯片110的一通用型输入输出端口(General Purpose I/O)P3输出至第一视频信号处理芯片110的第一控制器111的一通用型输入输出端口P4,而输出第一预备信号S18可以是指拉高第一预备信号S18的电位。第二预备信号S19是通过第二视频信号处理芯片120的第二控制器121的一通用型输入输出端口P7输出至第一视频信号处理芯片110的第一控制器111的一通用型输入输出端口P5,而输出第二预备信号S19可以是指拉高第二预备信号S19的电位。在一实施例中,第一视频信号处理芯片110的第一控制器111根据第一预备信号S18与第二预备信号S19判断第一视频信号S11及第二视频信号S12是否皆位于稳定状态,例如是判断第一预备信号S18为高位准后的一预定间隔时间内,第二预备信号S19是否为高位准。当第一预备信号S18为高位准后的预定间隔时间内,第二预备信号S19为高位准,则第一控制器111可判定第一视频信号S11及第二视频信号S12皆位于稳定状态。
在第一视频信号处理芯片110的第一控制器111根据第一预备信号S18与第二预备信号S19判定第一视频信号S11及第二视频信号S12皆位于稳定状态后,可发送一同步信号S15至第一视频信号处理芯片110与第二视频信号处理芯片120。
在一实施例中,如图2所示,同步信号S15例如通过第一视频信号处理芯片110的一通用型输入输出端口P1输出至第一视频信号处理芯片110的一通用型输入输出端口P2及第二视频信号处理芯片120的一通用型输入输出端口P6,而输出同步信号S15可以是指拉高同步信号S15的电位。
第一视频信号处理芯片110的第一控制器111接收到同步信号S15后便输出一通知信号S16至第一缩放器112,以控制第一缩放器112输出第一处理后视频信号S11’至显示器190。相似地,第二视频信号处理芯片120的第二控制器121接收同步信号S15后,便输出一通知信号S17至第二缩放器122,以控制第二缩放器122输出第二处理后视频信号S12’至显示器190。
如此一来,第一视频信号处理芯片110及第二视频信号处理芯片120是在接收到同步信号S15时,才同步地输出第一处理后视频信号S11’及第二处理后视频信号S12’至显示器190。显示器190所呈现的画面不再有不同步的现象。
在一实施例中,同步信号S15是为一中断信号(Interrupt signal)。一旦收到中断信号,原本正在排队处理的程序将被中断,而会优先回应此中断信号。因此,本实施例采用中断信号来作为同步信号S15可以确保第一视频信号处理芯片110及第二视频信号处理芯片120同步输出第一处理后视频信号S11’及第二处理后视频信号S12’,以避免显示器190画面不同步的现象。
在一实施例中,第一视频信号处理芯片110于判定第一视频信号S11位于稳定状态后,才会判断第一视频信号S11及第二视频信号S12是否皆位于稳定状态。也就是说,在第一视频信号处理芯片110还未判断出第一视频信号S11位于稳定状态之前,不会去判断第二视频信号S12是否位于稳定状态。
请参照图3,其绘示根据一实施例的视频信号处理方法的流程图。图3的流程图仅为视频信号处理方法的一实施例。视频信号处理方法并非局限于图3的步骤顺序。以下是以图2的视频信号处理系统1000为例来说明图3的流程图。
在步骤S110中,第一视频信号处理芯片110自显示卡180接收第一视频信号S11。在步骤S120中,第二视频信号处理芯片120自显示卡180接收第二视频信号S12。
在一实施例中,步骤S110及步骤S120的步骤顺序是可交换。或者,在一实施例中,步骤S110及步骤S120可同时执行。
在步骤S130中,第一视频信号处理芯片110判断第一视频信号S11是否位于稳定状态?举例来说,可以判断以下三个条件:第一视频信号S11的水平扫描数值是否位于±80的区间?第一视频信号S11的垂直扫描数值是否位于±4的区间?第一视频信号S11的同步极性是否没有改变?当上述三个条件的成立维持了预定持续时间,则判断出第一视频信号S11位于稳定状态。
在步骤S140中,于判断第一视频信号S11位于稳定状态后,第一视频信号处理芯片110判断第一视频信号S11及第二视频信号S12是否皆位于稳定状态?举例来说,第一视频信号处理芯片110在判断出第一视频信号S11位于稳定状态时,判断在一预定间隔时间内是否判断出第二视频信号S12位于稳定状态?若在预定间隔时间内判断出第二视频信号S12位于稳定状态,则表示第一视频信号S11及第二视频信号S12皆位于稳定状态。
在步骤S150中,于判断第一视频信号S11及第二视频信号S12皆位于稳定状态后,第一视频信号处理芯片110发送同步信号S15至第一视频信号处理芯片110及第二视频信号处理芯片120。
在步骤S160中,第一视频信号处理芯片110及第二视频信号处理芯片120依据同步信号,分别输出第一处理后视频信号S11’及第二处理后视频信号S12’至显示器190。
如此一来,第一视频信号处理芯片110及第二视频信号处理芯片120是在接收到同步信号S15时,才同步地输出第一处理后视频信号S11’及第二处理后视频信号S12’至显示器190。显示器190所呈现的画面不再有不同步的现象。
请参照图4,其绘示根据一实施例的图3的步骤S130的细部流程图。在一实施例中,图3的步骤S130可以更包括数个子步骤。然而,图4的细部流程图仅为图3的步骤S130的一实施例。图3的步骤S130并非局限于图4的步骤顺序。
在步骤S131中,将计时器归零。
在步骤S132中,计时器启动,以开始计时累计时间。
在步骤S133中,判断水平扫瞄数值是否位于±80的区间?
在步骤S134中,判断垂直扫描数值是否位于±4的区间?
在步骤S135中,判断同步极性是否没有改变?
在一实施例中,步骤S131、步骤S132、步骤S133的步骤顺序是可变更。或者,在一实施例中,步骤S131、步骤S132、步骤S133可同时执行。
上述步骤S131、步骤S132、步骤S133的任一步骤但判断结果为“否”时,均需回到步骤S131,重新将计时器归零,并于步骤S132重新启动计时器。只有在上述步骤S131、步骤S132、步骤S133皆获得“是”的判断结果时,才会进入步骤S136。
在步骤S136中,判断累计时间是否达到预定持续时间?若累计时间未达到预定持续时间(例如是100毫秒),则重新进行步骤S133、步骤S134、步骤S135的判断。直到累计时间达到预定持续时间,才会进入步骤S140。
也就是说,为了要判断上述三个条件的成立是否维持了预定持续时间,在累计时间还未达到预定持续时间之前,会一直进行重复步骤S133、步骤S134、步骤S135的判断。在累计时间还未达到预定持续时间之前,如果有任何条件无法符合,则会跳回步骤S131重新计时累计时间。在累计时间达到预定持续时间,且三个条件已经过重复的多次判断均能够符合时,则可确立上述三个条件的成立维持了预定持续时间。
请参照图5,其绘示根据一实施例的图3的步骤S140的细部流程图。在一实施例中,图3的步骤S140可以更包括数个子步骤。然而,图5的细部流程图仅为图3的步骤S140的一实施例。图3的步骤S140并非局限于图5的步骤顺序。
在步骤S141中,判断第一预备信号S18是否为高位准?若判断出第一预备信号S18并非高位准,则重复进行步骤S141的判断,直到判断出第一预备信号S18为高位准,才进入步骤S142。
在步骤S142中,将计时器归零。
在步骤S143中,计时器启动,以开始计时累计时间。
在步骤S144中,判断第二预备信号S19是否为高位准?若判断出第二预备信号S19并非高位准,则重复进行步骤S144的判断,直到判断出第二预备信号S19为高位准,才进入步骤S145。
在步骤S145中,判断累计时间是否小于预定间隔时间?若判断出累计时间并未小于预定间隔时间,则表示第一预备信号S18与第二预备信号S19拉至高位准的间隔过长,必须重新进行步骤S141的判断。在判断出累计时间小于预定间隔时间时,则进入步骤S150。如此一来,在判断出第一预备信号S18位于高位准,且在预定间隔时间内也判断出第二预备信号S19位于高位准时,则可判定第一视频信号S11及第二视频信号S12皆位于稳定状态。
通过上述各种实施例,第一视频信号处理芯片110及第二视频信号处理芯片120是在接收到同步信号S15时,才同步地输出第一处理后视频信号S11’及第二处理后视频信号S12’至显示器190。显示器190所呈现的画面不再有不同步的现象。
虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作些许的修改和完善,因此本发明的保护范围当以权利要求书所界定的为准。

Claims (18)

1.一种视频信号处理系统,包括:
一第一视频信号处理芯片(first video signal processing chip),自一显示卡接收一第一视频信号;以及
一第二视频信号处理芯片(second video signal processing chip),自该显示卡接收一第二视频信号,其中:
该第一视频信号处理芯片判断该第一视频信号及该第二视频信号是否皆位于一稳定状态;
该第一视频信号处理芯片,在该第一视频信号处理芯片判定该第一视频信号及该第二视频信号皆位于该稳定状态后,发送一同步信号至该第一视频信号处理芯片与该第二视频信号处理芯片;
该第一视频信号处理芯片接收该同步信号后,根据该第一视频信号输出一第一处理后视频信号至一显示器;
该第二视频信号处理芯片接收该同步信号后,根据该第二视频信号输出一第二处理后视频信号至该显示器。
2.如权利要求1所述的视频信号处理系统,其特征在于,该同步信号通过该第一视频信号处理芯片的一通用型输入输出(General Purpose I/O)端口输出至该第一视频信号处理芯片的另一通用型输入输出端口及该第二视频信号处理芯片的另一通用型输入输出端口。
3.如权利要求2所述的视频信号处理系统,其特征在于,该同步信号为一中断信号(Interrupt signal)。
4.如权利要求1所述的视频信号处理系统,其特征在于:
该第一视频信号处理芯片判断该第一视频信号是否位于该稳定状态;
该第一视频信号处理芯片,在该第一视频信号处理芯片判定该第一视频信号位于该稳定状态后,判断该第一视频信号及该第二视频信号是否皆位于该稳定状态。
5.如权利要求4所述的视频信号处理系统,其特征在于:
该第一视频信号处理芯片,在该第一视频信号处理芯片判定该第一视频信号位于该稳定状态后,输出一第一预备信号至该第一视频信号处理芯片;
该第二视频信号处理芯片判断该第二视频信号是否位于该稳定状态;
该第二视频信号处理芯片,在该第二视频信号处理芯片判定该第二视频信号位于该稳定状态后,输出一第二预备信号至该第一视频信号处理芯片;
该第一视频信号处理芯片判断该第一视频信号及该第二视频信号是否皆位于该稳定状态包含:该第一视频信号处理芯片根据该第一预备信号与该第二预备信号判断该第一视频信号及该第二视频信号是否皆位于该稳定状态。
6.如权利要求5所述的视频信号处理系统,其特征在于:
该第一预备信号是通过该第一视频信号处理芯片的一通用型输入输出端口输出至该第一视频信号处理芯片的另一通用型输入输出端口;
该第二预备信号是通过该第二视频信号处理芯片的另一通用型输入输出端口输出至该第一视频信号处理芯片的另一通用型输入输出端口。
7.一种视频信号处理芯片,包括:
一缩放器,接收一视频信号;
一控制器,判断该视频信号及另一视频信号处理芯片所接收的另一视频信号是否皆位于一稳定状态;在该控制器判定该视频信号及该另一视频信号处理芯片所接收的该另一视频信号皆位于该稳定状态后,发送一同步信号至该视频信号处理芯片与该另一视频信号处理芯片;接收到该同步信号后,控制该缩放器根据该视频信号输出一缩放后信号至一显示器。
8.如权利要求7所述的视频信号处理芯片,其特征在于,该同步信号通过该视频信号处理芯片的一通用型输入输出(General Purpose I/O)端口输出至该视频信号处理芯片的另一通用型输入输出端口及该另一视频信号处理芯片的另一通用型输入输出端口。
9.如权利要求8所述的视频信号处理芯片,其特征在于,该同步信号是为一中断信号(Interrupt signal)。
10.如权利要求7所述的视频信号处理芯片,其特征在于:
该视频信号处理芯片判断该视频信号是否位于该稳定状态;
该视频信号处理芯片,在该视频信号处理芯片判定该视频信号位于该稳定状态后,判断该视频信号及该另一视频信号是否皆位于该稳定状态。
11.如权利要求10所述的视频信号处理芯片,其特征在于:
该视频信号处理芯片,在该视频信号处理芯片判定该视频信号位于该稳定状态后,输出一预备信号至该视频信号处理芯片;
自该另一视频信号处理芯片接收另一预备信号,其中该预备信号是由该另一视频信号处理芯片判定该另一视频信号位于该稳定状态后输出;
该视频信号处理芯片判断该视频信号及该另一视频信号是否皆位于该稳定状态包含:该视频信号处理芯片根据该预备信号与该另一预备信号判断该视频信号及该另一视频信号是否皆位于该稳定状态。
12.如权利要求11所述的视频信号处理芯片,其特征在于:
该预备信号是通过该视频信号处理芯片的一通用型输入输出端口输出至该视频信号处理芯片的另一通用型输入输出端口;
该另一预备信号是通过该另一视频信号处理芯片的另一通用型输入输出端口输出至该视频信号处理芯片的另一通用型输入输出端口。
13.一种视频信号处理方法,用以控制一视频信号处理系统,该视频信号处理系统连接于一显示器及一显示卡之间,该视频信号处理系统包括一视频信号处理芯片(first video signal processing chip)及另一视频信号处理芯片(secondvideo signal processing chip),该视频信号处理方法包括:
该视频信号处理芯片自该显示卡接收一视频信号;
该视频信号处理芯片判断该视频信号及由另一视频信号处理芯片自该显示卡接收的另一视频信号是否皆位于一稳定状态;
该视频信号处理芯片,在该视频信号处理芯片判定该视频信号及该另一视频信号皆位于该稳定状态后,发送一同步信号至该视频信号处理芯片与该另一第二视频信号处理芯片;
该视频信号处理芯片接收该同步信号后,根据该视频信号输出一处理后视频信号至一显示器。
14.如权利要求13所述的视频信号处理方法,其特征在于,该同步信号通过该视频信号处理芯片的一通用型输入输出(General Purpose I/O)端口输出至该视频信号处理芯片的另一通用型输入输出端口及该另一视频信号处理芯片的另一通用型输入输出端口。
15.如权利要求13所述的视频信号处理方法,其特征在于,该同步信号为一中断信号(Interrupt signal)。
16.如权利要求13所述的视频信号处理方法,其特征在于:
该视频信号处理芯片判断该视频信号是否位于该稳定状态;
该视频信号处理芯片,在该视频信号处理芯片判定该视频信号位于该稳定状态后,判断该视频信号及该另一视频信号是否皆位于该稳定状态。
17.如权利要求16所述的视频信号处理方法,其特征在于:
该视频信号处理芯片,在该视频信号处理芯片判定该视频信号位于该稳定状态后,输出一预备信号至该视频信号处理芯片;
自该另一视频信号处理芯片接收另一预备信号,其特征在于,该预备信号是由该另一视频信号处理芯片判定该另一视频信号位于该稳定状态后输出;
该视频信号处理芯片判断该视频信号及该视频信号是否皆位于该稳定状态包含:该视频信号处理芯片根据该预备信号与该另一预备信号判断该视频信号及该视频信号是否皆位于该稳定状态。
18.如权利要求17所述的视频信号处理方法,其特征在于:
该预备信号是通过该视频信号处理芯片的一通用型输入输出端口输出至该视频信号处理芯片的另一通用型输入输出端口;
该另一预备信号是通过该另一视频信号处理芯片的另一通用型输入输出端口输出至该另一视频信号处理芯片的另一通用型输入输出端口。
CN201610091964.0A 2016-02-19 2016-02-19 视频信号处理系统、视频信号处理芯片及视频信号处理方法 Pending CN107105128A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610091964.0A CN107105128A (zh) 2016-02-19 2016-02-19 视频信号处理系统、视频信号处理芯片及视频信号处理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610091964.0A CN107105128A (zh) 2016-02-19 2016-02-19 视频信号处理系统、视频信号处理芯片及视频信号处理方法

Publications (1)

Publication Number Publication Date
CN107105128A true CN107105128A (zh) 2017-08-29

Family

ID=59658507

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610091964.0A Pending CN107105128A (zh) 2016-02-19 2016-02-19 视频信号处理系统、视频信号处理芯片及视频信号处理方法

Country Status (1)

Country Link
CN (1) CN107105128A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080059882A (ko) * 2006-12-26 2008-07-01 (주)네오와인 다중 영상신호를 하나의 화면에 동시에 출력할 수 있는칩셋회로 및 그 제어방법
CN103929610A (zh) * 2014-04-23 2014-07-16 利亚德光电股份有限公司 用于led电视的数据处理方法、装置及led电视
US8854542B1 (en) * 2009-12-31 2014-10-07 Marvell Israel (M.I.S.L) Ltd. Display interface methods and systems
CN104333771A (zh) * 2014-11-10 2015-02-04 硅谷数模半导体(北京)有限公司 视频流的同步控制方法和装置
CN104883517A (zh) * 2014-02-27 2015-09-02 龙羽 一种对三路高分辨率视频流进行叠加的系统和方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080059882A (ko) * 2006-12-26 2008-07-01 (주)네오와인 다중 영상신호를 하나의 화면에 동시에 출력할 수 있는칩셋회로 및 그 제어방법
US8854542B1 (en) * 2009-12-31 2014-10-07 Marvell Israel (M.I.S.L) Ltd. Display interface methods and systems
CN104883517A (zh) * 2014-02-27 2015-09-02 龙羽 一种对三路高分辨率视频流进行叠加的系统和方法
CN103929610A (zh) * 2014-04-23 2014-07-16 利亚德光电股份有限公司 用于led电视的数据处理方法、装置及led电视
CN104333771A (zh) * 2014-11-10 2015-02-04 硅谷数模半导体(北京)有限公司 视频流的同步控制方法和装置

Similar Documents

Publication Publication Date Title
WO2019228387A1 (zh) 目标定位方法、视频显示方法、装置、设备和存储介质
US20100208979A1 (en) Use of design information and defect image information in defect classification
WO2003019274A1 (fr) Procede pour trier les non-uniformites d'un panneau a cristaux liquides, appareil de tri et support d'informations contenant un programme effectuant le tri
CN108682367B (zh) 显示器自监控方法以及显示器
US8238640B2 (en) Display testing apparatus and method
JP2010066406A (ja) 画像位置認識装置、画像位置認識方法、プログラムおよび画像表示装置の補正データ設定装置
CN104112440B (zh) 双画面显示装置及其方法
CN115880301A (zh) 一种玻璃基板气泡缺陷的识别系统
CN111385447B (zh) 摄像装置及其驱动方法
CN107105128A (zh) 视频信号处理系统、视频信号处理芯片及视频信号处理方法
TWI575951B (zh) 視訊訊號處理系統、視訊訊號處理晶片及視訊訊號處理方法
CN103702181A (zh) 一种视频图像的处理方法和装置
CN108762706B (zh) 图像处理方法和装置
JPH03103743A (ja) ヘッドランプの光軸検査方法
CN109146916A (zh) 一种运动物体跟踪方法及装置
CN107995476A (zh) 一种图像处理方法及装置
JPH05313736A (ja) 移動車両の障害物認識装置
JPH0535963B2 (zh)
EP3079145A1 (en) Anti-crosstalk method and apparatus for image of 3d liquid crystal display apparatus
TW201729581A (zh) 時序控制晶片無畫面檢測系統及其方法
CN116915933B (zh) 基于地铁lcd显示屏同步成像驱动显示系统
TWI536803B (zh) 3d影像的判斷方法及系統
CN103607586A (zh) 提高4k2k屏幕可靠性显示的方法
JP2005071129A (ja) 画像処理装置および画像処理方法
JP2002340816A (ja) 配線パターン修正指示装置及び配線パターン修正指示方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20170829

WD01 Invention patent application deemed withdrawn after publication